CN112187252A - 接口识别电路、方法、设备和电子设备 - Google Patents

接口识别电路、方法、设备和电子设备 Download PDF

Info

Publication number
CN112187252A
CN112187252A CN202011086341.7A CN202011086341A CN112187252A CN 112187252 A CN112187252 A CN 112187252A CN 202011086341 A CN202011086341 A CN 202011086341A CN 112187252 A CN112187252 A CN 112187252A
Authority
CN
China
Prior art keywords
voltage
usb interface
interface
circuit
usb
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011086341.7A
Other languages
English (en)
Inventor
彭文刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Autel Intelligent Technology Corp Ltd
Original Assignee
Autel Intelligent Technology Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Autel Intelligent Technology Corp Ltd filed Critical Autel Intelligent Technology Corp Ltd
Priority to CN202011086341.7A priority Critical patent/CN112187252A/zh
Publication of CN112187252A publication Critical patent/CN112187252A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Sources (AREA)

Abstract

本发明实施例涉及计算机技术领域,公开了一种接口识别电路、方法、设备和电子设备。接口识别电路用于识别USB接口的连接状态,所述USB接口为不支持OTG的接口,所述电路包括:第一检测模块和控制模块;所述第一检测模块,用于根据所述USB接口的VBUS引脚电压得到第一电压,并输出所述第一电压至所述控制模块,所述第一电压用于表征所述USB接口的VBUS引脚电压为高电平或低电平;所述控制模块,用于根据所述第一电压,确定所述USB接口的连接状态,若确定所述USB接口的连接状态为连接主设备,输出提示消息。通过上述方式,本发明实施例可以识别插错USB接口的情况。

Description

接口识别电路、方法、设备和电子设备
技术领域
本发明实施例涉及计算机技术领域,具体涉及一种接口识别电路、方法、设备和电子设备。
背景技术
OTG(On-The-Go)是近年发展起来的技术,主要应用于各种不同设备间的连接,进行数据交换。若电子设备的USB接口支持OTG功能,该USB接口连接主机或充电器(下称为主设备,Host)时,可在主设备上进行该电子设备的软件安装、数据读写、充电等操作。对于不支持OTG功能的USB接口,其连接从设备(也称为下位机,Device)时,可为从设备供电。
目前部分电子设备设置有2个USB接口。若电子设备的CPU不支持两个OTG输出,仅一个USB接口支持OTG,则存在需要连接主设备(需插入支持OTG的USB接口)但插错USB接口的情况。现有技术中,尚未有识别是否插错USB接口的技术方案。
发明内容
鉴于上述问题,本发明实施例提供了一种接口识别电路、方法、设备和电子设备,用于解决现有技术中不能识别是否插错USB接口的技术问题。
根据本发明实施例的一个方面,提供了一种接口识别电路,所述电路用于识别USB接口的连接状态,所述USB接口为不支持OTG的接口,所述电路包括:第一检测模块和控制模块;
所述第一检测模块,用于根据所述USB接口的VBUS引脚电压得到第一电压,并输出所述第一电压至所述控制模块,所述第一电压用于表征所述USB接口的VBUS引脚电压为高电平或低电平;
所述控制模块,用于根据所述第一电压,确定所述USB接口的连接状态,若确定所述USB接口的连接状态为连接主设备,输出提示消息。
在一种可选的方式中,所述电路还包括开关模块,用于连通或断开所述USB接口和USB输出电源接口之间的线路,所述USB输出电源接口为安装所述USB接口的电子设备上的USB输出电源接口;
所述电路还包括第二检测模块,用于根据所述USB接口的CC引脚电压得到第二电压,并输出所述第二电压至所述控制模块,所述第二电压用于表征所述USB接口的CC引脚电压为高电平或低电平;
所述控制模块,用于根据所述第二电压,确定所述USB接口的连接状态,若确定所述USB接口的连接状态为连接从设备,控制所述开关模块连通所述USB接口和USB输出电源接口之间的线路。
在一种可选的方式中,所述第一检测模块包括分压电路,所述分压电路用于将所述USB接口的VBUS引脚电压转换为适于所述控制模块检测的第一电压;
所述控制模块,用于根据所述第一电压为高电平,确定所述USB接口的连接状态为连接主设备。
在一种可选的方式中,所述分压电路包括第一电阻和第二电阻;
所述第一电阻的一端与所述USB接口的VBUS引脚相连,所述第一电阻的另一端与所述第二电阻的一端相连,所述第一电阻的另一端输出所述第一电压至所述控制模块的第一检测端,所述第二电阻的另一端接地。
在一种可选的方式中,所述第一检测模块还包括第一电容,所述第一电容的一端分别与所述USB接口的VBUS引脚和所述第一电阻的一端相连,所述第一电容的另一端接地。
在一种可选的方式中,所述第二检测模块包括:运算电路和开关电路;
所述运算电路,用于根据所述USB接口的CC引脚电压得到第一逻辑电平,并将所述第一逻辑电平输入至所述开关电路;
所述开关电路,用于根据所述第一逻辑电平进行导通或截止,并在导通或截止时分别输出所述第二电压至所述控制模块。
在一种可选的方式中,所述运算电路包括与非门和第三电阻,所述开关电路包括三极管和第四电阻;
所述与非门的第一输入端通过所述第三电阻连接到电源供电电压,所述与非门的第二输入端与所述USB接口的CC引脚相连,所述与非门的输出端与所述三极管的基极相连;
所述三极管的集电极与所述第四电阻的一端相连,所述三极管的集电极输出所述第二电压至所述控制模块的第二检测端,所述第四电阻的另一端连接到控制模块供电电压,所述三极管的发射极接地;
当所述USB接口连接从设备时,所述USB接口的CC引脚为低电平状态,所述与非门输出高电平使所述三极管导通,输出低电平的所述第二电压至所述控制模块的第二检测端,所述控制模块用于根据低电平的所述第二电压控制所述开关模块连通所述USB接口和USB输出电源接口之间的线路。
根据本发明实施例的另一方面,提供了一种接口识别方法,所述方法用于识别USB接口的连接状态,所述USB接口为不支持OTG的接口,所述方法包括:
获取第一电压,所述第一电压用于表征所述USB接口的VBUS引脚电压为高电平或低电平;
根据所述第一电压,确定所述USB接口的连接状态,若确定所述USB接口的连接状态为连接主设备,输出提示消息。
在一种可选的方式中,所述方法还包括:
获取第二电压,所述第二电压用于表征所述USB接口的CC引脚电压为高电平或低电平;
根据所述第二电压,确定所述USB接口的连接状态,若确定所述USB接口的连接状态为连接从设备,控制开关模块连通所述USB接口和USB输出电源接口之间的线路,所述USB输出电源接口为安装所述USB接口的电子设备上的USB输出电源接口。
在一种可选的方式中,所述根据所述第一电压,确定所述USB接口的连接状态,包括:
若所述第一电压为高电平,确定所述USB接口的连接状态为连接主设备。
在一种可选的方式中,所述根据所述第二电压,确定所述USB接口的连接状态,包括:
若所述第二电压为低电平,确定所述USB接口的连接状态为连接从设备。
根据本发明实施例的另一方面,提供了一种电子设备,所述电子设备包括第一USB接口、第二USB接口和如上所述的接口识别电路;
所述第一USB接口为不支持OTG的接口;
所述接口识别电路用于识别所述第一USB接口的连接状态。
根据本发明实施例的另一方面,提供了一种接口识别设备,包括:处理器、存储器、通信接口和通信总线,所述处理器、所述存储器和所述通信接口通过所述通信总线完成相互间的通信;
所述存储器用于存放至少一可执行指令,所述可执行指令使所述处理器执行如上所述的接口识别方法的操作。
根据本发明实施例的另一方面,提供了一种计算机可读存储介质,所述存储介质中存储有至少一可执行指令,所述可执行指令在接口识别设备上运行时,使得接口识别设备执行如上所述的接口识别方法的操作。
本发明实施例通过获取不支持OTG的USB接口的VBUS引脚电压的逻辑电平状态,根据该VBUS引脚电压的逻辑电平状态确定该USB接口的连接状态,当该USB接口连接主设备时,输出提示消息,从而使得需要插入支持OTG的USB接口的主设备插入不支持OTG的USB接口时,识别该插错USB接口的情况,并提醒用户。
上述说明仅是本发明实施例技术方案的概述,为了能够更清楚了解本发明实施例的技术手段,而可依照说明书的内容予以实施,并且为了让本发明实施例的上述和其它目的、特征和优点能够更明显易懂,以下特举本发明的具体实施方式。
附图说明
附图仅用于示出实施方式,而并不认为是对本发明的限制。而且在整个附图中,用相同的参考符号表示相同的部件。在附图中:
图1示出了本发明实施例提供的一种电子设备的框图;
图2示出了本发明实施例提供的一种接口识别电路的框图;
图3示出了本发明实施例提供的另一种接口识别电路的框图;
图4示出了本发明实施例提供的另一种接口识别电路的框图;
图5示出了本发明实施例提供的一种第一检测模块的电路图;
图6示出了本发明实施例提供的另一种第一检测模块的电路图;
图7示出了本发明实施例提供的一种第二检测模块的框图;
图8示出了本发明实施例提供的一种第二检测模块的电路图;
图9示出了本发明实施例提供的一种接口识别方法的流程图;
图10示出了本发明实施例提供的另一种接口识别方法的流程图;
图11示出了本发明实施例提供的一种接口识别设备的结构示意图。
具体实施方式
下面将参照附图更详细地描述本发明的示例性实施例。虽然附图中显示了本发明的示例性实施例,然而应当理解,可以以各种形式实现本发明而不应被这里阐述的实施例所限制。
USB接口包括三种不同外观的接口:Type-A、Type-B和Type-C,Type-C的体积比Type-A及Type-B小,是最新的USB接口外形标准。随着Type-C接口应用越来越广,越来越多的平板电脑和手机都采用Type-C接口。
目前部分电子设备设置有2个Type-C接口,其CPU也支持两个USB接口,但若CPU不支持两个OTG输出,仅一个USB接口支持OTG,则存在需要连接主设备(需插入支持OTG的USB接口)但插错USB接口的情况。例如,平板电脑中只有一个Type-C接口支持充电功能,而用户从产品外观上很难区分哪个USB接口支持充电,哪个USB接口仅支持从设备。若充电器插在不支持充电的Type-C接口,平板电脑没有任何提示,会存在用户误以为平板电脑在充电,而实际上并没有充电的情形。
因此,本发明实施例提供了一种USB接口识别方案,应用于电子设备,以识别该电子设备上不支持OTG的USB接口连接的是主设备还是从设备。当用户希望连接主设备时,若插错USB接口,电子设备可以提醒用户,以切换正确的USB接口。
本发明实施例提供了一种电子设备。如图1所示,为本发明实施例提供的一种电子设备的框图。电子设备100包括第一USB接口20、第二USB接口30和接口识别电路10。其中,第一USB接口20为不支持OTG的接口,接口识别电路10用于识别第一USB接口20的连接状态。
其中,USB接口20和30可以是Type-A、Type-B或Type-C等接口。本发明实施例以USB接口20和30为Type-C接口为例进行说明。此外,第二USB接口30为支持OTG的接口。接口识别电路10的具体实现参见下述实施例。
如图2所示,为本发明实施例提供的一种接口识别电路的框图。该接口识别电路10应用于前述实施例的电子设备中,用于识别第一USB接口20的连接状态,第一USB接口20为不支持OTG的接口,接口识别电路10包括:第一检测模块11和控制模块12;第一检测模块11用于根据第一USB接口20的VBUS引脚电压得到第一电压,并输出第一电压至控制模块12,第一电压用于表征第一USB接口20的VBUS引脚电压为高电平或低电平;控制模块12,用于根据第一电压,确定第一USB接口20的连接状态,若确定第一USB接口20的连接状态为连接主设备,输出提示消息。其中,控制模块12可以是CPU、单片机、MCU等。第一检测模块11连接到控制模块12的第一检测管脚,第一检测管脚可以是GPIO接口。提示消息可以是在电子设备的屏幕上显示的提醒用户插错USB接口的文字消息或图形消息。
本发明实施例通过获取不支持OTG的第一USB接口的VBUS引脚电压的逻辑电平状态,根据该VBUS引脚电压的逻辑电平状态确定第一USB接口的连接状态,当第一USB接口连接主设备时,输出提示消息,从而使得需要插入支持OTG的第二USB接口的主设备插入不支持OTG的第一USB接口时,识别该插错USB接口的情况,并提醒用户。用户在看到提示消息后可以及时更换正确的USB接口。
具体的,例如第一电压为高电平时,代表第一USB接口20的VBUS引脚电压也为高电平,此时确定第一USB接口20的连接状态为连接主设备。或者,第一电压为低电平时,代表第一USB接口20的VBUS引脚电压为高电平,此时确定第一USB接口20的连接状态为连接主设备。
在一些实施例中,如图3所示,为本发明实施例提供的另一种接口识别电路的框图,该接口识别电路10还包括开关模块13和第二检测模块14。其中开关模块13用于连通或断开第一USB接口20和USB输出电源接口40之间的线路,USB输出电源接口40为安装第一USB接口20的电子设备上的USB输出电源接口40。第二检测模块14用于根据第一USB接口20的CC(Configuration Channel,配置通道)引脚电压得到第二电压,并输出第二电压至控制模块12,第二电压用于表征第一USB接口20的CC引脚电压为高电平或低电平。第二检测模块14连接到控制模块12的第二检测管脚,第二检测管脚可以是GPIO接口。控制模块12用于根据第二电压,确定第一USB接口20的连接状态,控制模块12的控制管脚连接到开关模块13。若确定第一USB接口20的连接状态为连接从设备,控制开关模块13连通第一USB接口20和USB输出电源接口40之间的线路。例如,第二电压为低电平,代表第一USB接口20的CC引脚电压为低电平,此时确定第一USB接口20的连接状态为连接从设备。或者,第二电压为高电平,代表第一USB接口20的CC引脚电压为低电平,此时确定第一USB接口20的连接状态为连接从设备。
下面对各模块的具体电路结构进行进一步说明。
在一些实施例中,如图4所示,为本发明实施例提供的另一种接口识别电路的框图。第一检测模块11包括分压电路111,分压电路111用于将第一USB接口20的VBUS引脚电压转换为适于控制模块12检测的第一电压。控制模块12用于根据第一电压为高电平,确定第一USB接口20的连接状态为连接主设备。
例如,如图5所示,为本发明实施例提供的一种第一检测模块的电路图。分压电路111包括第一电阻R1和第二电阻R2,第一电阻的一端与第一USB接口20的VBUS引脚相连,第一电阻R1的另一端与第二电阻R2的一端相连,第一电阻R1的另一端输出第一电压至控制模块12的第一检测端,第二电阻R2的另一端接地。第一电阻R1和第二电阻R2可以根据实际需要进行选择,例如当VBUS引脚电压为5V时,由于电压过高控制模块12无法检测,需要通过选择合适的第一电阻R1和第二电阻R2,使输出的第一电压为1.8V,从而可以被控制模块12检测。分压电路111还可以采用现有技术中的其他实现方式,本发明实施例对此不做限定。
在一些实施例中,如图6所示,为本发明实施例提供的另一种第一检测模块的电路图。第一检测模块还可以包括第一电容C1,第一电容C1的一端分别与第一USB接口20的VBUS引脚和第一电阻R1的一端相连,第一电容C1的另一端接地。第一电容C1为滤波电容,可以使VBUS引脚的输出电压平稳,阻碍电压突变。
在一些实施例中,如图7所示,为本发明实施例提供的一种第二检测模块的框图。第二检测模块14包括运算电路141和开关电路142。运算电路141用于根据第一USB接口20的CC引脚电压得到第一逻辑电平,并将第一逻辑电平输入至开关电路142。开关电路142用于根据第一逻辑电平进行导通或截止,并在导通或截止时分别输出第二电压至控制模块12,其中,导通或截止时输出的第二电压的值不相同。运算电路141可以是与非门、非门等逻辑运算器,开关电路142可以是开关芯片、二极管、三极管、MOS管等。
例如,如图8所示,为本发明实施例提供的一种第二检测模块的电路图。运算电路141包括与非门D1和第三电阻R3,开关电路142包括三极管Q1和第四电阻R4。与非门D1的第一输入端通过第三电阻R3连接到电源供电电压,与非门D1的第二输入端与第一USB接口20的CC引脚相连,与非门D1的输出端与三极管Q1的基极相连。第三电阻R3为上拉电阻,使与非门D1的第一输入端始终保持高电平,与非门D1的第二输入端则根据第一USB接口20的连接状态变化,第一USB接口20悬空或连接主设备时,第二输入端为高电平,第一USB接口20连接从设备时,与非门D1的第二输入端为低电平。三极管Q1的集电极与第四电阻R4的一端相连,三极管Q1的集电极输出第二电压至控制模块12的第二检测端,第四电阻R4的另一端连接到控制模块12供电电压,三极管Q1的发射极接地。第四电阻R4也为上拉电阻,为三极管Q1的集电极提供电流流入。
当第一USB接口20连接从设备时,第一USB接口20的CC引脚为低电平状态,与非门D1输出高电平使三极管Q1导通,输出低电平的第二电压至控制模块12的第二检测端,控制模块12用于根据低电平的第二电压控制开关模块13连通第一USB接口20和USB输出电源接口40之间的线路。也即,当第一USB接口20连接从设备时,连通第一USB接口20和USB输出电源接口40之间的线路,使电子设备为从设备供电。
此外,当第一USB接口20悬空或者连接主设备时,第一USB接口20的CC引脚为高电平状态,与非门D1输出低电平,三极管Q1截止,输出高电平的第二电压至控制模块12的第二检测端。此时,控制模块12还需判断第一检测端接收的第一电压的电平高低确定第一USB接口20的连接状态。例如第一电压为高电平时,代表第一USB接口20的VBUS引脚电压也为高电平,此时确定第一USB接口20的连接状态为连接主设备。而第一电压为低电平时,代表第一USB接口20的VBUS引脚电压为低电平,此时确定第一USB接口20的连接状态为悬空。
本发明实施例还提供了一种接口识别方法,方法用于识别USB接口的连接状态,该USB接口为不支持OTG的接口。该方法可以应用于上述实施例提供的电子设备。具体的,可以应用于上述实施例的电子设备中接口识别电路的控制模块。图9所示,为本发明实施例提供的一种接口识别方法的流程图,该方法包括下述步骤:
步骤120:获取第一电压,第一电压用于表征USB接口的VBUS引脚电压为高电平或低电平。
其中,第一电压可以为通过上述接口识别电路实施例提供的方式所获取的第一电压。
步骤140:根据第一电压,确定USB接口的连接状态,若确定USB接口的连接状态为连接主设备,输出提示消息。
例如,若第一电压为高电平,确定USB接口的连接状态为连接主设备。
本发明实施例通过获取不支持OTG的USB接口的VBUS引脚电压的逻辑电平状态,根据该VBUS引脚电压的逻辑电平状态确定该USB接口的连接状态,当该USB接口连接主设备时,输出提示消息,从而使得需要插入支持OTG的USB接口的主设备插入不支持OTG的USB接口时,识别该插错USB接口的情况,并提醒用户。用户在看到提示消息后可以及时更换正确的USB接口。
在一些实施例中,该方法还包括:
步骤160:获取第二电压,第二电压用于表征USB接口的CC引脚电压为高电平或低电平。
其中,第二电压可以为通过上述接口识别电路实施例提供的方式所获取的第二电压。
步骤180:根据第二电压,确定USB接口的连接状态,若确定USB接口的连接状态为连接从设备,控制开关模块连通USB接口和USB输出电源接口之间的线路,USB输出电源接口为安装USB接口的电子设备上的USB输出电源接口。
例如,若第二电压为低电平,确定USB接口的连接状态为连接从设备。若第二电压为高电平,则再根据第一电压的电平高低确定USB接口的连接状态,例如若第一电压为高电平时,确定USB接口的连接状态为连接主设备。而第一电压为低电平时,确定USB接口的连接状态为悬空。
本发明实施例还提供了一种接口识别方法,方法用于识别USB接口的连接状态,USB接口为不支持OTG的接口。该方法可以应用于上述实施例提供的电子设备。具体的,可以应用于上述实施例的电子设备中接口识别电路的控制模块。如图10所示,为本发明实施例提供的另一种接口识别方法的流程图,该方法包括下述步骤:
步骤210:判断USB接口的CC引脚电压是否为低电平;若是,执行步骤220,否则,执行步骤230。
可以理解的是,在执行步骤210前,一般需要先给电子设备的电路板上电运行,并断开VBUS引脚的输出,也即控制开关模块断开USB接口和USB输出电源接口之间的线路
步骤220:确定USB接口的连接状态为连接从设备,控制开关模块连通USB接口和USB输出电源接口之间的线路。
若USB接口的CC引脚电压为低电平,说明连接的是从设备,需要打开供电线路为从设备供电。若USB接口的CC引脚电压为高电平,说明连接的是主设备或者悬空,此时需进一步判断VBUS引脚的电平。
步骤230:判断USB接口的VBUS引脚电压是否为低电平;若是,执行步骤240,否则,执行步骤250。
步骤240:确定USB接口的连接状态为悬空。
当VBUS引脚电压为低电平时,说明USB接口悬空。
步骤250:确定USB接口的连接状态为连接主设备,输出提示消息。
当CC引脚电压为高电平且VBUS引脚电压为高电平时,说明连接的是主设备,插错了接口,需要输出提示消息提醒用户更换正确的接口。
可以理解的是,上电后,一般USB接口的连接状态为悬空状态,当主设备连接至正确的接口(支持OTG的USB接口)时,可以正常工作,例如在主设备上进行该电子设备的软件安装、数据读写、充电等操作。当主设备连接至错误的接口(不支持OTG的USB接口)时,通过执行上述接口识别方法,确定不支持OTG的USB接口的CC引脚电压为高电平,以及该USB接口的VBUS引脚电压也为高电平,则确定该USB接口连接了主设备,需要提醒用户接错接口,需更换正确的接口。而当从设备连接至该不支持OTG的USB接口时,确定不支持OTG的USB接口的CC引脚电压为低电平,则确定该USB接口连接了从设备,需打开供电线路为从设备供电。
上述方法实施例中各电信号的获取可通过上述接口识别电路实施例实现,此处不再赘述。
本发明实施例还提供了一种接口识别设备。图11示出了本发明实施例提供的一种接口识别设备的结构示意图,本发明具体实施例并不对接口识别设备的具体实现做限定,该设备可以是手机、平板电脑等移动终端想。
如图11所示,该接口识别设备可以包括:处理器(processor)402、通信接口(Communications Interface)404、存储器(memory)406、以及通信总线408。
其中:处理器402、通信接口404、以及存储器406通过通信总线408完成相互间的通信。通信接口404,用于与其它设备比如客户端或其它服务器等的网元通信。处理器402,用于执行程序410,具体可以执行上述接口识别方法实施例中的相关步骤。
具体地,程序410可以包括程序代码,该程序代码包括计算机可执行指令。
处理器402可能是中央处理器CPU,或者是特定集成电路ASIC(ApplicationSpecific Integrated Circuit),或者是被配置成实施本发明实施例的一个或多个集成电路。接口识别设备包括的一个或多个处理器,可以是同一类型的处理器,如一个或多个CPU;也可以是不同类型的处理器,如一个或多个CPU以及一个或多个ASIC。
存储器406,用于存放程序410。存储器406可能包含高速RAM存储器,也可能还包括非易失性存储器(non-volatile memory),例如至少一个磁盘存储器。
本发明实施例提供了一种计算机可读存储介质,所述存储介质存储有至少一可执行指令,该可执行指令在接口识别设备/装置上运行时,使得所述接口识别设备/装置执行上述任意方法实施例中的接口识别方法。
本发明实施例提供一种接口识别装置,用于执行上述接口识别方法。
本发明实施例提供了一种计算机程序,所述计算机程序可被处理器调用使接口识别设备执行上述任意方法实施例中的接口识别方法。
本发明实施例提供了一种计算机程序产品,计算机程序产品包括存储在计算机可读存储介质上的计算机程序,计算机程序包括程序指令,当程序指令在计算机上运行时,使得所述计算机执行上述任意方法实施例中的接口识别方法。
在此提供的算法或显示不与任何特定计算机、虚拟系统或者其它设备固有相关。各种通用系统也可以与基于在此的示教一起使用。根据上面的描述,构造这类系统所要求的结构是显而易见的。此外,本发明实施例也不针对任何特定编程语言。应当明白,可以利用各种编程语言实现在此描述的本发明的内容,并且上面对特定语言所做的描述是为了披露本发明的最佳实施方式。
在此处所提供的说明书中,说明了大量具体细节。然而,能够理解,本发明的实施例可以在没有这些具体细节的情况下实践。在一些实例中,并未详细示出公知的方法、结构和技术,以便不模糊对本说明书的理解。
类似地,应当理解,为了精简本发明并帮助理解各个发明方面中的一个或多个,在上面对本发明的示例性实施例的描述中,本发明实施例的各个特征有时被一起分组到单个实施例、图、或者对其的描述中。然而,并不应将该公开的方法解释成反映如下意图:即所要求保护的本发明要求比在每个权利要求中所明确记载的特征更多的特征。
本领域技术人员可以理解,可以对实施例中的设备中的模块进行自适应性地改变并且把它们设置在与该实施例不同的一个或多个设备中。可以把实施例中的模块或单元或组件组合成一个模块或单元或组件,以及可以把它们分成多个子模块或子单元或子组件。除了这样的特征和/或过程或者单元中的至少一些是相互排斥之外,可以采用任何组合对本说明书(包括伴随的权利要求、摘要和附图)中公开的所有特征以及如此公开的任何方法或者设备的所有过程或单元进行组合。除非另外明确陈述,本说明书(包括伴随的权利要求、摘要和附图)中公开的每个特征可以由提供相同、等同或相似目的的替代特征来代替。
应该注意的是上述实施例对本发明进行说明而不是对本发明进行限制,并且本领域技术人员在不脱离所附权利要求的范围的情况下可设计出替换实施例。在权利要求中,不应将位于括号之间的任何参考符号构造成对权利要求的限制。单词“包含”不排除存在未列在权利要求中的元件或步骤。位于元件之前的单词“一”或“一个”不排除存在多个这样的元件。本发明可以借助于包括有若干不同元件的硬件以及借助于适当编程的计算机来实现。在列举了若干装置的单元权利要求中,这些装置中的若干个可以是通过同一个硬件项来具体体现。单词第一、第二、以及第三等的使用不表示任何顺序。可将这些单词解释为名称。上述实施例中的步骤,除有特殊说明外,不应理解为对执行顺序的限定。

Claims (14)

1.一种接口识别电路,其特征在于,所述电路用于识别USB接口的连接状态,所述USB接口为不支持OTG的接口,所述电路包括:第一检测模块和控制模块;
所述第一检测模块,用于根据所述USB接口的VBUS引脚电压得到第一电压,并输出所述第一电压至所述控制模块,所述第一电压用于表征所述USB接口的VBUS引脚电压为高电平或低电平;
所述控制模块,用于根据所述第一电压,确定所述USB接口的连接状态,若确定所述USB接口的连接状态为连接主设备,输出提示消息。
2.根据权利要求1所述的电路,其特征在于,所述电路还包括开关模块,用于连通或断开所述USB接口和USB输出电源接口之间的线路,所述USB输出电源接口为安装所述USB接口的电子设备上的USB输出电源接口;
所述电路还包括第二检测模块,用于根据所述USB接口的CC引脚电压得到第二电压,并输出所述第二电压至所述控制模块,所述第二电压用于表征所述USB接口的CC引脚电压为高电平或低电平;
所述控制模块,用于根据所述第二电压,确定所述USB接口的连接状态,若确定所述USB接口的连接状态为连接从设备,控制所述开关模块连通所述USB接口和USB输出电源接口之间的线路。
3.根据权利要求1所述的电路,其特征在于,所述第一检测模块包括分压电路,所述分压电路用于将所述USB接口的VBUS引脚电压转换为适于所述控制模块检测的第一电压;
所述控制模块,用于根据所述第一电压为高电平,确定所述USB接口的连接状态为连接主设备。
4.根据权利要求3所述的电路,其特征在于,所述分压电路包括第一电阻和第二电阻;
所述第一电阻的一端与所述USB接口的VBUS引脚相连,所述第一电阻的另一端与所述第二电阻的一端相连,所述第一电阻的另一端输出所述第一电压至所述控制模块的第一检测端,所述第二电阻的另一端接地。
5.根据权利要求4所述的电路,其特征在于,所述第一检测模块还包括第一电容,所述第一电容的一端分别与所述USB接口的VBUS引脚和所述第一电阻的一端相连,所述第一电容的另一端接地。
6.根据权利要求2所述的电路,其特征在于,所述第二检测模块包括:运算电路和开关电路;
所述运算电路,用于根据所述USB接口的CC引脚电压得到第一逻辑电平,并将所述第一逻辑电平输入至所述开关电路;
所述开关电路,用于根据所述第一逻辑电平进行导通或截止,并在导通或截止时分别输出所述第二电压至所述控制模块。
7.根据权利要求6所述的电路,其特征在于,所述运算电路包括与非门和第三电阻,所述开关电路包括三极管和第四电阻;
所述与非门的第一输入端通过所述第三电阻连接到电源供电电压,所述与非门的第二输入端与所述USB接口的CC引脚相连,所述与非门的输出端与所述三极管的基极相连;
所述三极管的集电极与所述第四电阻的一端相连,所述三极管的集电极输出所述第二电压至所述控制模块的第二检测端,所述第四电阻的另一端连接到控制模块供电电压,所述三极管的发射极接地;
当所述USB接口连接从设备时,所述USB接口的CC引脚为低电平状态,所述与非门输出高电平使所述三极管导通,输出低电平的所述第二电压至所述控制模块的第二检测端,所述控制模块用于根据低电平的所述第二电压控制所述开关模块连通所述USB接口和USB输出电源接口之间的线路。
8.一种接口识别方法,其特征在于,所述方法用于识别USB接口的连接状态,所述USB接口为不支持OTG的接口,所述方法包括:
获取第一电压,所述第一电压用于表征所述USB接口的VBUS引脚电压为高电平或低电平;
根据所述第一电压,确定所述USB接口的连接状态,若确定所述USB接口的连接状态为连接主设备,输出提示消息。
9.根据权利要求8所述的方法,其特征在于,所述方法还包括:
获取第二电压,所述第二电压用于表征所述USB接口的CC引脚电压为高电平或低电平;
根据所述第二电压,确定所述USB接口的连接状态,若确定所述USB接口的连接状态为连接从设备,控制开关模块连通所述USB接口和USB输出电源接口之间的线路,所述USB输出电源接口为安装所述USB接口的电子设备上的USB输出电源接口。
10.根据权利要求8所述的方法,其特征在于,所述根据所述第一电压,确定所述USB接口的连接状态,包括:
若所述第一电压为高电平,确定所述USB接口的连接状态为连接主设备。
11.根据权利要求9所述的方法,其特征在于,所述根据所述第二电压,确定所述USB接口的连接状态,包括:
若所述第二电压为低电平,确定所述USB接口的连接状态为连接从设备。
12.一种电子设备,其特征在于,所述电子设备包括第一USB接口、第二USB接口和根据权利要求1~7任一项所述的接口识别电路;
所述第一USB接口为不支持OTG的接口;
所述接口识别电路用于识别所述第一USB接口的连接状态。
13.一种接口识别设备,其特征在于,包括:处理器、存储器、通信接口和通信总线,所述处理器、所述存储器和所述通信接口通过所述通信总线完成相互间的通信;
所述存储器用于存放至少一可执行指令,所述可执行指令使所述处理器执行如权利要求8~11任一项所述的接口识别方法的操作。
14.一种计算机可读存储介质,其特征在于,所述存储介质中存储有至少一可执行指令,所述可执行指令在接口识别设备上运行时,使得接口识别设备执行如权利要求8~11任一项所述的接口识别方法的操作。
CN202011086341.7A 2020-10-12 2020-10-12 接口识别电路、方法、设备和电子设备 Pending CN112187252A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011086341.7A CN112187252A (zh) 2020-10-12 2020-10-12 接口识别电路、方法、设备和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011086341.7A CN112187252A (zh) 2020-10-12 2020-10-12 接口识别电路、方法、设备和电子设备

Publications (1)

Publication Number Publication Date
CN112187252A true CN112187252A (zh) 2021-01-05

Family

ID=73949441

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011086341.7A Pending CN112187252A (zh) 2020-10-12 2020-10-12 接口识别电路、方法、设备和电子设备

Country Status (1)

Country Link
CN (1) CN112187252A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112924499A (zh) * 2021-01-27 2021-06-08 三诺生物传感股份有限公司 一种试条插条识别的装置、试条吸样判断的装置及其方法
CN113945869A (zh) * 2021-12-20 2022-01-18 深圳佑驾创新科技有限公司 一种接口的正反接识别电路、方法、设备及系统

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112924499A (zh) * 2021-01-27 2021-06-08 三诺生物传感股份有限公司 一种试条插条识别的装置、试条吸样判断的装置及其方法
CN113945869A (zh) * 2021-12-20 2022-01-18 深圳佑驾创新科技有限公司 一种接口的正反接识别电路、方法、设备及系统
CN113945869B (zh) * 2021-12-20 2022-03-15 深圳佑驾创新科技有限公司 一种接口的正反接识别电路、方法、设备及系统

Similar Documents

Publication Publication Date Title
US6553432B1 (en) Method and system for selecting IDE devices
CN108228509B (zh) 一种usb接口切换装置和电子设备
CN107066746B (zh) 基于i2c接口通过cpld来实现pca9555功能的方法
KR101260066B1 (ko) 직렬 및 병렬 인터페이스들을 포함하는 컴퓨터 시스템
CN109298266B (zh) 测试系统、测试方法、测试装置及存储介质
CN112187252A (zh) 接口识别电路、方法、设备和电子设备
US9489924B2 (en) Boot display device detection and selection techniques in multi-GPU devices
CN104054064B (zh) 基于接口耦合的灵活的端口配置
CN112799985B (zh) Usb接口控制方法、usb控制电路及智能网联设备主板
CN101196819B (zh) 一种片上系统芯片自适应启动设备的方法
TW202246998A (zh) 初始化方法及關聯控制器、記憶體裝置及主機
CN108681514B (zh) 设备检测方法、装置、存储介质及电子设备
CN115344520B (zh) PCIe接口兼容银杉卡使用的方法、装置、存储介质及设备
CN104571314A (zh) 判断电子装置的安装方向的方法与电子系统
CN111352492A (zh) 数字上电复位电路、方法、装置及存储介质
US10169274B1 (en) System and method for changing a slave identification of integrated circuits over a shared bus
TWI781676B (zh) 主機板、顯示裝置、顯示方法和電腦可讀存儲介質
CN215006450U (zh) 一种飞腾x100桥片嵌入主板
CN115203067A (zh) 内存初始化方法、装置、电子设备及计算机可读存储介质
CN213402973U (zh) 接口识别电路和电子设备
CN204129732U (zh) 基于卫星授时机架系统的板卡自适应设备
US7159104B2 (en) Simplified memory detection
CN114546899A (zh) Usb设备连接方法、系统及计算机可读存储介质
CN107613354B (zh) 基于Android智能电视兼容多种按键板的方法
CN116742761B (zh) 充电方法、装置、电子设备和存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination