TW478042B - High through-put cupper with reduced erosion and dishing - Google Patents

High through-put cupper with reduced erosion and dishing Download PDF

Info

Publication number
TW478042B
TW478042B TW089127587A TW89127587A TW478042B TW 478042 B TW478042 B TW 478042B TW 089127587 A TW089127587 A TW 089127587A TW 89127587 A TW89127587 A TW 89127587A TW 478042 B TW478042 B TW 478042B
Authority
TW
Taiwan
Prior art keywords
scope
item
patent application
substrate
computer
Prior art date
Application number
TW089127587A
Other languages
English (en)
Inventor
Shijian Li
Fred C Redeker
John M White
Ramin Emani
Original Assignee
Applied Materials Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Applied Materials Inc filed Critical Applied Materials Inc
Application granted granted Critical
Publication of TW478042B publication Critical patent/TW478042B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B37/00Lapping machines or devices; Accessories
    • B24B37/04Lapping machines or devices; Accessories designed for working plane surfaces
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B24GRINDING; POLISHING
    • B24BMACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
    • B24B57/00Devices for feeding, applying, grading or recovering grinding, polishing or lapping agents
    • B24B57/02Devices for feeding, applying, grading or recovering grinding, polishing or lapping agents for feeding of fluid, sprayed, pulverised, or liquefied grinding, polishing or lapping agents
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/32115Planarisation
    • H01L21/3212Planarisation by chemical mechanical polishing [CMP]

Landscapes

  • Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)
  • Finish Polishing, Edge Sharpening, And Grinding By Specific Grinding Devices (AREA)

Description

478042 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明() 發明領域: 本發明係關於改良平坦化之半導體元件的銅和/或鋼合 金金屬化。 發明背景: 與超大型積體電路佈局之高密度與操作有關之逐漸高 昇的需求,反應在金屬内連線技術之改變。如此漸昇的需 求已被發現難以滿足提供一低電容電阻金屬間連線圖案 的條件,特別是具高深寬比(aspect ratio)次微米介層洞、 接觸洞、及溝渠已微小化應用。 傳統半導體元件包含一半導體底材,典型為已摻雜之 單晶矽,及一多重依序形成之介電層與導電圖案。一積體 電路之形成,包含一含有用導線間間隙壁分離之導線的多 重導電圖案,以及一多重金屬間連線。典型地,當一填滿 一接觸洞之一導電插塞與一在半導體底材活性區域(諸如 源極/汲極)產生電接觸時,在不同層間之該導電圖案,亦 即以填滿一介層洞之一導電插塞為導電連接。導線係形成 在溝渠,其廣泛地在該半導體底材平面上延伸。隨著元件 體積縮小至次微米層次,包含五層或更多層金屬化之半導 體晶片變得更普遍。 一填滿一介層洞之導電插塞的形成,典型上係藉由沉 積一介電材質在一至少包含一導電圖案之導電層上、用傳 統微影及蝕刻技術穿透該介電層形成一孔洞、以及用導電 材質如鎢填滿該孔洞等步驟而完成。在介電層間表面之多 第3頁 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 x 297公® ) (請先閲讀背面之注意事項再Ϊ本頁) -裝 太 訂-!«- -線- 478042 A7
餘或過量的導電材料典型上係以化學機械研磨法 (Chemical Mechanical Polishing ; CMP)將之移除。一此種 方法係已知之鑲嵌,其基本上與形成一孔洞在介電層之間 及用金屬填滿該孔洞有關。雙層鑲嵌技術與形成一包含— 低接觸或介層洞部份連接上層溝渠部份之孔洞有關。該整 個孔洞係用導電材質填滿(該材質典型上為金屬),而能自 動地形成一與導線通電的導電插塞。 銅與銅合金已受到相當的注意,被視為在金屬間連線 金屬化中取代鋁的候選者。相對於鋁,銅與銅合金是較不 貴、容易處理、並且有較低的電阻。除此之外,銅與鋼成 金相較於鎢具改良導電性質,使得銅與銅合金成為一如導 電般作為導電插塞的所須金屬。 一種形成銅與銅合金插塞與導線之方法,其包含該镶 嵌結構之使用。然而,由於銅擴散會穿過介電層材質(諸 如二氧化矽),所以在銅或銅合金金屬内連線結構與周遭 介電材質之間提供一用於銅金屬内連線結構之擴散阻障 層。典型之用於銅或銅合金之擴散阻障金屬包含妞(Ta)、 氮化鋰(TaN)、氮化鈦(TiN)、鈦-鎢(TiW)、鎢(W)、氮化鎢 (WN)、鈦·氮化鈦(Ti_TiN)、氮化矽鈦(TiSiN)、氮化矽鎢 (WsiN)、氮化矽鈕(TasiN)及氮化矽。此包裹銅之阻障材質 的使用,並不限於銅與介電層之界面間,而且包含與其它 金屬之界面間。 在傳統研磨技術,一底材載體裝置在一研磨設備上迴 轉’並與研磨墊接觸。該研磨墊係架設在轉盤或平臺上, 第4頁 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 χ 297公釐) (請先閱讀背面之注意事項再本頁) --襞 H-1· 經濟部智慧財產局員工消費合作社印製 478042 A7 B7 五、發明說明( 或在固定之研磨桌上移動,並以外部驅動力驅動之。該底 材係典型地架在一載體上,該載體提供一可控制壓力,使 該底材靠著研磨墊。如此,當撒佈一於反應溶液中有或無 研磨顆粒之研磨化合物而產生化學活性,並施壓力於該底 材與一研磨塾之間而產生機械活性時,該CMP設備因而 產生研磨的活動。 使用在研磨研漿程序中的傳統研磨墊典型上係包含一 有/冓渠孔/同的水合物表面(諸如聚氨§旨(polyurethane)),而 該研磨研漿則依據研磨的特殊材質而決定之。基本上,當 該溝渠傳送該研磨研漿至該底材而研磨時,該研磨研漿填 滿該聚合物表面之細孔。一種用於CMP研漿程序之研磨 墊係由Krywanczyk等揭露於美國專利第5 842 9 1()號。 一種與前述之研磨研漿型之研磨墊明顯不同類型的研 磨物係一種固定式研磨物,亦即固定式研磨墊。此固定式 研磨墊典型上包含一附於其上多重幾何研磨複合元素之 裏觀薄片。該研磨元素典型上包含一在黏合劑(亦即一聚 合物黏合劑)中的多研磨顆粒。在研磨中採用一固定式研 磨物時,該底材或經CMP之底材磨損該固定式研磨元素, 因而持續暴露該研磨顆粒。因此’在研磨中採用一固定式 研磨物,而當該固定式研磨元素及於研磨中與底材研磨所 暴露之研磨顆粒提供該機械活性時,撒佈一化學助劑,用 以提供化學活性。固定式研磨物係由Rutherford等揭露於 美國專利第5,692,950號、Calhoun於美國專利第5,820,450 號、Haas等於美國專利第5,453,3 12號、及Hibbard等於 第5頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) Γ请先閱讀背面<>it事項再 •-裝 i· 本頁) ,線· 經濟部智慧財產局員工消費合作社印製 478042 A7
五、發明說明() 美國專利第5,454,844號。 藉由一鑲嵌物之研磨達成一高度的表面早 〜ί旦化而言, --------------裝--- (請先閱讀背面之r意事氣本頁) 銅或銅合金表面之平坦是極其困難的,特別⑨ - 〜疋銅或銅合金 部份之稠密陣列及底材表面之已擴展部份的样± _ 丨77叩橫切面。一銅 或銅合金部份之稠密陣列典型上係在其中 T G存有溝渠的 介電層(如二氧化矽)中藉由鑲嵌技術而形成。一阻障層, 諸如含运層(例如鈕或氮化叙),係依所需的沉積在該溝渠 已暴露表面及該介電層上層表面之上。然後,銅或銅合金 以電鍍、化學鍵、物理氣相沉積法、或化學氣相沉積法沉 積在該阻障層之上,其典型厚度介於约8〇〇〇Α至約ι800〇Α 之間。 ;線· 接著進行研磨以除去該過多的銅或銅合金,至該阻障 層為止;接著,用化學助劑與研磨顆粒之混合物,除去該 阻障層’而藉以除去銅或銅合金及阻障層至介電層為止。 過多的銅或銅合金係沉積在底材上的而超過所需填滿形 成在介電層之部份。 經濟部智慧財產局員工消費合作社印製 在銅金屬化製程後,在該底材之平坦化典型上會遭遇 侵蝕與凹陷的問題。凹陷係因形成在底材表面上的銅或鋼 合金層部份的空間缺陷(如凹面或下壓)所造成的。凹陷更 將產生一非平坦的表面,致使在後續的微影步驟中損害該 列印高解析導線的能力,並且不利於後續底材的表面形狀 及元件的形成。相較於使用較高導電材質諸如銅的優點, 凹陷亦不利於在降低元件導電性與增加元件電阻之下的 元件運作。凹陷能更導致在後續研磨步驟中該阻障層不均 第6頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 478042 A7 B7 五、發明說明() 勻之移除。侵蚀係移除過多形成在底材表面的介電材質部 分。 因此減少或降低在底材表面上侵餘及凹陷之高產量研 磨銅或銅合金的方法係極需要的,用以藉此達成高度的表 面平坦化❶ 發明概述= 本發明係關於提供一種用於平坦一至少包含十坦化金 屬諸如銅或銅合金之底材表面時降低表面缺陷及表面侵 蚀的方法與組合物。 本發明之一部份,係提供一底材平坦化的方法,其至 少包含在一第一平台上以一第一移除速率研磨該底材用 以移除沉積在其上之一銅或銅合金層,以及在一第二平台 上以低於該第一移除速率之第二移除速率研磨該底材用 以移除該銅或銅合金層。 本發明之另一部份,係提供一具有指令之電腦可讀媒 體,當由一或多個處理器執行時,該已編寫之指令將使一 或多個處理器去控制一研磨系統,以第一移除速率研磨在 第一平台上底材,然後以低於該第一移除速率之第二移除 速率研磨在第二平台上底材。 圖式簡軍說明: 為達成並能詳細瞭解前述所列舉之本發明的輪廓、優 點、及發明本身,將用具體實施例為特別說明並摘要前述 第7頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) — — — — — — — — — — — — II - I I (請先閱讀背面之L意事項wilRir本頁) «- •線- 經濟部智慧財產局員工消費合作社印製 478042 五、發明說明( 所提及之本發明。 然而,須注意的是,所附加圖式之說明僅是本發明典 型具體實施例,因而不表示本發明將侷限於該範圍,本發 明係包含其它均等之具體實施例。 第1圖至第4圖係說明符合本發明之具體實施例之連續步 挪 * 卷5圖係描述一符合本發明之具體實施例之用於控制CN1P 系統之一電腦系統的方塊圖。 圖號對照說明: 先 閲 讀 背 之 注- 意 事 項,
頁I 經濟部智慧財產局員工消費合作社印製 100 電腦系統 102 電腦 104 顯示元件 106 輸入元件 108 中央處理單位 110 記憶體 112 支援迴路 122 化學機械研磨系統 124 界面 126 底盤 128 轉盤 130 導管研磨臂 132 橫臂 134 垂直物 134a 垂直物 136 底材 138 上表面 140 研磨墊 142 開口端 144 線雙定位機械 146 馬達 148 導引機械 150 馬達 152 馬達 154 化學機械研磨系統控制器 訂 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 478042 經濟部智慧財產局員工消費合作社印製 五、 A7 ______B7__發明說明() 發明詳細說明: 在此所描述之本發明具體實施例能使具有銅或銅合金 之底材表面平坦化在一降低或減少侵蚀或凹陷之高製程 產量,用以符合具有具體大小在次微米之可靠金屬間連線 圖案之漸增的需求。就本揭露所使用之銅,其包括純元f 銅與銅基底合金,例如銅基底合金至少包含約80重量百 分比的銅。 在此描述之本發明具體實施例能有利地使用在一至少 包含減少或降低凹陷或侵蝕之連續研磨步驟的多步驟製 程。該研磨步驟能終止在該阻障層’並且能使用一固定式 研磨技術。然後能使用一研漿在一研磨程序中,用以移除 該阻障層。 本發明之多步驟方法係根基於研究在開放現場(〇pen Held)邊界之一稠密陣列之銅或銅合金外觀(例如線)之平 坦化之侵蝕或凹陷影響的參數。該’’稠密陣列"係包含間隔 少於約1 00微米之金屬部份;而”開放現場’,係包含在約i 〇〇 微米範圍内無金屬部份之範圍。 本發明之具體實施例至少包含一多步驟製程,該製程 至少包含在第一移除速率研磨該底材表面以移除該大量 過多之銅或銅合金的絕大部份,以及在低於該第一移除速 率之第二移除速率研磨該底材表面。具有該第二移除速率 之該研磨技術能對一後續阻障層具有高度選擇性而能終 止於其上。 該研磨步驟係分別操作在一第一或第二旋轉、固定、 第9頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再 -裝___ 本頁) •線'
478042 五、發明說明() 或線型平台上,並且皆採用一固定式研磨墊、或一傳統使 用一研磨或非研磨化學助劑之研磨墊β 一符合在此所述並 能研磨一底材表面之一適當化學機械研磨設備之例子係 展示在第5圖,並且詳述如下。 阻障層材質,諸如钽或氮化銓,能在使用一研漿之第 二旋轉、固疋、或線型研磨塾上加以移除β適當的阻障移 除技術係揭露在登記於1999年9月22日之同時申請之美 國專利申請案第09/401,643號’以及登記於2〇〇〇年5月 11曰之同時申請之美國專利申請案第〇9/569,968號,在 此併為參考文獻之整份揭露書與本發明並不一致。該介電 層能作為緩衝’而降低或消除該底材表面之刮痕或缺陷。 在此描述之該製程的具體實施例能藉由一多步驟製程 而減少或降低該底材表面之侵蝕或凹陷,而能使用於一銅 或銅合金金屬膜之平坦化。減少或降低該底材表面之侵蝕 或凹陷’而能使用傳統微影去形成具有大小在次微米深度 (亦即小於約〇. 2微米,諸如約〇. 1微米)的金屬部份。 一典型銅金屬化或金屬間連線系統包含沉積一介電層 在一底材之上、在該介電層上形成一孔洞(亦即一讓刻孔 洞)、沉積一擴散阻障(諸如一含纽材質,亦即氮化鈕或 艇)、以及用銅或銅合金填滿該孔洞。有利的是,在該介 電層之上述孔洞之填滿,能藉由一開始沉積一種子層,然 後電鍍或化學鍍該銅或銅合金層,典型上厚度在約8 000 至約1 8000Α之間。該鑲刻孔洞之填滿,亦能藉由溫度介 於約50°C至150°C之間之PVD法,或在溫渡於2〇(rc以下 第10頁 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公釐) -------------裝— (請先閱讀背面之土意事不本頁) ka· -.線· 經濟部智慧財產局員工消費合作社印製 478042 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明() 之CVD法。 本發明包含傳統之底材或介電材質。例如,該底材能 被摻雜單晶矽或鎵-砷。該介電材質至少包含各種傳統上 使用在半導體元件製程之材質。例如,介電材質能使用諸 如二氧化碎、磷碎玻璃(phosphorus-silicate glass ; PSG)、 捧雜硼之轉硬玻璃(boron doped phosphorus-silicate glass ;BPSG)、以及將四乙基正梦酸(tetraethyl orthosilicate ; TEOS)或矽烷用電漿增強化學沉積法處理 所得之二氧化矽。符合本發明之介電材質亦至少包含低介 電常數材質,其包含聚合物(諸如聚醯亞胺),以及含碳二 氧化碎(例如美商應用材料公司所供應之Black Diamond®)。形成在介電層之該孔洞係藉由傳統之微影技 術與蝕刻技術而形成。 該銅或銅合金金屬化底材表面在第一移除速率進行第 一次研磨’用以除去大量的銅或銅合金乂該底材係置於一 架設在旋轉、固定、或線型平台上之研磨墊之上進行研 磨。该弟一次移除速率係一相對較高之移除速率用以快速 產出,例如,一移除速率大於每分鐘5〇〇〇人。該銅或銅合 金金屬化表面研磨後之厚度減至約500人至3 〇〇〇A之間。 CMP基本上與化學反應及機械研磨之結合有關。 該研磨製程至少包含一化學反應,其係氧化該金屬表 面,亦即,銅或銅合金表面,然後該表面再用研磨墊(例 如,沉積在該研磨墊上之固定式研磨元素或研磨运)進行 機械研磨。在此已知之該指示所揭露以及該已揭露之物, 第11頁 I紙張尺度適用中國國家標準(CNS)A4規格c 297公餐)--------- (請先閱讀背面之注意事 11 --- 項再 本頁) ka· •線 478042 A7 五、發明說明( 經濟部智慧財產局員工消費合作社印製 在特別情形下之適當研磨條件和化學助劑能很快的被決 定。 適當之化學助劑至少包含Carpi〇在美國專利第 5,840,629號所揭露之鉻酸鈉·四結晶水及/或Watts等 在美國專利第5,897,375號所揭露之羧酸鹽類,諸如檸檬 酸銨。有利的是,抑制劑能使用三唑(triaz〇le)或其衍= 物,例如1,2,4-三嗤或苯峻。該化學助劑亦至少包含〜緣 劑,諸如去離子水或醇類。 例如,在一包含一二氧化矽介電層及TaN阻障層之輞 金屬化,該第一次研磨製程之該化學助劑至少包含約〇 $ 至約10重量百分比之間之氧化劑(例如約6重量百分叱, 諸如過氧化氫)、約0.05至約0.20重量百分比之間之抑制 劑(例如,約0.1 5重量百分比;諸如5 _甲基苯三吐)、 ) 约 0.5至約5 · 0重量百分比之間之钳合劑(例如,約3重| 分比;諸如亞胺二乙酸),以及約3 . 〇至約1 5 · 0重量百八 叫分 比之另一鉗合劑(例如,約9.0重量百分比;諸如磷峻氣 銨)、該平衡去離子水。該壓力典型上為3 psi,但得依據 該組成及所需的移除速率而改變。在該銅或銅合金層第 次研磨步驟中,發現適合明確表示該研磨組成乃係pH值 與銅鈍化範圍之氧化還原電位。在該組成之某方面言, 使 用pH值在約3至約1 0之間,諸如pH在約5至約8之間。 其它適當之化學助劑係描述在登記於2000年4月5日< 同時申請之美國專利申請案第09/543,777號及登記# 2000年4月6曰之同時申請之美國專利申請案^ 第12頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ----—--- t丨丨— —装--- (請先閲讀背面VI惫事項再本 0 .線· 478042 A7 _-___________ _____ B7 五、發明說明() 09/544,28 1 號。 該抑制劑之濃度在整個本發明之研磨步驟中得策略性 調整’藉以控制該固定移除速率。例如,藉由增加抑制劑 之量而減低該固定移除速率,因而降低由該化學助劑之鉗 合成份所生的銅或銅合金的化學錯合。 在該阻障層上之該大量銅或銅合金之剩餘物或殘餘的 銅或銅合金,典型上包含厚度為約5 00A至約3000A之間。 該剩餘的銅或銅合金係在第二次研磨製程移除,該製程係 在一旋轉、固定、或線型研磨螯(諸如固定式研磨塾)上研 磨’並且採用一對阻障層具有高度選擇性並且會終止在一 含叙阻障層(諸如组或氮化赵)之化學助劑。 該第二次研磨製程係進行在一低於該第一次移除速率 之第二移除速率。該第二移除速率係介於約每分鐘250人 至約3000A之間。上述之第二移除速率可藉由調整適當條 件而降低第一移除速率而降低,諸如減低壓力(例如採用 低於約3 psi之壓力)。上述之第二移除速率低於該第—移 除速率之達成可採用一化學助劑,其至少包含約〇 3重量 百分比至約6 · 0重量百分比之間之氧化劑(例如3重量百分 比,諸如過氧化氫)、約〇 〇 3重量百分比至約〇. 5重量百 分比之間之抑制劑(例如約〇 〇6重量百分比;諸如5-甲基· 苯三唑)、約0.25重量百分比至5.0重量百分比之間之鉗 合劑(例如約1. 〇重量百分比;諸如亞胺二乙酸)、約1 〇 重量百分比至約6 · 0重量百分比之間之另一鉗合劑(例如 約3重量百分比;諸如磷酸氫銨)、該平衡去離子水。該 第13貫 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公釐) (請先閱讀背面之注音?事項再 •裝--- 本頁) 經濟部智慧財產局員工消費合作社印製 478042 A7 B7 五、發明說明() 壓力典型上為約2 psi,但得依據該組成及所需的移除速率 而改變。在該銅或銅合金層第二次研磨步驟中,發現適合 明確表示該研磨組成乃係pH值與銅鈍化範圍之氧化還原 電位。在該組成之某方面言,使用pH值在約3至約1 〇之 間,諸如P Η在約5至約8之間。其它適當之化學助劑係 描述在登記於2000年4月5日之同時申請之美國專利申 請案第09/543,777號及登記於2000年4月6日之同時申 請之美國專利申請案第09/544,281號。 上述之第二移除速率使用之該化學助劑能具有對該鈕 或氮化鈕阻障金屬層高度選擇性,以確使能完全移除銅或 銅合金並且終止於該輕或氮化鈕阻障層,而減少阻障層之 移除。該銅或銅合金以及is之選擇性係具有銅對备移除速 率比大於約10比1,典型上為大於約1 〇〇比1。 該研磨於該鈕或氮化鋰阻障層之終點能藉由採用一傳 統光學系統而精準決定,該光學系統諸如在美國專利第 5,893,796號所揭露之雷射干擾儀技術,該整個揭露在此 併為參考文獻。由美商應用材料公司所1主冊登記商標之同 步光線監視系統(IS R Μ ®)能採用作為終點偵測,並因而大 幅減少過度研磨。 經濟部智慧財產局員工消費合作社印製 --------------裝--- (請先閱讀背面之^!意事1>^寫本頁) 參 然後,在一二氧化矽介電層、阻障層、以及銅或銅合 金之相反選擇性之條件下,移除諸如鋰或氮化銓之上述之 阻障層。該阻障層(諸如鈕)之該移除速率比或選擇性係為 is對介電廣之移除速率比大於約1 〇比1。一適當阻障層移 除製程之例子係揭露在登記於1999年9月22日之美國專 第u頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 478042 A7 B7 五、發明說明() 利申請案第ο 9/4 01,643號,以及登記於2000年5月11日 之同時申請之美國專利申請案第09/569,968號。 --------------裝—— (請先閱讀背面之注意事賡m寫本頁) 本發明之具體實施例更包含了減少凹陷與侵蝕之改 良。該凹陷被發現能在第一及/或第二次研磨步驟中藉由控 制一或多個製程輪廊及參數加以控制。 例如,本發明之具體實施例至少包含藉由控制研磨墊 表面溫度在約50°C以下,諸如約44°C,而降低該平台旋 轉速率不超過60 rpm’或線型整速率不超過每秒30英吋, 因此降低固定移除,以及凹陷。應認知的是,該固定移除 速率不應減低至在研磨時產生之研磨副產物不能移除(例 如,溶解)範圍。 在研磨時產生之研磨副產物能藉由化學助劑之高流量 加以沖洗移除,該化學助劑能加以回收或循環使用而降低 消耗成本。該化學助劑傳送之該研磨墊及/或底材面在一流 速約每分鐘300毫升或更高。 •線· 經濟部智慧財產局員工消費合作社印製 吾人可發現銅或銅合金凹處,亦即凹陷之減少,可以 藉由減少與銅或銅合金表面接觸之該研磨塾之該平柱頂 端的化學物之不足而達成。傳統固定式研磨塾包含之多重 固定式研磨組成元素,其每一元素包含散佈在一聚合物黏 合劑之研磨顆粒,並且其通常被指為研磨柱。此研磨柱典 型高度介於約3 0微米至約40微米之間,當為圓柱型時, 其直徑約為200微米,並且提供一接觸面積比介於約1〇0/〇 至約25%之間。該研磨柱能被形成各種幾何形狀,諸如多 角形、圓形、及橢圓形。在此揭露所使用之”直徑,,,意指 第15育 f I一 7 -
ICT * Λ *, > I I : I I 478042 A7
經濟部智慧財產局員工消費合作社印製 五、發明說明( 進行研磨時面對表面之該研磨柱之上層工作表面之最大, 橫切面的直徑。 該化學物不足能被降低,得藉由在維持介於约1〇%至 約㈣之間之相同接觸面積比之條件下減少該研磨柱之 直仏而增加研磨柱之數目,而加以達成。因此,本發明之 具體實施例係至少包含進行第一次及第二次研磨步驟 時,使用固定式研磨墊,該研磨墊至少包含具有一直徑介 於約75微米至約15〇微米(例如約ι〇〇微米至約i5〇微米) 之研磨柱’藉此減少化學物不足,以及因而降低凹陷。 在第一次及第二次研磨步驟中,凹陷之減少能藉由增 加該研磨柱所附著之該裏襯薄片之硬度而達成。此能藉由 選擇具有適當楊氏模量(Young’s Modulus,亦即,彈性模 量,Modulus of Elasticity)之裏襯薄片而達成。可替換的 是’增加傳統裏襯薄片(例如,聚碳酸鹽裏襯薄片)的厚度 而減少該墊之軟度,因而減少該在該稠密卩卓列之壓力,並 因此減少凹陷。一適當墊子之例子係一具有研磨柱附著其 上並厚度在約40微米或更少之裏襯薄片的研磨墊。 更進一步發現,在第二次研磨步驟中增加化學助劑之 抑制劑的量,而能使該凹陷減少至約600人或更少。因此, 本發明之具體實施例係至少包含在進行第二次研磨時,該 化學助劑至少包含一約0.2重量百分比至約1 .〇重量百分 比之間之抑制劑,例如5 -甲基-苯三唑,以及其它至少含 有一個唑官能基之化合物。 增加該化學助劑之該活性成份(例如氧化劑及鉗合劑) 第16頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱)
頁 訂 線 478042 A7 經濟部智慧財產局員工消費合作社印製 B7______五、發明說明() 的濃度至三倍所產生的更進一步之改良。 本發明之具體實施例至少包含使用該化學助劑在約每 分鐘300亳升以上之流速沖洗該底材及/或研磨墊,而有效 地移除在研磨步驟(a)與(b)所產生的顆粒,並且回收該化 學助劑。移除該顆粒亦可藉由維持該固定移除速率在約每 分鐘200A或更少,諸如約每分鐘i5〇A或更少。 在本發明之具體實施例中減少凹陷及侵蝕之更進一步 • ,峰 改艮之達成係在一平台上完成第一研磨步驟之後、在第二 研磨步驟開始前,以及在第二平台上完成第二研磨步驟之 後、在另一平台上開始移除阻障層前,採用或暴露該底材 表面及/或研磨墊於一抑制劑(諸如苯三唑),因而當避免固 定移除時能有效地移除研磨碎屑。因此,使用一溶液,其 至/包含介於約〇 · 2重量百分比至約1. 〇重量百分比之抑 制劑(例如,5 -甲基-苯三唑),及其它至少包含一個唑官能 基之化合物,以及去離子水。相對於去離子水,一抑制劑 使用於終止每一該研磨步驟係能有效地防止進行固定移 除’用以在起始後讀步驟前提供一相對地清潔及低缺陷之 底材。 本發明之一具體實施例係圖解說明在第1圖至第4 圖’其中類似特徵具有類似之指示數字。就第1圖言,介 電層10’亦即二氧化矽,係形成在一底材(未顯示出)之 上。一多孔洞1 1係形成在一設定區域A,在其之中導線 之一稠密陣列係形成至開放現場B之邊緣。一阻障層1 2, 例如TaN,係沉積於該孔洞1 1内層,以及該二氧化矽介 第17頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之r意事寫 r本頁) 裝 訂· 478042 A7 五、發明說明() 電層10之上表面。典型上,哕 Μ孔洞U係以一小於1微米 (例如小於約0.2微米,諸如約 、’0 0 · 1彳政未)之距離C區離。 然後銅層13沉積於厚度D約8〇ΠΛΑ s 0 8000A 至 18000A 之間。 就第2圖言,進行該第一
▽这步驟在超過每分鐘5000A 之移除速率,用以移除該鋼層
增13至一厚度E介於約500A 至約3 0 0 0 A之間。 如第3圖言,該第二研磨步 外试,騾芡進行,係對TaN阻障 層12具有高度選擇性,並且終止於其上。 如第4圖所示,以相對選擇性進行抛光而除去㈣ 層12’並拋光該二氧化矽表面用以移除或減少括痕或缺 陷’因而充成平坦化。該產峰夕A思 ^ 成座生您金屬間内連線結構至少包 含一被開放現場B圍繞之鋼線13之稠密陣列該上表 面40係非常高度之平坦化,而幾乎無侵蝕或凹陷。 本發明之一部份係關於一控制用以平坦化底材之cMp 系統之電腦系統的使用。第5圖係描述一用以執行控制 CMP系統1 22之軟體的一般用途電腦系統j 〇〇。該電腦系 統1〇〇至少包含一電腦102、一或多個顯示元件1〇4、以 及一或多個輸入元件106。該電腦1〇2至少包含一中央處 理單位(central processing unit ; CPU)108(諸如一英特爾 4 8 6微處理器)、一記憶體丨1 〇、以及相配合之支援迴路 Π2(諸如一數學運算輔助處理器)、電源、以及諸如此類。 此電腦系統一般係作為個人電腦,然而,在本發明並不偈 限於個人電腦,事實上,可以支援工作站、微電腦、主機、 及超級電腦。該電腦所使用之該輸入元件1〇6至少包含一 第18頁 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公釐) ------------裝·-- (請先閲讀背面之L意事項_再1!^本頁) 言· 經濟部智慧財產局員工消費合作社印製 478042 A7 B7 五、發明說明() 鍵盤、一滑鼠、軌跡球(trackball)及其它諸如此類。該顯 示元件1 04至少包含電腦監視器、印表機、繪圖機。 電腦系統1 00亦至少包含一記憶體丨丨〇,諸如一隨機存 取記憶體(random access memory ; RAM)或其它動態儲存 元件’用以儲存C P U 1 0 8執行之訊息及指令。記憶禮1 1 〇 亦可在C P U 1 0 8執行指令時,用於儲存隨時變化或其它之 間而無訊息。記憶體11〇更包含一唯讀記憶體(read 〇nly memory ; ROM)或其它靜態儲存元件,用以儲存cpu ι〇8 之靜態訊息及指令。記憶體丨丨〇亦包含一儲存元件,諸如 一磁碟片或光碟片,用以儲存訊息及指令。 界面124可以讓該電腦系統1〇〇與該CMP系統122進 行傳輸,特別是與CMP系統控制器154。該CMP系統122 可以是一小型研磨墊系統或一大型研磨墊系統或一線型 帶狀研磨系統。一小型研磨墊系統係被圖解說明。該小型 研磨墊系統一般至少包含一用以旋轉支撐其中之一轉盤 128之底盤126、和一可移動用以撒佈該轉盤丨26之導管 研磨臂130以及用以支撐之橫臂132。該橫臂係以在該底 盤之上之相對垂直物134、134a而固定在該底盤之上並橫 過該平台。該旋轉平台最好至少包含一固定在該平台上表 面之適當研磨墊。一具有一上表面138將進行研磨之底材 136’於進行研磨時,置上述之底材於該研磨墊之上而維 持該底材在該研磨臂之下的位置。該一具有位於其較低開 口端142之上之研磨墊140的導管研磨臂130,一般係圓 周地移動而橫過該底材之上表面而進行研磨。該研磨誓最 第19頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐) --------------裝 i — (請先閱讀背面之k意事寫本頁) 訂: --線· 經濟部智慧財產局員工消費合作社印製 04 8 47 A7 __ _B7_____ 五、發明說明() ------------—裝--- (請先閱讀背面之1意事^ 寫本頁) 好持續地由邊緣向中心線型移動而橫過該旋轉底材’直到 該研磨終點到達時(例如,一表面不均勻之預先設定程 度)。 CMP系統控制器154控制該旋轉盤(或線型移動帶)之 移動,以及該研磨臂之移動。特別的是’該控制系統控制 連結平台1 2 8之馬達1 5 2之旋轉速率。同樣地,該線型移 動係由連結橫臂1 32之馬達1 50所提供。在該控制器1 54 控制之下,線型定位機械1 44透過一導引機械1 48控制在 該底材表面上之該研磨墊之壓力,並且透過馬達146控制 該研磨墊之旋轉。如此,控制器1 54控制此小型研磨墊 CMP研磨系統之所有部份。 i線' 經濟部智慧財產局員工消費合作社印製 根據本發明之一具體實施例,平坦化底材表面之提 供,係基於CPU 108執行包含在記憶體1 10之程式120之 一或多個指令之一或多個序列而控制CMP系統1 22之電 腦系統1 00。例如,指令能從另一電腦可讀媒體(諸如儲存 元件)讀至主記憶體。執行包含在記憶體1 1 〇之指令序列, 使得CPU 1 08能操作在此描述之製程步驟。在多重程序配 備時亦可能使用一或多個處理器,用以執行包含在記憶體 1 1 0之指令序列。在另一具體實施例,可能使用一硬連線 電路取代或併用軟體指令,以支援本發明。因此,本發明 之具體實施例並不侷限於任何硬體電路及軟體之特別結 合0 在此所使用之,,電腦可讀媒體”係指任何參與提供用以 CPU108執行指令的媒體。此媒體能採用各種形式,至少 第20頁 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公爱)-- 478042 A7 B7 五、發明說明() 包括非揮發性媒體、揮發性媒體、及傳輸媒體,但不偈限 於此。非揮發性媒體,例如,至少包含光碟、或磁碟,諸 如此類之儲存元件。揮發性媒體至少包含動態記憶體,諸 如主記憶體。傳輸媒體至少包含同軸電纜、銅線、和光纖, 並包含其匯排流系統。傳輸媒體亦能使用聲波或光波之形 式’諸如由此所生的無線電數據傳輸或紅外線數據傳輸。 電腦可讀取媒體之一般型式至少包含,例如,磁碟片、抽 取式磁碟片、硬碟、磁帶、任何其它磁性媒體、CD-Rom、 DVD、任何其它光學媒體、打孔卡、紙帶、任何其它具有 孔洞圖案之物質媒體、RAM、PROM、EPROM、FLASil· EPROM、任何其它記憶體晶片或界面卡、在此及之後所描 述之載波、以及任何其它電腦可讀取之媒體^ 電腦可讀取媒體之各種型式可能與攜帶一或多個CPU 108用以執行之順序的一或多個指令相關。例如,該指令 起始於一遙控電腦之一磁碟片。該遙控電腦能將該指令輸 入其動態記億體,並且用數據機透過電話線傳送該指令。 一數據機(在此未展示出)位於電腦系統100,其能接收该 電話線之數據,並轉換該數據成為一紅外線訊息而以紅外 線傳輸。一作為輸入元件1 06之紅外線偵測器能將數據置 於能攜帶該數據至記憶體1 10之該匯排流系統,而cpu 1 〇 8能取回並執行該指令。該在記憶體11 〇所接收之指 令,能選擇性地在CPU 108執行之前或之後儲存於儲存元 件中。 本發明能應用在半導體製造之各種階段的平坦化。本 第21頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) '" ------ (請先閲讀背面之注意事項再本頁) •裝 女 •線· 經濟部智慧財產局員工消費合作社印製 478042 A7 B7_ 五、發明說明() 發明更特別能應用於具有在深次微米範圍之金屬輪廓之 高密度半導體元件的製造。 在此所展示及揭露者僅係本發明最佳具體實施例,而 且僅係各式實施例的一部份。熟知該技藝者在閱讀過上述 之揭露後可輕易對之加以變動及修改,然而本發明之範圍 並不僅侷限於以上所說明之實施例,以上所述之修改及置 換都不脫離本發明之精神範圍。 (請先閱讀背面之^意事炎再本頁) 裝 ii· •線 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

  1. ^/8U42 A8 B8 C8
    六、申請專利範圍 ·—種用於平坦化包含沉積在一阻障層上之銅或銅合金層 之底材表面的方法,至少包含下列步驟: (a) 在一第一平台上以第一移除速率研磨該底材表 面’用以移除一銅或銅合金層;及 (b) 在一第二平台上以低於該第一移除速率之第二移 除速率研磨該底材,用以移除一銅或銅合金層。 2 ·如申凊專利範圍第1項所述之方法,其中更包含在第三 平台移除該阻障層。 如申凊專利範圍第1項所述之方法,其中· (a) 上述之第一移除速率大於約每分鐘5〇〇〇 A ;及 (b) 上述之第二移除速率係介於約每分鐘250 A至約 每分鐘3000 A之間。 4.如申請專利範圍第2項所述之方法,其中上述之阻障層 至少包含钽(Ta)或氮化钽(TaN),並且沉積在一介電層之 經濟部智慧財產局員工消費合作社印製 5 .如申請專利範圍第1項所述之方法,其中上述之步驟(b) 係操作在銅對阻障層比大於約1 〇〇比1之選擇性。 6 ·如申請專利範圍第5項所述之方法,其中上述之步驟(b) 係操作在該稠密陣列之凹陷係約600 A或更少之條件 第23頁 本紙張尺反適用中國國家標準(CNS)A4規格(210 X 297公釐〉 " " " 478042 Α8 Β8 C8 D8 六、申請專利範圍 下。 --------------裝--- (請先閱讀背面之支意事項一etm本頁) 7·如申請專利範圍第6項所述之方法,其中上述之步驟(a) 與(b)係分別操作在一架設在該第一及第二平台之旋 轉、固定、或線型固定式研磨墊上,使用一無研磨性之 化學助劑。 8.如申請專利範圍第7項所述之方法,其中上述之第一平 台及該第二平台在步驟(a)及(b)中時,轉速低於60rpm, 或沉積在該第一平台之第一研磨帶或沉積在第二平台 之第二研磨帶之線性移動速率低於每秒30英叶。 9·如申請專利範圍第7項所述之方法,其中更包含清淨上 述之研磨塾而移除上述之碎屑及每一底材間之研磨副 產物。 •線· 10·如申請專利範圍第7項所述之方法,其中更包含回收上 述之化學助劑。 經濟部智慧財產局員工消費合作社印製 1 1 ·如申請專利範圍第7項所述之方法,其中上述之化學助 劑係在一約每分鐘300毫升或更多之流速傳輸至該研磨 塾或該底材表面。 1 2 ·如申請專利範圍第7項所述之方法,其中上述之底材之 第24頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 478042 A8 B8 C8 D8 _______ 六、申請專利範圍 一固定移除速率係約200A或更少。 1 3 ·如申請專利範圍第7項所述之方法,其中更包含在完成 步驟(a)後及起始步驟(b)前暴露該研磨墊或該底材表面 於一抑制劑。 14·如申請範圍第2項所述之方法,其中更包含在完成步驟 (b)後及起始移除該阻障層前暴露該研磨墊或該底材表 面於一抑制劑。 15·如申請範圍第7項所述之方法,其中更包含: 在完成步驟(a)後及起始步驟(b)前暴露該研磨墊或 該底材表面於一抑制劑; 在完成步驟(b)後暴露該研磨墊或該底材表面於一抑 制劑;及 回收該化學助劑。 16. 如申請範圍第8項所述之万法,其中上述之研磨墊或研 磨帶.之溫度係約50°C或更低。 17. 如申請範圍第7項所述之方法,其中上述之固定式研磨 墊至少包含具有一直徑介於約75微米至約150微米之 間以及與底材表面之接觸面積比介於約10%至約25%的 研磨柱。 第25頁 紙張尺度適用中關家鮮(CNS)A4 x 297公釐) ____________-襄·! (請先閱讀背面之1意事I再^^本頁) 訂 線 經濟部智慧財產局員工消費合作社印製 478042 A8 B8 C8 __ D8 申請專利範圍 u.如申請ι&圍帛17項所述之方法,其中上述之研磨柱係 附著於一厚度約40微米或更薄之裏槪薄片。 19.如申請範圍第i項所述之方法,其中上述之第二研磨製 程至少包含一具有介於約0.2重量百分比至約i 〇重量 百分比之抑制劑的化學助劑^ 2〇·如申請範圍第4項所述之方法,其中上述之阻障層從底 材表面之移除係在一阻障層對介電層比大於1〇比1之 比率。 21·如申請範圍第15項所述之方法,其中更包含: 在步驟(a)及(b)中控制於稠密陣列中之凹陷,係藉 由: 分別旋轉該第一平台及第二平台在小於約6〇 rpm之 速率,或線性移動該第一研磨帶及第二研磨帶在約每秒 30英吋之速率’其中該研磨墊之溫度係約5〇艽或更低。 經濟部智慧財產局員工消費合作社印製 22.如申請範圍第15項所述之方法,其中更包含: 在步驟(a)及(b)中控制顆粒移除,係藉由: 在一至少約每分鐘300毫升之流速下傳輸該化學助 劑至該研磨墊或該底材表面。 控制在該化學助劑之抑制劑含量,而用以提供一該 底材表面之固定移除速率在約每分鐘200A或更低。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 478042 A8 B8 C8 D8 六、申請專利範圍 23·如申請範圍第15項所述之方法,其中更包含: --------------裝 i· (請先閱讀背面之注'意事項_再tHr本頁) 在步驟(a)及(b)中於稠密陣列中控制凹陷,係藉由: 分別旋轉該第一平台及第二平台在小於約60 rpm之 速率,或線性移動該第一研磨帶及第二研磨帶在約每秒 3 0英吋之速率,其中該研磨墊之溫度係約5 (TC或更低。 在步驟(a)及(b)中控制顆粒移除,係藉由: 在一至少約每分鐘300毫升之流速下傳輸該化學助 劑至該研磨墊或該底材表面。 控制在該化學助劑之抑制劑含量,而用以提供一該 底材表面之固定移除速率在約每分鐘200A或更低。 24, 如申請範圍第1至23項中任何一項所述之方法,其中 一電腦為基礎之控制系統係用於排序及控制平坦化該 底材表面之該方法之該步驟。 -線· 25. —種具有用於平坦化一底材表面之指令的電腦可讀取 媒體,當一或多個處理器執行時,該指令之編寫導致該 一或多個處理器控制一研磨系統而操作下列步驟: 經濟部智慧財產局員工消費合作社印製 (a) 在一第一平台上以第一移除速率研磨該底材表 面,用以移除一銅或銅合金層;及 (b) 在一第二平台上以低於第一移除速率之第二移除 速率研磨該底材,用以移除該銅或銅合金層。 26·如申請專利範圍第25項所述之電腦可讀取媒體,其中 第27頁 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 x 297公愛) 478042 A8 B8 C8 D8 六、申請專利範圍 上&之“ τ係更進一步編排用於在第三平台上移除該 阻障層。 27.如申請專利範圍第25項所述之電腦可讀取媒體,其中 上述(彳曰令足編排係用於進行步驟(a)在大於約每分鐘 5000A之第一移除速率;以及進行步騾在介於約每分 鐘250A至約每分鐘3〇〇〇A之間之第二移除速率。 2 8 ·如申凊專利範圍第2 6項所述之電腦可讀取媒體,其中 上述之指令之編排係用以操作步驟(13)在一銅對阻障層 比大於100比1之選擇性。 2 9 ·如申請專利範圍第2 8項所述之電腦可讀取媒體,其中 上述之指令之編寫係用以操作步驟(b)在一該稠密陣列 内之凹陷在約600A或更小之條件下。 3 0·如申請專利範圍第29項所述之電腦可讀取媒體,其中 上述之指令之編排係用以操作步驟(a)與(b)於分別操作 在一架設在該第一及第二平台之旋轉、固定、或線型固 定式研磨墊上,使用一無研磨性之化學助劑。 3 1 ·如申請專利範圍第項所述之電腦可讀取媒體,其中 上述之指令之編寫,係在步驟(a)&(b)中時用於旋轉該 第一平台及該第二平台,轉速低於60rPm,或沉積在該 第28頁 請先閱讀背面之注•意事項^:
    本頁) 裝 --線· 經濟部智慧財產局員工消費合作社印製 478042 A8 B8 C8 D8 六、申請專利範圍 第一平台之第一研磨帶或沉積在第二平台之第二研磨 帶之線型移動速率低於每秒30英吋。 32·如申請專利範圍第30項所述之電腦可讀取媒體,其中 上述之指令之編寫,係用於化學機械研磨該多重底材, 並移除該碎屑及每一底材間之化學機械研磨副產物而 清淨該研磨|。 3 3·如申請專利範圍第30項所述之電腦可讀取媒體,其中 上述之指令之編寫,係用於傳輸該化學助劑在一約每分 鐘3 00亳升或更多之流速至該研磨墊或該底材表面。 34·如申請專利範圍第3〇項所述之電腦可讀取媒體,其中 上述之指令之編寫,係用於回收該化學助劑。 3 5.如申請專利範圍第30項所述之電腦可讀取媒體,其中 上述之指令之編寫,係用於控制在該化學助劑之抑制劑 含量,而提供一該底材表面之固定蝕刻速率在約每分鐘 2 0 0 A或更低,用以控制顆粒之移除。 3 6.如申請專利範圍第30項所述之電腦可讀取媒體,其中 上述之指令之編寫,係用於在完成步驟(a)後及起始步驟 (b)前暴露該研磨墊或該底材表面於一抑制劑。 第29頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 裝--- (請先閱讀背面之注"意事項^本頁) )5J· --線- 經濟部智慧財產局員工消費合作社印製 478042 A8 B8 C8 D8 六、申請專利範圍 3 7.如申請專利範圍第29項所述之電腦可讀取媒體,其中 上述之指令之編寫,係用於在完成步驟(b)後及起始移除 該阻障層前暴露該研磨螯或該底材表面於一抑制劑。 3 8·如申請專利範圍第30項所述之電腦可讀取媒體,其中 上述之指令之編寫,係更用於: 在完成步驟(a)後及起始步驟(t〇前暴露該研磨螯或 該底材表面於一抑制劑; ’在元成步驟(b)後暴露該研磨塾或該底材表面於一抑 制劑;及 回收該化學助劑。 39.如申請專利範圍第31項所述之電腦可讀取媒體,其中 上述之指令之編寫,係用於維持該研磨墊或研磨帶之溫 度係約5 0 C或更低。 40·如申請專利範圍第26項所述之電腦可讀取媒體,其中 上述之指令之編寫,係用於從底材表面移除該阻障層在 一阻障層對介電層比大於1 0比1。 41·如申請專利範圍第25項所述之電腦可讀取媒體,其中 上述之指令之編寫,係用於在步驟(a)及(b)中控制於稠 密陣列中之凹陷,其藉由: 分別旋轉該第一平台及第二平台在小於約60 rpm之 第30頁 本紙張尺度適用中國國家標準(〇sjs)A4規格(210 χ 297公釐) ------ ---- - --I (請先閱讀背面之;^音?事項、再mr本頁) · 經濟部智慧財產局員工消費合作社印製 、申請專利範圍 速率,或線型移動該第一研磨帶及第二研磨帶在約每秒 30英吋之速率,其中該研磨墊之溫度係約50°C或更低。 4 2 ·如申請專利範圍第2 5項所述之電腦可項取媒體’其中 上述之指令之編寫,係用於在步驟(a)及(b)中控制顆粒 移除,其藉由: 在一至少約每分鐘3 0 0毫升之流速下傳輸該化學助 劑至該研磨塾或該底材表面;及 控制在該化學助劑之抑制劑含量,而用以提供一該 底材表面之固定移除速率在約每分鐘200A或更低。 43.如申請專利範圍第25項所述之電腦可讀取媒體,其中 上述之指令之編寫,係用於: 在步驟(a)及(b)中控制於稠密陣列中之凹陷,其藉 由: 經濟部智慧財產局員工消費合作社印制农 分別旋轉該第一平台及第二平台在小於約60 rpm之速率,或線性移動該第一研磨帶及第二研磨帶在 約每秒30英吋之速率,其中該研磨墊之溫度係約5〇°c 或更低;及 在步驟(a)及(b)中控制顆粒移除,其藉由: 在一至少約每分鐘300毫升之流速下傳輸該化 學助劑至該研磨螯或該底材表面;及 控制在該化學助劑之抑制劑含量,而用以提供一該 底材表面之固定移除速率在約每分鐘200A或更#。 第31頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 478042 A8 B8 C8 D8 六、申請專利範圍 44.如申請範圍第25至43項中任一項所述之電腦可讀取媒 體,其中一電腦為基礎之控制系統係用於排序及控制用 於平坦化該底材表面之具有指令之該電腦可讀取媒體 的步驟。 ----I---------裝--- (請先閱讀背面之主意事氣再411^本頁) tr.· -丨線· 經濟部智慧財產局員工消費合作社印制衣 第32頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW089127587A 1999-12-21 2001-03-21 High through-put cupper with reduced erosion and dishing TW478042B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/469,709 US7041599B1 (en) 1999-12-21 1999-12-21 High through-put Cu CMP with significantly reduced erosion and dishing

Publications (1)

Publication Number Publication Date
TW478042B true TW478042B (en) 2002-03-01

Family

ID=23864795

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089127587A TW478042B (en) 1999-12-21 2001-03-21 High through-put cupper with reduced erosion and dishing

Country Status (5)

Country Link
US (2) US7041599B1 (zh)
EP (1) EP1111665A3 (zh)
JP (1) JP4936590B2 (zh)
KR (1) KR100751985B1 (zh)
TW (1) TW478042B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102079063A (zh) * 2009-12-01 2011-06-01 中芯国际集成电路制造(上海)有限公司 化学机械研磨方法
TWI487760B (zh) * 2008-02-22 2015-06-11 羅門哈斯電子材料Cmp控股公司 含銅之圖案化晶圓之研磨

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6245690B1 (en) * 1998-11-04 2001-06-12 Applied Materials, Inc. Method of improving moisture resistance of low dielectric constant films
JP3356126B2 (ja) * 1999-08-10 2002-12-09 日本電気株式会社 半導体装置の製造方法及び化学的機械研磨装置
US6432826B1 (en) * 1999-11-29 2002-08-13 Applied Materials, Inc. Planarized Cu cleaning for reduced defects
JP2001185550A (ja) * 1999-12-24 2001-07-06 Kishimoto Sangyo Co Ltd 半導体装置用の被膜形成剤
US6228771B1 (en) * 2000-03-23 2001-05-08 Infineon Technologies North America Corp. Chemical mechanical polishing process for low dishing of metal lines in semiconductor wafer fabrication
US6943113B1 (en) * 2000-05-11 2005-09-13 Infineon Technologies Ag Metal chemical polishing process for minimizing dishing during semiconductor wafer fabrication
US20020068454A1 (en) * 2000-12-01 2002-06-06 Applied Materials, Inc. Method and composition for the removal of residual materials during substrate planarization
US6790768B2 (en) * 2001-07-11 2004-09-14 Applied Materials Inc. Methods and apparatus for polishing substrates comprising conductive and dielectric materials with reduced topographical defects
US6800218B2 (en) * 2001-08-23 2004-10-05 Advanced Technology Materials, Inc. Abrasive free formulations for chemical mechanical polishing of copper and associated materials and method of using same
US20030109204A1 (en) * 2001-12-06 2003-06-12 Kinik Company Fixed abrasive CMP pad dresser and associated methods
JP4076131B2 (ja) * 2002-06-07 2008-04-16 富士通株式会社 半導体装置の製造方法
US7063597B2 (en) 2002-10-25 2006-06-20 Applied Materials Polishing processes for shallow trench isolation substrates
US20040175942A1 (en) * 2003-01-03 2004-09-09 Chang Song Y. Composition and method used for chemical mechanical planarization of metals
US7300602B2 (en) * 2003-01-23 2007-11-27 Rohm And Haas Electronic Materials Cmp Holdings, Inc. Selective barrier metal polishing solution
US7141502B1 (en) * 2003-09-29 2006-11-28 Advanced Micro Devices, Inc. Slurry-less polishing for removal of excess interconnect material during fabrication of a silicon integrated circuit
US20050252547A1 (en) * 2004-05-11 2005-11-17 Applied Materials, Inc. Methods and apparatus for liquid chemical delivery
US7210988B2 (en) * 2004-08-24 2007-05-01 Applied Materials, Inc. Method and apparatus for reduced wear polishing pad conditioning
US7422983B2 (en) 2005-02-24 2008-09-09 International Business Machines Corporation Ta-TaN selective removal process for integrated device fabrication
US20070068902A1 (en) * 2005-09-29 2007-03-29 Yasushi Matsunami Polishing composition and polishing method
CN100414666C (zh) * 2005-10-14 2008-08-27 联华电子股份有限公司 复合式化学机械抛光法
TW200720493A (en) * 2005-10-31 2007-06-01 Applied Materials Inc Electrochemical method for ecmp polishing pad conditioning
US20070158207A1 (en) * 2006-01-06 2007-07-12 Applied Materials, Inc. Methods for electrochemical processing with pre-biased cells
US20070227902A1 (en) * 2006-03-29 2007-10-04 Applied Materials, Inc. Removal profile tuning by adjusting conditioning sweep profile on a conductive pad
JP5015696B2 (ja) * 2006-09-04 2012-08-29 ルネサスエレクトロニクス株式会社 半導体装置の製造方法及び製造装置
US20090001370A1 (en) * 2007-06-28 2009-01-01 Lin Wallace W Method and apparatus for extracting properties of interconnect wires and dielectrics undergoing planarization process
KR101481573B1 (ko) * 2008-02-12 2015-01-14 삼성전자주식회사 화학적 기계적 연마용 슬러리 조성물 및 이를 이용한화학적 기계적 연마 방법
US20110070811A1 (en) * 2009-03-25 2011-03-24 Applied Materials, Inc. Point of use recycling system for cmp slurry
JP2012148376A (ja) 2011-01-20 2012-08-09 Ebara Corp 研磨方法及び研磨装置
CN102615584A (zh) * 2011-01-31 2012-08-01 中芯国际集成电路制造(上海)有限公司 一种化学机械研磨的方法
JP5695963B2 (ja) 2011-04-28 2015-04-08 株式会社荏原製作所 研磨方法
KR101363890B1 (ko) 2012-06-07 2014-02-19 에이엠테크놀로지 주식회사 웨이퍼 양면 연마장치의 정반 페이싱 장치
US20140199840A1 (en) 2013-01-11 2014-07-17 Applied Materials, Inc. Chemical mechanical polishing apparatus and methods
JP6345489B2 (ja) * 2014-06-02 2018-06-20 株式会社荏原製作所 研磨液の研磨性能判定方法及び装置
US20160027668A1 (en) * 2014-07-25 2016-01-28 Applied Materials, Inc. Chemical mechanical polishing apparatus and methods
US9530737B1 (en) * 2015-09-28 2016-12-27 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
CN115056131A (zh) * 2022-03-21 2022-09-16 康劲 多层铜布线cmp中通过螯合剂修复d坑和蚀坑的方法

Family Cites Families (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5014468A (en) 1989-05-05 1991-05-14 Norton Company Patterned coated abrasive for fine surface finishing
US5437754A (en) 1992-01-13 1995-08-01 Minnesota Mining And Manufacturing Company Abrasive article having precise lateral spacing between abrasive composite members
US5540810A (en) 1992-12-11 1996-07-30 Micron Technology Inc. IC mechanical planarization process incorporating two slurry compositions for faster material removal times
US5453312A (en) 1993-10-29 1995-09-26 Minnesota Mining And Manufacturing Company Abrasive article, a process for its manufacture, and a method of using it to reduce a workpiece surface
US5454844A (en) 1993-10-29 1995-10-03 Minnesota Mining And Manufacturing Company Abrasive article, a process of making same, and a method of using same to finish a workpiece surface
US5340370A (en) 1993-11-03 1994-08-23 Intel Corporation Slurries for chemical mechanical polishing
JP3305911B2 (ja) * 1995-03-15 2002-07-24 株式会社東芝 研磨方法および研磨装置並びにそれに用いる研磨砥石
US5893796A (en) 1995-03-28 1999-04-13 Applied Materials, Inc. Forming a transparent window in a polishing pad for a chemical mechanical polishing apparatus
JP3686126B2 (ja) * 1995-07-10 2005-08-24 株式会社クラレ 漁網
KR970023786A (ko) * 1995-10-20 1997-05-30 김광호 실리콘 온 인슐레이터(soi) 웨이퍼의 연마방법
US5738574A (en) 1995-10-27 1998-04-14 Applied Materials, Inc. Continuous processing system for chemical mechanical polishing
US5840629A (en) 1995-12-14 1998-11-24 Sematech, Inc. Copper chemical mechanical polishing slurry utilizing a chromate oxidant
JP3076244B2 (ja) * 1996-06-04 2000-08-14 日本電気株式会社 多層配線の研磨方法
US5693563A (en) 1996-07-15 1997-12-02 Chartered Semiconductor Manufacturing Pte Ltd. Etch stop for copper damascene process
US5692950A (en) 1996-08-08 1997-12-02 Minnesota Mining And Manufacturing Company Abrasive construction for semiconductor wafer modification
JPH10233374A (ja) * 1997-02-19 1998-09-02 Hitachi Ltd 半導体装置の製造方法およびそのシステム
US5842910A (en) 1997-03-10 1998-12-01 International Business Machines Corporation Off-center grooved polish pad for CMP
TW479285B (en) 1997-04-30 2002-03-11 Minnesota Mining & Mfg Method of modifying a wafer suited for semiconductor fabrication
US6194317B1 (en) 1998-04-30 2001-02-27 3M Innovative Properties Company Method of planarizing the upper surface of a semiconductor wafer
JPH1140526A (ja) 1997-07-22 1999-02-12 Hitachi Ltd 配線形成方法及び半導体装置の製造方法
US6068879A (en) 1997-08-26 2000-05-30 Lsi Logic Corporation Use of corrosion inhibiting compounds to inhibit corrosion of metal plugs in chemical-mechanical polishing
JP4253048B2 (ja) * 1997-10-15 2009-04-08 栗田工業株式会社 研磨剤スラリ回収装置
US6001730A (en) 1997-10-20 1999-12-14 Motorola, Inc. Chemical mechanical polishing (CMP) slurry for polishing copper interconnects which use tantalum-based barrier layers
US5897375A (en) * 1997-10-20 1999-04-27 Motorola, Inc. Chemical mechanical polishing (CMP) slurry for copper and method of use in integrated circuit manufacture
US6096652A (en) 1997-11-03 2000-08-01 Motorola, Inc. Method of chemical mechanical planarization using copper coordinating ligands
US5985748A (en) * 1997-12-01 1999-11-16 Motorola, Inc. Method of making a semiconductor device using chemical-mechanical polishing having a combination-step process
US5897426A (en) 1998-04-24 1999-04-27 Applied Materials, Inc. Chemical mechanical polishing with multiple polishing pads
JP3132468B2 (ja) * 1998-05-20 2001-02-05 日本電気株式会社 半導体ウェハ研磨装置及びその研磨方法
US6113465A (en) 1998-06-16 2000-09-05 Speedfam-Ipec Corporation Method and apparatus for improving die planarity and global uniformity of semiconductor wafers in a chemical mechanical polishing context
US6217416B1 (en) 1998-06-26 2001-04-17 Cabot Microelectronics Corporation Chemical mechanical polishing slurry useful for copper/tantalum substrates
US6863593B1 (en) 1998-11-02 2005-03-08 Applied Materials, Inc. Chemical mechanical polishing a substrate having a filler layer and a stop layer
US6276996B1 (en) 1998-11-10 2001-08-21 Micron Technology, Inc. Copper chemical-mechanical polishing process using a fixed abrasive polishing pad and a copper layer chemical-mechanical polishing solution specifically adapted for chemical-mechanical polishing with a fixed abrasive pad
WO2000030154A2 (en) 1998-11-16 2000-05-25 Rodel Holdings, Inc. Method to control film removal rates for improved polishing in metal cmp
US6184141B1 (en) 1998-11-24 2001-02-06 Advanced Micro Devices, Inc. Method for multiple phase polishing of a conductive layer in a semidonductor wafer
US6083840A (en) 1998-11-25 2000-07-04 Arch Specialty Chemicals, Inc. Slurry compositions and method for the chemical-mechanical polishing of copper and copper alloys
US6261158B1 (en) * 1998-12-16 2001-07-17 Speedfam-Ipec Multi-step chemical mechanical polishing
US6238592B1 (en) * 1999-03-10 2001-05-29 3M Innovative Properties Company Working liquids and methods for modifying structured wafers suited for semiconductor fabrication
US6555466B1 (en) * 1999-03-29 2003-04-29 Speedfam Corporation Two-step chemical-mechanical planarization for damascene structures on semiconductor wafers
US6261157B1 (en) 1999-05-25 2001-07-17 Applied Materials, Inc. Selective damascene chemical mechanical polishing
US6274478B1 (en) 1999-07-13 2001-08-14 Motorola, Inc. Method for forming a copper interconnect using a multi-platen chemical mechanical polishing (CMP) process
JP4264781B2 (ja) * 1999-09-20 2009-05-20 株式会社フジミインコーポレーテッド 研磨用組成物および研磨方法
EP1093161A1 (en) 1999-10-12 2001-04-18 Applied Materials, Inc. Method and composite arrangement inhibiting corrosion of a metal layer following chemical mechanical polishing

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI487760B (zh) * 2008-02-22 2015-06-11 羅門哈斯電子材料Cmp控股公司 含銅之圖案化晶圓之研磨
CN102079063A (zh) * 2009-12-01 2011-06-01 中芯国际集成电路制造(上海)有限公司 化学机械研磨方法
CN102079063B (zh) * 2009-12-01 2013-09-18 中芯国际集成电路制造(上海)有限公司 化学机械研磨方法

Also Published As

Publication number Publication date
US7041599B1 (en) 2006-05-09
KR20020010440A (ko) 2002-02-04
EP1111665A2 (en) 2001-06-27
KR100751985B1 (ko) 2007-08-28
EP1111665A3 (en) 2004-01-02
JP4936590B2 (ja) 2012-05-23
US20010004538A1 (en) 2001-06-21
JP2001308040A (ja) 2001-11-02

Similar Documents

Publication Publication Date Title
TW478042B (en) High through-put cupper with reduced erosion and dishing
TW529978B (en) Abrasive-free metal CMP in passivation domain
TW460968B (en) Barrier layer buffing after Cu CMP
US6561873B2 (en) Method and apparatus for enhanced CMP using metals having reductive properties
TW550699B (en) Method of chemical mechanical polishing with high throughput and low dishing
TW487985B (en) Polishing method, wire forming method, method for manufacturing semiconductor device and semiconductor integrated circuit device
TW452877B (en) Semiconductor device and manufacture thereof
US7375023B2 (en) Method and apparatus for chemical mechanical polishing of semiconductor substrates
TW480614B (en) Apparatus and method for producing substrate with electrical with electrical wire thereon
US20060144825A1 (en) Dual reduced agents for barrier removal in chemical mechanical polishing
US7012025B2 (en) Tantalum removal during chemical mechanical polishing
US20020182982A1 (en) Additives for pressure sensitive polishing compositions
US20020173221A1 (en) Method and apparatus for two-step polishing
Nguyen et al. Copper chemical mechanical polishing using a slurry-free technique
TW574346B (en) Composition for metal CMP with low dishing and overpolish insensitivity
TW518685B (en) CMP process for a damascene pattern
TW200425225A (en) Polishing method and semiconductor device manufacturing method
US6620027B2 (en) Method and apparatus for hard pad polishing
US20060084271A1 (en) Systems, methods and slurries for chemical mechanical polishing
JP2004128112A (ja) 半導体装置の製造方法
US6887131B2 (en) Polishing pad design
JP2003059874A (ja) 基板の研磨方法
Surisetty Development and performance analysis of several new CMP slurries for sub-30nm copper technologies
JP2005032947A (ja) 配線構造の形成方法
EP1579482A2 (en) Method and apparatus for planarizing a semiconductor wafer

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees