TW454412B - Image enlarging/reducing circuit - Google Patents
Image enlarging/reducing circuit Download PDFInfo
- Publication number
- TW454412B TW454412B TW088121981A TW88121981A TW454412B TW 454412 B TW454412 B TW 454412B TW 088121981 A TW088121981 A TW 088121981A TW 88121981 A TW88121981 A TW 88121981A TW 454412 B TW454412 B TW 454412B
- Authority
- TW
- Taiwan
- Prior art keywords
- value
- reduction
- enlargement
- circuit
- expansion
- Prior art date
Links
- 238000011946 reduction process Methods 0.000 claims description 12
- 230000001360 synchronised effect Effects 0.000 claims description 8
- 230000007423 decrease Effects 0.000 claims description 6
- 238000000034 method Methods 0.000 claims description 5
- 230000008602 contraction Effects 0.000 claims description 4
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 claims 4
- 230000006378 damage Effects 0.000 claims 1
- 230000005611 electricity Effects 0.000 claims 1
- 229910052741 iridium Inorganic materials 0.000 claims 1
- GKOZUEZYRPOHIO-UHFFFAOYSA-N iridium atom Chemical compound [Ir] GKOZUEZYRPOHIO-UHFFFAOYSA-N 0.000 claims 1
- 238000013341 scale-up Methods 0.000 claims 1
- 230000029305 taxis Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 27
- 238000001514 detection method Methods 0.000 description 18
- 230000003247 decreasing effect Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000012937 correction Methods 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 102000001690 Factor VIII Human genes 0.000 description 1
- 108010054218 Factor VIII Proteins 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/005—Adapting incoming signals to the display format of the display terminal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T3/00—Geometric image transformations in the plane of the image
- G06T3/40—Scaling of whole images or parts thereof, e.g. expanding or contracting
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
- H04N5/2628—Alteration of picture size, shape, position or orientation, e.g. zooming, rotation, rolling, perspective, translation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
- H04N7/0117—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
- H04N7/0122—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0414—Vertical resolution change
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0442—Handling or displaying different aspect ratios, or changing the aspect ratio
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computer Graphics (AREA)
- Image Processing (AREA)
- Controls And Circuits For Display Device (AREA)
- Editing Of Facsimile Originals (AREA)
- Studio Circuits (AREA)
Description
454412 五、發明說明α) ~~ 技術領域 本發明係有關使用於將在數位影像之寬高比4 : 3之— 般畫面以在例如PDP(電漿面板)之寬高比16 : 9之寬晝面之 顯示面板予以擴大並顯示,或者反向可縮小成一般晝面, 更進而可以部分地予以擴大’或予以縮小並顯示之場合等 之影像之擴大/縮小電路。 ^ 背景技術 近年來’使用寬尚比16 .9之寬榮幕電視裝置和ρρρ之 圖像顯示裝置係正在增加。為了將寬高比4 : 3之圖像來源 在16 :9之圖像顯示裝置予以全面顯示(全模態顯示),所 以必須設置可將原來之圖像來源以水平方向予以拉伸之影 像擴大處理電路。 習知技術之影像擴大處理電路係將顯示畫面分割成複 數領域,以由中央之領域可往水平方向之兩端之領域般使 倍率變大而將輸入影像資料做伸長處理等,來給每一領域 指定縮小率。 而且,根據使用目的使顯示畫面之特定領域之倍率變 大,或變小來加以要求。 然而’在以可於每一領域指定擴大率和縮小率之習知 技術例中’係會有在各領域中之境界部分之畫像之連續性 無法平滑之不舒服感之問題點。而且,也會有根據使用目 的來自由設定顯示畫面之特定領域之倍率為困難之問題。 本發明之第一目的係藉由使每一點及/或每一列來變 化擴大率或縮小率,以解決如習知技術般,在可於每一領
4頁 斗544 1 2 五、發明說^^----------- fA^ 像率和縮小率之場合之各領域中在境界部分之畫 滑變5法平滑之不舒服感之問題點,而可得到以平 叉化而無不舒服感之圖像。 小盧^發明之第二目的係不僅只於水平方向施以擴大/縮 可德而且藉由於垂直方向也施以擴大/縮小處理,而 」诗到更平滑變化之圖像。 二本發明之第三目的係根據使用目的或變大或變小顯 面之特定領域之倍率,而得到也可在途中改變擴大/ 縮小之倍率等。 發明之概要 本發明係預先給予可在每一段階擴大或縮小之擴大/ ',小步進值、及可在顯示畫面之基準點中之擴大或縮小之 初期值’例如在中央從擴大向縮小或從縮小向擴大變更之 場合時之中央檢測信號’在每一點及/或每一列予以運算 擴大/縮小之倍率》並送往擴大/縮小處理部,來執行擴大 /縮小之處理。在擴大/縮小處理部中,藉由根據本發明之 電路而以給予擴大或縮小之倍率而可行任意之擴大/縮小 處理。 於擴大/縮小之倍率,係可給予上限值和下限值來限 制過度之擴大和縮小。 若依據本發明電路,只於水平方向施以擴大/縮小處 理’並於水平方向與垂直方向施以擴大/縮小處理,而以 在途中改變擴大/縮小之倍率,並給予擴大初期係數與縮 小初期係數使具更平滑度,也可任意地設定擴大/縮小之
454412
五、發明說明(3) 變曲點等。 更詳細予以說明,本發明係在將輸入於資料輸入端子 1 〇之數位影像信號在擴大/縮小處理部46予以擴大及/戋縮 小並予以輸出之影像之擴大/縮小電路中,其包括:第一 選擇器30,選擇從擴大/縮小步進值輸入端子12輸入之預 先設定之擴大/縮小步進值之加法運算值與減法^算值之 任一個;第一 D型正反器電路36,將該第—選擇器之輪 出於預先設定好之擴大或縮小之初期值做加減法運算並予 以輸出;第二選擇器40 ’選擇基於該第型正反器電路 36之輸出之擴大/縮小值之加法運算值與減法運算值之任 一個;及第二D型正反滤電路44 ’將該第二選擇器所選 擇之輸出於預先設疋好之初期倍率信號做加減法運算並輸 出到擴大/縮小處理部46。 在如以上之構成中’在景;ί像之左端,從第二]正反 器電路44係首先將輸入之初期倍率信號輸出於擴大^縮小 處理部46 ’而在該值上第1點之圖像資料為被擴大處理並 輸出。 在第2點上,初期值為被輸入於第—d型正反器電路 36。中央檢測信號未被輸入之間’在第二選擇器4〇中係選 擇在乘法電路38中做乘法運算之輸出來加以輸出,並在加 法運算電路42上做加法運算,而倍率信號為輸出於擴大/ 縮小處理部46,並在該值上擴大處理圖像信號而予以輸 出。 以下’同樣地漸漸地減少擴大率,而在顯示晝面之中
4544 1 2 五、發明說明
央,係成為最小縮小率 只要中央檢測信號一輸入於第一選擇器3 器40 ’則擴大/縮小步進值成為…此,在第—選擇〜器擇 30中,係選擇+側,而[即使在第二選擇器4〇中也 +侧。因而,隨著點號碼之增加,而擴大率做加法運算而 上升’於達到景)像之最右端時,來自第二D型正反器電路 44之最大倍率信號為輸岀於擴大/縮小處理部46,並在該 值上圖像信號為被擴大處理並輸出。 圖式簡單說明 第1圖係顯示本發明之影像之擴大/縮小電路之第一實 施例之方塊圖。 第2圖係顯示第1圖中之其他例子之方塊圖。 第3圖係顯示第1圖中之各部分之輸出值之說明圖。 第4圖係於第1圖及第2圖中之水平方向做處理時之倍 率特性列圖3 第5圖係為了於本發明之第二實施例之水平方向做處 理時之方塊圏。 第6圖係為了於本發明之第二實施例之垂直方向做處 理時之方塊圖。 第7圖係於第6圖中之垂直方向做處理時之倍率特性列 圖。 第8圖係因為顯示第二實施例之各部分之輸出值,所 以(a)係顯示在第5圖中之水平方向處理方塊圖之各部分之
五 '發明說明(5) 輪出值之說明圖,(b)係顯示在第6圖中之垂直方向處理方 塊圖之各部分之輸出值之說明圖》 第9圖係顯示本發明之第三實施例之方塊圖。 第10圖係顯示第9圖中之方塊圖之各部分之輸出值之 說明圖。 第11圖係顯示第9圖中之於水平方向做處理時之倍率 特性列圖》 第12圖係顯示本發明之第四實施例之方塊圖。 第13圖係顯示本發明之第五實施例之方塊圖。 第14圖係在第13圖中所設定之顯示畫面之變曲點之說 明圖。 ° 第15圖係在第13圖中於水平方向做處理時之倍率特性 列圖》 · 第16圖係顯示在第13圖中方塊圖之各部分之輪出信 說明圖。 第Π圖係在第13圖之其他例子中於水平方向做處理睹 之倍率特性列圖。 * 第18圖係顯示在第13圖之其他例子中之方塊圖之 分之輸出值之說明圖。 °丨 為了實施發明之最佳形態 第一實施例(第1圖、第2圖、第3圖及第4圖)。 ^ 本發明之第一實施例係如第4圖之特性圖之所示,件 率在顯示畫面之中央部分為最低,朝向兩端部,因為W 擴大倍率做成為平滑地變化者,所以將其具體的電路構=
第8頁 ^5 44 1 2
五、發明說明(6) 顯示於第1圖。還有’在該第一實施例中,係將顯示畫面 之水平方向之點數做成為78者來加以說明。 在該第1圖中,12係做為擴大/縮小步進值輪入端子, 14係在顯示畫面之基準點之擴大或縮小之初期值之輸入端 子’ 1 6係例如為了在中央由擴大向縮小或由縮小向擴大做 變更之場合時之中央檢測信號輸入端子,18係在顯示畫面 之基準點之擴大或縮小之初期倍率信號之輸入端子,2〇係 例如、同步於1點(dot)之時脈信號之輸入端子。 32係於將倍率做減法之場合時將從擴大/縮小步進值 輪入端子12來之擴大/縮小步進值乘以_丨之乘法電路。3〇 ,从從中央檢測信號輸入端子〗6之信號選擇來自擴大/縮 法二輸入端子12之倍率做加法運#時之+值與從做減 性法電路32之-值之第一選擇器,於第4圖之特 點 :,在由中央之左側中,係以至如第3圖之39 點ίΐίΐ擇Ϊ乘法電路32來之減法運算值,並在來自4。 加法運算值1 、選擇從擴大/縮小步進值輸入端子12來之 型正==擇;3】係通過加法電路34而連接於第-D 從時脈信號輸入端塑正反器電路36係配合同步於 預先設定自初期值輪入ϊ之點的時脈信號上之時序’並從 順序做減法運算::端子14之初期值在加法電路34上依 器電路36係更進而,直接於第二選擇 該第—卩刮正岛
第9頁 454412 五、發明說明(7) 器40及通過乘法電路3 8來連接於第二選擇器40,並從可以 來自第一 D型正反器電路36之信號做選擇加法運算來自第 一 D型正反器電路3 6之輸出時之+值,與來自做減法運算 時之乘法電路38之-值之第二選擇器40來輸出如第3圖所示 之值,直接或通過加法運算電路42以選擇性地送至第二D 型正反器電路44。而且於該第二D型正反器電路44係輸入 從初期倍率信號輸入端子18來之初期倍率信號,並加法運 算或減法運算從第二選擇器40來之值,而於來自於該第二 D型正反器電路4 4之擴大或縮小之倍率為同步於來自時脈 信號輸入端子20之點之時脈信號上配合時序並予以輪出。 該第二D型正反器電路44係連接於擴大/縮小處理部 46 ’並將來自資料輸入端子10之影像信號根據苐二D型正 反器電路44之倍率做成擴大或縮小之處理而從資料輪出端 子22予以輸出。 於擴大/縮小步進值輸入端子1 2係以做為擴大/縮小步 進值A ’例如以如第4圖之所示’在中央將輪入影像稍小= 予以設疋(例如〇 · 8 )’並以做為如向兩端以可平滑地擴大 般之值’設定成例如〇· 00390625(=1 / 256)。 於初期值輸入端子1 4係以做為初期值b,設定成例如 〇. 14453125(=0. 003906 X 37)。 中央檢测信號輸入端子1 6係於檢測在第4圖之中央之 第39點時輸出中央檢測信號,並控制第—選擇器3〇及第— 選擇器40之加法運算或減法運算之選擇。 一 於初期倍率信號輸入端子1 8係以做為初期倍產d,私
454412 五、發明說明(8) 定成例如3. 54609375(詳細為次項)。 在初期值輸入端子14之初期值b、及在初期倍率信號 輸入端子18之初期倍率係設定成如下。 在第4圖中’將中央之第39點之初期倍率(D39、以下同 樣)做為0 · 8依順序以每一點移動於左側者, D39=0. 80000000 D38=D39+B39=0. 8+0=0- 8 D37=D38iB38=0. 08+1 x A=0. 80390625 D36=D37+B37=D37+2 x A=〇. 81171875 D2=D3+B3=D3+(38-2) x A=3. 40156250 Dl=D2 + B2 = D2 + (38-l) x A = 3. 54609375 在第4圖中,做為由中央(第40點)之D40依順序以每一 點移動於右側者之場合也為同樣,該等之數值係有如第3 圖之所示β 說明有如以上所構成之畫像之擴大/縮小電路之擴大/ 縮小處理動作。 〇 在第4圖之第1點(晝像之左端)中,來自第二D型正反 器電路44係以做為從初期倍率信號輸入端子丨8輸入之初期 倍率信號C ’而將3. 54609375輸出於擴大/縮小處理部 46 ’並在該值上來自資料輸入端子1〇之第i點影像資料被 擴大處理而從資料輸出端子22予以輸出。 在第2點中係以做為從初期值輸入端子丨4輪入之相期 值8而將0· 14453125輸入於第一D型正反器電路36 D從中
第11頁 454412 五、發明說明(9) 央檢測信號輸入端子1 6未輸入中央檢測信號之間,在第二 選擇器40係選擇在乘法電路38乘以-1之輸出-〇. 而輸出,在加法運算電路42於3. 54609375加上-〇 1 44531 25,而以做為倍率信號c之3. 401 5625輪出於擴大/ 縮小處理部46 ’並在該值上來自資料輸入端子1〇之第2點 影像資料被擴大處理而從資料輸出端子22予以輸出d 以下’以同樣地漸漸減少擴大率,在第28點中係成 為C = l. 0 1 484375倍之擴大,而在第29點中,係轉gc = 〇. 97578125倍之縮小。再者,在第38、39中係成= 〇 8之 最小縮小率。 只要一成為第39、40點,來自初期倍率信號輸入端子 18之中央檢測信號係輪入於第一選擇器及第二選擇器 40 ’而擴大/縮小步進值係成為+。因此,在第一選擇器 30中,係選擇+側,而且即使為第二選擇器4〇也選擇+ 側。因而三隨著點號碼增進而擴大率以如第3圖及第4圖般 做加法運算而上升,於達到第78點之影像之最右端時,從 第二D型正反器電路以將^、546〇 9375輸出於擴大/縮小 處理卩46並在該值上來自資料輸入端子1〇之第78點影像 資料被擴大處理而從資料輸出端子22予以輸出。 在第1圖之電路中,係如第3圖及第4圖所示,在影像 之左右兩端部附近係最大擴大率C為3. 54609375,而在中 央部附近則成為〇. 8。 然而,如第2圖所示,於第二ϋ型正反器電路44與擴大 /縮小處理部46之間,以插入倍率上限/下限設定部48,'’來
第12頁 464412
五、發明說明(ίο) 設定上限值和下限值而 一定值以下。 也可限制成不會成為一定值以上
例如若從上/下限值輪入戚 以做為上限值輸入2. 5,則在端供子f4之上限值輸入端子24a 上限值比較議上第二限/下限'定部48之 2. 5以上也可抑制為2. 電路44之輸出即使成為 輸入κ 〇下限值,則在倍率下限值輸入端子24b ▲ 年上限/下限設定部48之下限值 ^值48b上第二D型正反器電路44之輸出即使成為h 〇以 下:可抑制為I 0,該結果係如第4圖之點列之特性圖, 從=點至第8點、從第71點至第78點係抑制成2. 5,而且 從第29點至第50點止係抑制成丨〇。 在前述第一實施例中,雖說明畫面之水平方向為78點 者,因為以畫面之大小及種類而點數會有不同,所以擴大 /縮小步進值也會根據此而成為不同之值。例如,晝面之 水平方向為780點與10倍時,擴大/縮小步進值係設定成前 述實施例之1 / 10之0. 000390625等a 在前述第一實施例中’雖係做成左右兩端部之擴大率 為最大’而中央部分之擴大率成為變小,但相對地,也可 做成左右兩端部之擴大率為最小,而中央部分之擴大率成 為最大,而且,也可將或者擴大率成為最小,或者成為最 大之位置做成為偏離於中央之位置。 第二實施例(第5圖、第6圖、第7圖及第8圖)a 本發明之第二實施例係在水平方向中,與前述第—實 施例為同樣,雖係以每一點地使擴大/縮小之倍率平滑地
第13頁 454412 五、發明說明(11) 變化,但係因為更進而在垂直方向也可以每一列地使擴大 干缩於Ί :::滑地變化者’所以其具體的電路構成為顯 不於第5圖及第6圖。 第圖係在水平方向為以每一點地使擴大/ 平滑地變化之電路’資料輸人端子、擴大/縮小步進^ 輸人端子12H、初期值輸人端子14H、中央檢測信號輸入端 子16H、初期倍率信號輪入端子i8}j、時脈信號輸入端子 20H、資料輸出端子22H、上/下限值輸入端子24H、第_選 擇器30H、乘法電路32H、加法電路34H、第—d型正反器電 路36H、乘法電路議、第二選擇器·、加法電路42h、第 一D型正反器電路44H、擴大/縮小處理部46ίί '及倍率上限 /下限》又疋邛48Η係分別與前述第一實施例所示之第j圖及 第2圖為相同。 依據如以上構成之水平方向之影像之擴大/縮小電路 之水平方向之擴大/縮小處理動作係因為與前述第一實施 例為同樣所以簡單加以說明β 為了該水平方向之擴大/縮小之各種設定值係於畫面 之水平方向做為78點之場合時,如第8圖(^)之所示’擴大 /縮小步進值為〇· 003906,初期值為〇 1 44531,初期倍 率為3. 546094。在前述第一實施例中,係如第3圖之所 不,對於可表示小數點以下8位數為止,而在該第二實施 例中,如第8圖(a)( b)之所不,雖有可表示小數點以下6 位數為止之差別’但是實質上兩者為相同。 因而,在該第二實施例中之水平方向之擴大/縮小處
第14頁 44 1 2 五、發明說明(12) " ---—- 理動作係與第1圖之場合完全為相同,而且,對於各點之 倍率也與第一實施例之場合之第4圖之特性圖為相同。 在第5圖中,於第二D型正反器電路44H與擴大/縮小處 理。卩46H之間’即使為關於插入倍率上限/下限設定部“η 之場合之動作,也不會有變化第一實施例情形之處。 第6圖係在垂直方向為以每一列地使擴大/縮小之倍率 平滑地變化之電路,資料輸入端子1〇、擴大/縮小步進值 輸入端子12V、初期值輸入端子uv、中央檢測信號輸入端 子16V、初期倍率信號輸入端子18v、時脈信號輪入端子 20V、資料輸出端子22V、上/下限值輸入端子m、第一選 擇器30V、乘法電路32V、加法電路34V、第一D型正反器電 路36V、乘法電路38V、第二選擇器樹、加法電路m、第 二D型正反器電路44V、擴大/縮小處理部46v、及倍率上限 /下限設定部48V ’雖係分別與前述第一實施例所;之 圖及第2圖基本上為相同,但是各種設定值之不同係有如 後述。 說明依據如以上所構成之垂直方向之影像之擴大/ 小電路之垂直方向之擴大/縮小處理動作。 、 為了該垂直方向之擴大/縮小處理之各種設定值係於 畫面之水平方向做為78列之場合時’如第8圖⑴之所示、, 擴=/縮小步進值為〇· 003906 ’初期值為〇,初期倍率為 雖係 在該第二夏犯列π翌旦乃问之擴大/縮小處理 具有水平與垂直之不同,但基本上與第】圖完全為相
^54412 五、發明說明(13) 同,而且,對於各列之倍率係如第7圖之實線所示,最上 位之第1列與最下位之第78列係〇 8倍,中央之第39、4 列係成為3. 546094倍之拋物線。 而且,為了垂直方向之擴大/縮小處理之各種設定係 擴大/縮小步進值為〇· 003906,初期值為〇 1M531,初 期倍率為3· 546094,而於設定成與第8圖(“之場合為相 同值時,對於各列之倍率係如在第7圖之點列所示,最上 位之第1列與最下位之第78列係3. 546〇94倍,而在中央之 第39、40列係成為〇. 8倍之拋物線。 、 藉由進行如依據第5圖所示電路之第4圖般之水平方向 之擴大/縮小處理、及第7圖之實線或點列所示垂直方向之 擴大/縮小處理,而可顯像出更平滑及容易看之圖像3 在第5圖及第6圖之電路中,係做成如第4圖及第7圖之所 示’最大擴大率C為3. 54609375’在中央附近為〇_ 8。 然而,如於第5圖及第6圖兩點鏈線所示般,藉由於第 二D型正反器電路44H與擴大/縮小處理部46H之間插入倍率 上限/下限設定部48H,且於第二D型正反器電路44V與擴大 /縮小處理部4 6 V之間插入倍率上限/下限設定部4 8 v,而設 定上限值與下限值也可限制成不會成為一定值以上或—定 值以下。 在剛述第二實施例中’雖係說明畫面之水平方向為7 8 點’垂直方向為7 8列者,但是因為對於畫面之大小和種類 而點數和列數會有不同’所以擴大/縮小步進值也根據此 成為不同之值。
第16頁 454412 五、發明說明(14) 第三實施例(第9圖、第10圖及第11圖)。 本發明之第三實施例係藉由設定在同一畫面之擴大/ 縮小步進值之途中使之變化,而以消除過度之擴大及縮小 而得到更平滑之圖像為目的。 更為詳細係在第一實施例中之第4圖及在第二實施例 中之第7圖’因為將擴大和縮小時之步進值做為一定值, 所以於如從中心漸漸地增加擴大倍率之場合時,只能以決 定於一個意義之一定比例來增減。因此,周邊部及中心部 係成為當初所期待以上之過度之擴大率和縮小率。在此, 以設定上限值和下限值來限制成為不自然之倍率。 然而,在此會產生所謂在境界部分之平滑度欠缺 干問題。 、 在此,在本發明中,係以另外之電路來構成縮小 率與擴大之倍率,於倍率不滿一定值(例如為丨)時,。 擇縮小倍率之電路,而只要倍率超過一定值(例如目 選擇擴大倍率之電路…將其具體的電路構成顯為二)則 在該第9圖中,50係縮小電路部,51係擴大 該等電路縮小電路部50與擴大電路部51係藉由第三。| a 28 ’於來自倍率信號輸入端子6〇之倍率檢測信號不滿擇J 值(例如為1)時,選擇縮小電路部5〇,而σ要俨一定 一定值(例如為1),則選擇擴大電路部51 了 ρ平一超過 前述縮小電路_係具有:W、步進值輸人 縮小初期值輸人端子54、縮小用中央檢測信號輪“之、
4544 1 2 五、發明說明(15) '一— 56、縮小初期係數輸入端子58、及縮小時脈信號輸入端子 20之各端子,同時具備:第一選擇器3〇R、乘法電路32R、 加法電路34R、第一 D型正反器電路36R、乘法電路38R、第 二選擇器40R、加法電路42R、第二0型正反器電路44R及根 據需要之倍率下限設定部48R。該等電路構成係與在前述 第1圖中者基本上為相同。 前述擴大電路部51係擴大步進值輸入端子53、擴大初 期值輸入端子55、擴大用中央檢測信號輸入端子57、擴大 初期係數輸入端子59及時脈信號輸入端子2〇之各端子同 時具備:第一選擇器30E、乘法電路32E、加法電路34E、 第一 D型正反器電路36E、乘法電路38£、第二選擇器4〇E、 加法電路42E、第二D型正反器電路44E及根據需要之倍率 上限設定部48E。該等電路構成係也與在前述第1圖中者基 本上為相同。 說明依據本發明之第三實施例之第9圖所示之圖像之 擴大/縮小電路之擴大/縮小處理動作。 在縮小電路部50中,係輸入端子52之縮小步進值為〇. 25,輸入端子54之縮小初期值為〇,而輸入端子58之縮小 初期係數則設定為179(於表示縮小初期倍數之場合係179 / 256 = 0. 699219)。 而且,在擴大電路部51中,係輸入端子53之擴大步進 值為6,輸入端子55之擴大初期值為6,而輸入端子59之擴 大W期係數則設定為256 (於表示縮小初期倍數之合係 256 / 256 = 1)。
第18頁 ^ 5 44 1 2 五、發明說明(16) __ 第11圖係從畫面為64點>+3_人 , (32點)時之倍率特性列圖, 〇 ^央來看右侧半部 端子52之縮小步進值〇. 25,H一;^器綱係輸入輪入 係如第10圖之所示,輸出依 型正反器電路36ίί 〇. 5、0. 75、…,而從出第依順/搂做==運算之〇、〇. 25、 弟一選擇器40R係從增加古心Α 出+0、+0. 25、+0. 5、+〇 日加方向來輪 τυ* 75、…,而從第二D甩f忘祖 電路44R係如第10圖之所示,給 反器 25、179. 5、179輸二加上17\之縮小係數 如第]〇圖所類示,也可採用省JV數V Λ有,該係數係 數。 体用雀略小數點以下之補正後之係 假如就此選擇來自縮小電路部5 0之輸出,則只要— 過第26點’就如在第11 g之點列所#,在擴大側中係成 當切所期待以上之過度之擴大率之拋物線。 ' 在此,只要來自第二D型正反器電路44R之輸出一達到 256,則因為來自倍率信號輸入端子之倍率信號成為1 ’ 所以在第三選擇器28係從縮小電路部50切換至擴大電路部 51 側。 ° 如前述般’在擴大電路部51中’係因為輸入端子53之 擴大初期值為6,輸入端子55之擴大初期值為3,而輸入端 子5 9之擴大初期係數則設定為2 5 6 (於表示縮小初期倍數之 場合係256 / 256 = 1 ),所以從第一選擇器30E來輸出輸 入端子53之擴大初期值6 ’而從第一 D型正反器電路36E來 輸出依順序做加法運算之3、9、15、21、…,而從第二選 擇器40E來輸出-3、-9、5、-2 1、…,從第二d型正反器 第19頁 454412 五、發明說明(17) 電路44R來輸出從256來減掉 2 3 5、…(該係數也係採用省 數卜 之擴大係數253、247、241、 略小數點以下之補正後之係 從第二D型正反器電路44R决 3电崎术輸出省略小數點以下之侈 數 179、179、179、179、180、…。因 a 紱,总机的, 口為縮小係數=縮小倍 早 x256,所以在擴大/縮]、虑+ t %謂八/难j恿理部46中係成為縮小係數 1 7 9 =縮小倍率〇. 6 9 9 2、縮小係數丨8 〇 =縮小倍率〇. 7031 、…〇 而且,從第二D型正反器電路44E之輸出也予以輸出省 略小數點以下之係數253、247、241、235、…。因為擴大 係數=擴大倍率1. 0119,所以在擴大/縮小處理部46中係 成為擴大係數253=擴大倍率1_ 0U9 '擴大係數247=擴大 倍率1. 0364、…。 該結果,從第2 6點在右側’於倍率超過1之場合時, 係如第11圖所示’擴大倍率成為緩和之曲線,而變成無不 適當感覺之圖像。 ^ 在第9圖所示之電路中,於縮小倍率和擴大倍率依然 顯示過度之值時,於第三選擇器28與擴大/縮小處理部46 之間插入倍率上限/下限設定部48,或於第二d型正反器電 路44K與第三選擇器28之間插入倍率下限設定部48R,同時 於第二D型正反器電路44E與第三選擇器28之間插入倍率上 限設定部4 8 E。 具體而言,在第11圖中,於設定縮小倍率之下限值為 0. 8之場合時’係籍由從下限值輸入端子24b給予相當於
第20頁 α 5 44 1 2 五、發明說明(18) 下限值0. 8之縮小係數240. 8,而可使第二D型正反器電 路4 4R之縮小係數不會成為極端之低。同樣地,於將擴大 倍率之上限值設定為1· 5之場合時,係藉由從上限值輸入 端子24a給予相當於上限值1. 5之擴大係數170. 7,而可 使第二D型正反器電路44E之擴大係數不會成為極端之高。 第四實施例(第12圖)。 在本發明之第三實施例中,雖係只補正水平方向,但 在第四實施例中,係也可於水平方向之其他同時進行垂直 方向之補正者。 — 在該第12圖中,1〇係資料輸入端子,於該資料輸入端 子1 〇與該資料輸出端子22間依順序串聯插入水平擴大/縮 小處理部61與垂直擴大/縮小處理部6 2。 前述水平擴大/縮小處理部61雖係成為與前述第g圖所 示之第三實施例為同一電路,但只有擴大/縮小處理部46 係進行水平方向之擴大/縮小處理。 根據該水平擴大/縮小處理部6丨之水平方向之擴大/縮 U理動作係無與第三實施例相異之處,而與川圖為同 樣地,將特定之倍率信號做為界線而切換縮小與擴大,而 且,也可藉由上限值與下限值來加上限制。 而且,前述垂直擴大/縮小處理部62雖係由與前述第9 第三實施例為同樣之電路所成,但相異之處係時 t。號輸入端子20為輸入同步於列之信號,而且擴大/縮 小處理部46係進行垂直方向之擴大/縮小處理。 根據該垂直擴大/縮小處理部62之垂直方向之擴大/縮
第2〗頁 454412
小處理動作係將在第_ 本上為相同,而点ί:實例中之一點變換為一列者,基 率特性列圖。成為與90度旋轉第11圖之軸者為同樣之倍 /縮]因&此π’藉由一起進行如第11圖所示之水平方向之擴大 * ’及90度旋轉該第11圖之垂直方向之擴大/縮小 處理,而可顯像更平滑而容易看之圖像。 第五實施例(第13圖、第14圓、第15圖、第16圖及第 本發明之第一、第二、第三及第四實施例中’係擴 大/縮^丨、倍數之變化係數為從朝向晝面之中央以如二次曲 線般單純地減少’而從朝向兩端部以如二次曲線般單純地 增加,相反地,從朝向畫面之中央以如二次曲線般單純地 增加,而從朝向兩端部以如二次曲線般單純地減少者。因 此,畫面之周邊部或中心部會產生所謂極端地被擴大之若 干問題。 在本發明之第五實施例中’係預先設定擴大/縮小步 進值、初期值及初期倍率,同時將變西點於一個或複數個 所在設定成任意之值’以每一點進行擴大/縮小之倍率之 運算,而可以更平滑地加以變化者。該運算結果係送往擴 大/縮小處理部’而進行所輸入圖像信號之擴大/縮小處 理。該擴大/縮小處理部係為藉由給予擴大倍率或縮小倍 率’而可行任意之擴大/縮小處理之電路。而且,藉由就 在該擴大/縮小處理部之前設定倍率之上限值/下限值之設 定部,也可進行擴大倍率和縮小倍率之限制。
第22頁 454412 五、發明說明(20) 顯示本發明之第五實施例之第13圖之方塊圖雖係於基 本上與第1圖為相同電路,但是特徵之構成部分係於中央 檢測信號輸入端子1 6與第一選擇器30之間介在正負判斷信 號產生部25,而於該正負判斷信號產生部25設置第一變曲 點設定信號輸入端子26者。 在如該構成中,如第14圖之所示,於顯示畫面之左半 部之中心設定第二曲點。因而’擴大/縮小步進值可以該 等第一變曲點、中心點、及第二變曲點所區分之在領域1 為+、在領域2為-、在領域3為+、在領域4為-來做選 擇。還有’分別設定輸入端子1 2之擴大/縮小步進值例如 為0· 00390625、輸入端子14之初期值為〇. 00390625、及 輸入端子16之初期值為2. 61875。 於設定如上述之值之第 第一 D型正反器電路4 4之輸出值係成為如第16圖所示 在顯示該第16圖及倍率特性列之第15圖令,在從第1 點至第21點止之領域1係從輸入端子〗2來選擇直接之擴大/ 縮小步進值,而做為第一 D型正反器電路36之輸出之變化 係數係在依順序而增加+之方向。在此只要從輸人端子26 輸入第一變曲點設定信號,則在從第22點至第42點止之領 ΓΛ,係^Λ入端子12通過乘法電路32而選擇擴大/縮小 :為第一D型正反器電路36之變化係數係變化 於依順序而減少··之方向。 1 6發」I I::,只要變化係數一成為〇 ’則從輸入端子 輸入中央檢測信號於正負判斷信號產生部25,而在從第 ^ b α 4 1 2 45 44 12 五、發明說明(21) 43點至第63點止之領域3係從輸入端子12選擇擴大/縮小步 進值,而做為第一 D型正反器電路36之輸出之變化係數係 變化於依順序而增加+之方向。在此只要從誃二變曲點設 定信號輸入端子27再輸入變取點設定信號,則在從第64點 至第84點止之領域4中,係做為從輸入端子12通過乘法電 路3 2之第一 D型正反器電路3 6之輸出之變化係數為變化於 依順序而減少-之方向。 在第13圖中’只要一成為於第二D型正反器電路44與 擴大/縮小處理部4 6之間插入倍率上限/下限設定部4 8,並 設定上限值為2. 5,設定下限值為1. 〇者,則如第16圖及 第15圖之所示,第二D型正反器電路4 4之輸出為超過2. 5 之從第1點至第8點止、及從第77點至第84點止被限制成2. 5 ’而且第二D型正反器電路4 4之輸出為從不滿之第36 點至第4 9點止被限制成1. 〇。 、在前述實施例中,雖於第21點和第63點設定變曲點, 但並非限於此者’而係可任意加以設定。例如,在第1 5圖 中,在第一變曲點設定信號輸入端子26以設定最初之變曲 點於點列之位置,而於第二變西點設定信號輸入端子27則 設定其他之變曲點於點列之位置。於是,倍數之特性也成 為有如點列。 該場合係也可設定上限值和下限值予以限制。 f本發明,第五實施例中,雖係只補正水平方向但 除了水平方向外也可同時進行垂直方向之補正。 該場合時,在第13圖之時脈信號輸入端子20係輸入同
第24頁 454412 五、發明說明(22) 步於列之信號,而且,擴大/縮小處理部46係可行垂直方 向之擴大/縮小處理。 該場合之垂直方向之擴大/縮小處理動作係將在第五 實施例中之一點變換為一列者,基本上為相同,而成為與 將第15圖之軸以90度旋轉者為同樣之倍率特性列圖。 因此’藉由同時進行如第15圖之水平方向之擴大/縮 小處理、及將該第15圖以90度旋轉之垂直方向之擴大/縮 小處理,而可顯像更平滑而容易看之圖像。 在前述第15圖及第16圖所示之實施例中,雖係成為從 往兩端而變大擴大倍率,但是本發明並非限制於此者,如 第17圖及第18圖所示,兩端之倍率趨近略為!,而也可從 往中央來變大擴大倍率。 該場合時’如第17圖所示,設定第一變曲點於顯示畫 面之左側’而且’設定第二變曲點於右側。因而,擴大/ 縮小步進值可以該等第一變曲點、中心點、及第二變曲點 所區分之在領域1為+、在領域2為-、在領域3為+、在領 域4為-來做選擇。還有’分別設定輸入端子I?之擴大/縮 小步進值例如為〇· 00390625、輸入端子η之初期值為〇· 00390625、及輸入端子16之初期倍率為〇 9。 於設定如上述之值之第一選擇器3〇、第一 d型正反器 電路36、第二選擇器40及第二D型正反器電路44之輪出值 係成為如第18圖所示。 在顯示該第18圖及倍率特性列之第17圖中,在從第夏 點至第21點止之領域1係做為第一d型正反器電路36之輪出
第25頁 4 5 44 1 2 五、發明說明(23) 之變化係數為在依順序而增加+之方向。在此只要從輸入 端子26輸入變曲點設定信號,則在從第22點至第“點止之 領域2中,係做為第一D型正反器電路36之變化係數為變化 於依順序而減少-之方向。 到了第42點,只要變化係數一成為〇,則從輸入端子 1 6輸入中央檢測信號於正負判斷信號產生部2 5,而在從第 43點至第63點止之領域3係做為第—D型正反器電路36之輸 出之變化係數為變化於依順序而增加+之方向。在此只要 從第二變曲點設定信號輸入端子27再輸入變油點設定信 號,則在從第64點至第84點止之領域4中,係做為第一 正反器電路36之輸出之變化係數為變化於依順序而減少_ 之方向。 在第13圖中,只要一成為於第二])型正反器電路^與 擴大/縮小處理部46之間插入倍率上限/下限設定部48,並 s又疋上限值為2,5,设疋下限值為1. 〇者,則如第18圖及 第17圖之所示,第二D型正反器電路44之輸出為從不滿1 〇之第1點至第7點止、及從第78點至第84點止被限制成i 〇,而且,第二D型正反器電路4 4之輪出為超過2. 5之從第 35點至第50點止被限制成1. 0。 產業上之可利用性 有關本發明之畫像之擴大/縮小電路係適合於將使用 PDP(電漿顯示面板)及液晶之數位影像之寬高比4 : 3之一 般畫面而以寬高比16 :9之寬畫面之顯示面板予以擴大並
第26頁 4 5 44 Ί 2
第27頁
Claims (1)
- ^544 1 2將輸入於資料輸入端 理部46予以擴大及/或 1. 一種影像之擴大/縮小電路, 子1 〇之數位影像信號在擴大/縮小處 縮小並予以輸出, 其特徵在於包括: 第一選擇器30,選擇從擴大/縮小步進值輸入端子12 輸入之預先設定之擴大/縮小步進值之加法運算 運算值之任一個; ,、减次 第一 D型正反器電路36,將該第一選擇器3〇之輸出於 預先設定好之擴大或縮小之初期值做加減法運算並予以輸 出; 第一選擇器40,選擇基於該第一D型正反器電路“之 輸出之擴大/縮小值之加法運算值與減法運算值之任一 個;及 第二D型正反器電路44,將該第二選擇器4〇所選擇 輸出於預先設定好之初期倍率信號做加減法運算並 擴大/縮小處理部46。 輸出J 2.如申請專利範圍第1項記載之影像之擴大/縮小帝 路,其中,第一D型正反器電路36與第二!)型正反器= 係可以同步於點信號之每一時脈信號做加減法運算。 3♦如中請專利範圍第!項記載之影像之擴大/ = 路,其中,於第-選擇器30之輸入側,從擴大"缩電 值輸入端子1 2來直接輸入做為擴大/縮小步進值之加、、進 算值,同時通過於來自擴大/縮小步進值輪入 去運 大/縮小步進值上乘以一i之乘法電路32而做為 之擴 崎戽值第28頁 4 544 1 2來輸入,並從第一D型正反器電路36以做為擴大/缩小值之 加法運算值來直接輸入於第二選擇器4〇之輪入側,同時通 過於來自第一D型正反器電路36之擴大/縮小步進值上乘以 —1之乘法電路3 8而做為減法運算值來輸入。 4,如申請專利範圍第1項記載之影像之擴大/縮小電 路,其中,於第一 β型正反器電路44與擴大/縮小處理部 之間,予以介在可根據預先設定好之倍率上限值及/或下 限值來限制倍率之倍率上限/下限設定部48。 5_ —種影像之擴大/縮小電路,將輸入於資料輸入端 子10之數位影像信號在擴大/縮小處理部46Η做水平方向之 擴大及/或縮小,同時可在擴大/縮小處理部4 6 ν做垂直方 向之擴大及/或縮小並予以輸出; 前述水平方向之擴大及/或縮小裝置包括: 水平方向用第一選擇器30Η,選擇從擴大/縮小步進值 輸入端子12Η輸入之預先設定之水平方向之擴大/縮小步進 值之加法運算值與減法運算值之任一個: 水平方向用第一 D型正反器電路36Η,將該水平方向用 第一選擇器30Η之輸出於預先設定好之水平方向用擴大或 縮小之初期值做加減法運算並予以輸出; 水平方向用第二選擇器40Η,選擇基於該水平方向用 第一D型正反器電路36Η之輸&之擴大/縮小值之加法運算 值與減法運算值之任一個;及 水平方向用第二D型正反器電路44Η,將該水平方向用 第二選擇器40Η所選擇之輸出於預先設定好之初期倍率信第29頁 4544 1 2平方向用擴大/縮小處理 六、申請專利範圍 號做加減法運算並輪出到前述水 部46H ; 别述蛮直 ,、、·_« '4、裝詈白社 · 垂直方向用第一選擇器3〇V,選 · 輸入端子12V輸入之預先設定之擴大/縮小步進值 值之加法運算值與減法運算值之任一個\之擴大/縮小步進 垂直方向用第一 D型正反器雷路 第-選擇器30V之輸出於預先設‘好將該垂直方向用 縮小之初期值做加減法運算並予以輪出· ° 擴大或 垂直方向用第一選擇器4〇ν,選握其於妓壬古 第-D型正反器電路36V之輸出之擴大二:值之 向用 值與減法運算值之任-個;及顆大/縮小值之加法運算 垂直方向用第二D型正反器電路44V, ί=Γ4〇ν所選擇之輸出於預先設定好之、期倍率作 =減法運算並輸出到前述垂直方向用擴大/縮小處ί 6甘如申請專利範圍第5項記載之影像之擴大/縮小電 ,其中,在水平方向之第一 D型正反器電路36Η與第二 ,正反器電路44Η係可以同步於水平方向之點信號之每一一 、脈信號做加減法運算,而在垂直方向之第—D型正反 電路36 V與第二d型正反器電路係可以同步於垂直方向 之列信號之每一時脈信號做加減法運算。 7·如t請專利範圍第5項記載之影像之擴大/縮小 、〒’從水平用擴大/縮小步進值輸入端子丨2ί1以做為第30頁 454412 六、申請專利範圍 水平方向之擴大/縮小步進值之加法運算值來直接輸入於 水平方向用第一選擇器3 0H之輸入側,同時通過於來自該 擴大/縮小步進值輪入端子12H之水平方向之擴大/縮小步 進值上乘以一1之水平方向用乘法電路32H而做為減法運算 值來輸入,益從水平方向用第一 D型正反器電路36ίί以做為 水平方向之擴大/縮小值之加法運算值來直接輸入於第二 選擇器40 Η之輸入側’同時通過於來自水平方向用第—〇型 正反器電路36Η之水平方向之擴大/縮小步進值上乘以〜工 之水平方向用乘法電路38Η而做為減法運算值來輸入;並 從該垂直用擴大/縮小步進值輸入端子12V以做為垂直方 之擴大/縮小步進值之加法運算值來直接輸入於垂直方° 用第一選擇器30V之輸入側,同時通過於來自該垂直用^ A/縮小步進值輪入端子12V之垂直方向之擴大/縮小步谁 值上乘以一1之垂直方向周乘法電路32V而做為減法 ,輸入’並從垂直方向用第—D型正反器電路_以做= 之小值之加法運算值來直接輸入於垂直/ 輸側,同時通過於來自垂直方向 用第一D型正反器電路36^之垂直方 卜悉以一古+丄 心坐直方向之擴大/縮小步進值 之垂直方向用乘法電路38V而做為減法運算值來 8.如申請專利範圍第5項記 路,其中,於水半方氏铱 秋又沁像〜礦大/縮小電 用攄大/㉟丨“千方向用第型正反器電路㈣與平方向 之水千方向之倍率上限值來限制倍率,並根據設定好之水45 44 12 六、申請專利範圍 平方向:倍率下限值來限制倍率之水平方向用倍案上限/ 下限::部48H,而於垂直方向用第二D型正反器雷路“V ίΐ-定處理部46v之間’予以介在可根據 门乏倍率上限值來限制倍率、並根據 门义借旱下限值來限制倍率之垂直方向用 倍率上限/下限設定部48V。 9.:種影像之擴大Λ缩小電路,將冑入 子,數位影像信號在擴大,縮小處理部 端 縮小並予以輸出, w' 义 其特徵在於包括: 縮小電路部5 0 ; 擴大電路部5 1 ;及 第二選擇器2 8 ’以選摆贫笑** t ^ ^ 選擇該等縮小電路部50與擴大電路 4 51之任個之擴大/縮小倍率來供庫5叶、七德士 /的t由 理部4 6 ; τ个供艰至前述擴大/縮小處 前述縮小電路部5 〇包括: 人器3〇R ’選擇從縮小步進值輸入端子52所輸 ϊίΓί:疋好之擴大/縮小步進值之加法運算值與減法 運算值之任一個; f二D—型正反器電路36R,將該第—選擇器3〇R之輸出 於預先設定好之擴大或縮小之初期值做加減法運算並輸 出, 第一選擇器4〇ΐί,選擇基於該第—D型正反器電路36R 之輸出之擴大/縮小值之加法運算值與減法運算值之任一第32頁 454412 六、申請專利範圍 個;及 第二D型正反器電路44R ’將該第二選擇器4〇r所選擇 之輸出於預先設定好之初期倍率信號做加減法運算· 前述擴大電路部51包括: 第一選擇器30E ’選擇從擴大步進值輸入端子μ所幹 入並預先設定好之擴大/縮小步進值之加法運算值與法 運算值之任一個; ' 第一 D型正反器電路3 6E,將該第一選擇器3〇£之 於預先設定好之擴大或縮小之初期值做加減法運算並輪 出, 第二選擇器40E ’選擇基於該第型正反 ;輸=之擴大/縮小值之加法運算值與減法運算值之任 第二D型正反器電路44E,將該第二選 之輸出於預先設定好之初期倍率信號做選擇 10. 如申請專利範圍第9項 成法運异。 路,其中,在縮小電路部5〇之第—/ ‘象之擴大/縮小電 二D型正反器電路441?、及在撼型正反器電路36R與第 器電路36E與第二D型正反器電路^路部^之第—D型正反 信號之每一時脈信號做加減法運算承力別可以同步於點 11. 如申請專利範圍第9項=载之 路’其中,從縮小步進值輪 V*象之擴大/縮小電 進值之加法運算值來直接輪八於 做為擴大/縮小步 選擇器30R之輸入側,同時補/在縮小電路部50令之第一 時通過於來自縮小步進值輪入端4 5 44 1 2 六、申請專利範圍 子52之擴大/縮小步進值上乘 _ 減法運算值來輪入,並從第一τ之乘法電路32R而做為 大/縮小值之加法運算值來直接势反器電路36R以做為擴 入側,同時通過於來自第_!)型^=於第一選擇器401?之輸 小值上乘以-i之乘法電路381?而傲\器電路36R之擴大/縮 從楯大牛推佶蚣入唑而做為減法運算值來輸入; 運算值來直接輸入於在擴大電缩小步進值之加法 之輸入側,同時通過於來自擴第-選擇議 /縮小步進值上乘以之乘入,子53之擴大 來輸入,並從第一D型正反器電 =E而做為減法運算值 進值之加法運嘗值來直接Λ Λ以做為擴大/縮小步 值之:法運,值來直接輸入於第二選擇器4〇ε之輸入 ==通過於來自第—D型正反器電路36Ε之擴大/縮小 值上乘以_1之乘法電路38Ε而做為減法運算值來輸入。 12如申請專利範圍第9項記載之影像之擴大;縮小電 ^ ’其+’於縮小電路箱中之第型正反器電路44r與 第二選擇器28之間,予以介在可根據預先設定好之倍率下 限值來限制倍率之倍率下限設定部48R :並於擴大電路部 51中之第二D型正反器電路44E與第三選擇器⑼之間,予以 介在可根據預先設定好之倍率上限值來限制倍率之倍率上 限設定部48E。 ° 1 3.如申請專利範圍第9項記載之影像之擴大/縮小電 路’其中’於第二選擇器28與擴大/縮小處理部a之間, 予以介在可根據預先設定好之倍率上限值來限制倍率、並 根據設定好之倍率下限值來限制倍率之倍率上限/下限設第34頁 六、申請專利範团 定部4 8。 14· 一種影像之擴大/縮小電路,於資料輸入端子1〇盥 資料輸岀端子22之間插入水平擴大/縮小處理部6ι與垂直、 擴大/縮小處理部62,而該等水平擴大/縮小處理部η與垂 直擴大/縮小處理部6 2係分別由縮小電路部5 〇 〃 部5 I所構成; 前述縮小電路部50包括: 第一選擇器30R ’選擇從縮小步進值輪入端子52所輸 入並預先设定好之擴大/縮小步進值之加法運算值盘 運算值之任一個; / 第一 D型正反器電路36R,將該第一選擇器3〇R之輸出 於預先設定好之擴大或縮小之初期值做加減法運算並輸 出; 第二選擇器40R ’選擇基於該第一 D型正反器電路36R 之輸出之擴大/縮小值之加法運算值與減法運算值之任一 個;及 # 第二D型正反器電路44R,將該第二選擇器4〇R所選擇 之輸出於預先設定好之初期倍率信號做加減法運算; 前述擴大電路部51包括: '第一選擇器30E,選擇從擴大步進值輸入端子53所輸 入並預先设定好之擴大/縮小步進值之加法運算值與 運算值之任一個; ~ 第一 D型正反器電路3 6E,將該第一選擇器3〇e之輸出 於預先設定好之擴大或縮小之初期值做加減法運算並輸4 5 44 1 2出; 夢二選擇器4〇E ’選擇基於該第一 d型正反器電路36E 之輸出之擴大/縮小值之加法運算值與減法運算值之任一 個;及 第二D型正反器電路4 4E,將該第二選擇器4〇E所選擇 之輸出於預先設定好之初期倍率信號做加滅法運算。 15.如申請專利範圍第14項記載之影像之擴大/縮小電 路,其中’在水平擴大/縮小處理部61中之第一1)型正反器 電路36R、第二D型正反器電路44R '第一D型正反器電路m 36E、及第二D型正反器電路44E係可以同步於水平方向之 點信號之每一時脈信號做加減法運算;而在垂直擴大/縮 小處理部62中之第一D型正反器電路36R、第二D型正反器 電路44R、第一D型正反器電路36E、及第二〇型正反器電路 44E係可以同步於垂直方向之列信號之每—時脈信號做加 16 路,其 進值之 侧,同 步進值 入,並 法運算 過於來 之乘法 •如申請專利範圍第1 4項記載之影像之擴大/縮小電 中,從縮小步進值輸入端子52以做為擴大/縮小步 加法運算值來直接輸入於第一選擇器3〇R之輸入 時通過於來自縮小步進值輸入端子52之擴大/縮小 上乘以一1之乘法電路32R而做為減法運算值來輪 從第-D型正反器電路繼以做為擴大/縮^值之加 值來直接輸入於第二選擇器4〇R之輸入側,同時通 自第-D型正反器電路36R之擴大/縮小值上乘以_】 電路珊而做為減法運算值來輪人; 4 5 44 1 2 六、申請專利範固^ " ---- ί入端子53以做為擴大/縮小步進值之加法運算值來直接 別入於第—選擇器3〇Ε之輸入側同時通過於來自擴大步 $值輸入端丁 53之擴大/縮小步進值上乘以—1之乘法電路 而做為減法運算值來輸入,並從第一D型正反器電路 36Ε以做為擴大/縮小值之加法運算值來直接輸入於第二選 擇器40Ε之輸入側’同時通過於來自第一D型正反器電路 36E之擴大/縮小步進值上乘以—】之乘法電路而做為減 法運算值來輸入。 1 7.如申請專利範圍第〗4項記載之影像之擴大/縮小電 路’其中’於第三選擇器28與擴大/縮小處理部46之間, 予以介在可根據設定好之倍率上限值來限制倍率、並根據 叹疋好之倍率下限值來限制倍率之倍率上限/下限設定 48 ° 1 8·如申請專利範圍第1 4項記載之影像之擴大/縮小電 路’其中,於第二D型正反器電路4 4R與第三選擇器28之 間’予以介在可根據設定好之倍率下限值來限制倍率之倍 率下限設定部48R ;而於第二D型正反器電路44E與第三選 擇器28之間,予以介在可根據設定好之倍率上限值來限制 倍率之倍率上限設定部48E。 ‘ 1 9.如申請專利範圍第1 4項記載之影像之擴大/縮小電 路’其中’於第三選擇器28與擴大/縮小處理部46之間, 予以介在由根據設定好之倍率上限值來限制倍率上限值之 上限值比較器48a、及根據設定好之倍率下限值來限制件 率下限值之下限值比較器48b所構成之倍率上限/下限設定4 5 44 1 2 六、申請專利範圍 部48。 2 0. 一種影像之擴大/縮小電敗 彼終 子10之數位影像信號在擴大/縮小# 、 ‘ 缩小廿名”认山 』處理部46予以擴大及/或 难小並予以輸出, 其特徵在於包括: 上J擇㈣’選擇從擴大/缩小步進值輸入端子12 之擴大/縮小步進值之加法運算值與減法 建算值之任一個; 第一D型正反器電路36 ’將該第一選擇器3〇之輸出於 預先設定好之擴大或縮小之初期值做加減法運算並予以輸 出; 第二選擇器40,選擇基於該第型正反器電路“之 輸出之擴大/縮小值之加法運算值與減法運算值之任— 個; 第二D型正反器電路44,將該第二選擇器4〇所選擇之 輸出於預先設定好之初期倍率信號做加減法運算並輸出到 前述擴大/縮小處理部46 ;及 〆 正負判斷信號產生部25,具有第一變曲點設定信號輸 入端子26並可連接於前述第一選擇器30之前段。 2 1.如申請專利範圍第2 〇項記載之影像之擴大/縮小電 路,其中’第一變曲點設定信號輸入端子26係由可輸入設 定不同變曲點之信號之一個或複數個所構成。 2 2 · —種影像之擴大/縮小電路,將水平擴大/縮小處 理部6 1與垂直擴大/縮小處理部6 2以串聯連接,而該等水第38頁 α 5 44 1 2 六、申請專利範園 平擴大/縮小處理部6 1與垂直擴大/縮小處理部6 2係分別將 輸入於資料輸入端子1〇之數位影像信號在擴大/縮小處理 部46予以擴大及/或縮小並予以輸出, 其特徵在於包括: 第一選擇器30 ’選擇從擴大/縮小涉·進值輸入端子12 輸入之預先設定之擴大/縮小步進值之加法運算值與減法 運算值之任一個; 第一 D型正反器電路3 6,將該第一選擇器30之輸出於 預先設定好之擴大或縮小之初期值做加減法運算並予以輸 出; 第二選擇器40 ’選擇基於該第一 1)蜇正反器電路36之 輸出之擴大/縮小值之加法運算值與減法運算值之任一 個; 第二D型正反器電路44,將該第二選擇器40所選擇之 輸出於預先設定好之初期倍率信號做加減法運算並輸出到 擴大/縮小處理部46 ;及 正負判斷信號產生部25,具有第一變曲點設定信號輸 入端子26並可連接於前述第一選擇器30之前段。 23.如申請專利範圍第2〇~項記載之影像之擴大/縮小電 路,其中,於第三選擇器28與擴大/縮小處理部46之間, 予以介在可根據設定好之倍率上限值來限制倍率、並根據 設定好之倍率下限值來限制倍率之倍率上限/下限設定部 48 ^
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11094418A JP2000287128A (ja) | 1999-03-31 | 1999-03-31 | 画像の拡大・縮小回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW454412B true TW454412B (en) | 2001-09-11 |
Family
ID=14109702
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW088121981A TW454412B (en) | 1999-03-31 | 1999-12-15 | Image enlarging/reducing circuit |
Country Status (8)
Country | Link |
---|---|
EP (1) | EP1168832A1 (zh) |
JP (1) | JP2000287128A (zh) |
KR (1) | KR20020001811A (zh) |
CN (1) | CN1320326A (zh) |
AU (1) | AU766471B2 (zh) |
CA (1) | CA2352774A1 (zh) |
TW (1) | TW454412B (zh) |
WO (1) | WO2000060851A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100420265C (zh) * | 2006-11-09 | 2008-09-17 | 北京中星微电子有限公司 | 图像后处理装置及方法 |
JP2009232243A (ja) * | 2008-03-24 | 2009-10-08 | Seiko Epson Corp | 画像処理装置、画像処理方法、および画像処理のためのコンピュータプログラム |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2551010B2 (ja) * | 1987-07-08 | 1996-11-06 | ソニー株式会社 | 電荷転送装置の製造方法 |
JPH01115461A (ja) * | 1987-10-29 | 1989-05-08 | Sharp Corp | 文書細断機の給紙装置 |
JP3755691B2 (ja) * | 1996-06-13 | 2006-03-15 | 富士通株式会社 | 情報処理装置とその拡大表示方法および記録媒体 |
JPH1013762A (ja) * | 1996-06-20 | 1998-01-16 | Fujitsu General Ltd | ワイド画面テレビ |
JP3412454B2 (ja) * | 1997-06-24 | 2003-06-03 | 松下電器産業株式会社 | 映像信号水平拡大縮小回路 |
JP3789210B2 (ja) * | 1997-08-28 | 2006-06-21 | 三菱電機株式会社 | 画像表示装置 |
-
1999
- 1999-03-31 JP JP11094418A patent/JP2000287128A/ja not_active Withdrawn
- 1999-12-08 CA CA002352774A patent/CA2352774A1/en not_active Abandoned
- 1999-12-08 WO PCT/JP1999/006874 patent/WO2000060851A1/ja not_active Application Discontinuation
- 1999-12-08 KR KR1020017012463A patent/KR20020001811A/ko not_active Application Discontinuation
- 1999-12-08 CN CN99811505A patent/CN1320326A/zh active Pending
- 1999-12-08 AU AU16812/00A patent/AU766471B2/en not_active Ceased
- 1999-12-08 EP EP99959699A patent/EP1168832A1/en not_active Withdrawn
- 1999-12-15 TW TW088121981A patent/TW454412B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20020001811A (ko) | 2002-01-09 |
CA2352774A1 (en) | 2000-10-12 |
JP2000287128A (ja) | 2000-10-13 |
CN1320326A (zh) | 2001-10-31 |
AU1681200A (en) | 2000-10-23 |
WO2000060851A1 (fr) | 2000-10-12 |
AU766471B2 (en) | 2003-10-16 |
EP1168832A1 (en) | 2002-01-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69032811T2 (de) | Verfahren und System zur modularen Multiplikation | |
WO2018205627A1 (zh) | 一种图像处理系统、方法及显示装置 | |
CN113409190B (zh) | 一种基于多帧分组与反馈网络的视频超分辨率方法 | |
CN110852944A (zh) | 基于深度学习的多帧自适应融合的视频超分辨方法 | |
TW454412B (en) | Image enlarging/reducing circuit | |
CN114359044A (zh) | 一种基于参考图像的图像超分辨率系统 | |
JP2004159330A (ja) | ラスタスキャン順序の画像データとブロックスキャン順序の画像データとの間の変換のための画像処理装置及び方法 | |
CN115004220A (zh) | 用于原始低光图像增强的神经网络 | |
CN113129231A (zh) | 一种基于对抗生成网络生成高清图像的方法及系统 | |
CN101667300A (zh) | 基于手机平台的人物变形设计方法 | |
CN108629739A (zh) | Hdr图像的生成方法、装置及移动终端 | |
CN113191950B (zh) | 一种超分辨率人脸图像重建方法 | |
TWI221735B (en) | Image processing apparatus | |
CN112907446B (zh) | 一种基于分组连接网络的图像超分辨率重建方法 | |
TWI225749B (en) | Method of conversion of image from low-resolution into high-resolution | |
DE69003081T2 (de) | Bildverarbeitungsverfahren und -system. | |
TWI313134B (zh) | ||
JPS6073789A (ja) | 画像の拡大縮小装置 | |
CN101431637B (zh) | 帧数据处理的装置及方法 | |
Park et al. | Progressive image super-resolution via neural differential equation | |
CN117896526B (zh) | 基于双向编码结构的视频帧插值方法及系统 | |
JP3578313B2 (ja) | デジタル信号処理回路 | |
CN116416129A (zh) | 一种图像降采样处理装置及方法 | |
TW497354B (en) | Image quality adjusting device and method of digital image display | |
CN118365574A (zh) | 一种基于超分辨率技术的视频图像4k增强方法及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GD4A | Issue of patent certificate for granted invention patent | ||
MM4A | Annulment or lapse of patent due to non-payment of fees |