TW454094B - Event based test system data memory compression - Google Patents

Event based test system data memory compression Download PDF

Info

Publication number
TW454094B
TW454094B TW089103178A TW89103178A TW454094B TW 454094 B TW454094 B TW 454094B TW 089103178 A TW089103178 A TW 089103178A TW 89103178 A TW89103178 A TW 89103178A TW 454094 B TW454094 B TW 454094B
Authority
TW
Taiwan
Prior art keywords
data
event
cursor
memory
clock
Prior art date
Application number
TW089103178A
Other languages
English (en)
Inventor
Anthony Le
James Alan Turnquist
Original Assignee
Advantest Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advantest Corp filed Critical Advantest Corp
Application granted granted Critical
Publication of TW454094B publication Critical patent/TW454094B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/31917Stimuli generation or application of test patterns to the device under test [DUT]
    • G01R31/31919Storing and outputting test patterns
    • G01R31/31921Storing and outputting test patterns using compression techniques, e.g. patterns sequencer

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Description

經濟部智慧財產局員工消費合作社印製 454 09 4 A7 ___B7_ 五、發明說明(1 ) 發明領域 本發明係有關一種事件爲基礎的半導體測試系統以測 試半導體裝置,及更明確地,有關—種用_於事件爲基礎的 半導體測試系統之資料記憶體壓縮技術以儲存事件資料於 其中,以及一種用於事件爲基礎的半導體測試系統之資料 解壓縮技術以產生不同時序之事件,其被使用以評估測試 下之一半導體.裝置,其中每個事件之時序係由來自先前事 件之時間長度所界定。 發明背景 當藉由一半導體測試系統(例如一1C測試器)來測試 半導體1C時,一待被測試之半導體1C裝置被提供以測試信 號於其適當的管腳(pins ),於預定的測試時序。1C測試器 接收輸出信號自1C裝置,於回應測試信號所產生的測試之 下。輸出信號被選通(strobed),即,由具有預定時序或 延遲時間之選通信號所取樣,以被比較與預期的資料來決 定1C裝置是否正確地作用。 傳統上,測試信號及選通信號之時序被界定相關於半 導體測試系統之一測試器率或者一測試器循環。此一測試 系統有時被稱爲一循環爲基礎的測試系統。於一循環爲基 礎的測試系統中,半導體裝置(DUT )被測試藉由提供一 循環的管腳形態向量於一規程的資料率(測試器循環)至 一具有時序邊緣之格式器(formatter ),以產生所要的波 形,例如測試信號及選通信號。 . 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -4- -----L- !| L----裝 -------訂---------線、V Γ' (請先閱讀背面之注意事項再填寫本頁) 454 09 4 A7 B7 五、發明說明(2 ) 通常’測試器循環、測試信號及選通信號之不同時序 被產生,根據一參考時鐘。參考時鐘(亦稱爲“系統時鐘” 或“主時鐘”)被產生藉由一高度穩定的振盪器,例如提供 於ic測試器中之一晶體振盪器。當—IC測試器之所需的時 序解析度(resolution)係等於一參考時鐘振盪器之最高時 鐘率(最短時鐘循環)或者爲其整數倍數時,則時序信號 可被產生,僅藉由分配參考時鐘信號以一計數器或者一分 配器(divider)且同步化分配之輸出與參考時鐘。 然而’當代1C測試器通常需具有較一參考時鐘之最高 時鐘率(即,最短時間週期)爲高的時序解析度。例如, 有一種狀況,其中一被使用於1C測試器中之參考時鐘爲10 ns (十億分之一秒)’但是ic測試器需具有〇.lns之時序解 析度。此外,今日之1C測試器動態地改變於一循環中之此 數種時序’以根據一測試程式之循環基礎。 爲了產生此時序信號(其具有高於參考時鐘率之時序 解析度 >,於習知技術中已知其此類時序被描述以一測試 程式中之時序資料。時序資料爲參考時鐘時間間隔之一整 數倍數與參考時鐘時間間隔之一分數的組合。此時序資料 被選通於一時序記憶體中及讀出於測試循環之每個循環。 因此’於每個測試循環中,測試信號及選通信號被產生相 關於測試循環,例如每個循環之一開始點,根據時序資料 〇 有另一型式之測試系統稱爲一種事件爲基礎的測試系 統,其中所要的測試信號及選通信號被產生,藉由來自直 本紙張尺度適用中國國家標準(CNS)A4規格(210>< 297公釐) -5 - (請先閱讀背面之注意事項再填寫本頁) ------ I 訂--II--I--. 經濟部智慧財產局員工消費合作社印製 454 09 4 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(3 ) 接以每一管腳爲基礎之事件記憶體的資料。於—事件爲基 礎的測試系統中,事件,其爲邏輯狀態中之任何改變(例 如測試信號及選通信號之上升及下降),.被定義相關於來 自預定參考時間點之時間長度。通常,此類參考時間點爲 先前事件之時序,例如圖1之範例中所示。對於產生高解析 度時序,介於事件之間的時間長度被定義以參考時鐘時間 間隔之一整數倍數與參考時鐘時間間隔之一分數的組合。 於圖1之範例中,第一事件(邏輯改變)發生於某一點 a,其爲開始時間之後的某一時間TO。爲了便於解釋,第一 事件被標明以TO。第二事件(於下文中稱爲事件T1 )發生 於某一點b,其爲點a之後的某一時間T1。第三事件(於下 文中稱爲事件T2 )發生於某一點c,其爲點b之後的某一時 間T2。同樣地,事件T0-T10被顯示於圖1之範例中。 於一事件爲基礎之測試系統中,因爲時序記憶體(事 件記憶體)中之時序資料無須包含每個測試循環資料,所 以用以產生測試信號及選通信號之方法可被簡化且此一產 生方法可被獨立地執行於每個測試器管腳上。通常,於事 件爲基礎的測試系統中,每個儲存於一事件記憶體中之事 件的時序資料被表示以介於目前事件與上個事件之間的時 間差異。通常,此一介於相鄰事件之間的時間差異是很小 的,於記憶體中之資料的尺寸亦可是很小的,導致記憶體 容量之減少。 此外,於今日所廣泛使用以設計半導體裝置(如LSI及 VLSI)之電腦輔助設計(CAD)系統中,於CAD系統中之一 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -6- (請先閱讀背面之注意事項再填寫本頁) 震--------訂---------線' 454 09 4 A7 B7 事件爲基礎的測試信號以評估半導體裝置 基礎的測試系統顯示一較佳的連結能力, 中的CAD所產生的設計資料與待被使用此 的測試信號之間。 件爲基礎的測試信號以測試複雜且高性能 所以一大量的事件資料須被儲存於事件記 有需要建立一種壓縮事件資料之方法以儲 憶體中並且從事件記憶體中解壓縮事件資 基礎的測試信號。 發明槪述 本發明之一目的是提供一種用於事件爲基礎的 系統之資料記憶體壓縮技術,以儲存事件資料 生待被用來評估測試下之一半導體裝置之多種 經濟部智慧財產局員工消費合作社印製 五、發明說明(4 ) 邏輯模擬器利用 。因此,事件爲 介於由設計階段 設計資料以產生 爲了產生事 的半導體裝置, 憶體中。因此, 存資料於事件記 料以產生事件爲 因此, 半導體測試 於其中以產 時序的事件 本發明 測試系統之 以產生待被 請 先 閱 讀 背 之 注 意 事 項 再 填 本 頁 之一目的是提供一種用於事件爲基礎的半導體 資料記憶體壓縮技術,以儲存事件資料於其中 用來評估測試下之一半導體裝置之多種時序的 事件,其中每個事件之時序資料被定義以來自先前事件之 —時間長度。 本發明之進一步目的是提供一種資料解壓縮技術以產 生事件時序資料,根據讀出自一事件記憶體之壓縮的事件 時序資料,以產生事件爲基礎的測試信號來評估測試下之 一半導體裝置。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 454Ό94 A7
五、發明說明(5 ) 本發明之進一步目的是提供一種事件爲基礎的半導體 測試系統’其中每個事件之時序資料被定義以一來自上個 事件之時間長度。 '•本發明之進一步目的是提供一種事件爲基礎的半導體 測試系統以產生測試信號及選通脈衝,根據事件資訊,其 中來自一先前事件之此事件資訊的時間長度係被定義以參 考時鐘週期之一整數倍數與參考時鐘週期之一分數的組合 經濟部智慧財產局員工消費合作社印製 本發朋之進一步目的是提供一種事件爲基礎的半導體 測試系統以產生測試訊號及選通脈衝,直接利用一事件記 憶體中之時序資料。 本發明之進一步目的是提供一種事件爲基礎的半導體 測試系統,其能夠產生測試信號及選通脈衝,利用儲存於 一小容量之事件記憶體中的時序資料。 本發明之進一步目的是提供一種事件爲基礎的半導體 測試系統’其能夠直接使用由測試下之半導體裝置之設計 階段中所產生的資料以產生測試信號及選通脈衝。 本發明是一種用於事件爲基礎的半導體測試系統之資 料記憶體壓縮技術,以儲存事件資料於其中以產生待被用 來評估測試下之一半導體裝置(DUT )之多種時序的事件 。資料壓縮技術包含: 一時鐘計數記憶體以儲存每個事件之時鐘計數資料, 其事件爲一參考時鐘週期之一整數倍數(整數部分資料) ,其中時鐘計數資料係根據整數部分資料之値而被形成以 (請先閱讀背面之注音?事項再填寫本頁) 裂i ! 訂----- 線 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -8 - 454 09 4 A7 B7 五、發明說明(6) (請先閲讀背面之注意事項再填寫本頁) _一個或更多資料字兀(words ),且至少一資料字元包含一 旗標以指示下個字元是需要的、數個附加至一目前事件之 游標資料、及整數部分資料之,一部分; 一游標資料記憶體以儲存每個事件之游標資料,其事 件爲參考時鐘週期之一分數(分數部分資料),其中游標 資料記憶體儲存兩個或更多事件之游標資料於相同的記憶 體位置; 一位址定序器(sequencer)以產生用於存取時鐘計數 記憶體及游標資料記憶體之位址資料,以讀出時鐘計數資 料及游標資料自個別的記憶體;以及 一解壓縮器以複製時鐘計數資料自時鐘計數記憶體及 游標資料自游標資料記憶體,相應於每個事件。 於本發明之進一步形態中,除了上述結構元件之外, 事件爲基礎的測試系統包含: 一事件程序控制器以產生相關於一預定參考點之每個 事件的總延遲時間,根據來自解壓縮器之時鐘計數資料及 游標資料;以及 經濟部智慧財產局員工消費合作社印製 一細延遲控制器以根據總延遲時間來產生每個事件, 以產生用以測試DUT之測試信號。 於本發明之進一步形態中,解壓縮器包括:一計數器 以載入時鐘計數資料自時鐘計數記憶體且藉由參考時鐘以 向下計數時鐘計數資料;一時鐘計數狀態機器以解讀( interpreting )時鐘計數資料且控制計數器之操作於載入時 鐘計數資料及計數參考時鐘時;一儲存及選擇電路以儲存 -9 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 454 09 4 A7 _____ B7 五、發明說明(7 ) 來自兩個或更多事件之游標資料記憶體的游標資料(以一 種平行的方式)並選擇游標資料以傳送游標資料(以一種 串列的方式)至事件程序控制器;及一游標控制狀態機器 以控制儲存及選擇電路之操作,根據接收自時鐘計數狀態 機器之指示。 依據本發明,事件爲基礎的半導體測試系統能夠儲存 事件資料於一事件記憶體中,以一種壓縮的方式來實質上 減小記憶體之尺寸,且解壓縮事件資料以產生待被用來評 估測試下之一半導體裝置之多種時序的事件。於事件爲基 礎的測試系統中,事件記憶體包含:一時鐘計數記憶體以 儲存其爲參考時鐘之整數的時序資料、及一游標資料記憶 體以儲存其爲參考時鐘週期之一分數的時序資料。每個事 件之時序資料被定義以來自先前事件之一時間長度。本發 明之硬體解壓縮器使其有可能複製事件時序資料,根據讀 出自事件記憶體之壓縮的事件時序資料以產生事件爲基礎 的測試信號來評估測試下之一半導體裝置。記憶體尺寸之 顯著減小藉由本發明之壓縮技術而被達成。 圖形簡述 圖1爲一時序圖’其顯示使用於一事件爲基礎的半導體 測試系統中之種種事件之間的時序關係,以解釋本發明。 圖2爲一資料表,其顯示待被儲存於一事件記憶體中之 時序資料,此事件記憶體係由一計數記憶體及一游標記憶 體所形成以產生圖1之事件。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -10- n ·1 n n —β: , n I— I 一5、· (ml' I ·.1 I A— (請先閱讀背面之注意事項再填寫本頁) < 454 09 4
五、發明說明(8 ) 圖3爲一方塊圖以顯示事件爲基礎的半導體測試系統之 一基本結構’其結合本發明之事件資料壓縮及解壓縮技術 圖4爲一資料表’其顯示依據本發明來壓縮以被儲存於 一事件記憶體中之時序資料’此事件記憶體係由一計數記 憶體及一游標記憶體所形成以產生圖1之事件。 圖5爲一槪圖’其顯示待被使用於時鐘計數記憶體中之 資料字元的結構,以依據本發明來壓縮時序資料。 圖6A及6B爲槪圖,其顯示待被使用於時鐘計數記憶體 中之兩個資料字元的結構,以依據本發明來壓縮時序資料 圖7A、7B及7C爲槪圖,其顯示待被使用於時鐘計數記 憶體中之三個資料字元的結構,以依據本發明來壓縮時序 資料。 圖8A-8D爲槪圖,其顯示待被使用於時鐘計數記憶體中 之四個資料字元的結構,以依據本發明來壓縮時序資料。 圖9爲一資料表,其顯示於圖5-8之資料結構中依據本 發明所壓縮的時序資料以個別被儲存於一時鐘計數記憶體 及一游標記憶體中,以產生圖1之事件。 圖10爲一資料表,其顯示於圖5-8之資料結構中依據本 發明之另一形態所壓縮的時序資料以個別被儲存於一時鐘 計數記億體及一游標記憶體中,以產生圖1之事件。 圖11爲一方塊圖,其顯示一硬體解壓縮電路之範例以 解壓縮接收自事件記憶體之時序資料,此事件記憶體係依 (請先閱讀背面之注意事項再填寫本頁) 裝 i I I----訂·--I -----線' 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -11 - 454094 A7 B7五、發明說明(9 ) 據本發明而壓縮。 主要元件對照表 經濟部智慧財產局員工消費合作社印製 12 主 電 腦 13 匯 流 排 介 面 14 系 統 匯 流 排 15 內 部 匯 流 排 17 失 敗 記 憶 體 18 位址定序 器 20 時 鐘 計 數 記 憶 體 21 游 標 資 料 記 憶 體 22 解 壓 縮 ΒΞ. 23 事 件 程 序 控 制 器 24 細 延 遲 控 制 器 26 管 腳 電 子 電 路 28 測 試 下 之 半 導 體 裝置 3 1 時 鐘 計 數 狀 能 機 器 32 載 入 /向下計數器 33 游 標 控 制 狀 態 機 器 36 儲 存 與 擇 電 路 41-44 暫 存 器 45-47 多 工 器 較佳實施例之詳細敘述 (請先閱讀背面之注音3事項再填寫本頁) 衷--------訂---------線‘ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -12- 454 09 4 A7 _;__B7_ 五、發明說明(1〇) 回來參考圖1之時序圖,每個事件T0-T10被定義以粗時 序資料及細時序資料之組合,如先前所述。每個粗時序資 (請先閱讀背面之注意事項再填寫本頁) 料顯示事件之參考時鐘週期的整數倍數而每個細時序資料 顯示參考時間週期之一分數。於本發明之內文中,術語“ 參考時鐘”被可交換地使用與一“主時鐘”及一 “系統時鐘” 0 圖2顯示一資料表以儲存圖1之事件Τ0-Τ10的時序資料 於一事件記憶體中。事件記憶體被區分,例如,爲兩個: 一時鐘計數記憶體及一游標記憶體。粗時序資料被儲存於 時鐘計數記憶體中且細時序資料被儲存於游擇記憶體中。 亦即’關於時鐘計數記憶體,所儲存之値可具有參考時鐘 週期之從0至N數目的任何値,其中N是測試系統所將支援之 參考時鐘週期的最大數目。 經濟部智慧財產局員工消費合作社印製 例如’由本案受讓人所發展下之一種事件爲基礎的測 試系統中,時鐘計數記憶體支援上至1 3 4,2 1 7,7 2 8時鐘週期 。此需要總共27個資料位元對於每個事件計數記憶體位置 。於此例中之計數記憶體的總尺寸爲27位元乘以μ ,其中Μ 是測試系統中之向量的數目(測試形態長度)。 如上所述,游標記憶體儲存細延遲(時序).資料,其 指定參考時間週期之分數。因此,此資料係小於一參考( 系統’主機)時鐘週期。根據其測試系統所支援之細步驟 延遲,游標記憶體之寬度須足夠大以包含一完整的參考時 is週期。.例如,於一支援如〇. 5 n s —般小之時序解析度的測 5式系統中(當參考時鐘週期爲3 2 n s時),游標資料記憶.體 • 13 - 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 454 09 4 Α7 Β7 五、發明說明(11) 須具有至少6個資料位元。因爲事件記憶體亦須儲存其定義 事件型式之資訊’所以此資訊可被儲存於游標記億體中。 於此,事件型式表示測試信號之指定,例如高位準、低位 準、或高阻抗,其需要(例如)4個資料位元。因此,於上 述範例中,游標資料記憶體之一總記憶體尺寸爲1 0位元乘 以Μ向量。 因爲測試向量之尺寸係大如數百萬位元組或數十百萬 位元組,所以事件記憶體之一總尺寸變得非常大假如時序 資料被儲存於事件記憶體中以圖2之表中所顯示的方式時。 於此表中,對於每個事件ΤΟ-Τ10,粗時序(時鐘計數)資 料被儲存於具有27位元寬度之時鐘計數記憶體中,且細時 序(游標)資料被儲存於具有1 0位元寬度之游標資料記憶 體中。如上所述,因爲測試向量具有一大的尺寸,所以圖2 之事件記憶體必須具有一大的記憶體容量。例如,用以描 述事件ΤΟ-Τ10之時鐘計數資料的位元數目是297而用於事件 Τ0-Τ10之游標資料的位元數目是110,導致總共407位元。 圖3爲一槪略方塊圖以顯示本發明之一事件爲基礎的測 試系統之結構的範例,其使用關於時序資料之一種壓縮及 解壓縮技術。事件爲基礎的測試系統包含一主電腦1 2及一 匯流排介面13 (兩者均被連接至一系統匯流排14)、一內 部匯流排15、一位址定序器18、一失敗記憶體17、一個由 時鐘計數記憶體20及游標資料記憶體21所形成之事件記憶 體、一解壓縮器22、一事件程序控制器23、一細延遲控制 器24、及一管腳電子電路26。事件爲基礎的測試系統是評 (請先閱讀背面之注意事項再填寫本頁) 裝--------訂---------線. 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -14 - 454 09 4 A7 B7 五、發明說明(12) 估測試下之一半導體裝置(DUT ) 28,其通常爲一記憶體ic 或者一微處理器1C,被連接至管腳電子電路26。 (請先閱讀背面之注意事項再填寫本頁) 主電腦1 2之一範例爲一具有UNIX操作系統於其中之工 作站。主電腦1 2作用爲一使用者介面以致能一使用者來指 示測試之開始及停止操作、來載入一測試程式及其他測試 條件、或者來執行測試結果分析於主電腦中。主電腦1 2透 過系統匯流排1 4及匯流排介面1 3來介面與一硬體測試系統 。雖未顯示’但主電腦1 2最好是被連接至一通訊網路以傳 送或接收測試資訊自其他的測試系統或電腦網路。 經濟部智慧財產局員工消費合作社印製 內部匯流排15爲硬體測試系統中之一匯流排且被共同 地連接與大多數功能方塊,例如位址定序器1 8、失敗記憶 體Π、解壓縮器22、事件程序控制器23、及細延遲控制器 24。位址定序器18之一範例爲一測試器處理器,其專用於 硬體測試系統且無法由一使用者所存取。位址定序器1 8提 供指示給測試系統中之其他功能方塊,根據來自主電腦12 之測試程式及條件。失敗記憶體17儲存測試結果,例如 DUT 28之失敗資訊,於位址定序器18所界定之位址中。儲 存於失敗記憶體17中之資訊被使用於測試下之裝置的失敗 分析階段。 位址定序器1 8的工作之一是提供位址資料給事件記憶 體,即,如圖3中所顯示之時鐘計數記憶體20及游標資料記 憶體2 1。於一實際的測試系統中,多數對的時鐘計數記憶 體及游標資料記憶體將被提供,其每個可相應於測試系統 之一測試器管腳。時鐘計數記憶體20及游標資料記憶體21 -15- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 454 09 4 A7 B7 五、發明說明(13) 儲存測試信號及選通信號之每個事件的時序資料。儲存於 記憶體20及21中之時序資料被壓縮如後面之更詳細說明。 (請先閱讀背面之注意事項再填寫本頁) 如參考圖2之表所做的解釋,時鐘計數記憶體20儲存壓 縮的粗時序資料(其爲參考時鐘之整數倍數),而游標資 料記憶體21儲存壓縮的細時序資料(其爲參考時鐘週期之 一分數)。於本發明中,每個事件之時序資料被表示以來 自先前事件之一時間差異,如圖1之波形中所示。 解壓縮器22用以產生.時序資料自壓縮的資料,此壓縮 的資料係接收自時鐘計數記憶體20及游標資料記憶體21。 解壓縮器22之細節被顯示於圖11之方塊圖中旦將被描述於 後。事件程序控制器用以產生一總時序資料,根據來自解 壓縮器之解壓縮的時序資料。基本上,此總時序資料被產 生藉由將整數倍數資料與分數資料相加。於相加時序資料 之程序期間,分數資料之一持續操作(補償至整數資料) 亦被執行於事件程序控制器23。 經濟部智慧財產局員工消費合作社印製 細延遲控制器24用以實際地產生事件,根據來自事件 程序控制器23之總時序資料。細延遲控制器24是由多數根 據總時序資料之游標値所選擇的延遲元件所構成。因此所 產生之事件(測試信號及選通信號)被提供至DUT 28,經 由管腳電子電路26。基本上,管腳電子電路26係由大量零 件所形成,其每個係由一驅動器與一比較器以及開關所形 成以建立相關於DUT 28之輸入與輸出的關係。 本發明之時序資料壓縮技術的範例被顯示於圖4-10, 其相應於圖1中所顯示之事件T0-T10。圖4顯示時序資料壓 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -16 - 4 54 09 4 A7 _______B7______ 五、發明說明(14 ) (請先閱讀背面之注意事項再填寫本頁) 縮之第一範例。對於其需要小於一參考時鐘週期之事件, 這些事件之粗時序(時鐘計數)資料均爲零。例如,假設 其圖1中之每個事件T3、T5、T6、T8、T9及T10係小於參考 時鐘週期。則有可能減小時鐘計數記憶體20之記憶體尺寸 ,藉由不指定其中之任何記憶體給這些事件,而結合細時 序(游標)資料中之這些事件的游標資料於游標資料記憶, 體21中。 於圖4之範例中,游標資料記憶體21儲存四個(4 )游 標資料於每時鐘計數記憶體位置。因此,游標資料記憶體 21具有40位元之寬度。換言之,雖然時鐘計數記憶體20之 尺寸減小,但是游標資料記憶體21之尺寸卻增加。此方式 可爲有用的,當一測試向量含有許多小於一參考時鐘週期 之事件時。此外,結合兩個或更多事件之游標資料可容許 測試系統操作於較系統時鐘頻率爲快之頻率。這是因爲兩 個或更多事件可被同時產生,根據於事件記憶體之每次存 取(系統時鐘)的游標資料。 經濟部智慧財產局員工消費合作社印製 時序資料壓縮之進一步增進被描述藉參考圖5-8中所顯 示之時鐘計數記憶體20中的資料結構。如以上之範例所述 ,每個時鐘計數記憶體位置包含27個資料位元以容納兩個 事件之間的最大可能時間差異。然而,於許多實際的情況 下,介於兩個相鄰事件之間的時間差異係大致上小於最大 時間差異。於此種情況下,時鐘計數記億體20中之上資料 位元具有一個値“0”。 對於一含有許多無須如上所述用於時鐘計數資料之許 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)~: -17- ' 45 4 00 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(15) 多資料位元的事件的測試向量,則圖5 _ 8之處縮技術被有利 地應用至時鐘計數記憶體。時鐘計數記億體實施一種壓縮 方式以保存記憶體容量,其中.時鐘計數賣料之高階的零位 元不被載入。此方法需要時鐘計數資料被區分爲數個相等 的資料字元。例如,此被達成藉由區分27位元之寬度爲四 個域(資料字元)且只儲存低階非零的資料字元。 時鐘計數記憶體中之資料字元的範例被顯示於圖5,其 由8個位元所形成。資料字元保有介於事件之間的整數時鐘 數目(時鐘計數資料)以及其將被觸發之游標資料數目的 時序資訊。如下文將參考圖11而被解釋之一解壓縮操作, 時鐘計數資料被用以產生一事件開始信號而游標資料被用 以加入分數延遲至事件開始信號。 於圖5之結構中,時鐘計數資料被指定給〇-4位元,而 游標資料之數目被指定給5-6位元。每個資料字元含有一旗 標位元以指示下個資料字元是否爲必要的以產生事件。於 圖5之範例中,最後位元(#7),亦即,最重要位元(MSB )是旗標以指示下個資料字元是否爲必要的。假如其顯示 “1”’則時序資料已完成且下個資料字元是不需要的。因爲 五個被指定,所以卜3 1之時鐘計數値可被表示以圖5之資料 字元。 兩個字元結構之一範例被顯示於圖6A及6B.中,其爲槪 圖以顯示第一字元“字元0 ”及第二字元“字元Γ之結構,依 據本發明。圖6A中之第一字元“字元0”係幾乎相同與圖5者 ,除了旗標位元#7顯示“〇”以指示其下個字元是必要的以描 (請先閱讀背面之注意事項再填寫本頁) 訂- -線. 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐〉 18- 454 09 A7 B7 五、發明說明(16) 述時鐘計數資料。圖6B之第二字元“字元Γ具有七個(7) 位元以表示時鐘計數資料。第二字元之旗標位元#7顯示“ 1 ’’ 以指示其時鐘計數資料是完整的。因此,圖6A及6B之範例 具有用於計數資料之總共十二個(1 2 )位元,因而能夠表 示時鐘計數値從1至4,095。 三個字元結構之一範例被顯示於圖7A-7C之槪圖中,依 據本發明。圖7A顯示第一字元“字元〇”之結構,圖7B顯示 第二字元“字元Γ之結構,而圖7C顯示第三字元“字元2”之 結構。圖7A中之第一字元“字元0”係相同與圖6A者。旗標 位元#7顯示"0”以指示其下個字元是必要的以.描述時鐘計數 資料。圖7B之第二字元“字元Γ具有七個(7)位元以表示 計數資料。第二字元之旗標位元#7亦顯示以指示其下個 字元是必要的以描述時鐘計數資料。 圖7C之第三字元“字元2”亦具有七個(7)位元以表示 計數資料。第三字元之旗標位元#7顯示"Γ以指示其計數資 料是完整的。因此,圖7A-7C之範例具有用於時鐘計數資料 之總共十九個(19)位元,因而能夠表示時鐘計數値從1至 524,287 = 四個字元結構之一範例被顯示於圖8 A-8D之槪圖中,依 據本發明。圖8A顯示第一字元“字元〇”之結構,圖8B顯示 第二字元“字元Γ之結構,而圖8C顯示第三字元“字元2”之 結構,而圖8D顯示第四字元“字元3”之結構。 圖8A中之第一字元“字元〇”係相同與圖6A及7A者。旗 標位元#7顯示“0”以指示其下個字元是必要的以描述時鐘計 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -19 請 先 閱 讀 背 © 之 注 意 事 項 jtt( I 一裝 本 · 頁 訂 經濟部智慧財產局員工消費合作社印製 45 4 09 4 A7 B7 五、發明說明(17) 數資料。圖8B之第二字元“字元Γ具有七個(7 )位元以表 示計數資料。第二字元之旗標位元#7亦顯示“〇”以指示其下 個字元是必要的以描述時鐘計數資料。. 圖8C之第三字元“字元2”亦具有七個(7)位元以表示 計數資料。第三字元之旗標位元#7顯示“〇”以指示其下個資 料是必要的。圖8D之第四字元“字元3”具有八個(8 )位元 以表示時鐘計數資料。因爲第四字元是最後字元,所以其 他字元中所顯示之旗標位元是不需要的。因此,圖8 A-8D之 範例具有用於描述時鐘計數資料之總共二十七個(27 )位 元,因而能夠表示時鐘計數値從1至134,217,?28。 圖9及圖1 0爲資料表以顯示依據本發明所壓縮之時鐘計 數記憶體及游標資料記憶體中的時序資料,根據圖5-8之資 料結構。圖9及10之表中的資料被備製以產生圖1之事件T1-T1 0。於圖9及1 0之範例中,假設其事件T0之時鐘計數資料 爲一個字元,事件T1爲兩個字元,事件T2爲三個字元,事 件T4爲四個字元,而事件T7爲一個字元,個別地。於圖9中 ,用於事件T0-T10之時鐘計數資料的位元數目爲88且用於 游標資料之位元數目爲200,導致總共288位元。如上所述 ,於圖2之範例中,所需之總位元數爲407。因此,記憶體 尺寸之顯著減少被達成於本發明中。 圖10之範例顯示用以儲存事件時序資料之記憶體尺寸 的進一步減少。於其中圖3之位址定序器可分別地控制時鐘 計數記憶體20及游標資料記憶體21的情況下,有可能塡充 游標資料記憶體21中之空白資料位元以如圖10中所示之方 (請先閱讀背面之注音?事項再填寫本頁) 裏---------訂----- 線 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -20- A7 4 54 09 4 __ B7_ 五、發明說明(18) (請先閱讀背面之注意事項再填寫本頁) 式。因爲每個事件計數資料之第一字元含有待被產生之事 件的數目,所以有可能辨識目前事件之正確游標資料。於 圖10中,用於事件T0-T10之時鐘計數資料的位元數目爲88 且用於游標資料之位元數目爲110,導致總共198位元,而 達成記憶體尺寸之進一步減少。 一硬碟解壓縮電路之範例被顯示於圖11中,其係用以 解壓縮接收自以本發明之壓縮技術所壓縮之事件記憶體的 時序資料。於此範例中,所有的壓縮及解壓縮程序被執行 以系統軟體。圖5之硬體解壓縮器22包含一時鐘計數狀態機 器31、一載入/向下計數器32、一游標控制狀態機器33、及 一儲存與選擇電路36。儲存與選擇電路36之範例包含暫存 器41-44及多工器45-47。 經濟部智慧財產局員工消費合作社印製 來自時鐘計數記憶體20之時鐘計數資料被提供至時鐘 計數狀態機器31及載入/向下計數器32。如參考圖5-10所述 ’於較佳實施例中,來自記憶體20之時鐘計數資料被構成 以任意一個、兩個、三個或四個資料字元,其每個字元具 有8位元之結構,亦即,一位元組。來自游標資料記憶體2 i 之游標資料被提供至儲存與選擇電路36之暫存器41與42。 如前所述’於較佳實施例中,游標資料係由40個位元所形 成以描述上至四個游標事件。 於接收時鐘計數資料時,時鐘計數狀態機器31決定每 個事件之資料位元組的數目,藉由取樣時鐘計數資料之最 重要的位元。根據此決定,狀態機器31從時鐘計數記憶體 20載入資料位元組至載入/向下計數器32之正確位置。如上 21 本紙張尺度適用中國國家標準(CNS)A4規格石I^Ti97公釐) 4 54 09 4 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(19) 所述,每個資料字元爲8位元且於資料字元中所指定的資料 位元係不同於第一字元與第二至第四字元之間。因此’狀 態機器31須分配(allocate)資料字元中之時鐘計數資料至 載入/向下計數器32之正確位置。於較佳實施例中,載入/向 下計數器32爲27位元之計數器。 狀態機器31致能且除能載入/向下計數器32。因此’時 鐘計數資料被載入計數器32中,因而計數器32向下計數參 考時鐘直至其達到零(末端技術)。換言之,末端計數被 產生於由以時鐘計數資料所定義之時間所延遲的時序。末 端計數被傳送至時鐘計數狀態機器3 1。時鐘計數狀態機器 31亦決定其被附加至時鐘計數資料之游標事件的數目’藉 由監督第一資料字元中之資料(圖5之#5及#6位元)。根據 此決定,則時鐘計數狀態機器31傳送適當之游標資料(以 被使用於目前事件中)至游標控制狀態機器33。 儲存與選擇電路36接收游標資料自游標資料記憶體2 1 。於前述範例(如圖5-8之表中所顯示者)中,游標資料記 憶體2 1之每個記憶體位置包括40個位元給四個(4 )游標資 料,每個暫存器41及42具有一40位元之寬度以致其儲存與 選擇電路3 6含有總共八個(8 )游標資料於其中。來自記憶 體21之游標資料係被交替地一次設定給暫存器41與42之一 。如此容許足夠的資料以被事件程序控制器23所消耗,即 使游標資料記憶體21之存取速度可能是很低的。 每個暫存器43及44最好是亦具有~ 40位元之寬度以接 收游標資料自相應的暫存器41及42。暫存器41及43平行地 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -22 - ---------------t I — l·,----襄--------訂---------線' '1-----Γ II .1-------------I .(. C (請先閱讀背面之注意事項再填寫本頁) 4 54 09 4 A7 B7 五、發明說明(20) 傳送特定之游標資料至多工器45以致多工器45可以一種串 列方式傳輸正確的游標資料至多工器47。類似地,暫存器 42及44平行地傳送特定之游標資料至多工器46以致多工器 46可以一種串列方式傳輸正確的游標資料至多工器47。 於暫存器4 1 -44及多工器45-47中選擇游標資料之此種操 作被執行於游標控制狀態機器33的控制之下。亦即,狀態 機器33控制暫存器41及42之載入操作,例如,有關哪個暫 存器應接收游標資料之接收游標資料及選擇的時序。狀態 機器33亦控制有關哪個游標資料應被提供至多工器45及46 (以平行之方式)以及從多工器47傳送正確的游標資料( 以串列之方式)至事件程序控制器23。 狀態機器33亦傳送指令至事件程序控制器23及細延遲 控制器24。例如,游標控制狀態機器33傳送指令至事件程 序控制器23,有關哪個游標資料爲目前事件之第一游標。 事件程序控制器23將來自第一游標之游標資料加總至最近 的游標,根據此指令。假如發生一持續操作(達到一個參 考時鐘週期),則一參考時鐘週期被加至其經由狀態機器 33所接收之向下計數器32的末端計數。 根據此加總程序,事件程序控制器23傳送一事件開始 信號(參考時鐘週期之整數)及游標資料(小於持續操作 之分數資料)至細延遲控制器24。細延遲控制器24將由游 標資料所定義之細延遲時間加入至事件開始信號。細延遲 控制器24之輸出事件被供應至DUT 28,經由管腳電子電路 26以作爲測試信號。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -23 - (請先閱讀背面之注意事項再填寫本頁) 裝---1!訂!! 11線 經濟部智慧財產局員工消費合作社印製 4 54 09 4 A7 __B7___ 五、發明說明(21 ) 依據本發明,事件爲基礎的半導體測試系統能夠儲存 事件資料於時鐘計數記憶體及游標資料記憶體中,以壓縮 之方式來實質上減少記憶體之尺寸,並且解壓縮事件資料 以產生欲用來評估測試下之半導體裝置之種種時序的事件 。於事件爲基礎的測試系統中,每個事件之時序資料被定 義以來自先前事件之一時間長度。本發明之硬體解壓縮器 使其有可能複製事件時序資料,根據讀出自事件記憶體之 壓縮的事件時序資料以產生事件爲基礎的測試信號來評估 測試下之一半導體裝置。 雖然只有一較佳實施例被特定地顯示並描述於此,將 被瞭解的是其本發明之許多修改及變異爲有可能的(根據 以上之教導),且落入後附之申請專利範圍的範圍內而不 背離本發明之精神及所欲的範圔。 (請先閱讀背面之注意事項再填寫本頁) /裝 - ------I 訂--------線- 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -24 -

Claims (1)

  1. 4 54 09 4 A8 B8 C8 D8 六、申請專利範圍 ι·一種事件爲基礎的測試系統,用以測試於測試下之 一電子電路裝置,包括: 一時鐘計數記憶體以儲存其爲一參考時鐘週期之 一整數倍數的每個事件之時鐘計數資料(整數部分資料) ,該時鐘計數資料係根據整數部分資料之値而由一個或更 多資料字元所形成,且至少一資料字元包含一旗標以指示 下個字元差:_香爲必要的,數個附加至目前事件之游標資料 ,以及整數部分資料之一部分; 一游標資料記憶體以儲存其爲參考時鐘週期之一 分數的每個事件之游標資料(分數部分資料),該游標資 料記憶體儲存兩個或更多事件之游標資料於相同的記憶體 位置; 一位址定序器以產生用於存取該時鐘計數記憶體 及該游標資料記憶體之位址資料,以讀出該時鐘計數資料 及該游標資料自該處;以及 一解壓縮器以複製時鐘計數資料自時鐘計數記億 體及游標資料自游標資料記憶體,相應於每個事件。· 2.如申請專利範圍第1項之事件爲基礎的測試系統,進 一步包括: 一事件程序控制器以產生相關於一預定參考點之 每個事件的總延遲時間,根據來自解壓縮器之時鐘計數資 料及游標資料;以及- 一細延遲控制器以根據該總延遲時間來產生每個 事件,以產生用以測試DUT之測試信號。 (請先閱讀背面之注意事項再填寫本頁) 裝 · --線· 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -25- 45409 4 A8 B8 C8 D8 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 3. 如申請專利範圍第1項之事件爲基礎的測試系統,其 中每個事件之時序爲介於兩個相鄰事件之間的時間差異, 且係由時鐘計數資料及游標資料所定義。 4. 如申請專利範圍第1項之事件爲基礎的測試系統,其 中解壓縮器包括: —計數器以載入時鐘計數資料自時鐘計數記憶體 且藉由參考時鐘以向下計數時鐘計數資料; 一時鐘計數狀態機器以解讀時鐘計數資料且控制 計數器之操作於載入時鐘計數資料及計數參考時鐘時; 一儲存及選擇電路以儲存來自兩個或更多事件之 游標資料記憶體的游標資料(以一種平行的方式)並選擇 游標資料以傳送游標資料(以一種串列的方式)至事件程 序控制器;及 一游標控制狀態機器以控制儲存及選擇電路之操 作’根據接收自時鐘計數狀態機器之指示。 5. 如申請專利範圍第4項之事件爲基礎的測試系統,其 中儲存及選擇電路包含一對暫存器以儲存來自游標資料記 憶體之游標資料以一種平行的方式,及一多工器以選擇游 標資料自暫存器之一。 6. 如申請專利範圍第5項之事件爲基礎的測試系統,其 中儲存及選擇電路包含: 一第一及第二暫存器以儲存來自游標資料記憶體 之游標資料以一種平行的方式; 一第三暫存器以接收游標資料自第一暫存器; 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -26- ---------ΙΓΙ I--” ------訂---------線—、y, C 一 (請先閱讀背面之注意事項再填寫本頁) 4 54 09 4 A8 B8 C8 D8 六、申請專利範圍 一第四暫存器以接收游標資料自第二暫存器; 一第一多工器以平行地接收多數游標資料自第一 及第三暫存器,並以串列形式產生游標資料,根據游標控 制狀態機器之控制; 一第二多工器以平行地接收多數游標資料自第二 及第四暫存器,並以串列形式產生游標資料,根據游標控 態機器之控制;
    —第三多工器以選擇第一多:¾器或第二多工器之 一輸出,根據游標控制狀態機器之控# 7.如申請專利範圍第1項之事件爲基德jip試系統,進 一步包括一管腳電子電路介於該細延遲控$1¾與該DUT之 8.如申請專利範圍第1項之事件爲基礎的測試系統,其 中該資料字元係由八個(8 )位元所組成且至少其一位元被 使用爲旗標,且儲存於時鐘計數記憶體中之時鐘計數資料 係由從一個字元至四個字元之可變數目的資料字元所組成 ,其中第一資料字元包含用以指示附加至目前事件之游標 資料的數目。 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -27-
TW089103178A 1999-02-26 2000-02-23 Event based test system data memory compression TW454094B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/259,402 US6226765B1 (en) 1999-02-26 1999-02-26 Event based test system data memory compression

Publications (1)

Publication Number Publication Date
TW454094B true TW454094B (en) 2001-09-11

Family

ID=22984800

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089103178A TW454094B (en) 1999-02-26 2000-02-23 Event based test system data memory compression

Country Status (5)

Country Link
US (1) US6226765B1 (zh)
JP (1) JP4249363B2 (zh)
KR (1) KR100491460B1 (zh)
DE (1) DE10007427B4 (zh)
TW (1) TW454094B (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6292828B1 (en) * 1994-02-23 2001-09-18 David L. Williams Trans-modal animated information processing with selective engagement
US6557133B1 (en) * 1999-04-05 2003-04-29 Advantest Corp. Scaling logic for event based test system
US6532561B1 (en) * 1999-09-25 2003-03-11 Advantest Corp. Event based semiconductor test system
US6445208B1 (en) * 2000-04-06 2002-09-03 Advantest Corp. Power source current measurement unit for semiconductor test system
US6377065B1 (en) * 2000-04-13 2002-04-23 Advantest Corp. Glitch detection for semiconductor test system
US6594609B1 (en) 2000-11-25 2003-07-15 Advantest, Corp. Scan vector support for event based test system
US7171602B2 (en) * 2001-12-31 2007-01-30 Advantest Corp. Event processing apparatus and method for high speed event based test system
US6845480B2 (en) * 2002-01-28 2005-01-18 Winbond Electronics Corp. Test pattern generator and test pattern generation
TWI284743B (en) * 2002-07-13 2007-08-01 Advantest Corp Event pipeline and summing method and apparatus for event based test system
DE602004013744D1 (de) * 2003-03-14 2008-06-26 Advantest Corp Testvorrichtung, programm für eine testvorrichtung und verfahren zur steuerung einer testvorrichtung
TWI229192B (en) * 2003-03-17 2005-03-11 Advanced Semiconductor Eng Test system for testing a device under test and a test method thereof
US7461314B2 (en) * 2003-06-06 2008-12-02 Advantest Corporation Test device
US20070260938A1 (en) * 2006-04-24 2007-11-08 Carli Connally Method, code, and apparatus for logging test results
US7596729B2 (en) * 2006-06-30 2009-09-29 Micron Technology, Inc. Memory device testing system and method using compressed fail data
US10657034B2 (en) 2016-07-25 2020-05-19 International Business Machines Corporation System testing using time compression
CN111666294B (zh) * 2019-03-05 2024-03-08 深圳市天软科技开发有限公司 获取数据集的方法、终端设备及计算机可读存储介质

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5212443A (en) * 1990-09-05 1993-05-18 Schlumberger Technologies, Inc. Event sequencer for automatic test equipment
US5282213A (en) * 1991-01-02 1994-01-25 Compaq Computer Corporation Computer-based logic analyzer timing and analysis system
US5696772A (en) * 1994-05-06 1997-12-09 Credence Systems Corporation Test vector compression/decompression system for parallel processing integrated circuit tester
JP2907033B2 (ja) * 1994-11-24 1999-06-21 横河電機株式会社 タイミング信号発生装置
US5740086A (en) * 1996-01-11 1998-04-14 Advantest Corp. Semiconductor test system linked to cad data
US5737512A (en) * 1996-05-22 1998-04-07 Teradyne, Inc. Fast vector loading for automatic test equipment
US5978942A (en) * 1996-12-19 1999-11-02 Simd Solutions, Inc. STAR-I: scalable tester architecture with I-cached SIMD technology
JP3992786B2 (ja) * 1997-06-06 2007-10-17 富士通株式会社 論理検証方法、論理検証装置及び記録媒体
US6061283A (en) * 1998-10-23 2000-05-09 Advantest Corp. Semiconductor integrated circuit evaluation system

Also Published As

Publication number Publication date
US6226765B1 (en) 2001-05-01
KR100491460B1 (ko) 2005-05-25
DE10007427B4 (de) 2006-11-16
DE10007427A1 (de) 2000-08-31
KR20000076742A (ko) 2000-12-26
JP2000249748A (ja) 2000-09-14
JP4249363B2 (ja) 2009-04-02

Similar Documents

Publication Publication Date Title
TW454094B (en) Event based test system data memory compression
TW578002B (en) Event based semiconductor test system
TW488007B (en) Glitch detection for semiconductor test system
TW569025B (en) Event tester architecture for mixed signal testing
TW508449B (en) Application specific event based semiconductor test system
US6360343B1 (en) Delta time event based test system
TW495617B (en) Module based flexible semiconductor test system
TW548416B (en) Semiconductor test device
JPH11167514A (ja) 動作速度が異なるdramに対処できるメモリ制御機能を備えたコンピュータ・システム
TW508447B (en) Multiple end of test signal for event based test system
JPS5814547A (ja) 集積回路テスト・システム
JP2002006001A (ja) 半導体テストシステム
US5321701A (en) Method and apparatus for a minimal memory in-circuit digital tester
US6557133B1 (en) Scaling logic for event based test system
US7010452B2 (en) Event pipeline and summing method and apparatus for event based test system
US6081877A (en) Method and apparatus for fast data transfer using internal clock of relatively low frequency
TW514743B (en) Delay time insertion for event based test system
US5097468A (en) Testing asynchronous processes
US20040255215A1 (en) Systems and methods for adaptively compressing test data
TW533421B (en) Scan vector support for event based test system
JP3126127B2 (ja) 試験データ圧縮方式
JP4090431B2 (ja) イベント型テストシステムにおけるスキャンベクタのサポート
JPH0283473A (ja) Ic試験装置
JPH026766A (ja) テストパターン発生器

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees