TW453030B - A low power adjustable input threshold circuit - Google Patents

A low power adjustable input threshold circuit Download PDF

Info

Publication number
TW453030B
TW453030B TW089104865A TW89104865A TW453030B TW 453030 B TW453030 B TW 453030B TW 089104865 A TW089104865 A TW 089104865A TW 89104865 A TW89104865 A TW 89104865A TW 453030 B TW453030 B TW 453030B
Authority
TW
Taiwan
Prior art keywords
transistors
pair
comparator
voltage
signal
Prior art date
Application number
TW089104865A
Other languages
English (en)
Inventor
Daniel A Yaklin
Original Assignee
Texas Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Texas Instruments Inc filed Critical Texas Instruments Inc
Application granted granted Critical
Publication of TW453030B publication Critical patent/TW453030B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/30Modifications for providing a predetermined threshold before switching
    • H03K17/302Modifications for providing a predetermined threshold before switching in field-effect transistor switches

Landscapes

  • Manipulation Of Pulses (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)
  • Measurement Of Current Or Voltage (AREA)

Description

453 03 〇 經濟部智慧財產局具工消费合作社印製 A7 B7 五、發明說明(1 ) 〔發明領域〕 本發明是有關於電壓比較器,更加明確地說明,是有 關於建立電壓比較器輸入臨限控制。 〔發明背景〕 是在電子系統使用電壓比較器,以便偵測一個相關信 號(a signal of interest)是達到某個預定值,該預定值一般是 視為該臨限位準(threshold level)。當發生這個情況時’ 該比較器在輸出產生一個邏輯位準之變化量,來表示已經 達到該臨限位準。標準上,是以電子方式來比較該相關信 號和一個外部供應之參考電壓,來完成一個電壓比較器之 臨限偵測功能。 一個電壓比較器之應用例子是偵測一個主要電源供應 電壓疋已經超過規格限制(Speciflcati〇ri limits),藉以保 證某種校正動作(corrective action ),諸如系統關機 (system shutdown)。其他應用例子是偵測—條資料傳送 電纜(data transmission cable)之存在或不在,其經由當 該電缓相連接時所具有之一個偏壓電壓(bias v〇ltage), 以便開始或暫停(halt)資料傳送或接收,或反之指示該 電纜之連接狀態。 標準上,是以電子方式來比較該相關信號和一個外部 供應之參考電壓,來完成一個電壓比較器之臨限偵測功 能。與使用一個電壓比較器相關之主要技術問題,是該外 部參考供應電源之精密度(precision),該電子比較之精 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐〉 89129a --------衣---—l·---訂 --------線 (請先閱讀背面之注意事項再填寫本頁) 453 03 〇 經濟部智慧財產局貝工消費合作社印製 A7 B7 五、發明說明(2) 確度(accuracy ),和所含有之零件的功率規格(p〇wer requirements )。所以’該比較器實施例之複雜性 (complexity)是在寬廣極限值(extremes)之間變動,該 極限值是依靠該特定應用例子和相關規格來決定。甚者, 設定和控制該比較器之臨限位準,主要是由複雜性和消耗 功率來決定,其與標準上在系統運作期間必須維持運作之 一個參考供應電源的必要性有關。 一個比較器之另一個規格,是該者必須在其輸出產生 一個邏輯狀態變化,其是與在正向和負向兩者方向已經達 到該臨限位準之相關信號對應。例如,如果該比較器輸出 為一個邏輯“Γ ’當相關信號是低於該臨限位準時,該 輸出當達到或者超過該邏輯位準時,必須變成一個邏輯 “0”並且維持如此,而且,對於這個例子,當該相關信 號低於該臨位準時,該比較器輸出必須從一個邏輯 變成一個邏輯“Γ 。 現在說明3個習知者例子,並且能夠說明各種程度之 複雜性,其與設定一個比較器臨限位準有關。一個特定應 用例子之詳細規格將直接決定這些裝置,藉此,經由在精 密度和消耗功率之間的可能取捨(tradeoffs)來設定該臨限 位準。 完成該比較器功能之最簡單方法,雖然一般並非視為 如此,是經由使用一個簡單之各相器,如同圖1所示者。 是將相關信號VlN施加到反相器1〇之輸入端,並且在達到 該反相器(inverter),内之一個半導體裝置的輸入閘極之臨 本紙張尺度適用尹®困家標準(CNSM4規格(210 X 297公釐〉 11------^----l·!—訂 --------線t ' (請先閲讀背面之注意事項再填寫本頁) 453p30 經濟部智慧財產局貝工消费合作社印製 A7 B7 五、發明說明(3) 限位準時,使該反相器10之輸出變更邏輯狀態。是以特 定裝置,其用來形成該輸入閘極,該供應電源電壓,和工 作溫度(operating temperature),來決定該臨限位準。這 個方法是具有非常低之功率規格(power requirement), 但是並不提供一個調整該臨限位準之裝置(means ) ^亦 不提供該準綠度,在決定已經達到該臨限位準之許多比較 器應用例子,該準確度是必須的。 圖2是說明一個差分比較器電路(differential comparator circuit) ’其中當該相關信號,vin,等於或超過 該臨限位準;Vth時,乂灿將變更邏輯狀態。經由使用一個 外部精密度參考供應電源1 14來作為該比較器之第2輸入 端’來建立該比較器之臨限位準。是經常加強這個方法來 達成改良性質’其是以附加溫度補償電路和降低供應電源 漂移(drift)來加強,但是會有消耗功率增加和複雜性之 後果。 圖3亦圖示一個差分比較器,但其附加一個數位到類 比轉換器(digital to analog converter, “DAC”)18,並借助 一個外部參考電源20來設定該臨限位準,。是經由串 聯一個程式化匯流排(programming bus ) 22到該DAC 18 ’來設定該臨限位準,並且當該特定應用例子或工作條 件(operating condition)可以說明時是可以變更。經由上 述之可完成的例子,這個方法是提供實質改良之臨限位準 準確度,但是之增加消耗功率和複雜性。 從這些習知者例子能很容易地觀察到用來設定一個臨 本紙張尺度適用中國时標準(CNS)A4規格(210 X 297公楚) — 1 — !1!! ^ * I----r I I I ^ — — — — — — (請先閱讀背面之注意事項再填寫本頁) 4 53 03 〇 經濟部智慧財產局員工消费合作社印製 A7 B7 五、發明說明(4 ) 限位準之精密度和可調整性(adjustability)是說明電路複 雜程度和消耗功率程度,其是在一個特定應用例子所發 生。 〔發明概要〕 依照本發明’並依照本發明之一情況,是提供一個可 變臨限比較器,其在一個輸入節點是接收一個具有一電壓 之輸入信號’並在一個輸出節點提供一個輸出信號,當該 輸入信號之電壓超過該比較器之一個可選擇臨限電壓。該 比較器是含有一個電晶體,其經由在一個第丨極性供應電 源節點和一個輸出節點之間的源極和没極來叙合,並具有 與該輸入節點耦合之閘極。亦含有多對電晶體,其經由該 對電晶體之第1者的一個源極來一起耦合,並使該對電晶 體之第2者的一個没極外流,並在該輸出節點和一個第2 極性供應電源節點之間串聯耦合,該對電晶體之第丨者的 一個閘極是與該輸入節點耦合,和該對電晶體之第2者的 一個閘極是與一個控制信號耦合,其特別是與該電晶體對 之第2者耗合。經由使一個或多個控制信號施加到這些電 晶體之第2者的任一者或多者,來選擇該比較器之臨限電 壓。 依照本發明之另一情況,是提供一個可變臨限比較 器,其在一個輸入節點接收一個具有電壓之輸入信號,並 在一個輸出節點提供一個輸出信號,當該輸入信號之電壓 超過該比較器之一個可選擇臨限電壓。依照這種情況,該 -6- 本紙張尺度適用中國國家標準(CNS〉A4規格(21〇 X 297公爱) I--I— ^ ml· — — — ^--------I > 〈請先閲讀背面之注意事項再填寫本頁) 一 453030 經濟部智慧財產局貝工消t合作社印製 A7 B7 五、發明說明(5) 比較器是含有多組第1電晶體對,每一對,命名為第1 對,在多組第1電晶體對是經由該第1對電晶體之第1者 的一個源極來相互耦合,並使第1對電晶體之第2者的一 個没極外流,並在該輸出節點和一個第1極性供應電源節 點之間串聯耦合。該第1對電晶體之第1者的一個閘極是 與該輸入節點耦合,而該第1對電晶體之第2者的一個閘 極是與一個控制信號耦合,其特定為該第1對電晶體的第 2者。亦是含有多組第2對電晶體,每一對,命名為第2 對,在多組第2對電晶體是經由該第2對電晶體之第1者 的一個源極來相互耦合,並使第2對電晶體之第2者的一 個汲極外流,並在該輸出節點和一個第2極性供應電源節 點之間串聯耦合。該第2對電晶體之第1者的一個閘極是 與該輸入節點耦合,而該第2對電晶體之第2者的一個閘 極是與一個控制信號耦合,其特定為該第2對電晶體的第 2者。經由使一個或多個控制信號施加到這些電晶體之第 2者的任一者或多者,來選擇該比較器之臨限電壓。 當閱讀並借助在此之詳細說明和附圖時,從申請專利 範圍是能充分了解本發明。 〔附圖簡述〕 圖1是一個第1習知者例子。 圖2是一個第2習知者例子。 圖3是一個第3習知者例子。 圖4是一個依照本發明之電壓比較器的部分電路圖。 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------------d-----r---訂---------線 (請先閱讀背面之注意事項再填寫本頁> 453 03 〇 經濟部智慧財產局貝工消费合作杜印製 A7 B7 五、發明說明(6) 圖5是一個依照本發明之電壓比較器的完整電路圖’ 其部分是如圖4所示。 圖6是一個如圖5所示之電壓比較器的部分等效電子 電路圖。 圖7是一個依照本發明之電壓比較器的另一第1較佳 實施例電路圖。 圖8是一個依照本發明之電壓比較器的另一第2較佳 實施例電路圖。 圖9是一個方塊圖,其在一個CNA方塊32内是圖示 圖5之電壓比較器’並附加一個CNA邏輯方塊34來控制 該電壓比較器之校正。 圖10是一個圊9之CNA方塊32的電路圓。 圖11是一個圖9之CAN邏輯方塊34的邏輯圖。 圖12是一個CNA邏輯方塊34之另一較佳實施例的 邏輯圖;及 圖13是-一個功能方塊圖,其圖示一個較佳實施例應 用例子,一個依照IEEE 1394電纜收發機/決定器裝置 (IEEE 1394 compliant Cable Transceiver/Arbiter device) ° 不管在任何需要澄清之處,在所有附圖中,是使用並 重複共同參考設定符號。 [較佳實施例詳細說明〕 在此’於使用一個已知為電纜收發機/決定器之半導 體裝置的範圍揭露本發明之較佳實施例,該電缓收發機/ 本紙張尺度適用申國國家標準(CNS)A4規格(210 * 297公爱) ------------^----l·---^---------. (請先間讀背面之注意事項再填寫本真) /ί 53 03 〇 經濟部智慧財產局貝工消费合作杜印製 Α7 Β7 五、發明說明(7) 決定器是如同IEEE標準1394所定義’其是說明一個高性 能串聯資料匯流排之類比和數位硬體層(physical layer) 功能的性能規格。在這個範圍’較佳實施例是處理一般視 為不啟動電纜(Cable Not Active,CNA)之功能’且如此 處理是含有下列之裝置:偵測一條資料傳送電纜之連接狀 態,並指示該半導體裝置之控制邏輯狀態。 可觀察到該較佳實施例實質上降低在處理一個電壓比 較器型功能之消耗功率,亦在實質上降低變更輸出邏輯位 準之傳播延遲(propagation delay),當與習知者相比較 時。 可從下列說明觀察到,該較佳實施例是含有下列之裝 置:處理一個該相關信號和一預定參考值或臨限值之電子 比較。可進一步觀察到,不論何時在正向或負向兩者方向 該相關信號是已經等於或超過這個臨限值,該較佳實施例 是提供一個邏輯位準輸出信號。 在一個含有適當不同傳導通道尺寸(appropriately different conduction channel dimensions)之串聯架構所含有 之電路元件’是能了解到上述電子比較之臨限位準。可觀 察到該較佳實施例是含有下列之裝置:經由將外部供應固 定控制電壓施加到該串聯元件,來調整一個比較電路之臨 限位準’其可能需要補償在裝置處理過程,工作溫度,供 應電源電壓,或其他工作條件之變化量。 可進一步觀察到經由增加或刪除該串聯架構之幾乎相 同電路元件,是能容易地擴充或縮小該較佳實施例,而這 -9- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) --I I i -------'衣---Jl· — —·訂-------線 (請先Μ讀背面之注意事項再填寫本頁) A7 五、發明說明(8 ) 些電路元件之差異是僅在切電晶體料通道尺寸。則能 (請先閱讀背面之注意事項再填寫本頁) 觀察到’當綱肢應用例子規格時,該較佳實施例是能 夠容納選擇該相關信號之不同臨限位準。 該較佳實關是含有下狀裝置:亦㈣增加或刪除 該串聯架構之祕元件,來選擇所需之精密度时用於上 述之電子比較。這些電路元件亦僅是各別電晶體傳導通道 尺寸不同。 在此要了解到’作為術語(terminology )之情況,一 個各別電晶體之臨限位準,其與一個比較器相反,該電晶 體所位於之電壓,或該電晶體所移除之電壓,是一個將該 電壓施加到該電晶體閘極之傳導狀態。在該說明書内’ “臨限值”或“臨限位準”之名詞,當施加到該相關信號 時,是註明為“Vlh” ,而當施加到一個各別電晶體時’是 註明為“Vt” 。 經濟部智慧財產局貝工消费合作社印製 根據經驗,該MOS電晶體之特徵為一個幾乎呈線性 之裝置’其中該汲極電流是與施加到該電晶體閘極之電壓 呈比例’來用於下列之固定值:臨限電壓(Vt),源極—到 —没極電壓,通道寬度’和通道長度。甚者,一個MOS 電晶體之傳導性(conductance)是與該裝置通道寬度和長 度之固定裝置一獨特參數(fixed device-peculiar-parameters)成比例,其是依照材料含量和製造過程來決 定。對於某些尺寸之傳導通道,一個MOS電晶體之傳導 性’或反之,其電阻性,亦是經由其臨限電壓和施加到其 閘極之電壓來決定。在解釋本發明之運算原則的說明是使 -10- 本紙張尺度適財國圏家標準(CNS)A4規格(21()x297公爱) A7
4 53 03 0 五、發明說明(9 ) 用這些觀念。 圖4是一個依照本發明較佳實施例之一電壓比較器的 一部分24之電路圖。圖4是圖示一個反相器電路,其含 有電晶體T1和T2 及一個電晶體T3,該電晶體丁3是呈 一個控制閘極架構。是用圖4來說明電路運算之基本原 則。在下列是圖示圖4之電路分支(circuit branch),其 含有電晶體T2和T3,和如圖5所示般,一個更加擴張之 比較器30串聯架構的一個分支。 是以信號線路26之輸入電壓Vin和電晶體之各別臨限 電壓Vt’來決定電晶體τΐ和T2之傳導狀態;是以臨限 電壓Vt和輸入電壓Ve來決定電晶體T3之傳導狀態。 從圖4可觀察到,對於能使電晶體T3導通之某些固 疋電麼Vc ’電晶體T1和T2是作為一個簡易反相器,如 此般’一個正向電壓Vin是能使電晶體T2更為頻繁地導 通,亦能使電晶體T1更不易導通。結果’在信號線路28 之輸出電壓Voul是趨近一個正向輸入電壓Vin之接地電位 (ground potential)。反之,一個負向輸入電壓Vin是使電晶 體T1更為頻繁地導通,並使電晶體T2更不易導通,造成 輸出電壓Vcut趨近VDD。 在圓4可進一步地觀察到,對於使電晶體T3位於一 個非導通狀態之某些固定電壓Vc,電晶體T2無法導通與 電晶體T3串聯連接之電流。則,該固定電壓vc,相對於 在輸出電壓从⑽之Vin效應,是能使電晶體T2效應相反 (negate)。 -11- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ------------农----l·---訂---------線— (請先閱讀背面之注奇m項再填寫本頁) 經濟部智慧財產局貝工消费合作社印製 4 53 03 0 經濟部智慧財產局貝工消费合作社印製 A7 B7 五、發明說明(10 ) 圖5是圖示本發明較佳實施例之電壓比較器的完整電 路,其在信號線路26之Vin是該相關信號來作為一個輸 入,在信號線路28之是一個輸出邏輯信號,而信號 Vei到V™是外部供應之固定控制電壓。下列是詳細說 明,不論在何時輸入信號Vin在正向或負向兩者方向達到 某些預定臨限(vth)位準,輸出信號vcut會變更邏輯狀態, 如同一個典型微分比較器電路之情況。 控制電壓VC1到VCN,如同上述般,是從外部供應。 下列是更加詳細說明電壓Va到VCN之可能電源和特徵。 甚者,藉該裝置,將電壓να到VCN供應到比較器30之電 路是可以變更來作為該特定應用例子之一個功能。 如同上述般,圖5所示之比較器30電路是圖4所示 之電路部分24的一個擴大。要了解到,圖4之電路分 支,其含有電晶體T2和T3,是重複呈一個串聯架構,如 同圖5之電晶體T4到T9所表示般。圖5之電晶體T1到 T3是類似於或與圖4所示者相同。 圖5之電路分支N是圖示說明可以含有任何數目之分 支來形成串聯架構。是以在處理該臨限(Vth)偵測功能所需 之精密度程度和該比較器所需之臨限(Vth)位準程度,如同 該特定應用例子規格所說明般,來決定所使用電路分支數 目。下列是說明藉該裝置來完成改良精密度和設定該臨限 (Vth)位準。 圖6是一個圖5之比較器的部分等效電路,並且是由 電晶體T1到T9之有效電阻,各別是以R1到R9來表 -12- 本紙張尺度適用中國國家標準(CNS)A4現格(210 X 297公釐) -------------m-----r---訂_!------線'-_ (請先閱讀背面之注意事項再填寫本頁) 453 030 經濟部智慧財產局Λ工洧费合作社印製 A7 B7 五、發明說明(π) 示,所組成。一個MOS電晶體之電阻是該電晶體之傳導 狀態的一個函數,該電晶體是隨著一個已知臨限(Vt)電壓 之閘極電壓和傳導通道尺寸來變更,其是依照上述之經驗 特徵。 在圖6是圖示,是以式子(1)之電壓分壓器關係來決定 該電壓V⑽:
Eq.(l) Vout = VDD *(RE)/(R1+RE), 其中:R1是電晶體1之電阻,及 RE是電晶艎T2到T9之並聯電阻。 是以式子(2)所表示之關係式來決定電阻re :
Ea.m RE= (R2 + R3)(R4 + R5)(R5 + R7)(m + R9) (R2 + R2 + R4 + R5 + R6 + R7 + Ri + R9) 參考圓5 ’電晶體T1,一個PMOS電晶體,之電 阻,是隨著施加到其閘極所增加電壓來增加。又,電晶體 T2到T9,全為NMOS電晶體,之電阻是隨著施加到它們 的閘極所增加電壓來減少反之,對於各別閘極電壓之減 少’電晶體T1之電阻會減少而電晶體T2到T9之電阻會 增加。 從上述說明可觀察到,是以施加到電晶體T1到T9之 閘極電壓和它們的各別電阻,來決定該電壓乂⑽。如此 般,對於某些vin ’以降低在信號線路28和接地之間的有 (諝先Μ讀背面之注意事項再填寫本頁) - I I l· I f I * — — — — — — I — — — — — —— — — — — — — — — — — — — ——I-
λ ο Α7 Β7 經濟部智慧財產局貝工消费合作社印製 五、發明說明(12) 效電阻使該電壓趨近接地電位,其是以替代在一個傳 導狀態之電晶體T2到T9來完成。以增加在信號線路28 和接地之間的有效電阻來使Vcut趨近VDD,其是以替代在 一個非傳導狀態之電晶體T2到T9來完成。所以電晶體 T2到T9在某些邏輯順序是位於傳導或非傳導狀態直到達 所需之V〇ut,來使輸出電壓乂_與Vin響應。 如同上述般’亦是以控制電壓vcl到vC4來決定電晶 體T2到T9之傳導狀態。圖5之電路是能作為一個反相 器,其具有由這些控制電壓之適當選擇所控制的一個臨限 電壓。 圖5之T2、T4、T6 * T8是架構成一個組群,俾能 變更它們的各別傳導通道尺寸來連績表示較高之傳導值。 以相同性質之類似電晶體Τ3、Τ5、Τ7 * T9亦能架構成 —個組群。然而,這2個組群之特定傳導值並不需要 同。 電晶體丁2'了4、丁6和丁8是在圖5之分支電路,在 其閘極是施加該㈣信號V/使用具有連續增加 之電⑽’是在圖5之信_路28和接地之間提 電阻之-個增量控制n是以電晶體τι之傳 ^ 同Vin所決定者’和該分支電路電晶體之傳導狀 •^其亦是由vin和該控制電壓V⑽Vc4來決定 決定輸出電壓v0ut對輸入電壓V…之響廡。 、”’ 則比較II 30是能容納任何臨限 適當選擇該各別電晶體傳導通道尺寸二用分;= •14- 1111111111111¾^ I I I l· I 1 I aillllllt (請先閱讀背面之注意事項再填寫本頁) ΜΛ張尺度邮 t m mm (CNS) A4 ^ <210 X 2971 公釐) 453 03 0 經濟部智慧財產局員工消费合作社印製 A7 B7 五、發明說明(13 > 目之一個相關信號所需者。 上述是說明,經由增加分支電路數目,如同在圖5之 分支N所表示般’來完成一個改良之精密度。使用4個分 支電路是能夠選擇該分支電路達到16個可能組合之傳導 狀態’假設每一分支電路是能位於一個傳導或非傳導狀 態》增加第5分支電路是能夠達到32個可能組合。經由 增加可能傳導狀態數目’在圖5之▽⑽對vin之增量響應 (incremental response)是較小,其能更加精密設定該 較器電路臨限(Vth)位準。 下列是圖示本發明較佳實施例之比較器電路,其含有 5個分支電路,一個是隨時保持為一傳導狀態。這能選擇 該分支電路達到16個組合之傳導狀態,並且建立該比較 器臨限(Vth)之一個最大值《剩餘之4個分支是可以位於一 個傳導或非傳導狀態’其在該相關信號之最小值和最大值 之間提供達到16個臨限(Vth)位準之增量選擇。 本發明之許多實施例是可以實施,除了圖5所示之實 施例。例如,圖7是圖示一個比較器30,,其類似圊5之 比較器30。然而,雖然在圖5,於Vdd* 之間是耦合 一個單一PM0S電晶體Τ1,在圖6 ,於接地Vdd和v〇ut 之間是耦合一個單一NM0S電晶體T1、類似Ti之閘極, 電晶體TT之閘極是連接到vin。類似地,圖5之NM0S 電晶體T2-T9,其在乂⑽和接地之間耦合,在圖6 ,是以 在乂灿和VDD之間耦合的pm〇S電晶體Τ2'-Τ9,來替代。控 制電壓Vci到VC4是連接到Τ3’、Τ51、Τ7,和T9,之閘極, -15- 本纸張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------- - - - 衣-I I I l· ---^ · - — — — — — — (請先閱讀背面之注意事項再填寫本頁} 453030 經濟部智慧財產局貝工消费合作社印製 A7 B7 五、發明說明(Μ) 而Vin是連接到Τ2’、Τ'4’、Τ6’和Τ8,之閘極。是圏示分支 Ν’來說明,如果有需要時,經由增加分支電路數目來完成 一個改良精密度。 圖6之比較器30’的運算是同樣類似於囷5之比較器 30的運算,基本上,在2個電路之間的差異是如下:使用 相反傳導性之裝置,如果,所需供應電源連接之極性是相 反。基本上,考慮到變更該分支電晶體T2VT8,之臨限電壓 和調整該比較器30'之臨限電壓過程是與圖5之比較器3〇 者相同。 在圖8是圖示另一個典型比較器30"。在這個較佳實 施例’是圖示4個分支電路,其含有PMOS電晶趙F1u F8 ’是與含有圖7之PMOS電晶體T2,-T8,的4個分支電 路類似’其是各別由控制電壓VCP1-VCP4來控制。再者,是 圖示含有NMOS電晶體F9-F16之4個分支電路,其是與 含有圖5之PMOS電晶體T2-T8的4個分支電路類似,是 各別由控制電壓VCN1-VCN4來控制、是圖示分支S來說 明’如果有需要時,是增加PMOS分支電路數目來完成一 個改良精密度,同時是圖分支R來來說明,如果有需要 時’亦能經由NMOS分支電路數目來完成一個改良精密 度。 控制電壓VCP1到VCP4是連接到電晶體T3、T5、T7和 T9之閘極’同時’控制電壓Vcni到Vcm是連接到電晶體 F10、F12、F14 和 F16 之閘極。 基本上’該比較器30"之運算是結合比較器30(圖5) -16- 本紙張尺度適用中國固家標準<CNS)A4規格(210 X 297公II ) II--------II 裝 I I i I 1 訂- 11! (請先間讀背面之注i項再填寫本頁〕 4 53 03 (1 經濟邾智慧財產局貝工消费合作杜印製 A7 五、發明說明(15) 之運算原則和比較器3〇χ圖7)之運算原則。基本上,考慮 到變更該分支電晶豸F1-F16之臨限電塵和調整該比較器 30"之臨限電壓過程是各別與圖5和圖7之比較器3〇和 30'者相同,其經由PMOS電晶體,對於NM〇s電晶體並 無優先順序(pfef_ee) ’反m在考慮到設定一個 特定電晶體之臨限電麼’並非是選擇實際上之比較器臨限 電壓調整的電晶體。如果有需要時,所有電晶體之臨限電 壓僅是全都適用於設定和選擇,來提供比較器臨限可調整 性。 回到該較佳實施例之說明,上列是說明’依照該特定 應用例子藉此裝置’圖5之控制電壓Vci到VcN,其是供 應到該比較器,是可以變更。這些控制電壓之唯—限制’ 是對於這些電晶體之臨限(Vt)位準,即它們所施加和維持 固定者’它們是適當的。再者,是選擇該控制電壓以便使 各別之分支電晶體位於一個傳導狀態或非傳導狀態,其是 依照該相關信號之臨限(Vth)和所需之精密度程度來決定’ 如同該特定應用例子規格所說明般β再進一步地,是可以 經由某些數位裝置或其他電路裝置,如同適用於該特定應 用例子’來選擇該控制電壓。 〜 圖9是一個該較佳實施例應用例子之部分方塊圖。方 塊(block) 32,其註明為CNA,是含有—個低功率可調 整輸入臨限(Vth)控制電路,和方塊34,其註明為CNA邏 輯裝置,是含有圖5所示之處理該比較器3〇臨限(Vj仇 準的一個週期校正/調整之電路。圖9亦圖示在信號線路 -17· 冬纸張尺度適用中國困豕標準(CNS>A4規格(210 X 297公爱 — I— I — II I - ---衣 ' — til· — II J叮.— — — — 1!. (請先閱讀背面之注意事項再填寫本頁) 4 53 03 Ο 經濟部智慧財產局貝工消費合作社印製 Α7 五、發明說明(16) 36之信號VS1,其是該較佳實施例之相關信號,和在信號 線路38之信號Vt,其是該邏輯信號,不論在何時信號 VS1是已經達到一個預定臨限(Vth)值會變更狀態。亦圖示 在信號線路40之外部供應信號VREF,在信號線路42之 VClk ’和在信號線路44之VCLR。信號VREF是一個固定參 考電壓,彳s號VCLjK和VcljR 各別是時鐘脈波和清除 (clear)信號,是在CNA邏輯裝置34内之正反器(flip flop)裝置(在下列說明)所使用來處理該週期校正/調整週 期。 圖9亦各別圖示在信號線路50到53之信號VC1到 VC4,其是圖5之比較器電路的固定控制電壓。亦圖示在 信號線路46之信號VCAL,其是由CNA邏輯裝置34到 CNA 32所供應,是使用來處理一個週期校正/調整週期。 CNA邏輯裝置34是含有下列之裝置:處理圖5之比 較器電路的一個週期校正/調整,其是包含在CNA 32内, 不論在何時啟動信號vCLK* VcLR。是在下列更加詳細說
明該者"CNA邏輯裝置34亦含有下列之裝置:在CNA 32内使信號VREF替代信號VS1,亦能偵測輸出信號\之 邏輯位準。CNA邏輯裝置34亦含有下列之裝置:變更控 制電壓值VC1到VC4,來與信號VL響應。 CNA 32亦含有下列之裝置:替代信號Vref來取代信 號VS1 ’不論在何時啟動信號vCA。在下面亦會更加詳細 S兒明該者β 該週期校正/調整週期是能歸納如下:不論在何時啟 _ -18- 本紙""張尺度適財g 準(CNS)A4規格咖·)------ ----------^ -----^|丨| 訂--------線--* {請先閱讀背面之注意事項再填寫本頁) 4 53 03 Ο 經濟部智慧财產局貝工消费合作社印製 Α7 ---------Β7___ 五、發明說明(ΐ7) 動信號VCLK和vCLR,CNA邏輯裝置34之VCAL是能使 CNA 32用VREF替代,作為該比較器電路之相關信號。是 以CNA邏輯裝置34來監視輸出信號vL,其依序變更該 控制電壓值VC1到VC4,直到在信號Vl之邏輯位準產生一 個適當變更。然後,CNA邏輯裝置34,再次經由信號 Vcal,使VS1恢復為輸入到CNA 32之比較器電路之相關 信號;控制信號VC1到VC4是維持在所了解之值,當%變 更邏輯狀態時。 疋從該較佳實施例之任何處,經由信號V&K和 VcLR ’來控制上述之校正/調整週期性能,如同在下面之說 明所圖示般。 圖10是一個圖9所示之CNA 32電路的電路圖,其 含有可調整輸入臨限(Vth)控制電路。如同所觀察般,圖10 疋3有圖5之比較器電路,如同上述般,其含有電晶體 T1到T9,和信號V〇UT來作為一個反相器6〇之輸入,其 輸出是1s號線路38之邏輯信號vL。亦各別圓示在信號線 路36、40和46之輸入信號Vs丨、Vref和Vcal ’其與圖9 者相對應。在該比較器電路亦含有電晶體T1〇,其是建立 該比較器之臨限(Vth)位準的一個最大值來加強該電子比較 之精密度;其他,該比較器電路功能是如同上述般。 在下列之說明,是只說明圖10未說明之部分。 在正常情況下,輸入信號VCAL是在一個高邏輯位 準,使電晶體T15關閉並使電晶體T16導通,進一步使信 號線路62趨近接地電位。接著,這會使電晶體τ22和電 -19- 本紙張尺度適用中國國家標準(CNS〉A4規格咖χ 297公楚) ml— ^ - I I I l· I--訂-------線 (請先閱讀背面之注意事項再填寫本頁) A7 B7 五、發明說明(】8) 晶體T23位於傳導狀態’並使電晶體T20和T21位於非傳 導狀態’使信號VS1傳送到信號線路26來作為輸入到該比 較器之信號Vin。 在此要了解到每一對電晶體T20/T21和T22/T23是 傳送閘極(transmission gates)。 當處理上述之校正/調整週期時,來自CNA邏輯裝置 34之輸入信號VCAL變成低位準,使電晶體τΐ5導通並使 電晶體T16關閉。該者進一步使信號線路62趨近VDD電 位,其會使電晶體T22和T23位於非傳導狀態,並使電晶 體T20和T21位於傳導狀態。該者會移除信號Vsi來作為 Vin,並以信號VREF來替代作為該比較器電路之輸入。當 結束該校正/調整週期時,信號vCAL變成高位準,並使信 號vsl恢復成該比較器電路輸入。 如同上述般’在該校正/調整週期期間,是以圖9之 CNA邏輯裝置34來各別選擇在信號線路50到53,在圖 10,之控制信號VC1到VC4 ’以便形成輸出信號%之適當 變更’其對應到所需臨限(Vth)位準之相關信號Vref替代 者。 圖11是一個如圖9所示之CNA邏輯裝置34的邏輯 圖。該者是處理上述之校正/調整週期,以便選擇適當之 控制電壓,其設定圖10之比較器電路的邏輯(Vth)位準。 要了解到,是有可能設計出並非圖11所示之實施例來處 理該校正/調整週期,或者在其他情況,使用本發明在此 所揭露之原則,來選擇設定該臨限(Vth)位準之控制電壓。 -20- 本紙張尺度適用中囷國家標準<CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁)
I •線 經濟部智慧財產局貝K消费合作社印製 453 03 0 A7 ---------B7 五、發明說明(l9) 在下面’例如’圓12是圖示CNA邏輯裝置34之另一實 施例。 圖11之CNA邏輯裝置34是含有正反器70到78, 其能啟動具有—個清除輸入(clear input)之DE邊緣觸發 正反器β要了解到,該清除輸入邏輯是負邏輯,如同以橫 棒位於標明上面來作為該清除輸入 ,例如’ CLR。亦要了 解至丨該輪出為正邏輯,例如Q,和負邏輯,例如當 該校正/調整週期開始時,在信號線路44之輸入信號是足 夠長之尚位準,以便經由信號線路80,在一個低邏輯位準 替代每個正反器之Q輸出。這在信號線路46和50到 53疋各別含有輸出信號Vcal和控制電壓Vc丨和VC4,其是 輸入到圖9之CNA 32。同時,輸入時鐘脈波信號VCLK是 作為非或(NOR)閘82之-個輸^低位準之信號Vcal, 和亦為低位準之及(AND)閘的輸出信號,以信號到 之本質為低位準’經由信號線路86,亦傳送到反或(N〇R) 閘82。則,反或閘82經由信號線路肋是能傳送時鐘脈波 仏號vCLK到每一個正反器。在此時,圖1Q之CNA 38的 輸入信號VL亦是低位準。 經濟部智慧財產局貝工湳费合作社印製 當接收到時鐘脈波信號VCLK時,以其qZ輸出之本質 為高位準,正反器72之Q輸出是變成高位準,因為這個 QZ輸出疋作為在信號線路9〇之D輸入。正反器74、% 和78之Q輸出依序亦變成高位準,如同以每一者之時鐘 脈波触發(dock-triggering)和互斥或(exclusive_〇r)閘 92、94 和96之輸出狀態來決定,其是提供各別之D輸入。圖u 21- \紙張尺度適用中闺國家標準(CNS)A4規格(210 X 297¾^---" 453 03 0
經濟部智慧財產局員工消费合作杜印製 之,路是作為—個與信號VeLK響應之二進位計數器,其 中疋在㈤向上计數串列(up c〇unting seq咖ce)選擇該控 制電壓Vei §彳Ve4 ’直到該校正/調整週期結束。所以, 該電路是能夠選擇達到16個可能組合之控制電壓。 持續上述之序列過程直到所有Q輸出為高位準,在此 時’及閑84之輸出是變成高位準,使反或間82之輸出變 成低位準並且維持如此,來從正反器72、74、76和78有 效移除該輸人時鐘脈波㈣n如果來自CNA 32之 輸入乜號VL疋變成鬲位準,是會減少該序列過程,使正 反器70之Q輸出變成高位準’亦會使反或閘^之輸出變 成低位準並且維持如此。當該比較器電路之臨限位準 超過忒參考電壓VREF時,來自CNA 32之輸入信號vL是 高位準。 要了解到,當該校正/調整週期結束時,信號到 Va之電壓位準是維持所選定者。 圖12是一個邏輯圖,其是另一個實施例,邏輯方塊 98,用於圖9所示之CNA邏輯裝置34 ^邏輯方塊98是 使用啟動D正邊緣触發正反器,和其他習知邏輯裝置,如 同圖12所示之互速。在數字頂端之3個正反器是具有— 個預先設定輸入(Preset input),同時,在數字底端之2個 正反器是具有一個清除輸入。該邏輯方塊98是產生一串 列用放啟動控制“號V C1-VC4之模式(pattern),其中,該 控制信號是對應到一個4位元二進位計數(4_bit binary count)。該邏輯方塊98是連接到該CNA方塊32,俾使在 -22- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -----------1, i ·1·ιιί ,17·!—^ <請先Μ讀背面之注意事項再填寫本頁) 經濟部智慧財產局貝工消费合作杜印製 4 53 03 0 A7 ----------------- 五、發明說明(21) 一進位計數之一個增量形成在CNA方塊32之比較器30 臨限位準的一個減量。由邏輯方塊卯所實質產生之模式 疋在一個中間二進位計數初步測試該CNA方塊32。依照 之狀態,下一個二進位跳躍ΰιπηρ)可以是向上或向下。 如果vL是低位準’該計數跳躍((:〇耐jump)是到一個較高 值。在另一方面,如果Vi^是高位準,該計數跳躍是到一 個較低值。使每一個如此跳躍是幾乎該現存範圍之一半, 是以最少數目之跳躍來到達最終值。當最後因與—個 單一二進位增量響應而變動時,則在一個單一正二進位增 量之情況’邏輯方塊98只是停止和維持目前模式之控制 信號,或是,在一個單一負二進位增量之情況,該邏輯方 塊98是變更該二進位模式之控制信號,以便使該二進位 計數向上増加一個增量,接著維持該模式,則,在達到所 需臨限之情況,該邏輯方塊98是形成較少數目之測試模 式。 圖13是一個部分功能方塊圖,其是受讓人所有權 (assignee’s proprietary)依照 IEEE 1394 電纜收發機/決定 器半導體裝置100。這個圖式是說明本發明在一個典型應 用例子之實施例,其用來偵測是否具有或缺少一條資料傳 送電纜’其與該裝置之一個電瘦槔(cable port)相連接,並 且指示與該裝置之控制邏輯裝置的連接狀態。 要了解到’圖13之信號線路102和104是具有如下之 多個信號:信號線路104是含有如圖11所示之信號線路 42和44來各別用於信號VCLK和VCLR;及信號線路丨〇2是 -23- 本纸張尺度適用中國國家標準(CNS)A4規格<210 X 297公釐) 1! I ---------^— — — — — 訂' {請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消费合作社印製 45303旮 A7 ---- B7 五、發明說明(22) 含有如圖11所示之信號線路46和50到53來各別用於化 號 vcuc 和 VC1 到 VC4。 圖Π是圖示CNA 32 ’其具有來自CNA邏輯裝置34 之k號線路1〇2的信號V Cl到VC4和VCAL ’來自參考電源 供應器(Reference Supply) 106之信號線路40的信號 vref,及來自電纜埠108之信號線路36的相關vsi。亦圖 示來自CNA 32之信號線路38的邏輯信號VL來作為輸入 到決定器和控制狀態機器邏輯裝置("控制邏輯裝置, Control Logic")110和CNA邏輯裝置34之一個輸入,及來 自控制邏輯裝置110之信號線路104的信號VCLR和VCLK 來作為CNA邏輯裝置34之輸入。 該相關信號VSI是一個由偏壓電壓VTP所得到之共同 模式電塵(Commor mode voltagt),其由該電缆收發機/決 定器裝置經由電纜埠108供應到在端子TPB1+和TPB1 一之資料傳送電纜。當與如此電纜連接時,這個共同模式 電壓是經由信號線路36供應到CNA 32,其會使邏輯信號 VL變成高位準,指示控制邏輯裝置110是已與該電纜連接 並藉以傳送資料》當與如此電纜斷接時,會缺少該共同模 式電壓,使邏輯信號VL變成低位準並藉以抑制傳送資 料。 是以控制邏輯裝置110,並將信號VCLK和VCLR傳送到 CNA邏輯裝置34,如同上述般,來啟動上述之校正/調 整週期。該校正/調整週期之典型實施例是在系統開機 (system power-up)和在系統空機時間(idle time)之期間。 -24- 本紙張尺度適用中國囤家標準(CNS)A4規格(210 X 297公釐) n .^1 n n n n n n n nt n 一OJ .^1 I <請先閱讀背面之注意事項再填寫本頁) ^ 53 03 0 Α7
經濟部智慧財產局輿工湳费合作社印製 是以該裝置之控制邏輯裝置11G,並且只在該校 調整週期關導通,來完成參考供應f源器1%之控制。 本發明制之實施例在CNA 32和伴隨CNA邏輯裝置 34是提供-個實質降低H力率,其是只在紐正/調 整週期之顧導通該參考供器,並且使作為__個反相 器來替代一個差分比較器之電路。 省知者疋需要150-250微安(micr〇ampS)來用於該比較 器’和200-300微安來用於該參考供應器,兩者是連續導 通,是對某些VDD而言。 相對地’對於某些VDD,CNA 32和CNA邏輯裝置34 之組合電路是連續需要10-15微安,和僅在導時是需要 200-300微安來用於該參考供應器。 相對於習知者之15-20奈秒(nanoseconds),CNA 32亦 提供一個8-15奈秒之邏輯狀態變更的傳播延遲改良。 雖然已經詳細說明本發明和其優點,要了解到在此所 從事之各種變更、替代和改善是沒有脫離本發明之精神和 範圍’如同下列之申請專利範圍所界定般。例如,如同圖 5所示’ 一個比較器之較佳實施例,在該說明書中為了容 易解釋’是只使用一種架構之NMOS和PMOS電晶體型 式,其具有不同之臨限電壓。本發明之範圍並非限定在這 個單一架構,但是含有任何數目之架構或混合之電晶體型 式,如同以詳細之應用性能規格來決定。該電晶體型式數 目亦可以大於或小於這個說明書所表示者,亦是如同以詳 細之應用規格來決定。經由例子,在圖7和圖8,於上面 -25- 本紙張尺度適用中國困家標準(CNS>A4規格(210 X 297公釐) ^-----r---訂---- n H ί _ 線 (請先閱讀背面之注意事項再填寫本頁) 4 53 03 Ο κι _Β7_ 五、發明說明(24 ) 圖示2種額外架構。其他者對於這些熟悉該技藝者是很明 顯的,一旦了解在此所說明之原則。 類似地,在圖11是圖示一個控制邏輯電路較佳實施 例。對於這些熟悉該技藝者,其他架構是很容易了解,例 如,提供不同序列之連續制電壓模式。在圖12,經由例 子,是在上面圖示一種額外架構。對於這些熟悉該技藝 者,其他者是很容易了解,一旦了解在此所說明之原則。 所有如此架構是視為在本發明之範圍内,其是只參 考下列之申請專利範圍來界定。 ------------M-----r--- 訂--------線 {請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局貝工消f合作社印數 本紙張尺度適用中國國家標準(CNS)A4規格(210 * 297公釐)

Claims (1)

  1. 4 53 03 > A8i 經濟部智慧財產局員工消费合作社印製 六、申請專利範圍 種可變臨限比較器,其在-個輸入節點接收—個 -電壓之輸人信號,並在-個輸出節點提供—個輸出作 號,當該輸人信號之電壓超過該比較器之—個可選擇臨 限電壓時,是含有: -個電晶體’是在-第1極性供應電源節點和_個 輸出節點之間經由其源極和汲極來耦合,並具有與該輸 入節點耦合之閘極;及 』 多對電晶體,在多對電晶體之每—對是經由每對電 晶體之第1者的一個源極來相互耦合,並使每對電晶體 之第2者的一個汲極外流,並在該輸出節點和一個第2 極性供應電源節點之間串聯耗合’每對電晶體之第1者 的一個閘極是與該輸入節點耗合,並且每對電晶體之第 2者的一個閘極是與一個控制信號耦合,該控制信號是 針對該對電晶體之第2者; 其中是經由使一個或多個控制信號施加到每對電晶 體之第二者的各別者或多者,來選擇該比較器之臨限電 壓。 2·如申請專利範圍第1項之可變臨限比較器,其進一步含 有一個校正定序器(Calibration Sequencer),該校正定序 器是含有: 一個參考電壓源,是用來暫時替代該輸入信號; 自動使不同選擇之控制信號定序(seguencing),同時 監控該輸出信號之裝置; • 2Ί 89129B 本紙張尺度適用中國國家標準(CNS>A4規格(210 X 297公釐〉 ---------^-------—訂 ------1·線 — (請先間讀背面之注$項再填寫本頁) 453 03 0 A8 B8 C8 D8 六、申請專利範圍 決定和維持一個最佳選擇之控制信號的裝置;及 連續提供該最佳選擇之控制信號,同時移除該參考 電壓俾使該輸入信號可以施加到該輸入節點之裝置。 3. —種可變臨限比較器,其在—個輸入節點接收一個具有 一電壓之輸入信號,並在一個輸出節點提供一個輪出作 號,當該輸入信號之電壓超過該比較器之—個可選擇臨 限電壓,是含有: 多對第1電晶體’每-對,命名為第i對,在多對 第1電晶體是以第1對電晶體之第丨者的—個源極來相 互耗合’並使第1對電晶體之第2者的—個汲極外流, 並在該輸出節點和一個第1極性供應電源節點之間串聯 連接,第1對電a曰體之第1者的一個閘極是與該輸入節 點耦合,而第1對電晶體之第2者的一個閘極是與一個 控制信號耦合,該控制信號是針對該第丨對電晶體之第 2者; 多對第2電晶體,每一對,命名為第2對,在多對 第2電晶體是以第2對電晶體之第!者的一個源極來相 互耦合,並使第2對電晶體之第2者的一個汲極外流, 並在s亥輸出節點和一個第2極性供應電源節點之間串聯 耦合,第2對電晶體之第1者的一個閘極是與該輸入節 點_合,第2對電晶體之第2者的一個閘極是與一個控 制信號耦合’該控制信號是針對該第2對電晶體之第2 者; 其中是經由使一個或多個控制信號施加到該電晶體 -28 . 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公S〉 (請先閱讀背面之注意事項再填寫本頁) 裝-----„----訂---------線· 經濟部智慧財產局員工消费合作社印製
    六、申請專利範圍 453 〇3 0 之第2者的各別者或多者,來選擇該比較器之臨限電 壓。 4, 一種;k正一比較器之方法,該比較器能夠接收多個控制 h號,以便能選擇調整該比較器之臨限電壓,其含有下 列之步驟: 提供參考電壓來暫時替代輸入到該比較器之一個輪 入信號,並接著: 自動提供該比較器一序列不同選擇之控制信號,同 時監控該輸出信號; 決定和維持一個最佳選擇之控制信號;及 連續提供該最佳選擇之控制信號,同時移除該參考 電壓俾使該輸入信號可以施加到該比較器^ (請先閱讀背面之注意事項再填寫本頁) _ ill·---訂·--------—r 經濟部智慈財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱)
TW089104865A 1999-03-29 2000-03-17 A low power adjustable input threshold circuit TW453030B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/280,431 US6157222A (en) 1999-03-29 1999-03-29 Low power adjustable input threshold circuit

Publications (1)

Publication Number Publication Date
TW453030B true TW453030B (en) 2001-09-01

Family

ID=23073058

Family Applications (1)

Application Number Title Priority Date Filing Date
TW089104865A TW453030B (en) 1999-03-29 2000-03-17 A low power adjustable input threshold circuit

Country Status (6)

Country Link
US (1) US6157222A (zh)
EP (1) EP1041718B1 (zh)
JP (1) JP2000307391A (zh)
KR (1) KR100634924B1 (zh)
DE (1) DE60031595T2 (zh)
TW (1) TW453030B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6157222A (en) * 1999-03-29 2000-12-05 Texas Instruments Incorporated Low power adjustable input threshold circuit
US6885215B1 (en) * 2001-02-09 2005-04-26 Fairchild Semiconductor Corporation Voltage detector circuit with a programmable threshold point
US6617911B2 (en) * 2001-10-19 2003-09-09 Intel Corporation Reducing output capacitance of digital-to-time domain converter for very high frequency digital waveform synthesis
TWI282660B (en) 2001-12-27 2007-06-11 Murata Manufacturing Co Surface acoustic wave device and manufacturing method therefor
JP2006262421A (ja) * 2005-03-18 2006-09-28 Fujitsu Ltd 半導体集積回路及びそのノイズ低減方法
US7568117B1 (en) * 2005-10-03 2009-07-28 Zilker Labs, Inc. Adaptive thresholding technique for power supplies during margining events
TWI398874B (zh) * 2008-03-17 2013-06-11 Elpida Memory Inc 具有單端感測放大器之半導體裝置
CN101753034B (zh) * 2008-10-23 2013-04-03 英特赛尔美国股份有限公司 功率变换器的瞬变处理机制
JP2010282684A (ja) * 2009-06-03 2010-12-16 Toshiba Corp 半導体記憶装置
US8514595B1 (en) 2009-08-04 2013-08-20 Qualcomm Incorporated Switching power supply operation with reduced harmonic interference
US9059692B2 (en) * 2011-05-31 2015-06-16 Fairchild Semiconductor Corporation Rail to rail comparator with wide hysteresis and memory
JP5807549B2 (ja) 2012-01-10 2015-11-10 富士通株式会社 比較回路およびa/d変換回路
JP5942798B2 (ja) 2012-11-12 2016-06-29 富士通株式会社 比較回路およびa/d変換回路
TWI606322B (zh) * 2015-06-22 2017-11-21 聯華電子股份有限公司 訊號監測積體電路以及訊號監測方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2511566A1 (fr) * 1981-08-12 1983-02-18 Thomson Csf Recepteur optique a seuils pour systeme de transmission numerique a debit variable
US4717839A (en) * 1987-01-02 1988-01-05 Motorola, Inc. Transistor comparator circuit having split collector feedback hysteresis
US5168178A (en) * 1991-08-30 1992-12-01 Intel Corporation High speed NOR'ing inverting, MUX'ing and latching circuit with temperature compensated output noise control
JP3247128B2 (ja) * 1991-10-09 2002-01-15 富士通株式会社 可変遅延回路
US5220216A (en) * 1992-01-02 1993-06-15 Woo Ann K Programmable driving power of a CMOS gate
US5430393A (en) * 1993-05-10 1995-07-04 Motorola, Inc. Integrated circuit with a low-power mode and clock amplifier circuit for same
JPH0738408A (ja) * 1993-07-19 1995-02-07 Sharp Corp バッファ回路
US5477142A (en) * 1994-02-22 1995-12-19 Delco Electronics Corporation Variable reluctance sensor interface using a differential input and digital adaptive control
US6157222A (en) * 1999-03-29 2000-12-05 Texas Instruments Incorporated Low power adjustable input threshold circuit

Also Published As

Publication number Publication date
DE60031595D1 (de) 2006-12-14
KR100634924B1 (ko) 2006-10-17
JP2000307391A (ja) 2000-11-02
EP1041718B1 (en) 2006-11-02
EP1041718A3 (en) 2001-04-11
KR20000076978A (ko) 2000-12-26
DE60031595T2 (de) 2007-08-30
EP1041718A2 (en) 2000-10-04
US6157222A (en) 2000-12-05

Similar Documents

Publication Publication Date Title
TW453030B (en) A low power adjustable input threshold circuit
US6060907A (en) Impedance control circuit
US5955894A (en) Method for controlling the impedance of a driver circuit
US6771097B1 (en) Series terminated CMOS output driver with impedance calibration
JP4215896B2 (ja) ディジタル信号をプリエンファシス伝送路経由で送信するための出力バッファ回路
US7221193B1 (en) On-chip termination with calibrated driver strength
TW317659B (zh)
US7816942B2 (en) USB 2.0 HS voltage-mode transmitter with tuned termination resistance
US7750666B2 (en) Reduced power differential type termination circuit
TW316959B (en) Circuit and method of low-power-consumption binary signal transmission interface
US6963218B1 (en) Bi-directional interface and communication link
WO2010014358A2 (en) Method and system for balancing receive-side supply load
US6085033A (en) Method for determining bit element values for driver impedance control
US20120280739A1 (en) System and method for level-shifting voltage signals using a dynamic level-shifting architecture
EP3089368B1 (en) Driver circuit receiving a regulated pre-driver supply voltage
US7038502B2 (en) LVDS driver circuit and driver circuit
US9590595B2 (en) Driver circuit with feed-forward equalizer
EP3041181A1 (en) Driver circuit for signal transmission and control method of driver circuit
EP3723291A1 (en) Transmitter circuit having a pre-emphasis driver circuit
US10389377B1 (en) Apparatus and system for high speed keeper based switch driver
JP5255707B2 (ja) 多値ドライバ回路ならびにそれを用いたシングルエンド出力ドライバ回路、差動出力ドライバ回路および試験装置
JP4033275B2 (ja) 半導体集積回路装置
Ferretti et al. Low swing signaling using a dynamic diode-connected driver
JP2011124989A (ja) Srフリップフロップならびにそれを用いたレベルシフタおよび試験装置
US7420394B2 (en) Latching input buffer circuit with variable hysteresis

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees