4429 5 6 A7 B7 五、發明説明(I ) 5 10 15 經濟部智慧財產局員工消#合作社印製 20 本發明有關於-種具有用於模擬之虛設介面電路的半導 體元件,在該元件巾,用作介Φ的輸人/輸出電路藉由降低 訊號振幅來增加速度,像該〃低電壓電晶體_電晶體邏輯 (low voltage transistor-transistor logic (LVTTL))"或者該"串聯軸端終端邏輯(series stub termination l〇gic (SSTL))"般,更特別地,係有關於 在用於使該輸出時序與-外部時鐘同步之(鎖延遲迴路 (delay locked loop))電路中所使用之虚設輸出訊號的產生。 就習知的半導趙元件而言’數種介面標準倾訂定俾可 維持與其他元件的訊號可相容性…典型的情況是為TTL( 電晶體電晶體邏輯(transist〇r tran3ist〇r 1〇gic) 。在如SDRAM(同步動態隨機存取記憶體)的元件或者與 SDRAM結合使用的元件中,然而,具有降低之訊號振幅之 LVTTL和SSTL的兩種標準通常係被使用俾可確保較高的 速度。就LVTTL而言’ VIH為2.〇v且VIL為〇 8v,而 就 SSTL 而 a ’ VIH 為 Vref + 〇.2V 且 VIL 為 Vref -〇‘2V。在下面的描述中,根據SSTL標準的SDRAM係被採 用作為例子。 該SDRAM的資料輸入/輸出要求資料係在一個對應於一 外部時鐘的預定相位被輸出。該資料輸入/輸出速度係持續 增加》對該元件特性之變化、溫度改變及源極電壓的改變 加以考慮,係變成難以調和該輸出時序的相移在一可容忍 範圍内《日本未審查專利公告第10_112182號案揭露一 第4頁 本紙張尺度適用中國國家揉準(CNS ) A4規格(210X297公釐> (請先閱讀背面之注意事項再填寫本頁}
、1T A7發明説明
經濟部智慧財產局員工消費合作社印製 SDRAM ’該SDRAM具有能夠調整該内部時鐘之相位俾指定 該資料輸出時序的DLL (鎖延遲迴路)電路,其中,在該輸 出資料與該外部時鐘之間的相位關係係被偵測,藉此得到 最佳的相位關係。偵測該輸出資料實際上係困難的,而因 5此,一個與一由一輸出電路與一連接至該輸出之元件所構 成之外部介面電路等效的虛設介面電路係被加入俾可偵測 在該輸出與該外部時鐘之間的相位關係。 第1圖疋為顯示被揭露於曰本未審查專利公告第1〇_ 112182號案之DLL電路之基本結構的圖示。 10 如在第1圖令所顯示般,一外部時鐘elk被輸入至一 時鐘輸入緩衝器1,一内部時鐘clki被產生而且,藉由在 一 DLL電路3中調整相位,被製成如一輸出時鐘clkz。 一輸出電路2根據該輸出時鐘clkz把該輸出資料輸出至 一輸出端DQ。一虛設介面電路7包括一用於根據該輸出時 15鐘clkz來輸出一虛設訊號至一虛設輸出線9的虛設輸出 電路8、一連接至該虛設輸出線9的虛設負載電容器丄〇、 及一被供應有施加至該虛設輸出線9之虛設輸出訊號的虛 設輸入緩衝器11。一相位比較器4將該内部時鐘clki的 相位與該虛設輸入緩衝器之輸出訊號的相位做比較並且 2 0將比較的結果輸出至一延遲控制電路6。該延遲控制電路6 根據該比較的結果以一可變化延遲元件5改變延遲的量。 結果,該輸出時鐘clkz的相位改變,而且當該内部時鐘 clki的相位與該虛設輸入緩衝器14之輸出訊號的相位變 成彼此一致時,該可變化延遲元件5的延遲量係決定。該 第5頁 (請先閱讀背面之注意事項再填寫本頁j ---裝—- 'ΐτ 線 W队没通州?關㈣$ C、s )入4規格(:1〇χ:97公赛 4429 5 6 A7 五、發明説明(^7~~ ~ — {請先閲讀背面之注意事項再填寫本頁) 虚。又介面電路7之各部件的條件被設定以確保虛設輸出訊 號的相同改變彷彿—輸出訊號係在標準條件下施加至一外 P介面電路。而且,该虛設輸入緩衝器11係以產生與該時 鐘輸入緩衝器1相同之延遲量的形式來製成。 5 這樣,在第1圖的DLL電路中,在該虛設介面電路7 中產生的虛6史輸出訊號係假定與被施加至實際上連接之外 邛介面電路的輸出訊號等效之下,該相位被調整。這一致 的程度建構用於提升錄出時鐘由該DLL f路作用之相位 調整之準確度的主要因素。尤其,該虛設輸出訊號的訊號 10準位係重要的,而且與該外部介面電路相同準位的虛設輸 出訊號必須被產生。 經濟部智慧財產局員工消費合作社印製 β玄虛没輸出電路8包括串聯地連接的一 p通道電晶體 和一 Ν通道電晶髋。在高電位側之電壓被設定為該外部介 面電路之高準位與該Ρ通道電晶體之臨养電壓之總和的情 15 況中’係有可能產生一個與在該外部介面電路之高電位側 上之邏輯準位相等的虛設輸出訊號。然而,只要在該低電 位側上的邏輯準位係在該虛設輸出電路中產生時,該虛設 輸出訊號假定一個接近Vss(OV)的電位,其係與SSTL之 訊號準位不同的電位,例如。 20 曰本未審查專利公告第10-285020號一案揭露一種具 有一準位轉換電路的DLL電路,該準位轉換電路係用於把 從該虛設輸出電路8輸出之CMOS (TTL)準位的虛設輸出訊 號轉換成SSTL或LVTTL準位的訊號》在這電路中,輸入 至該虛設輸入緩衝器11的虛設訊號建構想要的訊號準位, 第6頁 本紙張尺度適用中國國家標準(CNS > A4規格(2丨OX 297公釐} 五 、發明説明(ψ A7 B7 5 經濟部智慈財產"員工消費合作社印裝
但從该虛設輸出電路輸出的訊號準位係與該想要的訊號準 位不同。因此,該虛設輸出訊號不能夠說是足夠接近該外 部介面電路的輸出訊號,藉此引發相位調整之不足夠精確 的問題。 與該外部介面電路等效之虛設介面電路的設置是為除了 該DLL電路之外可行的電路且需要高度的一致性。 本發明之目的是為提供一種具有虛設介面電路的半導體 元件,該虛設介面電路係非常接近一外部介面電路。 第2至4圖是為顯示本發明半導體元件之基本構形與 運作波形的圖示》 ~ 為了達成以上所述的目的,根擄本發明,一種包含一虛 設負載電路的半導體元件係被提供,該虛設負載電路係用 於將一虛設輸出訊號轉換成一個具有與一外部介面之輸出 訊號準位對應之準位的訊號β 特別地,本發明半導體元件包含一用於藉由模擬内部地 f生一個與該外部介面之輸出訊號準位等效之虛設輸出訊 號的虛設介面電路7,其中,該虛設介面電路7包括一用 於輸出一虛設輸出訊號至一虛設輸出線9的虛設訊號輸出 電路8、一連接至該虛設輸出線的虛設電容器1Q、及一連 接至該虛設輸出線9的虛設負載電路2〇,該虛設負載電路 20係用於把該虛設輸出訊號轉換成一個具有與該外部介面 之輸出訊號準位對應之準位的訊號^ 如在第2圖中所顯示般,該虛設負載電路20包括,例 如’一個經由一第一電阻器23連接至該虛設輸出線9的上 第7頁 ^1Τ-----^ (請先閱讀背面之注意事項再填寫本頁) 炙氓張又度.適用+_國家標準( 4429 5 6 at B7 五、發明説明(夕) 拉電路21及一個經由一第二電阻器24連接至該虛設輸出 線9的下拉電路22。 (請先閲讀背面之注意事項再填寫本瓦) 在第1圖與第2圖比較時很清楚,本發明半導體元件 的DLL電路除了習知的構形之外,更包括一虛設負載電路 5 20,該虛設負載電路具有該上拉電路21 '該下拉電路22 '該第一電阻器23和該第二電阻器24。 例如,該上拉電路21是為一用於產生一預定電壓的固 定電壓產生電路,而該下拉電路22是為一接地線。藉由以 該等電阻器分壓,該虛設輸出訊號的準位能夠被轉換成一 10 個與該外部介面對應的訊號準位。結果,係有可能產生一 個非常接近該外部介面的虛設輸出訊號。因此,在DLL電 路的情況中,相位調整的準確性能夠被提升。 在第2圖的虛設介面電路7中,一固定電流在第一和 第二電阻器23,24中流動,藉此引發增加電流耗費的問題 15 。如以上所述般,如果該虛設輸出電路8係由一個包括串 聯之一 P通道電晶體和一 N通道電晶體的電路構成的話, 藉由適當地設定該虛設輸出電路8之高電位側上的源極電 壓,相等於該外部介面電路之高電位侧上之邏輯準位上的 虛設輸出訊號能夠容易地輸出。 經濟部智慧財產局員工消費合作社印製 20 根據本發明的第二特徵,一種半導體元件係被提供,其 中,高電位側上之虛設輸出訊號的準位係如以上所述般實 現而且僅在低電位側上的準位係利用該虛設負載電路來產 生。特別地,該虛設負載電路係在該虛設輸出訊號假定其 中一個邏輯值時被作動而在該虛設輸出電路假定其他邏輯 第8頁 本紙張尺度適用中國國家標準(CNS M4規格(210X 297公釐) 經濟部智慧財產¾¾工消#合作社印製 A7 _____ B7 五、發明説明(b) 值時被不作動。特別地,如在第3圖中所顯示般,構成該 虛设負載電路的該上拉電路和該下拉電路2 2係在該虛設輸 出汛號Dout為"低"時被作動,而在"高,,時被不作動。因 此,當該虛設輸出電路8係由包括串聯的一 p通道電晶體 5和一 N通道電晶體的本發明電路構成時,如在第4圖所顯 示般,該上拉電路21和該下拉電路22被關閉而且該虛設 輸出汛號Dout在該虛設輸出資料Din為"低"時由於該虛 設輸出電路8之電晶體(p通道電晶體)的能力而係上升至 該高電位側。另一方面,當該虛設輸出資料Din為"高"時 10 ,該上拉電路21和該下拉電路22被開啟,因此該虛設輸 出讯號Dout由於該虛設負載電路和該虛設輸出電路8的 電晶趙(N通道電晶體)而係對應於該外部介面上升至一"低 "準位。 結果,當該虛設輸出資料Din為"低"時,該上拉電路 15 21和該下拉電路22被關閉,因此沒有電流係經由該第一 和第二電阻器23,24從該上拉電路21和該下拉電路22流 出來’而因此電力耗費係降低。 如以上所述般’就第3圖中所顯示的構形而言,電力 耗費能夠降低。然而,當該虛設輸出資料Din為"高"時, 2 0該上拉電路2 1和該下拉電路2 2被開啟,因此,一電流係 經由該第一和第二電阻器23,24從該上拉電路21和該下 拉電路22流出。在該Dll電路的情況中,該虛設輸出訊 號之上升或下降的相位可以與一外部時鐘的相位比較。在 如此的情況中,該上升或下降的改變,因為該情況可能是 第9頁 ---------^------π------^ (請先閱讀背面之注意事項再填寫本頁) '饮七又璁;·,'國國家螵進.eNS A4規格 1: ϋίοχ 297公釐 ,442¾66 at _____ . - B7____ 五、發明説明(rj ) ,係被要求與該外部介面之輸出訊號的改變類似。然而’ 其他之上升或下降的改變係不被要求準確,但卻係不足以 改變到一預定準位,直到該上升或下降的下一次改變為止 0 5 有鑑於此,根據本發明,一包含一虛設訊號輸出電路的 半導想元件係被提供,其中,該虛設輸出訊號之僅其中一 個邏輯值被改變,而該虛設輸出訊號至其他邏輯值的改變 係在一虛設負載電路中實現β 本發明的特徵和優點將會由於下面配合附圖的描述而變 1〇 得更明白,其中: 第1圖係顯示用於使該輸出時序與一外部時鐘同步之 習知DLL電路之結構的圖示; 第2圊係顯示本發明電路之基本結構的圖示; 第3囷係顯示本發明虚設負載電路之基本結構的圖示 15 ; 第4囫係顯示本發明虛設負載電路之運作的時序圖; 第5圓係顯示本發明第一實施例之DLL電路之結構的 圖不, 第6圖係顯示本發明第二實施例之輸出單元與虚設輸 2〇 出單元之結構的圖示; 第7A和7B圖係顯示一介面電路之範例的囷示; 第8A圖係顯示一輸出電路的電路圖; 第8B圖係顯示本發明第二實施例之虚設輸出電路的電 路圖; 第10頁 本紙張尺度適用中國國家榡準(CNS ) Α4規格(210x297公釐) (請先閱讀背面之注意事項再填寫本頁)
、1T 經濟部智慧財產局員工消費合作社印髮 經濟部智慧財凌局ΜΚ工消費合作社印製 A7 _____________B7 五、發明説明(g ) —~— 第9圖係顯示本發明第二實施例之虛設負載電路的電 路圖; 第®係顯示本發明第二實施例之虛設介面電路之運 作的時序圖; 5 ·第11圖係本發明第三實施例之虛設輸出電路的電路圖 r 第12圖係本發明第三實施例之虛設負載電路的電路圖 t 第13圖係顯示本發明第四實施例之虛設介面電路之電 10 路結構的圓不;及 第14圖係顯示本發明第四實施例之虛設介面電路之運 作的時序圖。 第5圖係顯示本發明第一實施例之dll電路之結構的 圊示。 15 從第1圖與第5圖的比較可知’本發明第-實施例之 DLL電路3與習知技術不同的是該虛設介面電路7包括一 連接至該虛設輸出線9的虛設負載電路20。該虛設負載電 路20包括一固定電壓產生電路27、一連接至該固定電壓 產生電路27和該虛設輸出線9的第一電阻器23、及一連 20接至該虛設輸出電路8和該虛設輸出線9的第二電阻器24 。從戎固定電壓產生電路27產生出來的該固定電壓係與該 外部介面電路的電源供應vtt相等,該第一電阻器23的 電阻值係根據該外部介面的端電阻器來設定,而該第二電 阻器24的電阻值係根據該外部介面的軸端電阻來設定。這 第11頁 .錄尺度獅士醜家料;)A4規格::Κ)χ:97公董) -~~ - 裝 .1 線 (讀先閱讀背面之注意事項再填寫本頁) 4429 5 6 A7 -----------Β7_ 五、發明説明(q ) " -- 路2〇致使從該虛設輪出電路8輸出的虛設輸出 (請先閱讀背面之注意事項再填寫本K ) 號呈見/、從該輸出電路2輸出至外部介面之準位相同的 準位。 第6圖係顯示本發明第二實施例之SSTL標準 5面電路7 ’與_調整輸出系統之結構的圖示。本第二實^例 的虛設介面電路亦係與用於調整輸出時序之DLL電路一起 使用。 如在第6圖中所顯示般,該調整輸出系統包括一用於 根據該輸出時鐘產生對應於輸出資料之原始輸 1〇出訊號和Pdz的輸出緩衝器31及一具有用於在輸出 端DQ產生對應於該原始輸出訊號之輸出訊號之輪出電晶體 的輸出電路2。根據該SSTL標準,該輸出端Dq 一方面係 經由一端電阻器34連接至電源供應vtt而另—方面係經 由30Pf的負載電容器33接地。 … 15 模擬調整外部介面電路的形式將會配合第7A和7B圖 作說明。 經濟部智慧財走局S工消費合作社印製 如在第7A圖中所顯示般,在SSTL標準的外部介面中 ’該輸出電路2為一個由串聯地插接在該電源供應vddq 與接地之間之P通道電晶體41與]^通道電晶體42所構成 20 的反相器電路。在該P通道電晶體41與該N通道電晶體 42之間的連接節點係經由2 5Ω的轴端電阻器43連接至該 傳輸路徑’而且該傳輪路徑係進一步連接至其他裝置。該 傳輸路徑的兩側係經由端電阻器44和45連接至電源供應 vtt »該SSTL標準的外部介面係這樣構形。在虛設介面的 第12頁 本纸張尺度適用中國國家標準(CNS ) A4規格(2l〇X297公釐) 經濟部皙.¾財產.局8工消費合作社印製 A7 _B7 五、發明説明(\_0) 情況中,一虛設輸入緩衝器11係經由軸端電阻器46連接 在該傳輸路徑中間。 一傳輸路徑無法形成在該裝置中。因此,根據本發明第 二實施例,第圖的結構係由在第7B圖中所顯示之等效 5 電路的虛設介面實現。特別地,兩個端電阻器44和45係 結合成一個2δΩ的虛設端電阻器49,而該等轴端電阻器 43和46係結合成一虛設軸端電阻器48。而且,該虛設介 面係藉由按比例縮小該外部介面來被模擬俾可縮減電路空 間及電流耗費9 10 如在第6圖中所顯示般’該虛設介面包括一用於根據 該虛設輸出時鐘dclkz產生對應於虛設輸出資料之虛設原 始輸出訊號puxd和Din的虛設輸出緩衝器32、一包括一 用於施加對應於原始虛設輸出訊號pUxd之虛設輸出訊號至 虛设輸出線9的虛没輸出電路7、一連接至虛設輸出線9 15 的虛設電容器10及一連接至虛設輸出線9的虛設負載電路 30。該虛設輸出線9係連接至一虛設輸入緩衝器。該虛 設負載電路30的運作係根據從虛設輸出緩衝器32輸出的 虛設原始輸出訊號Din來被控制。該虛設輸出訊號是為一 個在一外部時鐘elk之一週期内或在該外部時鐘clk之每 2 0 一週期於尚與"低〃之間交替轉換的反覆訊號。 第8A和8B圖是為用於說明本發明第二實施例之虛設 輸出電路之結構的圖示。第8A圊顯示該調整輸出電路2的 結構,而第8B圖顯示該虛設輸出電路7的結構。如在第7 圖中所說明般,該調整輸出電路2包括一 p通道電晶體41 第13頁 --- ---------裝------訂.------線 f請先閲讀背面之注意事項再填寫本頁) 4429 5 6 A7 —------ B7_____ 五、發明説明(u ) (請先閱讀背面之注意事項再填寫本頁) 和一 N通道電晶體42。該P通道電晶體41和該N通道電 晶體42的連接節點係連接至該輸出端DQe該等原始輸出 訊號pux和pdz係分別施加至該p通道電晶體41的閘極 和該N通道電晶趙4 2的閘極。在該等訊號 pux和pdz皆 5 為"高"的情況中’該p通道電晶體41關閉而該N通道電 晶體42開啟’因此在該輸出端Dq產生的輸出訊號下降至 一"低"準位。另一方面’在該等訊號pux和pdx皆為"低 "的情況中’該P通道電晶體41開啟而該N通道電晶體 42關閉,因此該輸出訊號上升至"高"準位。在該訊號pux 10 為"高"而該訊號Pdz為"低"的情況中’該P通道電晶體 41和該N通道電晶體42皆關閉,因此該輸出呈現一高阻 抗。該訊號pux為"低"而該訊號pdz為"高"的狀態係被 禁止。如此,該調整輸出電路2的輸出訊號係根據該等原 始輸出訊號pux和pdz來轉換為"高"、"低〃或者呈現高 15 阻抗。 經濟部智慧財產局員工消費合作社印製 第8B圖是為顯示本發明第二實施例之虛設介面電路之 虛設輸出電路之結構的囷示。如在第8B圖中所顯示般’本 案發明人建構分別從第8A圖之調整輸出電路2之P通道電 晶體41和N通道電晶體42按比例縮小的p通道電晶體 20 53和N通道電晶體54。該P通道電晶艎53的閘極係引用 該虛設原始輸出訊號Puxd而該N通道電晶體54的閘極係 引用接地電壓。結果,該N通道電晶體係保持在截止狀 態。 利用本發明第二實施例之虛設介面電路的DLIj電路僅 第14頁 本紙法尺度適用中國國家標準(CNS ) A4規格(2l〇X297公釐) 經濟部智^-財產局資工消費合泎社印复 五、發明説明(\> ) 將在虛設輸出訊號上升時的邊緣變化與該外部時鐘clk的 前緣彼此作比較。因此,必要的是為該虛設輸出訊號的前 緣變化準確地改變而且無論其之尾緣遭遇任何改變,係沒 有問題發生。有鑑於此,就第8 B圖中所顯示的結構而言, 5該虛設輸出電路7僅產生該虛設輸出訊號的''高"準位,而 且該虛設輸出訊號的"低"準位輸出係由該虛設負載電路產 生。 ' 第9圖是為顯示一虛設負載電路之結構的圖示。如在 第9圖中所顯示般,包括p通道電晶體58,59的一轉移閘 10 、一降壓電阻器60、一虛設端電阻器61 '一虛設軸端電阻 器62及一N通道電晶體63係串聯地連接於一電源供應 vddq與該接地之間。該虛設原始輸出訊號Din係一方面 施加至該N通道電晶體63的閘極而另一方面係透過該反相 器55施加至該P通道電晶體58的閘極。該反相器55的 15 輸出係進一步透過該開關57施加至該p通道電晶體59的 閘極。而且,一延遲電路係並聯地與該開關57連接,因此 忒反相器55的輸出係較晚地施加至該p通道電晶體59的 閘極p該降壓電阻器6〇、該虛設端電阻器61和該虛設軸 端電阻器6 2係根據該外部介面的定比例分別設定為2 、 2〇 1匕和i kQ。該降壓電阻器60將該電源供應vddq的電 壓值降低至相等於該外部介面之端準位的dum_vtt (=vddq/2)。如此,該端準位係利用該電源供應⑽扣產 生。 該延遲電路56係被插入以防止該值dum_vtt在該虛 第15頁 .认張&度適用中國困家標牵(CNS丨从規格;.:ί〇χ29·7公廉--- ΐ衣------β------線 (請先閱讀背面之注意事項再填寫本頁) ^429 5 6 A7 A7 _ B7__ 一 五、發明説明(0 ) (請先閲讀背面之注意事項再填寫本頁) 設原始輸出訊號Din從"低"變成"高"時在由於該虚設輸出 線9之電荷分享下的變化《在該訊號Din變成"低"之後的 某些時候,該P通道電晶體59係被保持來從該電源供應 vddq供應電力,藉此降低該值dum-vtt的變化。因此’ 5 該虛設負載電路在該訊號Din為"高"時被作動’而在該訊 號Din為"低"時被不作動。 經濟部智慧財產局員工消費合作社印製 第1〇圖是為顯示本發明第二實施例之虛設介面電路之 運作的時序圖《當該虚設原始輸出訊號Din從''低"變成〃 高"時,該虛設輸出電路7的P通道電晶體53關閉,而該 10 虛設負載電路30的N通道電晶體63和P通道電晶體58 開啟。因此,該虛設輸出線9的電位向SSTL的"低"準位 改變。該虛設輸出電路30並不全然促成這改變,而且該虛 設輸出線9的電位/其僅由該虛設負載電路3〇降低,係慢 慢地改變。如果該虛設輸出線9的電位在該訊號Din下次 15 變成"低"之前改變成SSTL的"低"準位的話’係足夠的。 該虛設負載電路30之N通道電晶體63和P通道電晶趙 58,59的大小係被設定以致於符合前述根據該訊號Din之 周期的條件"因此,該電流,其係在該訊號Din為"高,,時 透過該轉移閘 '該電阻Is和該N通道電晶趙63從該電源供 20 應vddq流至接地點,係被減至最小程度。 當該訊號Din從"高"變成"低"時,該N通道電晶體 63和該P通道電晶體58關閉,然後,該P通道電晶體59 亦關閉。於同一時間,該虛設輸出電路7的P通道電晶體 53開啟’因此該虚設輸出線9的電位向該虛設輪出電路的 第16頁 本紙張尺ϋ用中國國家標準(CNS ) A4規格(210x297公釐)~~· ’ 經濟部智慧时產笱員工消費合作社印製 A7 B7 五、發明説明(ΐψ ) 高電位(vddq)準位改變。因此’這改變係與從SSTL的" 低"準位上升類似。這改變僅由該虛設輸出電路7實現,而 且該虛設輸出負載電路30並不實質上促成該改變或耗費電 力。 5 如上所述,可以見到的是,由於本發明第二實施例之虛 設介面電路產生一個與該外部介面相等的改變且實質上沒 有電流流過其間,電力耗費係小的。 利用本發明第二實施例之虛設介面電路的DLL電路是 為用於僅將該上升虛設輸出訊號之變化邊緣與該外部時鐘 10 elk之剛緣作比較的電路。因此,該虛設輸出電路的前緣 準確地改變,且無論該尾緣遭遇任何改變係沒有問題發生 ,係足夠的。然而,某些DLL電路僅將該下降虛設輸出訊 號的變化邊緣與該外部時鐘c]_k的前緣作比較。本發明第 二實施例的虛設介面電路係用於如此的一種DLL電路。 15 第11圖是為顯示本發明第三實施例之虛設介面電路之 虛設輸出電路之結構的圖示。如在第11圖中所顯示般’如 第二實施例,本案發明人建構分別從第8A圖之調整輸出電 路2之P通道電晶體41和N通道電晶體42按比例縮小的 P通道電晶體64和N通道電晶體65。然而,該N通道電 2 0晶體65的閘極係引用該虛設原始輸出訊號pdzd而該PN 通道電晶體64的閘極係引用該訊號vddq。結果,該p通 道電晶體6 4係保持在載止狀態。 第12圖是為顯示本發明第三實施例之虛設介面電路之 虛設負載電路之結構的圖示。當與第9圖比較時报清楚的 第17頁 \咬?S又/复迷岡中國國家標聲; Λ4規格{ 2丨0 X 297公發! 扯衣 ^------m (請先閲讀背面之注意事項再填寫本頁) 44295 6 A7 B7 五、發明説明(< ) 是,第三實施例具有第9圖之電路之以該電源供應為中心 對稱地反轉的結構。該結構和運作將不會作詳細的說明。 當該訊號Din為〃高"時,該虛設負載電路被不作動而且該 虛設輸出訊號係由第11圖之虛設輸出電路的N通道電晶體 5 65改變成該虛設輸出電路的低電位(vss)準位。另一方面 ,當該訊號Din為"低"時,該虛設輸出電路係關閉而且該 虛設輸出訊號係由該虛設負載電路慢慢地改變成〃高"準位 。因此,與該外部介面類似的一訊號準位係在低電力耗費 下被實現。 10 第13圖是為顯示本發明第四實施例之虛設介面電路之 結構的圖示,而第14圖是為顯示相同電路之運作的時序圖 〇 本發明第四實施例的虛設介面電路能夠在降低電力耗費 下準確地改變該虛設輸出訊號的前緣和尾緣。如在第13圖 15 中所顯示般,該虛設輸出電路包括一上拉輸出電路91和一 下拉輸出電路92。該上拉輸出電路91,例如,係如在第 8B圖中所顯示般而該下拉輸出電路92係如在第11圖中所 顯示般。而且,該上拉電路21和該上拉控制電路25係被 建構有第9圖的該反相器55、該等P通道電晶體58,59、 20 該開關57和該延遲電路56,而該下拉電路22和該下拉控 制電路2 6係被建構有第12圖中所顯示的該反相器70、該 等N通道電晶體71, 72、該開關73和該延遲電路74。而 且,該等電阻器88至90結合運作如一虛設端電阻器或者 一虛設轴端電阻器。該等電阻器88和90係設定為lkQ而 第18頁 本纸張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公釐) (請先閣讀背面之注意事項再填寫本頁) '-口 經濟部智慧財產局Μ工消費合作社印製 經濟部智慧財產局資工消費合作社印製 A7 I_______B7 五、發明説明(# ) 該電阻器89係設定為2kQ,例如。 標號81至87標示用於產生一個控制來自該虛設輸出 時鐘dclkz和該虛設輸出資料之不同部份之控制訊號的部 份。第14圖中所顯示的一訊號係被產生。根據本發明第四 5實施例,s亥虛設輸出資料Din係被假定為一個其之邏輯準 位在該虛設輸出時鐘dclkz之每一週期切換的訊號。該邊 緣脈衝產生電路81致使該等辅助時鐘CK,/CK從該虛設輸 出時鐘dclkz產生出來β四個and閘83至86和一 NOR 閛87從該等輔助時鐘CK, /CK、該虛設輸出資料以乃和其 10之反相訊號產生施加至該上拉輸出電路91的虛設原始輸出 訊號uo、施加至該下拉輸出電路92的虛設原始輸出訊號 DO及施加至該上拉電路21、該上拉控制電路25、該下拉 電路22和該下拉控制電路26的作動訊號UDC。而且,該 正反器93藉由將該時鐘/CK的頻率除以1/2來產生—用 15於控制該選擇器94之選擇運作的選擇訊號SEI^該上拉輸 出電路91的輸出係連接至該等輸出電阻器89, 90的連接 節點’而該下拉輸出電路92的輸出係連接至該等電阻器 88,89的連接節點’各係施加至該選擇器94。 如在第14圖中所顯示般,當該訊號Din下降至"低" 20 時,該訊號ϋ〇上升至"高"一段短時間,而該上拉輸出電路 91的輸出變成"高"準位。在該過程中,該選擇器選擇 該上拉輸出電路91的輸出,而且該虛設輸出訊號Dout變 成"高"。當該訊號U0返回至"低"準位時,該上拉輸出電 路91停止產生一輸出。同時,該作動訊號UDC變成"高" 第19頁 尺度適中ΐ圉^標聿v .! A4規格(210X 297公董:: " 装------iT-------^ {請先閱讀背面之注意事項再填寫本頁) 4429 5 6 A7 ______B7五、發明説明(q) 5 10 15 經濟部智慧財產局員工消費合作钍印製 20 ,藉此作動該上拉電路21、該上拉控制電路25、該下拉電 路22和該下拉控制電路26。然後,該等電阻器㈣,的的 連接節點開始向對應於該外部介面之"高"準位的準位改變 。同時,該選擇器94選擇該下拉輸出電路92的輸出,而 因此在該等電阻器88,89之連接節點處的電位係輸出如一 虛設輸出訊號D〇ut。在這情況中,同樣,如果該等電阻器 88,89之連接節點的電位在該訊號Diri變成"高"之前變成 該外部介面的"高"準位的話,係足夠的。當該訊號Μη變 成"高",該訊號UDC下降至"低",藉此不作動該上拉電路 21、該上拉控制電路25、該下拉電路22和該下 路26。同時,該訊號DO變成"高"一段短時間,而^該下 拉輸出電路92開啟,其之輸出變成"低"。當該訊號D〇返 回"低"準位時,該下拉1輸出電路92停止該輸出(改變該輸 出成為高阻抗)。同時’該作動訊號UDC變成"高",藉此 作動該上拉電路21、該上拉控制電路25'該下拉電路22 和該下拉控制電路26。該等電阻器88,89的連接節點因 此開始向對應於該外部介面之"低"準位的準位改變。同時 ’該選擇器94選擇該上拉輸出電路91的輸出,而因此於 該等電阻器88, 89之連接節點處的電位係輸出如一虛設輸 出訊號Dout。接著’ 一類似的運作係重覆,藉此產生如由 第I4圖中之Dout所標示的虛設輸出訊號。 這虛設輸出訊號從該外部介面的"低"準位上升及從該 外部介面的"高〃準位下降。因此,該時序能夠由兩個變化 邊緣比較。該等訊號U0和DO的脈衝寬度能夠適當地設定 第20頁 本紙張从咖中闕轉準(CNS ) ( 21GX297公釐 (請先聞讀背面之注意事項再填寫本頁) 訂 A7 B7 五 5 經濟部智慧財產岛肖工消費合作社印製 發明説明(丨它) ,而且忒電力耗費能夠藉由將該訊號UDc之在其期間有電 流在忒上拉電路21與該下拉電路22中流動的"高〃周期縮 短來被減少。在一類似的形式下,該電力耗費能夠藉由降 低忒上拉電路21和該下拉電路22之電源供應容量及在該 訊號Di的改變之前馬上將它改變至一預定準位來減少。 因此,從本發明之先前的描述可以了解,一種接近具有 高準確度之外部介面電路之低電力耗費的虛設介面電路能 夠被實現。結果,供較高運作速度之半導體元件用之該 DLL電路之時序調整的準確度,等等,能夠被提升。 元件標號對照表 elk 外部時鐘 1 時鐘輸入緩衝器 elki 内部時鐘 3 DLL電路 2 輸出電路 DQ 輸出端 elkz 輸出時鐘 7 虛設介面電路 8 虛設輸出電路 9 虛設輸出線 11 虛設輸入緩衝器 4 相位比較器 6 延遲控制電路 5 可變化延遲元件 14 虛設輸入緩衝器 10 虛設電容器 20 虛設負載電路 21 上拉電路 22 下拉電路 23 第一電阻器 24 第二電阻器 31 輸出緩衝器 pux 輸出訊號 pdz 輸出訊號 elkx :輸出時鐘 vtt 電源供應 33 負載電容器 34 端電阻器 苐21頁 孓纸張尺度通用〒國國家標違(CNS ) A4規格(2丨OxW?公釐
---------裝------訂------線 (請先閱讀背面之;±意事項再填寫本頁J A7 經濟部智慧財產局員工消費合作社印製 4429 5 6 B7 五、發明説明(^ ) 41 P通道電晶體 42 N通道電晶體 43 軸端電阻器 44 端電阻器 45 端電阻器 46 軸端電阻器 48 虛設軸端電阻器 49 虛設端電阻器 5 30 虛設負載電路 32 虛設輸出緩衝器 53 P通道電晶體 54 N通道電晶體 58 P通道電晶體 59 P通道電晶體 60 降壓電阻器 61 虛設端電阻器 62 虛設軸端電阻器 63 N通道電晶體 10 55 反相器 57 開關 56 延遲電路 64 P通道電晶體 65 N通道電晶體 91 上拉輸出電路 92 下拉輸出電路 25 上拉控制電路 26 下拉控制電路 70 反相器 15 71 N通道電晶體 72 N通道電晶體 73 開關 74 延遲電路 88 電阻器 89 電阻器 90 電阻器 81 邊緣脈衝產生電路 CK 輔助時鐘 /CK 輔助時鐘 20 DO 虛設原始輸出訊號 U0 虛設原始輸出訊號 UDC 作動訊號 SEL 選擇訊號 93 正反器 94 選擇器 第22頁 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(<:见)八4規1格(210><297公釐)