TW425769B - Mapping register structure of codec controller and powering down and suspending method using the same - Google Patents

Mapping register structure of codec controller and powering down and suspending method using the same Download PDF

Info

Publication number
TW425769B
TW425769B TW088111570A TW88111570A TW425769B TW 425769 B TW425769 B TW 425769B TW 088111570 A TW088111570 A TW 088111570A TW 88111570 A TW88111570 A TW 88111570A TW 425769 B TW425769 B TW 425769B
Authority
TW
Taiwan
Prior art keywords
register
decoder
controllers
controller
control device
Prior art date
Application number
TW088111570A
Other languages
English (en)
Inventor
Ya-Ming Pan
Yung-Huei Chen
Jia-Huei Han
Original Assignee
Via Tech Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Tech Inc filed Critical Via Tech Inc
Priority to TW088111570A priority Critical patent/TW425769B/zh
Priority to US09/434,862 priority patent/US6480908B1/en
Priority to DE19959685.9A priority patent/DE19959685B4/de
Application granted granted Critical
Publication of TW425769B publication Critical patent/TW425769B/zh
Priority to US10/154,218 priority patent/US6584570B2/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M11/00Telephonic communication systems specially adapted for combination with other electrical systems
    • H04M11/06Simultaneous speech and data transmission, e.g. telegraphic transmission over the same conductors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/16Sound input; Sound output
    • G06F3/162Interface to dedicated audio devices, e.g. audio drivers, interface to CODECs
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/40Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass for recovering from a failure of a protocol instance or entity, e.g. service redundancy protocols, protocol state redundancy or protocol service redirection

Description

經濟部智慧財產局員工消f合作社印製 4 2 5 7 6 9 5022twf,doc/006 A7 _____B7 五、發明説明(/ ) 本發明是有關於一種解編器控制器的結構,且特別是 有關於解編器控制器中具有影射暫存器之架構,而仍從其 直接讀取其他解編器控制器之狀態資料的架構。 一般的解編器控制器(codec controller)與解編器(codec) 之間的訊號傳輸,例如第1A圖所繪示之AC 97規格,其 包括由控制器10傳至解編器12的重置訊號RESET#、同 步訊號SYNC,由解編器12傳送至控制器10之位元時脈 訊號BIT_CLK,以及將資料由控制器1〇傳送至解編器12 的訊號SDATA_0UT與將資料由解編器12傳送至控制器10 的訊號SDATA_IN。 第1B圖係繪示解編器控制器與解編器之間的控制時 脈訊號的時序圖。例如,在時序T0時,同步訊號SYNC 由低準位開始轉換爲高準位,同時對應於此訊號SYNC之 上升緣,由解編器同步送出位元時脈訊號BIT_CLK。在時 序T1之上升緣開始送出音訊資料訊號SDATA_0UT的有 效訊框(vahd frame) F,而在時序T1週期期間對其取樣, 輸出至解編器12。以上述之協定(protocol)方式,滿足AC 97 規格便稱爲解編器控制器爲一ACLINK控制器或ACLINK 協定。 以目前的語音與通訊的發展來看,在一電腦系統中整 合有ACLINK控制器20,其包含語音(audio)解編器控制器 與數據機(modem)解編器控制器,來分別控制語音解編器22 與數據機解編器24,如第2圖所示。再者,語音解編器控 制器與數據機解編器控制器則分別由與之對應而掛在作業 3 ------------------,玎------^ (請先閲讀背面之注項再填寫本頁) 本紙浪尺度適用中國國家揉率(CNS ) A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 5022twf.d〇c/006 Λ/ __ _ B7 五、發明説明(2) 系統上的驅動程式(dnver)來加以驅動。在此情況下,前述 之訊號BIT_CLK通常由codecO,如語音解編器22來驅動。 而由ACUNK控制器20傳送到各解編器之資料則共用一 個訊號線SDATA_0UT,從各解編器22、24傳送資料到 ACLINK控制器20中的各解編器控制器則分別使用訊號線 SDATA_IN 0 與 SDATA_IN 卜 各個軟體的驅動程式,如用以驅動語音音效與數據機 之解編器,可能由不同的軟體程式設計者所設計。其可能 彼此均不知彼此的狀態。或者,其中之一解編器必須透過 ACLINK控制器來獲得彼此的狀態。假如,當在系統(如電 腦)要進入關機/暫停模式(power down/suspend mode)時, codec 0驅動解編器之BIT_CLK訊號使之關掉,此時若另 一個解編器卻還在工作時,由於解編器之間很難得知彼此 之間的狀態。因此,在系統即將進入關機/暫停模式時,可 能,如前述之語音驅動解編器22 (codecO),在關掉BIT_CLK 時脈訊號時,數據機驅動解編器24 (codec 1)之還在工作, 便造成系統當機。 綜上,在目前整合性的晶片組越來越發達的情況之 下,將語音' 數據機、通訊、繪圖等功能整合於一晶片組 中。若語音與數據機功能以前述方式來達成,由於彼此無 法得知彼此的狀態,很容易在系統即將進入關機/暫停模式 時造成系統當機。 因此本發明係提出一種解編器控制裝置之影射暫存器 架構與運用此架構之關機/暫停方法,其利用影射(shadow) 4 (請先閲婧背面之注意事項再填寫本頁) -訂 本紙張尺度適用中國國家標準(CNS > A4規格(2丨0><297公釐) 5 022twf . doc / 006 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(彡) ' 暫存器的方式,使各酸㉜間可以_彼此的狀態。 本發明係提出-種解編器控制裝置之影射暫存器架構 與運用此架構之關機/暫停方法,其利用影射暫存器的方 式使系統在彳寸進入關機/暫停模式時,會讀取影射暫存器 .中所記存之對方裝置的狀態,而不會貿然把時脈控制訊號 關閉。 本發明係提出一 _解編器控制裝置之影射暫存器架構 與運用此架構之關機/暫停方法,其利用影射暫存器的方 式’使系統在將進入關機/暫停模式時’會讀取影射暫存器 中所記存之對方裝置的狀態’待所有裝置結束工作後,再 進入關機/暫停模式。 本發明所揭露之解編器控制裝置之影射暫存器架構與 運用此架構之關機/暫停方法’其簡述如下: 一種解編器控制裝»之影射暫存器架構,包括解編器 控制裝置,其具有第一與第二解編器控制器(codec controller),第一與第二解編器控制器各包含第一暫存器區 塊與第二暫存器區塊,其中第一與第二解編器控制器之第 一暫存器區塊係分別記存第一與第二解編器控制器之狀態 資料,而第一與第二解編器控制器之第二暫存器區塊係分 別記存影射之第二與該第一解編器控制器之第一暫存器區 塊狀態資料。以及。第一與第二解編器’耦接至該解編器 控制裝置。 上述之第一與第二解編器可特別針對使用ACLINK規 格之協定的語音解編器(audio codec)與數據機解編器 本紙張尺度適用中國國家榡準(CNS ) A4規格(210X 297公釐) (請先閲讀背面之注意事項再填寫本頁) -5 Γ 經濟部智慧財產局員工消費合作社印製 tes 5〇22twf . do c/〇 〇 β A 7 ______B7____ 五、發明説明(y) (modem codec)。藉由此影射暫存器(shadow register)之架構’ 語音解編器控制器可以由影射的暫存器區塊中直接讀取到 數據機解編器控制器的狀態與控制等資料,反之亦然’而 不必如同習知技術一般須再透過ACLINK協定之控制器來 5買取對方的狀態資料。 一種_用解編器控制裝置之影射暫存器架構之關機/暫 停方法’該解編器控制器包含複數個控制器,包括 首先,將各控制器起始化,並將對應各控制器之的狀 態資料記存於暫存器中,且將其餘該些控制器之狀態資料 以影射方式記存於該暫存器中。對應各控制器之暫存器中 的主動位元設定爲第一狀態(如“1”)。在進入關機/暫停模 式之前’將各個控制器中用以驅動時脈控制訊號之控制訊 號所對應的主動位元設定爲第二狀態(如。接著,檢查 各個控制器所對應的主動位元是否均爲“〇”,亦即均停止 工作。當各個控制器所對應的主動位元均爲“0”時’便進 入進入關機/暫停模式。 藉此,由於驅動時脈訊號的解編器在關閉時脈訊號之 前’會在對應的控制器中的影射暫存器中檢查對應其他控 制器的解編器是否仍在進行工作。只有所有的解編器停止 工作,才將時脈訊號關閉·,反之則等到所有的解編器結束 工作才關閉時脈訊號。 爲讓本發明之上述目的、特徵、和優點能更明顯易懂, 下文特舉較佳實施例,並配合所附圖式,作詳細說明如下: 圖式之簡單說明: 6 11 1 n 訂 線 (請先閲讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家樣準(CNS )八4规格(210X297公釐) 425769 5022twf.doc/006 A7 B7 五、發明説明(夂) 第1A圖繪示解編器控制器與解編器之間的訊號傳輸 不意圖 第1 B圖繪7|\解編器控制器與解編器之間的控制時脈 訊號的時序圖 第2圖繪示具有兩個解編器時,其與ACLINK控制器 之間的訊號連接關係圖; 第3圖繪示依據本發明之連接架構關係示意圖; 第4圖繪示依據本發明,解編器控制器中之影射暫存 器之間的關係示意圖;以及 第5圖繪示具有影射暫存器之解編器控制器之關機/暫 停方法的流程布意圖。 標號說明: 10解編器控制器(ACLINK) 12解編器 20 ACLINK控制器 24 解編器(codec 1) 3 0晶片組 32a第一解編器控制器 34第一解編器(codec ◦) 22 解編器(codec 0) 32 ACLINK控制器 32b第二解編器控制器 36第 (codec 1) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 44第一驅動程式 42作業系統(0S) 46第二驅動程式 50、50’暫存器 50a/b,50’a/b,52a/b、52’a/b 組態暫存器 實施例 本發明之特徵係在具有多個解編器之架構下,其解編 52、52’影射暫存器 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 5022twf.doc/006 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明説明(έ) 器控制器中對應到各個解編器的控制器均可以從暫存器中 來存取自己的狀態資料《並且從影射暫存器中來直接讀取 其他解編器控制器的狀態資料,而不必透過如ACLiNK規 格協定來獲取其他解編器控制器的狀態資料。 請參照第3圖,其繪示一種具有多個解編器之架構的 方塊示意圖。第4圖則繪示第3圖中之解編器控制器中的 暫存器與影射暫存器的示意圖。 如第3圖所示,在本實施例其以語音解編器34與數 據機解編器36爲例子,而其控制器則以ACLINK規格之 ACLINK控制器32爲例子。在此,僅做爲方便說明之用, 解編器的數目非以兩組爲限,控制器也非以ACLINK協定 規格爲限。 在此實施例中,ACLINK控制器32具有對應語音解編 器34與數據機解編器36之語音與數據機解編器重器32a、 32b。語音解編器34與數據機解編器36以ACLINK協定耦 接至ACLINK控制器32。其包括由解編器送至控制器32 的時脈訊號BIT_CLK、與分別由語音解編器34與數據機 解編器36傳送至控制器32之訊號SDATAJN,以及由控 制器32送至各個解編器34 ' 36之訊號SDATA_OUT,其 爲同一訊號線。語音與數據機解編器重器32a ' 32b則分別 由掛在作業系統42下的語音驅動程式44與數據機驅動程 式46所驅動。 由第4圖之示意圖可以看出.語音與數據機解編器重器 32a、32b包含第一暫存器區塊50、50’與第二暫存器區塊 8 (請先閲讀背面之注意事項再填寫本頁) 線 本紙張尺度適用中國國家橾準(CNS > A4规格(210X297公着) 經 濟 部 智 慧 財 A 局 消 費 合 作 社 印 製 425769 5 Q 2 2 tw f . doc / 0 0 6 A7 B7 五、發明説明(7) 52、52’,其中語音與數據機解編器控制器之第一暫存器區 塊50、50’係分別記存語音與數據機解編器控制器之狀態 資料’而語音與數據機解編器控制器之第二暫存器區塊 52、52’係分別記存影射之數據機與語音解編器控制器32b、 32a之第一暫存器區塊50’、50狀態資料。 亦即’在對應語音解編控制器32a部分之暫存器區塊 50係記錄著與語音解編控制器32a相關的狀態與控制等的 資料;在對應數據機解編控制器32b部分之暫存器區塊50, 係記錄著與數據機解編控制器32b相關的狀態與控制等的 資料。記錄著與數據機解編控制器32b相關的狀態與控制 等資料的暫存器區塊50’則以影射的方式記存至影射暫存 器52 ’其對語音解編控制器32a爲唯讀的屬性;記錄著與 數據機解編控制器32a相關的狀態與控制等資料的暫存器 區塊50則以影射的方式記存至影射暫存器52,,其對數 據機解編控制器32b爲唯讀的屬性。 藉此’語音解編控制器32a便可以直接從影射暫存器 52中讀取到數據機解編控制器32b相關的狀態與控制等的 資料;而數據機解編控制器32a便可以直接從影射暫存器 52’中讀取到語音解編控制器32a相關的狀態與控制等的資 料。 此外,在暫存器區塊50中所記存的資料可以包括兩 11 : 一爲控制器32a之所有狀態的資料的組態暫存器50a, 另〜可爲輸出入基準(如1〇 base.0)之組態暫存器50b。同 f里暫存器區塊50’中也包含前述兩層組態暫存器50’a與 (請先閱讀背面之注意事項再填寫本頁) 訂' 0阳)八4規格(210乂297公釐> 經濟部智慧財產局員工消費合作社印製 425769 5022twf.doc/006 A7 B7 五、發明説明(p) 5(Tb。此外,影射暫存器52、52’中也分別包括兩層組態暫 存器(52a、52b)與(52,a、52,b)。 暫存器(50、52)與(50,、52’)可以實體方式分別在語音 與數據機解編器控制器32a ' 32b中設置。亦或,在同一暫 存器硬體上’ ill語音與數據機解編器控制器32a、32b把上 述之狀態資料編碼成不同的位址。 因此當電腦系統要進入關機/暫停模式時,在c〇dec0, 如g吾首解編器34關掉時脈訊號前,可以由語音解編器控 制器34中的影射暫存器52’ ’讀取到數據機解編器36目 前的工作狀態。如果數據機解編器36仍然在工作,便可 以暫停關掉時脈訊號,以避免系統當機。此架構,對近來 將語音與數據通訊整合於一晶片組中的趨勢十分有其功 效。 缕考第5圖,其繪示依據本發明之具有影射暫存器之 解編器控制裝置之關機/暫停方法。 解編器控制裝置可包含複數個控制器,分別對應外接 的複數個解編器。具體而言,可以語音解編器控制器與數 據機解編器控制器爲例。 於步驟100,將每個解編器控制器起始化,並將對應 各控制裝置之狀態資料記存於一暫存器中,且將其餘控制 裝置之狀態資料以影射方式記存於暫存器中。接著,在步 驟[02,將對應各解編器控制器之暫存器中的主動位元 (active bh)設定爲第一狀態,例如”1”。接著,在步驟1〇4, 判斷是否進入關機/暫停模式。 (請先閱讀背面之注項再填寫本頁)
本紙張尺度通用中國圏家樣準(〇'!^)/'14規^(210'乂297公釐) 5022twf.d〇c/006 A7 5022twf.d〇c/006 A7 經濟部智慧財產局員工消費合作社印製 B7 五、發明説明(7 ) 在步驟106,當系統要進入關機/暫停模式時,之前, 將解編器控制器中用以驅動時脈控制訊號之控制訊號所對 應的主動位元設定爲第二狀態,例如”〇”。此通常爲codecO 之解編器,在此實施例爲語音解編器。 之後,於步驟108,檢查在影射暫存器中所記存的各 控制器所對應的主動位元是否均爲”〇,’。當其餘各控制器 所對應的主動位元均爲”0”時,便執行步驟110 »進入進入 關機/暫停模式。 由上所述可以得知,由於驅動時脈訊號的解編器在關 閉時脈訊號之前,會在對應的控制器中的影射暫存器中檢 查對應其他控制器的解編器是否仍在進行工作。只有所有 的解編器停止工作,才將時脈訊號關閉;反之則等到所有 的解編器結束工作才關閉時脈訊號。 因此’藉由本發明之架構與方法,確實可以防止在其 餘解編器上在工作時,便停掉時脈訊號,而造成當機 綜上所述’本發明之解編器控制裝置之影射暫存器架 構與運用此架構之關機/暫停方法,與習知技術相較之下至 少具有下列之優點與功效: 依據本發明之解編器控制裝置之影射暫存器架構與運 用此架構之關機/暫停方法,其利用影射(shadow)暫存器的 方式’使各個裝置之間可以知道彼此的狀態。 依據本發明之解編器控制裝置之影射暫存器架構與運 用此架構之關機/暫停方法,其利用影射暫存器的方式,使 系統在將進入關機/暫停模式時,會讀取影射暫存器中所記 (請先閱讀背面之注^^項再填寫本頁)
、1T 線 ~~~~) MMM- ( 210X297^ ) 經濟部智慧財產局員工消費合作社印製 425769 5022twf.d〇c/006 A7 B7 五、發明説明(^) 存之對方裝置的狀態,而不會貿然把時脈控制訊號關閉, 防止系統當機。 依據本發明之解編器控制裝置之影射暫存器架構與運 用此架構之關機/暫停方法,其利用影射暫存器的方式,使 系統在將進入關機/暫停模式時,會讀取影射暫存器中所記 存之對方裝置的狀態,待所有裝置結束工作後,再進入關 機/暫停模式。 依據本發明之本發明之解編器控制裝置之影射暫存器 架構與運用此架構之關機/暫停方法,其解編器控制器,特 別是ACLINK控制器可支援複數個解編器,故其對整合性 多功能晶片組特別具有功效。 綜上所述 '雖然本發明已以較佳實施例揭露如上,然 其並非用以限定本發明,任何熟習此技藝者,在不脫離本 發明之精神和範圍內,當可作各種之更動與潤飾,因此本 發明之保護範圍當視後附之申請專利範圍所界定者爲準。 (請先閱讀背面之注意事項再填寫本頁)
11T 本紙張尺度適用中國國家標準(CNS ) Α4規格(210Χ297公嫠)

Claims (1)

  1. A8 B8 C8 D8 修正I r R 期 89/7 /3 一第一與 42576 9 5 02 2 twf1/0 0 2 苹A fi Ί Ί Ί 5 7 Π號專利鞞|H條Tf太 :、申請專利範圍 1.一種解編器控制裝置之影射暫存器架構,包括: 一解編器控制裝置,具有一第一與一第二解編器控制 器,該第一與該第二解編器控制器各包含一第一暫存器區 塊與一第二暫存器區塊,其中該第一與該第二解編器控制 器之該第一暫存器區塊係分別記存該第一與該第二解編器 控制器之狀態資料,而該第一與該第二解編器控制器之該 第二暫存器區塊係分別記存影射之該第二與該第一解編器 控制器之該第一暫存器區塊狀態資料;以及 解編器,耦接至該解編器控制裝置 2, 如申請專利範圍第1項所述之解編器控制裝置之影 射暫存器架構,其中該第一與該第二解編器分別爲語音解 編器與數據機解編器。 3, 如申請專利範圍第2項所述之解編器控制裝置之影 射暫存器架構,其中該第一與該第二解編器控制器分別爲 語音與數據機解編器控制器。 4, 如申請專利範圍第1項所述之解編器控制裝置之影 射暫存器架構,其中該解編器控制裝置係包括ACLINK規 格之控制器。 5, 如申請專利範圍第1項所述之解編器控制裝置之影 射暫存器架構,其中該第一與該第二解編器控制器之該第 一與該第二暫存器區塊分別均爲各自獨立實體暫存器》 6, 如申請專利範圍第1項所述之解編器控制裝置之影 射暫存器架構,其中該第一與該第二解編器控制器之該第 一與該第二暫存器區塊係在同一暫存器上,以不同的編碼 13 I . ----Ί — ·』^---I--訂---I---f I I L (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 方式來配置。 7. 如申請專利範圍第1項所述之解編器控制裝置之影 射暫存器架構,其中該第一與該第二解編器控制器之該第 一暫存器區塊係包含第一層組態暫存器與第二層組態暫存 器,分別對應該第一與該第二解編器控制器之所有狀態的 資料,以及對應輸出入基準(10 base 0)之組態暫存器。 8. 如申請專利範圍第7項所述之解編器控制裝置之影 射暫存器架構,其中該第一與該第二解編器控制器之該第 二暫存器區塊係包含第一層組態暫存器與第二層組態暫存 器,分別對應該第二與該第一解編器控制器之所有狀態的 資料,以及對應輸出入基準(I〇 base 0)之組態暫存器。 9. 一種具有影射暫存器之解編器控制裝置,包括一具 有一第一與一第二解編器控制器,該第一與該第二解編器 控制器各包含一第一暫存器區塊與一第二暫存器區塊,其 中該第一與該第二解編器控制器之該第一暫存器區塊係分 別記存該第一與該第二解編器控制器之狀態資料,而該第 一與該第二解編器控制器之該第二暫存器區塊係分別記存 影射之該第二與該第一解編器控制器之該第一暫存器區塊 狀態資料。 10. 如申請專利範圍第9項所述之具有影射暫存器之解 編器控制裝置,其中該第一與該第二解編器控制器分別爲 語音與數據機解編器控制器。 11. 如申請專利範圍第9項所述之具有影射暫存器之解 編器控制裝置,其中該解編器控制裝置係包括ACUNK規 ----.--------- ------JI — 訂--------線—. {請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 425769 5022twfl/002 A8 B8 C8 D8 六 經濟部智慧財產局員工消費合作社印製 申請專利範圍 格之控制器。 12. 如申請專利範圍第9項所述之具有影射暫存器之解 編器控制裝置\其中該第一與該第二解編器控制器之該第 一與該第二暫存器區塊分別均爲各自獨立實體暫存器。 13. 如申請專利範圍第9項所述之具有影射暫存器之解 編器控制裝置,其中該第一與該第二解編器控制器之該第 一與該第二暫存器區塊係在同一暫存器上,以不同的編碼 方式來配置。 14. 如申請專利範圍第9項所述之具有影射暫存器之解 編器控制裝置,其中該第一與該第二解編器控制器之該第 一暫存器區塊係包含第一層組態暫存器與第二層組態暫存 器,分別對應該第一與該第二解編器控制器之所有狀態的 資料,以及對應輸出入基準(10 base 0)之組態暫存器。 15. 如申請專利範圍第14項所述之具有影射暫存器之 解編器控制裝置,其中該第一與該第二解編器控制器之該 第二暫存器區塊係包含第一層組態暫存器與第二層組態暫 存器,分別對應該第二與該第一解編器控制器之所有狀態 的資料,以及對應輸出入基準(I〇 base 0)之組態暫存器。 16. —種具有影射暫存器之解編器控制裝置,包括一具 有複數個解編器控制器,該些解編器控制器各包含一第一 暫存器區塊與一第二暫存器區塊,其中該些解編器控制器 之該第一暫存器區塊係分別記存該些解編器控制器之狀態 資料,而該些解編器控制器之該第二暫存器區塊係分別記 存影射之該些解編器控制器之該第一暫存器區塊狀態資 1 5 0^---------- 訂·------I I F (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 9 6 7 一0 2 4 8888 ABCD 經濟部智慧財產局員工消費合作社印製 夂、申請專利範圍 料。 17.如申請專利範圍第16項所述之具有影射暫存器之 解編器控制裝S,其中該第一與該第二解編器控制器之該 第一與該第二暫存器區塊分別均爲各自獨立實體暫存器^ 18_如申請專利範圍第16項所述之具有影射暫存器之 解編器控制裝置,其中該第一與該第二解編器控制器之該 第一與該第二暫存器區塊係在同一暫存器上,以不同的編 碼方式來配置。 19. 如申請專利範圍第16項所述之具有影射暫存器之 解編器控制裝置,其中該第一與該第二解編器控制器之該 第一暫存器區塊係包含第一層組態暫存器與第二層組態暫 存器,分別對應該第一與該第二解編器控制器之所有狀態 的資料,以及對應輸出入基準(10 base 0)之組態暫存器。 20. 如申請專利範圍第19項所述之具有影射暫存器之 解編器控制裝置,其中該第一與該第二解編器控制器之該 第二暫存器區塊係包含第一層組態暫存器與第二層組態暫 存器,分別對應該第二與該第一解編器控制器之所有狀態 的資料,以及對應輸出入基準(10 base 0)之組態暫存器。 21. —種具有影射暫存器之解編器控制器之關機/暫停 方法,該解編器控制器包含複數個控制器,該方法包括: 將各該些控制器起始化,並將對應該些控制器之一的 狀態資料記存於一暫存器中,且將其餘該些控制器之狀態 資料以影射方式記存於該暫存器中; 對應各該些控制器之該暫存器中的一主動位元設定爲 16 — — If-----— — IJ4-----——訂--------- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 卜-…… 1 - 」 A8 B8 5022twfl/002 C8 D8 六、申請專利範圍 一第一狀態; 在該進入關機/暫停模式之前,將該些控制器中用以驅 動時脈控制訊號之該控制訊號所對應的該主動位元設定爲 一第二狀態; 檢查該些控制器所對應的主動位元是否均爲該第二狀 態; 當該些控制器所對應的主動位元均爲該第二狀態時, 進入該進入關機/暫停模式。 衣-------訂---------線-· (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作杜印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 x 297公釐)
TW088111570A 1999-07-08 1999-07-08 Mapping register structure of codec controller and powering down and suspending method using the same TW425769B (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
TW088111570A TW425769B (en) 1999-07-08 1999-07-08 Mapping register structure of codec controller and powering down and suspending method using the same
US09/434,862 US6480908B1 (en) 1999-07-08 1999-11-04 Codec system with shadow buffers and method of performing a power down/suspend operation on this codec system
DE19959685.9A DE19959685B4 (de) 1999-07-08 1999-12-10 Codier-Decodier-System mit Duplikatspeichern und Verfahren zum Durchführen eines Spannungsabschaltungs-/Unterbrechungsmodus bei diesem Codier-Decodier-System
US10/154,218 US6584570B2 (en) 1999-07-08 2002-05-20 Codec system with shadow buffers and method of performing a power down/suspend operation on this codec system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW088111570A TW425769B (en) 1999-07-08 1999-07-08 Mapping register structure of codec controller and powering down and suspending method using the same

Publications (1)

Publication Number Publication Date
TW425769B true TW425769B (en) 2001-03-11

Family

ID=21641434

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088111570A TW425769B (en) 1999-07-08 1999-07-08 Mapping register structure of codec controller and powering down and suspending method using the same

Country Status (3)

Country Link
US (2) US6480908B1 (zh)
DE (1) DE19959685B4 (zh)
TW (1) TW425769B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108352161A (zh) * 2015-12-21 2018-07-31 英特尔公司 动态音频编解码器枚举

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004038213A1 (de) * 2004-08-05 2006-03-16 Robert Bosch Gmbh Verfahren und Vorrichtung zum Zugriff auf Daten eines Botschaftsspeichers eines Kommunikationsbausteins
US7937606B1 (en) * 2006-05-18 2011-05-03 Nvidia Corporation Shadow unit for shadowing circuit status
US8171312B2 (en) * 2006-07-05 2012-05-01 Canon Kabushiki Kaisha Recording apparatus and method for controlling the recording apparatus
US20090150697A1 (en) * 2007-12-06 2009-06-11 Yang Su-Young Media file reproduction apparatus and method

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0616617B2 (ja) * 1987-12-07 1994-03-02 富士通株式会社 初期条件設定方法
JP2920942B2 (ja) * 1989-07-20 1999-07-19 富士通株式会社 テレビ電話機
AU629019B2 (en) * 1989-09-08 1992-09-24 Apple Computer, Inc. Power management for a laptop computer
DE4417924C2 (de) * 1993-05-24 1995-09-28 Reszl Karl Michael Interface für eine unterbrechungsfreie Stromversorung
US5526503A (en) * 1993-10-06 1996-06-11 Ast Research, Inc. Virtual addressing buffer circuit
CA2126903C (en) * 1994-06-28 1996-12-24 Stephen Hon Digital surround sound method and apparatus
US5646621A (en) * 1994-11-02 1997-07-08 Advanced Micro Devices, Inc. Delta-sigma ADC with multi-stage decimation filter and gain compensation filter
KR100202538B1 (ko) * 1994-12-23 1999-06-15 구자홍 엠펙 비디오 코덱 장치
US5883670A (en) * 1996-08-02 1999-03-16 Avid Technology, Inc. Motion video processing circuit for capture playback and manipulation of digital motion video information on a computer
US5983299A (en) * 1996-10-18 1999-11-09 Samsung Electronics Co., Ltd. Priority request and bypass bus
KR19980044990A (ko) * 1996-12-09 1998-09-15 양승택 휴대형 멀티미디어 데이터 입출력 처리기의 구조 및 그 구동 방법
US6259957B1 (en) * 1997-04-04 2001-07-10 Cirrus Logic, Inc. Circuits and methods for implementing audio Codecs and systems using the same
US6418203B1 (en) * 1997-06-06 2002-07-09 Data Race, Inc. System and method for communicating audio information between a computer and a duplex speakerphone modem
US6240166B1 (en) * 1998-12-08 2001-05-29 Conexant Systems, Inc. LAN connection using analog modems via telephone wiring
US6389033B1 (en) * 1999-01-25 2002-05-14 Conexant Systems, Inc. System and method for performing signal acceleration on an AC link bus
US6195766B1 (en) * 1999-05-10 2001-02-27 Conexant Systems, Inc. System and method for providing soft audio and soft modem copy protection for hardware interfaces and software code

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108352161A (zh) * 2015-12-21 2018-07-31 英特尔公司 动态音频编解码器枚举

Also Published As

Publication number Publication date
US6584570B2 (en) 2003-06-24
US6480908B1 (en) 2002-11-12
DE19959685A1 (de) 2001-01-11
US20020138773A1 (en) 2002-09-26
DE19959685B4 (de) 2015-07-02

Similar Documents

Publication Publication Date Title
TW394871B (en) System, apparatus, and method for managing power in a computer system
TW503348B (en) Computer, computer system and power saving control method thereof
TW384440B (en) A method and apparatus for data ordering of I/O transfers in bi-modal endian power PC systems
US20080278508A1 (en) Architecture and Method for Remote Platform Control Management
TW425769B (en) Mapping register structure of codec controller and powering down and suspending method using the same
TW573274B (en) Data processing device and memory card using data processing device
JPH10116187A (ja) マイクロコンピュータ
TW413763B (en) Data conversion device and data flow control method in between USB host and network end
JPS61251950A (ja) インタ−フエイス装置
JPH06163129A (ja) 異なるバス・アーキテクチャを有するコンピュータに差込み可能な共通アダプタ・カード
JP2624388B2 (ja) Dma装置
TW522309B (en) Data transmission method among buses, bridging apparatus and relevant application system
CN111541825A (zh) 电子装置及其控制方法
JPH08202677A (ja) マイクロコントローラ
JP2803428B2 (ja) 入力バッファ
TW499636B (en) PC card controller with advanced power management reset capabilities
TW400479B (en) The method and the circuits of the power management control of the external cache of the computer system
JP2595243Y2 (ja) マイクロコンピュータ
JPH02120919A (ja) パーソナルコンピュータのスリープモード回路
JPH023853A (ja) Cpuのインタフェース方法
JP3355979B2 (ja) Lcd駆動回路
JPH06266612A (ja) Dmaコントローラ
JPH0445067Y2 (zh)
JPS61208553A (ja) コンピユータ・アクセス制御方法及びコンピユータ・アクセス制御装置
JPH08255231A (ja) Icカ−ドシステムの通信方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent