TW384613B - Image capturing circuit - Google Patents

Image capturing circuit Download PDF

Info

Publication number
TW384613B
TW384613B TW087113422A TW87113422A TW384613B TW 384613 B TW384613 B TW 384613B TW 087113422 A TW087113422 A TW 087113422A TW 87113422 A TW87113422 A TW 87113422A TW 384613 B TW384613 B TW 384613B
Authority
TW
Taiwan
Prior art keywords
signal
output
circuit
clock
amplifier
Prior art date
Application number
TW087113422A
Other languages
English (en)
Inventor
Kendall G Moore
Frederic B Shapiro
Deborah J Beckwitth
Michael W Hodel
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Application granted granted Critical
Publication of TW384613B publication Critical patent/TW384613B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/616Noise processing, e.g. detecting, correcting, reducing or removing noise involving a correlated sampling function, e.g. correlated double sampling [CDS] or triple sampling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/67Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response
    • H04N25/671Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response for non-uniformity detection or correction
    • H04N25/677Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response for non-uniformity detection or correction for reducing the column or line fixed pattern noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Image Input (AREA)

Description

此申請案已 請號為08/929 本發明一般 —光敏裝置產 南解析度影 電荷耗合裝置 是緊密的且在 位照相機與掃 列一影像像素 的結構被投射 色像素信號被 統内,每個光 像素信號以 形成一類比像 性,此像素流 為減少感測噪 處理參數與工 時槽有相等的 參照習知申請 在美國於1997年9月3 ,1 25。 發明背景 相關於積體電路與較 生一影像信號之電路 像捕捉系統通常以一 ’光二極體,光電晶 低功率下工作,因此 晦器是理想的。此光 的輸出信號指示。此 以致每個光敏裝置回 組合以再生影像之顏 敏裝置是回應或紅, 一串列方式被感測在 素流。為確保與高傳 被感測且於一至少2 7 音,此像素流僅於特 作條件之一指定範圍 寬度時被達成。 曰提出申請,其專利申 特別的是對一為處理被 半導體光敏感 體之一陣列。 為使用於手提 敏裝置產生投 影像經由濾色 應光之原色之 色。例如,在 綠或藍光。 此感測陣列之 真度電視標準 .〇兆赫像素率 定的時槽間被 之最佳噪音控 測裝置如 如此陣列 設備如數. 射在此陣 鏡或相等 一。此濾 一RGB 系 一輸出以 之相容 被處理。 感測。對 制是當此 習知技藝系統於交替式感測放大器中以感測視頻流之交 替像素達成高像素率。例如’奇數像素於一第一感測放大 器被感測’而偶數像素於一第二感測放大器被感測,且此 交替式感測放大器之結果輸出信號被多工化成一單獨流以
C: \Prograiu Fi les\Patent\54404. ptd 第5頁 發明說明(2) 為再處理。為感測此像素信號之一期望之時槽是以—高頻 進位°:數器產生-時槽計數以比較-程式碼而被選擇。 ,動此一進位計數器之時鐘工作在一頻率等於此取樣率盥 時槽數量之乘積。例如,於此像素信號 工作在27.0兆赫且於此像素信號内被期望16個時槽 要 一時鐘工作在27x1 6 = 432兆赫。 、要 :知?藝感測機制之一問題是介於此感測放大器之任何 =争己:果★成固定式樣顯示缺點其難以或無法辨認或修 正。更甚,此向頻二進位計數器消耗—大量功率。 " 因此,有為一改良感測電路其於一較低時鐘頻率以 取樣脈衝以減少功率且減少固定式樣顯示缺點之一兩。 圖形之簡要說明 而 圖1是一影像捕捉系統之一等角視野圖; 圖2是此信號處理電路之一方塊圖,· 圖3是一相關雙重取樣電路之一電路圖; 圖4是一相關雙重取樣電路之信號之一時 圖5是時槽脈衝定位器之—電路圖; ’ 圖6是此時槽脈衝定位器之—時序圖; 圖7是一時鐘振盪器之一電路圖; 圖形之詳細說明 圖1是一包括一影像捕捉裝置20與一 捕捉系統1 0之一部份分解等角視野圖。'^置22之影像 捉一影像1 2以轉換成數據資料為_ 捕捉系統1 〇捕 格式’被說明於如下更甚之細節。 1 、置22所辨識的
五 發明說明(3) 捉裝置20包括一封裝24收容一影像積體電路⑼與 盍子28以封閉積體電路26於封裝24内。蓋子28 以投射影像12在積體電路26之一區域32上。此透 月邛伤可被加工如一聚焦鏡片工作,或以另外弋, Π1 2與區域3 2之間一外加鏡片(未顯示)能夠;成聚 =車如電荷耗合裝置,光二極體,光電晶體功能如= $ =:母個光敏裝置產生—像素信號其電壓為相關於照 ,在裝置上光之顏色與亮度。區域32再包括按一預定順序 一導體36上產生一像素信號流以選擇像素之電路。 積體電路26包括一 &含一信號處理電路之區域%装處理 類比像素流以產生經由絲焊37被連接至封裝24之一腳39之 數據輸出資料。雖然此輸出信號被指示於圖i被提供至一 單獨腳上以簡化此圖,於許多應用上輸出#料被提供在— 匯流排上至封裝20之一組腳。如時鐘與定址信號之控制作 號被於區域34之電路提供在_導體或匯流排38上以控制區 域32之感測陣列的電子操作。 輸出裝置22被視為一監視器,但能為任何數字之裝置如
一印表機,一儲存裝置如—磁碟機,與相似者。於I 通信裝置如-呼叫器或手提電話,影像捕捉系W。提供: 調制信號以廣播此影像至其他通信裝置。因此,輸出裝置 22能包括一無線電頻率振盪器以提供一載波信號,一供輪 出數據與載波信號調制之調制器與一供傳輸此調制信號之 天線。 C:\Program FUes\Patent\54404.ptd 第 7 頁 五、發明說明(4) 為區域34之信號處理電路之方塊圖。 ,數字之元件提供相似之功能。—類比像此圖二有相 :=27.0兆赫像素率在導體36上被接& ;;振L1”投射在光感測陣列内相對光敏裝置上Π 光^、 〃色系統内,至母個裝置之光通常經由一顏色读 先鏡,如此像素信號代表一主要彩色元素。 顔色濾 詳;相關雙重取樣_電路為一感測電路其於如 ^述一特定時間點將VmEL取樣。VPUEL為一單端社 、 土:力:噪音免疫力與動態範圍,被⑽電路2〇2::號差 =信料〜亮度代表、因此,CDS電路二乍二 导^結止至差分轉換器。CDS電路2〇2通常包括一電壓详 感測陣列内之一已知型式光敏裝置最佳化動‘; 多數光感測裝置在最大光的情況產生像素 2唬其振幅約為一伏特。在於一手提無線電通信裝置之一 /no用實例工作自一電池電源供給電壓H 8伏特最小, S電路202提供一電壓增益約為L 5以供給一峰對峰丨 特動態範圍。 時間產生器21 4來自於為影像捕捉系統丨〇同步工作之 一外加源接收一參考時鐘信號REFCLK。時間產生器2丨4包 括一頻率綜合器其控制一電壓控制振盪器(vc〇)以提供一 高頻時鐘信號vHF工作在27X8=2 1 6 0兆赫。當CDS電路2〇2將 Vp丨.肌取樣時VHF計時一時槽脈衝定位器212以分割Vp丨肌之一. ,期為時槽。一像素時鐘信號被頻率分割^所驅動或 藉使用參考於REFCLK之一第二VC0工作在27. 〇兆赫。vpcu C:\Program F iles\Patent\54404. otd 第 8 五、發明說明(5) 被提供至導體38供此光感測裝置定址以設定VP1XEL之速率。 時槽脈衝定位器212接收來自於時間產生器214之VHF以及 在被CDS電路202使將VPIXEL取樣一選定的時槽内產生感測時 鐘Vs】與VS2,如下所述。 輸出信號VPP 被應用於一可程式化增益放大器 (PGA) 2 04之差分輸入。PGA2 04為一數字可程式化增益級其 增益被一主要顏色之數據指示性所控制以及被.供給在一雙 導體匯流排2 2 2。為了捕捉影像1 2之真實顏色,當每個主 要顏色的光亮度相等時VPIXEL之主要顏色元素必需具有相等 的振幅。這是’當白色光被投射至區域32上時,紅色,綠 色以及藍色的綠光裝置必須產生相同振幅的像素信號。於 實際系統内,惟,光感測裝制對於不同顏色的光有不同的 反應。此外’顏色慮光鏡供給不同程度的透明度,以致對 已知光亮度不同的顏色產生像素信號不相等的振幅。 為VpiXEL供給一白平衡調整,於VP1XEL内依照每個像素信號 感測的顏色改變PGA204的增益。舉例,紅色像素信號可被 一 1. 0的增益所放大,當綠色像素信號被一丨.333的增益所 放大以及Μ色像素信號被一2.〇的增益所放大時。當白光 被技射至此光感測陣列上時,結果依賴顏色的像素信號振 幅被調整如此數字信號VDm如白光被顯示。 一重置調整電路206接收來自於PGA204 —白平衡差分輸 出信號以及供被光感測裝置與被^;!^電路202與PGA204引介 之電壓重置修正。此重置在一零光情況下使用於此技藝内 所良好建立的技術藉量測重置調整電路2 〇 6的輪出信號被
C:\Program Files\Patent\544〇4. ptd 第9頁 五、發明說明(6) · -- 決定。 類比對數字轉換器(ADC)2 08在一差分輸入接收此重置調 整信號以產生一代表信的平行數字文字在匯流排2〇 9上。 一高數據速率藉組態匯流排2 0 9被達成以具有至少如藉 ADC20 8產生的數字文字内的位元那樣多的導體。舉例,假 如數字文字是8位元寬,匯流排209包括8個導體,等等。 數字信號處理電路(DSP)210接收來自於AI)C208的平行數 子文子以及一組操作之任一,如伽馬修正,影像脅音滹 波,像素群集平均,顏色加深以及對比加強,數據壓^以 及輸出數據袼式化。DSP2 10也控制一顏色查找列表(未顧 示)為在特定的印表機或監視器上顯示影像而將紅,綠以 及藍色像素的混合最佳化。供DSP21 0操作之軟體指令被儲 存於一圮憶裝置如唯讀記憶體或隨機存取記憶體。 圖3為一包括一放大器302與電容器310-320之CDS電路 202的線路圖。CDS電路2 0 2又包括開關33 0-353如傳輸閘實 知或相似的開關裝置其能夠傳送最少失真的類比信號。、 CDS電路202執行一取樣保持的功能以及一相減功能其感測 在第一與第二時間點的VP1XEL大小以及減去取樣以產生差分 輸出仏。放大器302經常包括一電壓增益級以最大 化動態範圍。舉例,在一其間Vpim的最大振幅為〗.〇伏特 之一實例,CDS電路20 2產生一丨,5的增益。 通常地,高增益CDS放大器相較於、瓜的週期具有較長安 頓時間以及較慢的速率。為了增加感測的速率,習知技藝 系統使用平行放大器將交替的像素信號取樣以致當其它放
C:\Progra丨n Files\Patent\544〇4. ptd 第 1〇 胃 五、發明說明(7) 大器正感測-像素信號時,一放大器能安 , 订感測放大·器將顯示的影像失真以及I生固定的型樣缺 陷》本發明的感測電路藉交替式的電容:獨 放大器302而非經由多個感測放大器以 經由單獨的 電路内的放大器被更精;匹配優點的寨 信號取樣來克服此問題。藉使用僅一放大器: 號,本發明藉降低功率消耗與晶片區域以改信 CDS電路202之詳細操作可藉參照圖4 藝: 顯示-像素流之典型波形包括藉於光感:::察的其 個逐次存取光感測裝置產生的3個連序 ' 素信號包括時間週期Τ τ τ ί序:象,信號。第-像 τ4;以及第三包括=週 時間週期Tfl #當在此光感,測陣列内存 將寄生電容纟電時產生t高切拖Amu尤感測裝置時 立立Γ 高換噪音被特性化了。切換噪 曰疋相關木曰,即;在每個像素信號期間遞迴之噪音。 产:S : 包含主要的低頻噪音但相對於光亮 度無資訊期間疋被參照為暗或參考的週期。兩者相關的與 不相關的噪音能夠被呈現但通常具有低振幅。纟時間週期 1期間w的水平被用來當作__參考值以㈣低頻脅音。 當Vpim被取樣時—w式化的取樣信號Vsi控制在此暗週期 期間以產生一暗或參考的信號。 時間週期T2在其中vpim的振φ|為投射在—光敏感測裝置 上光的扣不時被設計為此光週期β 一可程式化取樣信號、 控制在此光週期期間當VpixEL被取樣時。此第二及第三像素 C:\Prograra Files\Patent\54404. ptd 第 11 頁 五、發明說明(8) 信號具有相似於第一傻去^ϊ;·# -像素作虢夕τ ί ί素號之特性,且能夠將相較於第 县备二。Τ2之週期相關於時間週期被特性化,那 於第:像:ί 相對於Τ4與Τβ時,時間週期丁。與Tl號相對 於第了像素信號1以及第三像素信號I。 332回第頭參後照去=,在時間週期T〇與1*1期間藉關閉開關330與 號被取樣以及當u邏輯上為高時將電容 2電至暗或第一像素信號之參考水平時打開其他開關。 週期(時間週期Τ2)期間藉關閉開關338與340第一像素 ^又被取樣以及當Vs2在邏輯上為高時打開其他開關。在 時間週期τ2射3期間開關333與341被關閉以及其他開關被 打開以分別於放大器302之非反向或反向之輸入儲存取樣 之暗與明之水乎。在時間週期I期間,放大器3〇2工作於 相減/放大模式,其中藉關閉開關347,348,35〇與353以 產生差分類比輪出信號νρρ _νΡΝ正比於介於此取樣暗與明之 差值。 、 當在T3期間放大之第一像素為輪出時,第二像素信號被 相似地取樣,一旦在Τ'3期間藉關閉開關334與336當^在邏 輯上為高時將電容器312充電以建立此第二像素信號之一 參考水平,以及當VS2在邏輯上為高時再次在τ4期間藉關閉 開關342與344。在時間週期τ4與^期間開關33 7與345被關 閉於放大器302之輸入以館存取樣之暗與明之水平。在丁$ 期間’放大器302工作於相減/放大模式藉關閉開關Μ?, 348,350與353以產生差分類比輸出信號Vpp _VpN正比於第 二像素信號介於暗與明之差值。
五、發明說明(9) : 當放大器302非工作於相減/放大模式時,開關346, 349 ’351與352被·關閉以移除表—電容器318與320之電荷。 同樣地,在凡期間’開關331,332 ’339與340被關閉將電 容器310與314放電,在T6期間,當開關335,336,343與 344被關閉時將電容器31 2與316放電。 ’ 因此’ VP】XEL被感測如以上所述以交替式地取樣並在電容 器310與314上儲存奇數像素信號的暗與明之水平以及在電 容器312與316上館存偶數像素信號的暗與明之水平。這歧 樣本為所有路經放大器302以提供一供VmEL之所有像素信 號經由放大器302之單獨信號路徑。此用於習知技藝之平 行放大器路徑因而被避免,其改善了顯示影像的品質。明 顯的是以上所述的感測機制能夠藉使用增加的電容器對於 每個週期上逐次地將增加像素信號的暗與明之水平取樣而 被延伸至較高的Vpixel速率。 圖5是時槽脈衝定位器212的線路圖,包括一時鐘振盪器 5 2與解碼器54與56。時鐘振盪器52被組態為g級時鐘環振 盪器其被計時於互補時鐘之上昇與下降邊緣以產生在匯流 排51與53上之8位元數據以呈現16個供\丨抓取樣可能的時 槽丁!-!^。此9級時鐘環振盪器包括8個時鐘反向器同步於 vHF以及一個經由反向器的標準漣波。此8個時鐘反向器驅 動差分放大器以分別地提供真實與互補輸出信號在匯流排 51與53之上。此每個時鐘反向器真實與互補的輸出具有重 合的邊緣以許可VS1與^脈衝其易於被延伸至較一時槽為多 而沒有自過渡故障產生噪音β
五、發明說明(10) 習知技藝在一個時鐘信 此需要16個時鐘脈衝以產 時鐘信號VHF之上昇與下降 衝以產生一 16計數。因此 號之一邊緣的計數器增量以及因 生一 >6計數。本發明具有一個在 邊緣計數優點以致僅需要8個脈 ,當於低電源供給相似的功能時 統一半的頻率。特別的是,其中 運行於8X27 = 216兆赫,然而相 時鐘必須工作於1 6 X 27 = 432兆
VHP能夠工作於習知技藝系 VpiXEL工作在27.0兆赫,VHF 較功能的習知技藝時槽的 赫0 時槽脈衝定位器212的森作藉參照囷6的時序圖被觀察, 顯示一 VpiXEL的週期分割成時稽I-Tm代表為產生取樣信號 Vsi與Vs2可能的次數。注意每個時槽藉VHF之逐次過渡邊緣 被定義以致僅以VHF的8個循環產生16個時槽。 解瑪器54在8位元匯流排51上接收來自於8個時鐘反向器 之8個真實輸出信號與在8位元匯流排53上之8個互補輸出 信號。來自於反向器之逐次對的真實輪出信號經由一單獨 雙輸入AND邏輯閘(未顯示)或相等者以產生解碼器η之8個 内部脈衝或在每個時槽12 ’ T4,T6,T8 ’ T10,T12,T14以及 Τ1β期間一個脈衝,同樣地,來自於時鐘反向器之逐次對的 互補輸出信號被解碼以產生在每個時槽t,τ3,τ5,τ7,
Tg,Τη,Τ13以及Τ15期間之内部脈衝》 在16導It匯·机排上之一程式化文字被提供至解瑪器μ 之一輸入以設定時槽其中產生VS1。PR〇G][之每個位元控制 一介於一雙輸入AND邏輯閘與解碼器54之輸出的開關以選 擇供切換至解碼器54之輸出於一程式化時槽期間產生v的
五、發明說明(11) ' ' 之内部脈衝。舉例,假設一特定雙輸aani)邏輯閘在時鐘 振盈器52如圖6所示設定為級2與級3之逐次時鐘反向器的 互補輸出信號上執行一AND操作。PR〇Gl的位元其控制介於 AND邏輯閘與輸出的開關造成在時槽^期間產生VS1。 經由一單獨邏輯閘將時鐘振盪器5 2逐次級按對數解碼, 解碼器54工作於較習知技藝解碼器為高之速率,避免了沉 重負荷的結點,減少了傳遞延遲人此外,L與L具有較短 六昇與下降的時間其許可解碼器54產生較窄與較確的L脈 衝,以及饭如需要以增加可能時槽的數量。短上昇與下降 的時間具有一許可PR0G1較解碼器54之一開關更主動額外 的優點以連結逐次内部脈衝至輸出以產生一較一時 更多之VS1脈衝。 25 同樣地,解碼器56工作,接收一16位元程式化文字 PR0G2於產生VS1制以控制時槽。舉—例,假設在設 ',2與級3之時鐘反向器之真實輸出信號上 已知AND邏輯閘執行一AND操作吖R〇G2的位元其控制介内於 :Si: Ϊ輯閘與輸出的開關造成在時槽Tu期間產生, 圖7所示時鐘振盪器5 2將v λα « 、 盈器其級被設計為級1經由級8為且?—個時鐘5哀振 舟動;5尚以提徂备门挫/ 因為一個環振盈器需要一 可數反向以棱供負回饋須要來維持 : 之標準漣波或包括其相等者以提 :由反向為7 3 内之時槽數目藉於時鐘振盪內f九反向。於一週期 盈52内鍉供—相對數目之時鐘
C:\Program Files\Patent\544〇4. ptd 第 15 頁 五、發明說明(12) 反向器級能夠被改變。 每個時鐘反向器72於一輸出81產生一輸出信號並在一輸 入8 0自前級接收一輸入信號。 輸入80被連接至一p通道金屬氧化半導體(pM〇s)電晶體 76之控制極或閘極’一n通道金屬氧化半導體(NM〇s )電晶 體79以及前級的輸出。—輸入82被連接至pM〇s電晶體77與 NMOS電晶體78以接收vHF。於輸入8〇在一個過渡之後,輸出 信號維持其現行狀態直到下一個過渡將每級的輸出信盥 VHF同步。 ” 犄鐘振盪器52的操作藉參照圖6的時序圖被觀察 個時鐘反向器72的輸出(結點81)波形,參照如級i經由級 4。,被顯示以說明電路的操作。當一級之一輸出改變其邏 輯狀雄’次級之輸出改變Vhf的下一個過渡的狀態。因此, 為,士循環直到下一個VHF過渡,或一時槽,連序級且有相 同邏輯狀態的輸出。舉例,在時期間,級1與級2、的輸 出均為南以及在時槽Τι。期間為低,同樣地,在時槽了期’ 間’級2與級3的輸“為低以及在時槽Τη期間Π ,及 =㈣期間’級3與級4的輸出均為高以及二 時鐘振盪器52又包 接收一時鐘反向器之 信號在匯流排51與53 與56結點的重合邊緣 被延伸至較一時槽為 括個單蠕結束至差 輸出信號以分別提 之上’其過渡邊緣 與光負荷結果於VSi 多而没有自過渡故 分轉換器74其輪入 供真實與互補輸出 為重合。解碼器5 4 與I脈衝内其易於 障產生噪音,而在
五、發明說明(13) 顯示影像減少嗓音的時間 總之,本發 兩次不同的時 明信號在兩只電容器上 產生一差分輸出信 的取樣被故 放大以 素信號 兩只電 放大器 號指示 號,由 少。在 信號取 兩倍於 率〇 暗與明 容器上以產生暗與 内被放大以產生一 。藉於 相同的放大 於非匹配放大器固 由一時鐘振盈器所產生之一 樣而減少了噪音。供時鐘振 一時槽頻率,其允許工作於 點上提供 種感測電 第一像素 。此暗與 號與它們 大時,— 明信號。 第二像素 器内放大 定式樣顯 明提供了一 槽去感測~ 了將VPnEL取 路使用相關 信號以儲存 明信號在一 的差成比例 第二像素信 此暗與明信 信號振幅的 此交替取樣 示之人工因 程控時槽期 盪器之時鐘 一低頻率且 樣之彈性。 雙重取樣在 一暗信號與 放大器内被 。當第一像 號被取樣在 號在相同的 差分輸出信 之像素信 素而被減 間因將像素 "is號工作於 減少的功

Claims (1)

  1. ^— I, 六、申請專利範圍^ : — ------ 1. 一感測電路(2 0 2 ) ’包含: 一放大器; 第一與第二電容器(310,314);以及 切換電路對—用於切換感測電路之一輸入端於一第一 =t至第電容器之一電極以及於—第二狀態至第二電容 之一,極之控制信號回應,於第三狀態此切換電路耦合 第一與第二電容器之電極至此放大器之第一與第二輸入以 於該感,電路之—輸出產生一感測信號(VPP-VPN)。 2. 如申请專利範圍第1項之感測電路,又包含: 一第二電容器(318)於第三狀態耦合於此放大器之第一 輸出與第一輪入之間;以及 '、 一第四電容器(320)於第三狀態耦合於此放大器之第二 輸出與第二輸入之間; 3. —感測電路,包含: 一時鐘振盪器(52)回應一時鐘信號(VHF)以產生一輪入信 號(VPIXEL )之一組時槽(T! - Tie ),其中時鐘振盪器具有一第 一輸出以於多個時槽之一第一時槽期間提供一第一控制作 號(VS1) ; 〇 一回應第一控制信號之第一取樣電路,用以儲存此輸入 信號之一第一值以產生一第一取樣信號;以及 一相減電路(3 〇 2 ),具有一第一輸入耦合以接收此第一 取樣信號’ 一第二輸入耦合以接收一參考信號,以及—輪 出用以提供介於此第一取樣信號與此參考信號之一差值之 一輸出信號(Vpp-V’px)指示。
    六、申請專利範圍 4 ’如申清專利範圍第3項之感樹電路,又包含: 一回應第二控制信號(VS2)之一第二取樣電路,用以儲存 此輸入信號之一第二值以產生此參考信號;其中時鐘振與 ,具有一第二輸出用以於多個時槽之一第二時槽期間提供 一 i二控制信號。 5. 如申請專利範圍第4項之感測電路,其中時鐘振盪装包 » — 一》 括; . 一第一時鐘反向器(72级1 ),具有一時鐘輸入(80, 82 )以 回應此時鐘信號(VHF)以及一耦合至時鐘振盪器第一輸出之 輸出(8 1 ); 一第二時鐘反向器(72級2),具有一時鐘輸入(80, 82 )以 回應此時鐘信號’ 一第一輸入耦·合至第一時鐘反向器之一 輸出以及一輸出耦合至時鐘振盪器之第二輸出;以及 一反向級(73),具有一輸入輛合至第二時学反向器之輸 出以及一輸出於第一結點(83)耦合至第一時鐘反向器-之第 —輸出。 6. —影像捕捉電路,包含: 一光敏裝置,回應來自於一影像之光供一終端產生一像 素信號; 一信號處理電路,包括 (1) 一放大器; (2) 第一與苐二電容器;以及 (3 ) —切換電路對一用於切換光敏裝置之終端於一第 一週期期間至第一電容器之一電極以及於一第二週期期’
    、申請專利範圍 間至第一電容器之一電極 tta μ- 控制信號回庳,於第-.田 期間此切換電路轉合第一 =應於弟二週期 器之第-與第二輪入以產生— 此玫大 二輸出之感測信號。 b放大器之第一與第 7.如申請專利範圍第6項之影 電路又包括; 捕捉電路’其中信號處理 一第三電容器於第三時間週 一輸出與第一輪入之間;以及4間耦合於此放大器之苐 一第四電容器於第三時間週期期 輸出與第二輪入之間。 ]锅合於此放大器之第二 8.如申請專利範圍第7項之影像捕 電路.·又包括第五與第六電容器,r足電路’其中信號處理 間週期期間耦合終端至第五電容及切換電路於一第四時 間週期期間至第六電容器之一電^之電極且於一第五時 時間週期期間耦合第五與第六電容。’。此切換電路於一第六 第一與第二輸入。 &斋之電極至此放大器之
    C:\Program Fi les\Patent\54404. ptd
TW087113422A 1997-09-03 1998-08-14 Image capturing circuit TW384613B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US08/929,125 US6166766A (en) 1997-09-03 1997-09-03 Sensing circuit for capturing a pixel signal

Publications (1)

Publication Number Publication Date
TW384613B true TW384613B (en) 2000-03-11

Family

ID=25457363

Family Applications (1)

Application Number Title Priority Date Filing Date
TW087113422A TW384613B (en) 1997-09-03 1998-08-14 Image capturing circuit

Country Status (4)

Country Link
US (1) US6166766A (zh)
JP (1) JP4215178B2 (zh)
KR (1) KR100599015B1 (zh)
TW (1) TW384613B (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6529237B1 (en) * 1997-12-02 2003-03-04 Texas Instruments Incorporated Complete CDS/PGA sample and hold amplifier
US6788340B1 (en) * 1999-03-15 2004-09-07 Texas Instruments Incorporated Digital imaging control with selective intensity resolution enhancement
US6707492B1 (en) * 1999-03-31 2004-03-16 Cirrus Logic, Inc. Successive approximation calibration apparatus, system, and method for dynamic range extender
US7123301B1 (en) * 1999-06-11 2006-10-17 Analog Devices, Inc. Pixel gain amplifier
KR20030061672A (ko) 2002-01-15 2003-07-22 삼성전자주식회사 냉장고
JP4251811B2 (ja) * 2002-02-07 2009-04-08 富士通マイクロエレクトロニクス株式会社 相関二重サンプリング回路とこの相関二重サンプリング回路を備えたcmosイメージセンサ
US7038720B2 (en) * 2002-10-16 2006-05-02 Exar Corporation Pixel-by-pixel digital control of gain and offset correction for video imaging
JP3909704B2 (ja) * 2003-04-04 2007-04-25 ソニー株式会社 編集システム
GB0411648D0 (en) * 2004-05-25 2004-06-30 Fillfactory N V Method and pixel for performing correlated double sampling
GB2414548B (en) * 2004-05-25 2008-12-17 Fillfactory N V Method and pixel for performing correlated double sampling
TWI341681B (en) * 2007-07-13 2011-05-01 Holtek Semiconductor Inc Image auto-calibration method and system
US7852124B2 (en) * 2008-11-03 2010-12-14 Teledyne Scientific & Imaging, Llc Low noise correlated double sampling amplifier for 4T technology
KR101821820B1 (ko) * 2011-11-09 2018-03-08 삼성전자주식회사 다채널 접촉 센싱 장치
KR20150070779A (ko) * 2013-12-17 2015-06-25 에스케이하이닉스 주식회사 클럭 생성 회로
US10388201B2 (en) 2016-09-19 2019-08-20 Apple Inc. Power cycle display sensing
US10573211B2 (en) 2016-09-21 2020-02-25 Apple Inc. Noise mitigation for display panel sensing
US10755618B2 (en) 2016-09-21 2020-08-25 Apple Inc. Noise mitigation for display panel sensing
US10559238B2 (en) 2016-09-21 2020-02-11 Apple Inc. Noise mitigation for display panel sensing
GB201622029D0 (en) 2016-12-22 2017-02-08 Nederlands Inst Voor Ecologie (Nioo-Knaw) See Scientia Terrae Vzw Nordic Semiconductor Asa Voltage sampling circuits

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4574250A (en) * 1981-10-13 1986-03-04 Intel Corporation Switched capacitor filter utilizing a differential input and output circuit and method
US4862121A (en) * 1987-08-13 1989-08-29 Texas Instruments Incorporated Switched capacitor filter
US4954992A (en) * 1987-12-24 1990-09-04 Mitsubishi Denki Kabushiki Kaisha Random access memory having separate read out and write in bus lines for reduced access time and operating method therefor
US5039950A (en) * 1989-07-20 1991-08-13 Eastman Kodak Company Multiple clock synthesizer
US5086344A (en) * 1990-05-11 1992-02-04 Eastman Kodak Company Digital correlated double sampling circuit for sampling the output of an image sensor
US5159341A (en) * 1991-03-12 1992-10-27 Analog Devices, Inc. Two phase sampling for a delta sigma modulator
US5355396A (en) * 1991-12-30 1994-10-11 Texas Instruments Incorporated Circuitry and method for modularized single transition counting
US5323158A (en) * 1993-04-06 1994-06-21 Analog Devices, Inc. Switched capacitor one-bit digital-to-analog converter
US5448606A (en) * 1993-06-30 1995-09-05 The United States Of America As Represented By The Secratary Of The Navy Gray code counter
JP2546158B2 (ja) * 1993-07-08 1996-10-23 日本電気株式会社 映像信号処理回路
JPH07107392A (ja) * 1993-09-30 1995-04-21 Sanyo Electric Co Ltd 映像信号処理装置
US5572155A (en) * 1994-06-20 1996-11-05 Fuji Photo Film Co., Ltd. CCD signal read-out circuit free from ailiasing of high-frequency noises
US5574457A (en) * 1995-06-12 1996-11-12 Motorola, Inc. Switched capacitor gain stage
US6025875A (en) * 1995-10-23 2000-02-15 National Semiconductor Corporation Analog signal sampler for imaging systems
JPH09130823A (ja) * 1995-10-31 1997-05-16 Matsushita Electric Ind Co Ltd 映像信号処理装置
US5736886A (en) * 1996-02-06 1998-04-07 Analog Devices, Inc. Input clamping method and apparatus with a correlated double-sampling circuit
US5892540A (en) * 1996-06-13 1999-04-06 Rockwell International Corporation Low noise amplifier for passive pixel CMOS imager
US5963156A (en) * 1997-10-22 1999-10-05 National Semiconductor Corporation Sample and hold circuit and method with common mode differential signal feedback for converting single-ended signals to differential signals

Also Published As

Publication number Publication date
JP4215178B2 (ja) 2009-01-28
KR100599015B1 (ko) 2006-11-07
JPH11167618A (ja) 1999-06-22
US6166766A (en) 2000-12-26
KR19990029399A (ko) 1999-04-26

Similar Documents

Publication Publication Date Title
TW384613B (en) Image capturing circuit
US6731335B1 (en) CMOS image sensor having common outputting transistors and method for driving the same
US4479062A (en) Photo-electric conversion device with accumulation time control
US6542105B2 (en) A/D converter
US4460836A (en) Device using signal integration and storing type image sensing means
JPS59224972A (ja) 画像変倍処理装置
JPH1023337A (ja) サンプル及びホールドクロック合成
JPH02301382A (ja) 相関二重信号サンプリング用センサ回路
TW391143B (en) Color balancing circuit and method
US4621191A (en) Self-scanning type photoelectric conversion element drive device responsive to different detected light intensities for focus detection
US4677306A (en) Drive apparatus for solid-state image pickup device
TW580827B (en) Solid-state imaging device and correlated double sampling circuit
US7375754B2 (en) Solid state image pickup device
US5731833A (en) Solid-state image pick-up device with reference level clamping and image pick-up apparatus using the same
CN110987197B (zh) 信号处理装置及方法
JP3651051B2 (ja) 原稿読取装置
JP2004297146A (ja) データ転送制御装置および画像読取り装置
JPH06197192A (ja) 密着イメージセンサの駆動方法およびその装置
JPH02264467A (ja) Ccdリニアイメージセンサの駆動装置
JP2531781B2 (ja) 減算回路
JPH01137876A (ja) 固体撮像素子の信号処理方式
JP2004297145A (ja) 制御信号発生装置および制御信号を発生する方法
JPH07184128A (ja) 固体撮像装置
JPH09153803A (ja) ccdデータをデジタル化する方法及び装置
JPH0795480A (ja) 画像読取装置

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees