TW297115B - - Google Patents

Download PDF

Info

Publication number
TW297115B
TW297115B TW084108790A TW84108790A TW297115B TW 297115 B TW297115 B TW 297115B TW 084108790 A TW084108790 A TW 084108790A TW 84108790 A TW84108790 A TW 84108790A TW 297115 B TW297115 B TW 297115B
Authority
TW
Taiwan
Prior art keywords
data
memory
supply device
source driver
memory block
Prior art date
Application number
TW084108790A
Other languages
English (en)
Original Assignee
Ibm
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibm filed Critical Ibm
Application granted granted Critical
Publication of TW297115B publication Critical patent/TW297115B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Description

經濟部中央標準局負工消费合作社印災 A7 五、發明説明(1 ) (產業上之利用領域) 本發明係關於液晶顯示裝置,更詳細而言,係關於供給 資料予液晶顯示板之資料驅動器的方法及裝置。 (習知技術) 近年來液晶顯示装置之顯示區的解像度愈來愈佳。換而 言之,習知技術以 VGA(Video Graphic Array) 640x480圖素來表示者’目前已逐漸地對應於以SVGa( Super VGA)之 800x600 之圖素顯示或 XGA(extended Graphic Array)之1 024x768圖素顯示。藉由如此高解 像度之顯示,供給資料於各圖素之源極驅動器的工作頻率 變大,使得源極驅動器變的成本很高,而必須重新加以開 發。此外,工作頻率變高的話,滿足EMC之規定較爲困難 。並且隨著解像度之增加,顯示區必須加大,信號之傳送 路徑必須變長,阻抗變高,故高速地傳送正確的信號亦變 困難。 基於此,嚐試進行降低源極驅動器之工作頻率。例如根 據特開平5-1〇〇632公報,其揭示一旦將資料信號寫入四 個記憶體,由Μ記憶體供給資料到四個源極驅動器之方法 。由於以四個源極驅動器來驅動—個液晶顯示板,故單一 源極驅動器之工作頻率爲習知者的1/4,此記憶體容量需 要的圖素之數目爲該源極驅動器以單線驅動時之兩倍。換 而言之’其方法在於-個記憶體—旦記憶了該源極驅動器 所負责的圖素單線份量之資科,其後該資料陸續地被讀出 ’而下-條線《資料被寫入至該記憶體。同樣的方法亦記 本紙張尺度通用中㈣國家標準((,ns )八4况格_(2Τ(Γ7?>7^7 n 衣 訂 (-先問讀背而之注意卞項再填"本页) 經濟部中央標隼局Μ工消费合作社印賢 Λ7 B7 五、發明説明(2 ) /
I 載於特開平5 - 1 8 1 4 3 1號之公報。 此外,在特開平5 - 2 3 2 8 9 8號公報,記載關於在設有四 個記憶體之兩個資料驅動電路中,藉由開關切換該記憶體 以得到同樣效果之方法。 (發明欲解決之問題) 在以上所述之習知技術中,確實源極驅動器之工作頻率 變低,但隨著源極驅動器之個數增加,所需記憶體之全體 容量亦增加,且特開平5-232898號公報所述之方法由於 需要開關,故控制電路較爲複雜。 因此,本發明之目的係在低記憶體容量之下,降低源極 驅動器之工作頻率。 (解決問題之機構) 爲達成上述目的,本發明爲一種資料供給装置,其供給 資料予分成複數組之複數個源極驅動器,該等源極驅動器 分別驅動液晶顯示板之一部份,該資料供給裝置包括:複 數個記憶體區塊,其分別供給資料予特定的前述源極驅動 器組,且可同時進行讀出與寫入;控制機構,其用以控制 對每一前述記憶體區塊而言,該記憶體區塊窝入相關的源 極驅動器所用的資料,且同時讀出該被寫入的資料。藉由 如此作,全體記憶體之容量可以減少,且能降低源極驅動 器之驅動頻率。 本發明之另一種型態爲一種資料供給裝置,其供給資料 予分成複數组之複數個源極驅動器,該等源極驅動器分別 驅動液晶顯示板之一部份,該資料供給裝置包括:複數個 本紙張尺反適;Π中阈闽家標嗥((:\s ) ,.\4吡格(2U)X2t)7公鋒) (請先間讀#而之注意卞項再填·ί-:ί本页)
、1T Λ7 Λ7 經濟部中央櫺準局貞工消费合作社印¾. B7 五、發明説明(3 ) 記憶體區塊,其分別供給資料予特定的前述源極驅動器組 ’且可同時進行讀出與寫入;控制機構,單一源極驅動器 在單線驅動時,相關圈素的容納於影像記憶體之資料在每 次被寫入單一記憶體區塊時,用以切換應被寫入之記憶體 區塊,該資料供給装置之特徵在於當進行寫入至記憶體區 塊之期間,同時以較資料寫入速度爲慢的速度讀出該資料 。藉由如此作再加上前述效果,則不需對連接於液晶顯示 裝置之電腦系統構造作任何變更。 在前述組數及記憶體區塊之個數爲η個的情形,可以選 擇各記憶體區塊之容量爲單一資料驅動器在單線驅動時相 關圖素個數的(η-1)/η以下,而讀出速度爲寫入速度之ι/η 以上。 η爲2之情形赤爲可能,該情形下全體記憶體容量爲源極 驅動器一個的量,一個記憶體區塊則爲1 / 2的量。 此外,記憶體區塊可爲F I F Ο記憶體,只要讀出與寫入 可同時進行即可。 (作用) 將液晶顯示裝置之源極驅動器分成複數個組,每一組設 有複數個記憶體區塊。單一源極驅動器逐步地將單線驅動 時之有關圖素資料寫入至記憶體區塊,並立刻讀出該被窝 入的資料,而供給予源極驅動器。先前的資料被寫入至一 個s己憶體區塊之後,寫入動作切換至其他記憶體區塊,再 重覆上述步驟。但是讀出速度較寫入速度爲慢,在進行寫 入至其他記憶體區塊的期間,被寫人的資料全部都被供給 I n mil 1- 1! - ! ί 及.I I I i 1 '1-^ (凊先閱讀疔而之注意事項再填穷本頁) Λ7 ΙΠ Μ濟部中央橾隼局負工消費合作社印奴 五、發明説明( 至源極驅動器。 (實施例) 圖=示本發明之—實施例。其中影像記憶體 型式容納應顯示之資料,連接於記憶體控制部3。記憶體 控制部3依㈣顯示板21料示之順序依次 影像記憶體i之資料,連接於叩〇.£7及叩〇_〇9。= <表π順序係如液晶顯示板21内之箭頭所示般,由板之左 端至右端的順序。至記憶體控制部3爲止乃電腦係統内之 構造。此FIF0-E7及FIFO-〇9係暫時存放記憶體控制部3 所讀出的資料,由此元件開始爲液晶顯示裝置内的構造。 FIFO-E7連接於源極驅動器15、19,受控制部5之控制。 FIFO-09連接於源極驅動器13,17,受控制部5之控制。 該控制部5係控制源極驅動器i 3,1 5,丄7,1 9以及閉極 驅動器11。藉由源椏驅動器13,15,17,19分別驅動液晶顯 示板2 1的1 /4。 以下説明此裝置之動作。如上所述般記憶體控制部3依 先前所述順序讀出影像記憶體1中所放置之資料,然後控 制部5致動FIF0-09之窝入’源極驅動器窝入單線驅動時 相關之圖素資料。最初將源極驅動器所需的資料寫入 FIF0-09。但控制部5亦同時致動fIF〇-〇9之讀出,而同 時開始讀出窝入之資料。控制部5藉由控制線而使源極驅 動器13接收資料。當寫入至FIF0-09終了時控制部5會取 消寫入至FIF0-09的致動,而致動寫入至FIFO-E7。然 後源極驅動器15所需之資料被寫入至FIFO-E7。且同時 本紙悵疋度遇中國闽家標隼(CNS ) Λ4現格(210Χ2ι>7公埯) ---------衣------訂 (-也間讀^而之注念事項再構^本页) Λ7 Λ7 經濟部中央標隼局負工消费合作社印製 B7 五'發明説明(5 ) 一 控制部5致動由F I F Ο - Ε 7讀出,同時開始讀出寫入之資料 。控制部5藉由控制線而使源極驅動器丨5接收資料。 其次,控制部5致動寫入至FiFO_〇9,使得源極驅動器 17所需之資料被寫入至FIF〇-09成爲可能,同時致動由 FIF〇-〇9讀出,讀出被寫入之資料。控制部$仍然藉由控 制線而使源極驅動器1 7接收資料。當寫入至f I F 〇-〇 9終 了時控制部5會取消寫入至FIF0-09的致動,而致動寫入 至FIFO-E7。然後源極驅動器19所需之資料被寫入至 FIF0-E7。且同時控制部5致動由FIF0-E7讀出,同時開 始讀出被寫入之資料。控制部5藉由控制線而使源極驅動 器19接收資料。以下重覆此步驟。 然後在各源極驅動器數位信號轉換成類比信號,而輸出 至相應之源極線《閘極驅動器1 1在適當的時間活化閘極線 ,藉由輸出至源極線的類比信號而驅動液晶顯示板内的液 晶。 因爲由F I F Ο - E 7及F I F 0-0 9之讀出係在進行寫入至別 的FIFO之間就已結束,故可使fif〇之記憶體容量減少。 這點可由圖2看出,其寫入至FIFO之速度爲由FIFO讀出 之速度的兩倍。 圖2 ( a )表示寫入至F I F 0-0 9及由F I F 0-0 9讀出的情形 。寫入資料至F I F 0-0 9及由該處讀出資料係同時進行, 但由於前述之寫入速度爲讀出速度的兩倍,處理驅動器13 之資料到時刻2 t.爲止,其中到時刻t爲止F I F 0-0 9之記憶 體的消費量增加。但由於讀出與寫入係同時進行,較冗全 -8- 本紙浪尺戍通1丨1中阀闽家標準(rNS丨Λ·4«,格(2丨()X 公筇) (邛先間靖背而之注意事項再填巧本頁) 訂 Λ7 297115 五、發明说明(6 ) ^^1 —.1 I - —II - - - I - -I HI I I ,"、-· (請先閲讀背面之注意事項再填η本頁) 不進行请出的情況3己憶體各量知省了 1 / 2。由時刻t到時 2t爲止讀出容納於FIF0-09之資料,使fIF〇_〇9之記憶 體使用量減少至〇。 圖2(b)係表示寫入至FIFO-E7及由FIF0-E7讀出的情 形。由時刻t到時刻2t,其寫入與讀出之動作同時進行: 因爲寫入速度爲讀出速度之兩倍,處理驅動器15所需之資 料的期間中,FIFO-E7之記憶體使用量會增加。同樣地, 僅使用單線驅動時相關圖素之資料的i /2記憶體容量。由 時刻2t到時刻3t,僅進行由FIFO-E7讀出,FlFO_E7之 記憶體使用量減爲0。 請再次檢視圖2 ( a)’由時刻21到時刻3 t,爲進行寫入编 動器17所需之資料,以及讀出資料之期間,其後由時刻3t 到時刻41,爲讀出被寫入於F I F Ο - 〇 9之資料之期間。 再回到圖2 ( b ),由時刻3 t到時刻41,爲寫入驅動器i 9 所需之資料以及j賣出資料之期間。其後由時刻41到時刻$ t ,爲讀出被窝入於FI F Ο - E 7之資料的期間。 經濟部中央標準局男工消费合作社印聚 藉此可將單線份量之資料以最大窝入速度的丨/2在各源 極驅動器實行《此種寫入速度可加快到某個程度,但由於 源極驅動器之工作頻率係以低者較佳,故藉由此種裝置, 能夠降低源極驅動器之動作速度。且將兩個F丨F 〇合併, 單線驅動時僅需一個源極驅動器之相關圖素資料即可,節 省了記憶體容量,而達成成本降低。 以上均就F I F Ο爲兩個的情形來描述,但三個以上亦可 。例如三個的情形,以最大寫入速度的1 / 3來進行讀出是 本紙狀心請,|’_諸斗((.Ns) Λ4Μ 训^厂公楚) 經濟部中央標隼局與4消费合作社印¾ Λ7 ______—___ 五、發明説明(7 ) 一 可能的。 但F I F 〇之全記憶體容量爲單線驅動時之相關圖素資料 之兩倍份量(各爲2/3)。此記憶體之使用情形如圖3所示。 如上所述,在寫入至F I F 0的同時,該寫入之資料立即被 遣出’因此F I F Ο之記憶體容量減少,且源接驅動器之驅 動頻率亦下降。但在不過度降低此種源極驅動器之驅動頻 率的情況下,能以較少的記憶體容量來實施。例如在圖2 中’讀出速度較寫入速度的1 / 2爲快的話,FIFO之使用量 尖峰的高度變低,在時刻2t以前FIFO之使用量就變成〇。 以上係就一個匯流排來進行輸入到各F I F Ο之結構所做 説明’如圖2所示般FIFO-E7及FIF0-09之寫入互相錯開 ’另一方面,亦可採在複數匯流排上供給資料予各Fif〇 之形式。 關於圖1係分成電腦系統内之構造以及液晶顯示裝置内 之構造來加以説明,但其實並非一定如此,亦可考慮不劃 分成兩部份的情形。換而言之,可考慮全部都在電腦系統 内之情形。 (效果) 如上所述,本發明能在少量的記憶體容量達成降低源極 驅動器之工作頻率。 此外,本發明尚能藉由簡單的控制電路達成降低源極驅 動器之工作頻率。 (圖式之簡單説明) 圖1表示本發明之裝置例的方塊圈。 -10- ^^尺度適;π 標準(c:\s 2叼公冷 -11— H - - ml m· 1^1^1 nn — nn 11 -1 nn 一"1 (^先!'44背而之注盘事項界填寫本I ) A7 B7 五、發明説明(8 ) 圖2爲説明FIF0-E7及FIF0-09之動作的圖。 圖3説明當F I F Ο有三個的情形之記憶體消耗量的圖。 (符號説明) 1 影像記憶體 3 記憶體控制部 5 控制部 7 FIFO-E 9 FIFO-O 1 1 閘極驅動器 1 3 , 1 5,1 7,1 9源極驅動器 2 1 液晶顯不板 (诸先ιν:1;.,ί·.ΐ/?,δ之注念事項#填寫本页) 訂 經濟部中央標準局民工消费合作社印^ -11 - 本紙張尺度適州中阐闽家標苹(CNS )八4規格(210X 297公趫)

Claims (1)

  1. vmm 利申請案 圍修正本(85年5月) A8 B8 C8 D8 經濟部中夬橾隼局貞工消費合作社印装 六、申請專利範圍 i.一種資料供给裝置,其供給資料予分成複數組之複數個 源極驅動器,該等源極驅動器分別驅動液晶顯示板之一 部份,該資料供給裝置包括: 複數個1己憶體區塊,其分別供給資料予特定的前述源 極驅動器組’且可同時進行讀出與寫入; 控制機構’其用以控制對每一前述記憶體區塊而言, 該記憶體£塊寫入相關的源極驅動器所用的資料,且同 時讀出該被寫入的資料。 2 · —種資料供给裝置,其供給資料予分成複數組之複數個 源極驅動益’該等·源極驅動器分別驅動液晶顯示板之一 部份,該資料供給裝置包括: 複數個記憶體區塊,其分別供給資料予特定的前述源 極驅動器组,且可同時進行讀出與寫入; 控制機構,單一個前述之源極驅動器在單線驅動時, 相關圖素的容納於影像記憶體之資料在每次被寫入單一 個前述之記憶體區塊時,用以切換應被寫入之前述記憶 體區塊,且當進行窝入至前述記憶體區塊之期間,同時 以較資料寫入速度爲慢的速度讀出該資料。 3 .如申請專利範圍第1或2項所述之資料供給裝置,其中當 前述组及前述記憶體區塊的個數爲η個的情形,各前述記 憶體區塊之容量爲單一個前述之資料驅動器在單線驅動 時相關圖素個數的(η ·丨)/η以下,前述讀出速度爲前述寫 入速度之1 / η以上。 本紙張尺度適用中國國家標率(CNS ) A4規格(210 X 297公釐) -!»i I- 11 ^—^1 ........ - 1 —^1 sI— nn nn 1 - - - i n I - -- ^ J (請先閱讀背面之注意事項再填寫本頁) 經濟部中央梯準局負工消费合作社印製 A8 B8 C8 D8 六、申請專利範圍 4. 如申請專利範圍第3項所述之資料供給裝置,其中^爲2。 5. 如申请專利範圍第1或2項所述之資料供給裝置,其中前 述記憶體區塊爲F IF 0記憶玆。 6 .如申請專利範圍第3項所述之資料供給裝置,其中前述記 憶體區塊爲FIFO記憶體。 7. 如申請專利範圍第4項所述之資料供給裝置,其中前述記 憶體區塊爲F I F 0記憶體。 8. —種液晶顯示裝置,其包括: 液晶顯示板; 分成複數组的複數源極驅動器,該等源極驅動器分別 用以驅動前述液晶顯示板的一部份; 資料供給裝置,該資料供給裝置供給資料予前述液晶 顯示板,其包括: 複數個記憶趙區塊’其分別供給資料予特定的前述 源極驅動器組,且可同時進行讀出與窝入: 控制機構’單一個前述之源極驅動器在單線驅動時 ,相關圖素的容納於影像記憶體之資料在每次被寫入 單一個前述之記憶體區塊時,用以切換前述記憶體區 塊’且s進行寫入至前述記憶趙區塊之期間,同時以 較資料窝入速度爲慢的速度讀出該資枓。 本紙伕尺度逍用令國國家橾準(CNS ) Α4規格(210X297公慶) 裝 订 (請先閱讀背面之注意事項再填寫本頁)
TW084108790A 1995-07-20 1995-08-23 TW297115B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7183686A JP2996899B2 (ja) 1995-07-20 1995-07-20 データ供給装置、液晶表示装置及びコンピュータ

Publications (1)

Publication Number Publication Date
TW297115B true TW297115B (zh) 1997-02-01

Family

ID=16140163

Family Applications (1)

Application Number Title Priority Date Filing Date
TW084108790A TW297115B (zh) 1995-07-20 1995-08-23

Country Status (5)

Country Link
US (1) US6049322A (zh)
EP (1) EP0756265B1 (zh)
JP (1) JP2996899B2 (zh)
DE (1) DE69626246T2 (zh)
TW (1) TW297115B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000074515A (ko) * 1999-05-21 2000-12-15 윤종용 액정표시장치 및 그의 화상 신호 전송 배선 형성 방법
JP3895897B2 (ja) * 1999-12-22 2007-03-22 Nec液晶テクノロジー株式会社 アクティブマトリックス型表示装置
EP1791323A1 (en) * 2000-03-30 2007-05-30 Sony Corporation Content reservation control methods
US6943783B1 (en) 2001-12-05 2005-09-13 Etron Technology Inc. LCD controller which supports a no-scaling image without a frame buffer
DE102018221609A1 (de) 2018-12-13 2020-06-18 Robert Bosch Gmbh Verfahren zur Herstellung eines Elektrodenfilms für einen Energiespeicher

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0291252A3 (en) * 1987-05-12 1989-08-02 Seiko Epson Corporation Method of video display and video display device therefor
JP2702941B2 (ja) * 1987-10-28 1998-01-26 株式会社日立製作所 液晶表示装置
DE68923683T2 (de) * 1988-11-05 1996-02-15 Sharp Kk Steuereinrichtung und -verfahren für eine Flüssigkristallanzeigetafel.
US5192945A (en) * 1988-11-05 1993-03-09 Sharp Kabushiki Kaisha Device and method for driving a liquid crystal panel
JPH0362090A (ja) * 1989-07-31 1991-03-18 Toshiba Corp フラットパネル表示制御回路
US5504532A (en) * 1989-09-07 1996-04-02 Advanced Television Test Center, Inc. Bi-directional television format digital signal converter with improved luminance signal-to-noise ratio
US5168270A (en) * 1990-05-16 1992-12-01 Nippon Telegraph And Telephone Corporation Liquid crystal display device capable of selecting display definition modes, and driving method therefor
JP2673386B2 (ja) * 1990-09-29 1997-11-05 シャープ株式会社 映像表示装置
JPH04331981A (ja) * 1991-05-07 1992-11-19 Casio Comput Co Ltd 液晶表示装置
US5488389A (en) * 1991-09-25 1996-01-30 Sharp Kabushiki Kaisha Display device
CN1044292C (zh) * 1993-05-13 1999-07-21 卡西欧计算机公司 显示器驱动设备
JPH075850A (ja) * 1993-06-14 1995-01-10 Hitachi Ltd 液晶表示装置
US5537128A (en) * 1993-08-04 1996-07-16 Cirrus Logic, Inc. Shared memory for split-panel LCD display systems
KR0171913B1 (ko) * 1993-12-28 1999-03-20 사토 후미오 액정표시장치 및 그 구동방법
TW270993B (en) * 1994-02-21 1996-02-21 Hitachi Seisakusyo Kk Matrix liquid crystal display and driving circuit therefor
US5710604A (en) * 1996-02-09 1998-01-20 Texas Instruments Incorporated Video memory device for color-sequential-type displays

Also Published As

Publication number Publication date
JP2996899B2 (ja) 2000-01-11
EP0756265A1 (en) 1997-01-29
DE69626246D1 (de) 2003-03-27
JPH0934410A (ja) 1997-02-07
EP0756265B1 (en) 2003-02-19
US6049322A (en) 2000-04-11
DE69626246T2 (de) 2003-10-30

Similar Documents

Publication Publication Date Title
US5488385A (en) Multiple concurrent display system
JPH10510068A (ja) メモリマッピング用回路、システムおよび方法とそれを使用したディスプレイ制御システム
CN101118645A (zh) 多重图形处理器系统
JPS63282790A (ja) 表示制御装置
JPS5843494A (ja) 液晶表示装置の駆動装置
JP3940435B2 (ja) ダイレクト・メモリ・アクセス(dma)バイト・スワッピングを実行する方法および装置
JP4761487B2 (ja) バスアーキテクチャ及びそれを用いた情報処理装置
JP2003015611A (ja) 液晶駆動装置
EP0525749B1 (en) Memory control device
TW297115B (zh)
KR950704741A (ko) 윈도우잉 동작용으로 설계된 프레임 버퍼 시스템(frame buffer system designed for windowing operations)
JP2007213055A (ja) シンクロナスダイナミックランダムアクセスメモリを用いたフレームデータの転送方法及びフレームデータのソースドライバへの転送方法並びにタイミング制御モジュール
TW388846B (en) A graphic processor and a graphic processing method
US5329290A (en) Monitor control circuit
US6750856B2 (en) Display system and information processing apparatus
JPS5875195A (ja) 表示装置
US5371517A (en) Video interface palette, systems and method
US6020904A (en) High speed signal conversion method and device
JPH08278479A (ja) 表示信号インターフェース方式
KR100759981B1 (ko) 데이터 드라이버 아이씨와 이를 구비하는 액정 표시 장치
KR100472478B1 (ko) 메모리 억세스 제어방법 및 장치
JP2003223149A (ja) データ線駆動装置および画像表示装置
JP2856037B2 (ja) メモリコントローラ
JP3191468B2 (ja) ビデオ表示用メモリ集積回路
KR20050005907A (ko) 액정 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent