JP2003015611A - 液晶駆動装置 - Google Patents
液晶駆動装置Info
- Publication number
- JP2003015611A JP2003015611A JP2001199947A JP2001199947A JP2003015611A JP 2003015611 A JP2003015611 A JP 2003015611A JP 2001199947 A JP2001199947 A JP 2001199947A JP 2001199947 A JP2001199947 A JP 2001199947A JP 2003015611 A JP2003015611 A JP 2003015611A
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- display
- drive circuit
- circuit
- row
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3622—Control of matrices with row and column drivers using a passive matrix
- G09G3/3644—Control of matrices with row and column drivers using a passive matrix with the matrix divided into sections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3681—Details of drivers for scan electrodes suitable for passive matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3692—Details of drivers for data electrodes suitable for passive matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2014—Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
- G09G3/2025—Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having all the same time duration
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Liquid Crystal (AREA)
Abstract
階調数を多く必要としない液晶表示装置とで駆動用IC
の共通化によって、液晶表示装置の生産コストを削減で
きる液晶駆動装置を提供する。 【解決手段】 表示データメモリ1006の容量を2分
割できるようにしておき、デュアルスキャンでの多階調
とシングルスキャンでの低階調の場合で、該表示データ
メモリ1006のアドレス方法を切換え回路1010に
よって切り換える。これにより、階調数の異なる表示方
式の液晶表示装置同士で液晶表示装置を共通に使用でき
る。
Description
マトリクス型液晶表示パネルを駆動するための液晶駆動
装置に関するものである。
のための種々の技術が提案されている。例えば、特開平
9−281933号公報には、表示メモリを液晶パネル
の駆動ドライバLSIへ内蔵することにより、特に静止
画の表示時に、表示メモリヘの外部からのアクセスを減
らして、液晶表示装置の低消費電力化を図る技術が開示
されている。
を用いて以下に説明する。ここで、使用する液晶パネル
1003は、マトリクス型STN液晶表示装置に使用さ
れ、一般的な線順次走査方式で且つ電圧平均化法で交流
駆動されるものとする。
子を挟み、例えば、ガラス基板内側の一方には複数のセ
グメントラインが、別の一方の内側にはセグメントライ
ンとは直交して複数のコモンラインが配設され、セグメ
ントラインとコモンラインとの交点で画素を形成してい
る。
等で用いられるコモン駆動回路、セグメント駆動回路、
表示データメモリとこのメモリの制御回路が1チップに
内蔵された液晶ドライバを例に説明し、次に、この液晶
表示装置における白黒表示の動作を説明する。
タメモリ1006を持ち、このメモリが液晶パネル10
03の画素と1対1で対応している。例えば、表示デー
タメモリ1006では、248×68の表示を行うため
に、248×68=16864ビットの容量が必要とな
る。
ータメモリ1006に0もしくは1を書き込むことによ
り液晶パネル1003の各画素の点灯、非点灯を行うよ
う、セグメント信号を出力する。このセグメント信号
は、表示データメモリ1006より、液晶パネル100
3の1ライン分のデータが、ラインアドレスカウンタ1
009により選択され、セグメント駆動回路1004へ
送られる。
れたセグメント信号に基づいて、表示データに対応した
液晶パネル1003を駆動する電圧を出力し、液晶パネ
ル1003のセグメントに与える。
6への書き込みは、CPU1001のデータバス幅にあ
わせて、Xアドレスカウンタ1007及びYアドレスカ
ウンタ1008のX及びYアドレスをインクリメントし
て行われる。
003が点灯するラインを示す走査パルスを1ライン毎
に順次出力し、液晶パネル1003のコモンに与える。
コモンに与えられる電圧と、セグメントに与えられる電
圧により、1ラインの画素の点灯、非点灯が決まり、順
次各コモンラインを駆動することにより、液晶パネル1
003に任意の文字、図形を表示させることができる。
は、表示データメモリ1006、ラインアドレスカウン
タ1009、セグメント駆動回路1004及び、コモン
駆動回路1005によって行われる為、表示に変更が無
い場合、CPU1001と液晶ドライバ1002との間
で表示データの転送を行う必要が無く、また表示の変更
時も、液晶パネル1003の表示のための表示データ転
送とは切り離して転送できるため、データ転送スピード
を遅くでき、低消費電力化が図ることができる。
に対して1ビットが対応しており表示は白と黒の2レベ
ルの表示となる。
黒の中間状態を表示させる多階調表示を行うためには、
複数のフレームを1周期として1つの表示データを表示
する際に、液晶パネル1003の各画素を点灯させる回
数を変えることにより階調表示するフレーム間間引き方
式FRC(Frame Rate Control)
や、1フレーム内でパルス幅を変え点灯時間を変更す
る、パルス変調方式が用いられている。
は、上記表示データメモリ1006の容量を増やし、1
画素に対応するメモリのビット数を多くし、各画素に対
する階調データを記憶する必要がある。例えば、8階調
の表示を行うには、1画素当たり3ビットが必要であ
り、64階調では6ビット、256階調では8ビットが
必要となる。
データメモリ1006の容量を増やすことも可能にな
り、多階調化・多色化に対応し易くなっている。
画素が多くなり、コモンライン数が増えると、1フレー
ム内で液晶画素が点灯する時間が少なくなるため、大画
面もしくは高精細化を行うために、該液晶パネル100
3で、上記フレーム間間引き方式や、パルス変調方式を
行うと、点灯時間の少ない階調では“ちらつき”(フリ
ッカ)が起こり、表示品位が低下するという問題が生じ
る。
上下2分割し、つまり、セグメントラインを上下2分割
し、セグメント駆動回路を上セグメント用と下セグメン
ト用の2種類用意し、上セグメントと下セグメントを同
時に走査するデュアルスキャン表示方式と呼ばれる駆動
方式が採用されている。
分割しない単純マトリクス表示方式をシングルスキャン
表示方式と称する。
キャン表示方式と比較して、液晶パネルの上及び下セグ
メントの2つの駆動回路が必要であることから、LSI
実装規模が大きくなり、かつ、駆動回路も複雑になると
いう問題が生じる。
は、シングルスキャン表示方式と比較して2倍の点灯時
間(1/2のデューティ比)を得ることができるため、
画面表示に“ちらつき”(フリッカ)が生じず、表示品
位が向上するという利点を有する。
うに、マトリクス型STN液晶表示装置において、多階
調・多色化を行い、且つ低消費電力化を行う為には、大
容量の表示用メモリを内蔵したドライバにて、デュアル
スキャン表示方式での駆動を行う必要がある。
望される一方で、多くの階調表示の必要の無い、低価格
の液晶表示装置も要望されている。
バを共通に使用することは、生産効率・コストの面で有
利である。
れば、ドライバの単価も上がり、液晶表示装置の生産コ
ストは高くなる。また、階調数の少ない表示パネルは販
売単価が安い為、多階調を前提とした大容量メモリ搭載
の高価なドライバを使用しないのが一般的である。この
為、使用目的に応じて表示に必要な階調に適した容量の
表示メモリを搭載した、ドライバを複数種類用意する必
要がある。
晶表示装置と、階調数を多く必要としない液晶表示装置
とで、ドライバを2種類用意する必要があるため、大量
生産による価格の低下を見込めず、結果として、液晶表
示装置の生産コストが高くなるという問題が生じる。
なされたもので、その目的は、高品位・多階調に使用す
る液晶表示装置と、階調数を多く必要としない液晶表示
装置とで駆動用ICの共通化を図ることにより、種々の
液晶表示装置における生産コストを低減できるような液
晶駆動装置を提供することにある。
は、上記の課題を解決するために、行及び列のマトリク
ス状に画素が配置され、2k (kは自然数)階調表示を
行うマトリクス型液晶表示パネルに供給する表示データ
を格納する表示用メモリを内蔵し、出力数m(mは自然
数)の列駆動回路と出力数n(nは自然数)の行駆動回
路とを有する液晶駆動装置において、上記表示用メモリ
の容量をm×n×kビットで表したとき、このm×n×
kビットの内、n×kビットを一定にして、n値及びk
値を変更する表示用メモリ制御手段と、上記表示用メモ
リ制御手段によって変更されたn値を、上記行駆動回路
の出力数に設定する出力数設定手段とを備えたことを特
徴としている。
段によってn値及びk値が変更されることで、m×nで
示される表示用メモリ内の表示データ格納用のアドレス
が変更される。しかしながら、n×kビットは一定であ
るので、n値及びk値が変更されても、表示用メモリの
容量(m×n×k)は変更されない。
ス型液晶表示パネルの階調数が変更されることを示し、
n値が変更されることは、行駆動回路の出力数が変更さ
れることを示す。
ことで、表示用メモリの容量を変更することなく、階調
数に応じた行駆動回路の出力数が設定されることにな
る。
ン)数が248、コモンライン(行方向のライン)数が
64のマトリクス型液晶表示パネルを、256=
(28 )階調表示でデュアルスキャンする場合を基準に
考える。ここで、k=8となる。
ス型液晶表示パネルの表示画面を行方向に2分割し、分
割された表示画面のそれぞれを同時に駆動して表示する
表示方式である。
動回路の出力数mは248であるが、2つの液晶駆動装
置を使用するので、行駆動回路の出力数nは64/2=
32となる。また、階調数256からk=8となる。こ
のとき、表示用メモリの容量は、248×32×8=6
3488ビットとなる。
置によって駆動される画素数を示し、表示用メモリの表
示データを格納するためのアドレスのカウント数を示
す。
液晶駆動装置を、シングルスキャンに用いる場合につい
て説明する。
ス型液晶表示パネルの表示画面をそのまま駆動して表示
する表示方式である。
晶駆動装置を使用するので、列駆動回路の出力数は24
8であり、行駆動回路の出力数は64となる。ここで、
行駆動回路の出力数nと階調数kとの積は一定であるの
で、k=4となり、マトリクス型液晶表示パネルの階調
数は24 =16となる。このとき、表示用メモリの容量
は、248×64×4=63488ビットとなる。
置によって駆動される画素数を示し、表示用メモリの表
示データを格納するためのアドレスのカウント数を示
す。
と、シングルスキャン表示方式とでは、表示用メモリの
表示データを格納するためのアドレスのカウント数が異
なる。
n×kビットで表したとき、このm×n×kビットの
内、n×kビットを一定にして、n値及びk値を変更
し、この変更されたn値を、上記行駆動回路の出力数に
設定するようにすれば、デュアルスキャン表示方式とシ
ングルスキャン表示表示といった階調数の異なる表示方
式であっても同じ液晶駆動装置を使用することが可能と
なる。
の異なる表示方式において共通に使用できることから、
同じ液晶駆動装置を大量に生産することによる量産効
果、すなわち液晶駆動装置の1個当たりの価格の低下に
伴う液晶表示装置の生産コストの削減を図ることができ
る。
よらず、容量を一定にすることができるので、メモリ容
量の増大に伴う液晶駆動装置の価格上昇を抑えることが
できる。
決するために、行及び列のマトリクス状に画素が配置さ
れたマトリクス型液晶表示パネルに供給する表示データ
を格納する表示用メモリを内蔵し、該マトリクス型液晶
表示パネルを駆動する行駆動回路及び列駆動回路を備え
た液晶駆動装置において、上記表示用メモリの表示デー
タ格納領域のアドレスのカウント数を設定し、この設定
値に応じて、上記行駆動回路の出力数を設定する設定手
段を備え、上記設定手段は、上記マトリクス型液晶表示
パネルの表示画面を行方向に2分割し、分割された表示
画面のそれぞれを同時に駆動して表示するデュアルスキ
ャン表示方式と、上記マトリクス型液晶表示パネルの表
示画面をそのまま駆動して表示するシングルスキャン表
示方式とでアドレスのカウント数を変更することを特徴
としている。
表示データ格納領域のアドレスのカウント数が、デュア
ルスキャン表示方式とシングルスキャン表示方式とで変
更され、この変更値に応じて行駆動回路の出力数が変更
されるようになっているので、デュアルスキャン表示方
式の液晶表示装置とシングルスキャン表示方式の液晶表
示装置とで同じ液晶駆動装置を使用できる。
メモリの表示データ格納領域のアドレスのカウント数が
異なる表示方式(デュアルスキャン表示方式、シングル
スキャン表示方式)において共通に使用できることか
ら、同じ液晶駆動装置を大量に生産することによる量産
効果、すなわち液晶駆動装置の1個当たりの価格の低下
に伴う液晶表示装置の生産コストの削減を図ることがで
きる。
表示方式のアドレスのカウント数を、シングルスキャン
表示方式のアドレスのカウント数よりも少なくなるよう
に設定してもよい。
アルスキャン時には必要の無いアドレス空間(アドレス
のカウント数)を未使用にできる。
表示方式の行駆動回路の出力数を、シングルスキャン表
示方式の行駆動回路の出力数の半分となるように表示用
メモリのアドレスのカウント数を設定するようにしても
よい。
スキャン表示方式時には必要の無い出力を未使用にでき
る。
アルスキャン表示方式に対応して設定された行駆動回路
に、さらに他の行駆動回路がカスケード接続されていて
もよい。
わせた出力数の行駆動回路に、別の行駆動回路をカスケ
ード接続することにより、シングルスキャン表示方式に
おいて、マトリクス型液晶パネルに供給する行信号の出
力数を増加させることができるので、デュアルスキャン
表示方式の液晶表示装置とシングルスキャン表示方式の
液晶表示装置とで同じ液晶駆動装置を使用することがで
きる。
ュアルスキャン表示方式に対応して設定された行駆動回
路に、該行駆動回路の出力数を2倍に変換する出力数変
換回路が設けられていてもよい。
に、上記出力数変換回路により出力数をデュアルスキャ
ン表示方式時の2倍に変換することで、デュアルスキャ
ン表示方式に合わせた出力数の行駆動回路であっても、
シングルスキャン表示方式の出力数に合わせることがで
きる。よって、デュアルスキャン表示方式の液晶表示装
置とシングルスキャン表示方式の液晶表示装置とで同じ
液晶駆動装置を使用することができる。
一形態について説明すれば、以下の通りである。なお、
本実施の形態では、図1にデュアルスキャン表示方式の
液晶表示装置を示し、図2にシングルスキャン表示方式
の液晶表示装置を示す。
示装置について、図1を参照しながら以下に説明する。
k (kは自然数)階調表示が可能で、セグメントライン
数が248、コモンライン数が64のマトリクスSTN
液晶表示パネルである。このデュアルスキャン表示方式
では、階調数を256とする。よって、k=8となる。
は、32ラインを駆動する出力数n(nは自然数)のコ
モン駆動回路(行駆動回路)1005、248ラインを
駆動する出力数m(mは自然数)のセグメント駆動回路
(列駆動回路)1004、m×n×k=248×32×
8ビットの容量を持つ表示データメモリ(表示用メモ
リ)1006、この表示データメモリ1006を制御す
る制御回路(図示せず)、及び表示データメモリ100
6の領域を画素領域か階調表示領域かに切り換える切換
え回路(出力数設定手段、設定手段)1010が1チッ
プLSIで構成されている。
回路(表示用メモリ制御手段)は、Xアドレスカウンタ
1007、Yアドレスカウンタ1008、ラインアドレ
スカウンタ1009、及び、外部CPUからの制御信号
を受けるインターフェイス回路(図示せず)やコマンド
デコーダ(図示せず)等で構成されている。
インアドレスカウンタ1009は、64ライン分のアド
レス空間を持っている。
は、液晶パネル1003の上下各々に設置された同じ液
晶ドライバ1002が2個で駆動するため、各々248
×32画素の駆動を担当すればよい。従って、切換え回
路1010により、表示データメモリ1006の領域
は、248×32(画素数)×8ビット、つまり256
階調表示が可能なように、Yアドレスカウンタ1008
とラインアドレスカウンタ1009を32ラインのアド
レスのカウントを行うように切換えられる。
の時は、液晶ドライバ1002(後述するが、別のコモ
ン駆動回路1011も設置する)1個で248×64画
素の駆動を担当するため、切換え回路1010により、
表示データメモリ1006の領域は、248×64(画
素数)×4ビット、つまり16階調表示に切換えるよう
に、Yアドレスカウンタとラインアドレスカウンタは6
4ラインのアドレスのカウントを行うように切換えられ
る。
データメモリ1006から読み出された1ライン、24
8画素分の表示データをセグメント駆動回路1004内
のホールドメモリ(図示せず)に取り込み、1水平同期
期間ラッチし、例えば、パルス幅変調方式であれば、階
調パルス選択回路(図示せず)にて表示データに応じた
パルス幅を選択し、液晶パネル1003の各セグメント
ラインに出力することで階調表示を行っている。
インの液晶パネル1003のコモンラインを1水平同期
信号毎に1項次選択して走査信号を出力(上下、各々1
本ずつ)することで、1フレーム間で2回走査すること
で画面表示を行っている。
示装置について、図2を参照しながら以下に説明する。
を使用する場合、表示データメモリ1006の容量は、
248×32×8=63488ビットとなっているの
で、表示データメモリ1006は、248×64×4b
itで使用することになり、液晶パネル1003は16
階調表示となる。
アドレスカウンタ1009は、64ライン分のアドレス
空間を持っているので、このアドレス空間をそのまま、
すなわち64ライン分のアドレスカウントを行う。
出力を持ち、液晶パネルに表示データに対応した階調の
波形を出力する。コモン駆動回路1005は32の出力
を持ち、順次走査信号を出力する。
イバ1002と、これとは別に設置される32ラインを
駆動するコモン駆動回路1011をカスケード接続して
使用する。このコモン駆動回路1011は、液晶ドライ
バ1002内のコモン駆動回路1005と基本的には同
じ回路で構成されている。
ン駆動回路1005内にあるシフトレジスタを水平同期
信号に同期を取り、スタートパルス信号(走査開始の信
号でCPUから出力)を取り込み転送している。
からの出力を基に、走査信号を作り出している。
合は、液晶ドライバ1002内のコモン駆動回路100
5内のシフトレジスタを転送して最終段から出力された
スタートパルス信号を、外付けコモン駆動回路1011
内のシフトレジスタ(32段)に取り込み、同じく水平
同期信号を転送クロックにして同期を取り転送すること
でカスケード接続を行い、動作させることで64ライン
のコモンラインを順次選択して走査している。
ン表示方式かシングルスキャン表示方式かの切換えは、
外部CPUからのコマンドによるか、液晶ドライバ10
02に切換端子(図示せず)を設けて行っても良い。な
お、以後の実施の形態2〜4も同様である。
表示方式の液晶パネルと、16階調、シングルスキャン
表示方式の液晶パネルとで、液晶ドライバ1002内の
表示データメモリ1006を無駄にすること無く、液晶
ドライバ1002を共通に使うことができる。
について説明すれば、以下の通りである。なお、本実施
の形態では、図3にデュアルスキャン表示方式の液晶表
示装置を示し、図4にシングルスキャン表示方式の液晶
表示装置を示す。
方式の際、図4に示すように、外付けの32入力64出
力セレクト回路(出力数変換回路)1012を用いるこ
とで液晶ドライバ1002を、デュアルスキャン表示方
式及びシングルスキャン表示方式双方で使用できるよう
にするものである。
0は、ここではセレクト回路1110に置き換わってい
る。
10の機能をそのまま受け継ぐと共に、さらにシングル
スキャン表示方式での走査期間の前半(ここでは1〜3
2ラインの32ライン)と後半(ここでは33〜64ラ
インの32ライン)とで切り替わる切替信号Sを出力す
る機能が加わっている。そして、液晶ドライバ1002
には、上記セレクト回路1110からの切替信号Sを出
力するための出力端子(セレクト端子)が追加されてい
る。
02内のコモン駆動回路1005内のシフトレジスタ
(32段)を転送され最終段から出力されるスタートパ
ルス信号を用いてラッチをかければ、前半(1〜32ラ
イン)はロウレベル“L”で、後半(33〜64ライ
ン)はハイレベル“H”の信号となる。
動作時は、上記切替信号Sは使用しない。つまり、本実
施の形態におけるデュアルスキャン表示方式の動作は、
実施の形態1のデュアルスキャン表示方式での動作と同
じとなる。よって、ここでは、その説明は省略する。
示装置について、図4および図5を参照しながら以下に
説明する。
バ1002の外付けで32入力64出力セレクト回路1
012が設けられている。
2は、例えば図5に示すような回路構成となる。なお、
図5に示すコモン駆動回路は、液晶ドライバ1002内
のコモン駆動回路1005である。
(1〜32ライン)はロウレベル“L”で、後半(33
〜64ライン)はハイレベル“H”となる。
イバ1002内のコモン駆動回路1005から出力され
る出力C1は、トランジスタT1を介して液晶パネル1
003のコモンライン1へともう1本、トランジスタT
33を介して液晶パネル1003のコモンライン33と
接続される。
モン駆動回路1005から出力される出力Ckは、トラ
ンジスタTkを介して液晶パネルのコモンラインkへと
もう1本、トランジスタT32+kを介して液晶パネル
のコモンライン32+kと接続される。ここで、k=1
〜32とする。
には、インバータを介して切替信号Sの反転信号が入力
され、トランジスタT33〜T64のゲートには、切替
信号Sが入力されている。
ンには、前半はコモンライン1〜32ラインが順次選択
されて走査され、続いて、後半はコモン駆動回路が再
度、スタートパルス信号を受け、出力C1からC32へ
と順次走査信号を出力すると、液晶パネル1003のコ
モンライン33〜64ラインが順次選択されて走査され
ることになる。
2内のトランジスタは、MOSトランジスタやトランス
ミッションゲート等のアナログスイッチで構成すれば良
い。
12は、外付けではなく、液晶ドライバ1002に内蔵
しても良い。この場合、切替信号Sは外部へは出ないの
で、デュアルスキャン表示方式の時は切替信号Sをロウ
レベル“L”に固定させることで32ラインに対応でき
る。
2により、前半の走査期間に、駆動信号は液晶パネル1
003の上部を走査し、後半の走査期間に、駆動信号は
液晶パネル1003の下部を走査する事ができる。
記実施の形態1の図2で示したシングルスキャン表示方
式の動作と同様な為、省略する。
表示の液晶パネルと、16階調、シングルスキャン表示
の液晶パネルとで、液晶ドライバ内の表示メモリを無駄
にすること無く、液晶ドライバ1002を共通に使うこ
とができる。
の形態について説明すれば、以下の通りである。なお、
本実施の形態では、図6にデュアルスキャン表示方式の
液晶表示装置を示し、図7にシングルスキャン表示方式
の液晶表示装置を示す。
方式に用いることを前提にして、64ラインを駆動する
コモン駆動回路を備えており、さらに、32/64ライ
ンを切換えるための内部カウンタを切換え回路1010
内に設けた液晶駆動装置について説明する。
タはここでは64段で構成され、シングルスキャン表示
方式の時は、スタートパルス信号を1〜64段まで転送
させ、シフトレジスタの各段からの出力を基に走査信号
を作ることで64ラインに対応する。
シフトレジスタは32段の出力で止める。これは、デュ
アルスキャン表示方式時は、先の内部カウンタで32ラ
インをカウントすれば、シフトレジスタの転送クロック
を止める等で実現するようにすればよい。これにより、
32ラインを駆動するコモン駆動回路に切換えることが
できる。
示装置について、図6を参照しながら以下に説明する。
8、コモンが64のマトリクスSTN液晶表示装置であ
り、上下2分割を行いデュアルスキャン表示方式で駆動
している。
リ1006を248×32×8bit持ち、256階調
の表示が可能である。Yアドレスカウンタ1008及
び、ラインアドレスカウンタ1009は、64ライン分
のアドレス空間を持ち、デュアルスキャン時には32ラ
イン分のアドレスのカウントを行う。
出力を持ち、液晶パネル1003に表示データに対応し
た階調の波形を出力する。
持つが、1から32出力に順次走査信号を出力し、33
から64出力には走査信号を出力しない。
示装置について、図7を参照しながら以下に説明する。
いてシングルスキャン表示方式で駆動した場合を示した
図である。
4×4bitで使用するため、16階調の表示となる。
Yアドレスカウンタ1008及び、ラインアドレスカウ
ンタ1009は、64ライン分のアドレス空間を持ち、
シングルスキャン時には64ライン分のアドレスカウン
トを行う。
アドレスカウンタ1009は、64ライン分のアドレス
空間を持っているので、このアドレス空間をそのまま、
すなわち64ライン分のアドレスカウントを行う。
出力を持ち、液晶パネルに表示データに対応した階調の
波形を出力する。コモン駆動回路1005は32の出力
を持ち、順次走査信号を出力する。
イバ1002と、これとは別に設置される32ラインを
駆動するコモン駆動回路1011を接続して使用する。
このコモン駆動回路1011は、液晶ドライバ1002
内のコモン駆動回路1005と基本的には同じ回路で構
成されている。
ン駆動回路1005内にあるシフトレジスタを水平同期
信号に同期を取り、スタートパルス信号(走査開始の信
号でCPUから出力)を取り込み転送させている。
からの出力を基に、走査信号を作り出している。
表示の液晶パネルと、16階調、シングルスキャン表示
の液晶パネルとで、液晶ドライバ内の表示メモリを無駄
にすること無く、液晶ドライバ1002を共通に使うこ
とができる。
の形態について説明すれば、以下の通りである。なお、
本実施の形態では、図8にデュアルスキャン表示方式の
液晶表示装置を示し、図9にシングルスキャン表示方式
の液晶表示装置を示す。
ように、コモン駆動回路は内蔵せず、液晶ドライバ10
02は、248ラインを駆動するセグメント駆動回路1
004、248×32×8ビットの容量を持つ表示デー
タメモリ1006、この表示データメモリを制御する制
御回路、及び表示データメモリのアドレス空間を画素領
域か階調表示領域かに切り換える切換え回路1010が
1チップLSIで構成されている。
回路は、Xアドレスカウンタ1007、Yアドレスカウ
ンタ1008、ラインアドレスカウンタ1009、及
び、外部CPUからの制御信号を受けるインターフェイ
ス回路(図示せず)やコマンドデコーダ(図示せず)等
で構成されている。
32ラインを駆動する2つのコモン駆動回路1011が
1チップとなって液晶ドライバ1002とは別に形成れ
ている。なお、図9に示すシングルスキャン表示方式の
液晶表示装置の場合には、2つのコモン駆動回路101
1はカスケード接続されている。
パネル1003の上半分のコモンライン1〜32を駆動
するコモン駆動回路(1)と、下半分のコモンライン3
3〜64を駆動するコモン駆動回路(2)(コモン駆動
回路(1)と同じ)と液晶ドライバ1002とで駆動す
る。
スケード接続したコモン駆動回路(1)とコモン駆動回
路(2)と、液晶ドライバとで駆動するものである。
8、コモンが64のマトリクスSTN液晶表示装置で、
上下2分割を行いデュアルスキャンで駆動している。
リ1006を248×32×8bit持ち、256階調
の表示が可能である。
アドレスカウンタ1009は、64ライン分のアドレス
空間を持ち、デュアルスキャン時には32ライン分のア
ドレスのカウントを行う。
出力を持ち、液晶パネルに表示データに対応した階調の
波形を出力する。
に、液晶ドライバ1002とは別のLSIであり、32
の出力を持ち、順次走査信号を出力する。
示装置について、図9を参照しながら以下に説明する。
いてシングルスキャン表示方式で駆動した場合を示した
図である。
4×4bitで使用するため、16階調の表示となる。
アドレスカウンタ1009は、64ライン分のアドレス
空間を持ち、シングルスキャン時には64ライン分のア
ドレスカウントを行う。
出力を持ち、液晶パネル1003に表示データに対応し
た階調の波形を出力する。
持ち、順次走査信号を出力するLSIを2個設け、互い
をカスケード接続することにより64出力の走査信号を
得る。尚、32出力のLS12個の代わりに、64出力
のLSIにしても良い。
表示の液晶パネルと、16階調、シングルスキャン表示
の液晶パネルとで、液晶ドライバ内の表示メモリを無駄
にすること無く、液晶ドライバ1002を共通に使うこ
とができる。
調と16階調との組み合わせで説明したが、これに限定
されるものではなく、例えば64階調と、8階調の組み
合わせでもよい。また、同様の考え方を行うと、256
階調のドライバを使用し、シングルスキャン時には、8
階調の表示画面を2面と4階調の表示画面を1面の様に
表示用メモリを分割し、切り換えて使用する事も可能で
ある。
場合も、表示用メモリである表示データメモリ1006
における表示データ格納用のアドレスを変更するように
すれば、デュアルスキャン表示方式とシングルスキャン
表示方式といった階調数の異なる表示方式であっても同
じ液晶駆動装置を使用することが可能となる。
の異なる表示方式において共通に使用できることから、
同じ液晶駆動装置を大量に生産することによる量産効
果、すなわち液晶駆動装置の1個当たりの価格の低下に
伴う液晶表示装置の生産コストの削減を図ることができ
る。
も、階調数によらず、容量を一定にすることができるの
で、メモリ容量の増大に伴う液晶駆動装置の価格上昇を
抑えることができる。
ような効果を奏する。
6階調)が必要な場合、上下分割に対応して液晶ドライ
バを2個使用して、デュアルスキャンを行う駆動回路を
構成し、一方、特に高画質・多階調を必要としない場
合、階調数を減少(前記の各実施の形態では16階調)
させることにより、前述のデュアルスキャンを行う駆動
回路と同一のドライバを使い、シングルスキャンを行う
駆動回路を構成出来る為、商品の共通化によるコスト削
減が図れる。
表示に対応すると、内蔵の表示データメモリの容量も飛
躍的に増大することから、チップサイズも大きくなり、
液晶ドライバのコストアップを招いていたが、デュアル
スキャン表示及びシングルスキャン表示双方にも同一の
液晶ドライバが使えることで、量産効果によるコストダ
ウンが図れる。
ント駆動回路も内部にシフトレジスタ、ホールドメモ
リ、階調パルス選択回路及び出力回路を有した場合、チ
ップ占有面積は比較的大きい。
タと出力回路で基本的に構成されるため、比較的チップ
占有面積は少なくてすむ。
いる32入力64出力セレクト回路もチップ占有面積は
小さく、従って、外付け用コモン駆動回路や32入力6
4出力セレクト回路は安価である。
ビットの表示データメモリ内蔵液晶ドライバを、デュア
ルスキャン表示では248×32画素、256階調表示
に使用し、シングルスキャン表示では248×64、1
6階調に切換えて使用する例で説明したが、シングルス
キャン表示で248×128、8階調表示でも良い。こ
の場合は外付けのコモン駆動回路(32ライン用)を4
個カスケード接続すればよい。
切り換えは、マトリクス型STN液晶表示装置では、ち
らつき等が視覚されない範囲で画素領域を増やして行っ
ても構わない。
表示領域かの切り換え、かつ、コモン駆動回路側に外付
け回路を設置する手法は、TFT駆動方式でも先のセグ
メント駆動回路をソース駆動回路に、一方、コモン駆動
回路をゲート駆動回路に置きかえれば容易に実現でき
る。例えば、図11および図12に示すように、図1に
示した液晶ドライバ1002をTFT液晶ドライバ20
02に、液晶パネル1003をTFT液晶パネル200
3に、セグメント駆動回路1004がソース駆動回路2
004に、コモン駆動回路1005がゲート駆動回路2
005に、外付けのコモン駆動回路1011を外付けの
ゲート駆動回路2011に置きかえれば、本発明をTF
T駆動方式に適用できる。
素領域か階調表示領域かに切り換えて使用を可能とする
ことで、あまり多階調表示が必要のない、例えば、キャ
ラクタ表示や漫画表示を行う液晶表示装置では階調数を
大幅に減らして大画素数の液晶表示装置に採用でき、一
方、画面が小さく画素数も比較的少ない携帯電話用表示
では、多階調表示に比重を置いた液晶表示装置に切換え
て適用できる等、同一の液晶ドライバを用いて融通の利
く液晶表示装置を提供することができる。
は、他の液晶駆動装置を提案する。すなわち、液晶駆動
装置は、表示データを格納するメモリを内蔵し、マトリ
ックス型液晶表示装置を駆動する回路において、デュア
ルスキャンで使用する場合とシングルスキャンで使用す
る場合で共通に使用出来るように、表示領域が倍になる
シングルスキャン時には、階調を表す表示用メモリのビ
ット数を半分にするように構成してもよい。
ルスキャンで使用する場合とシングルスキャンで使用す
る場合で共通に使用出来るように、内蔵メモリをアドレ
スする回路をシングルスキャンに使用する場合にあわ
せ、デュアルスキャン時には必要の無いアドレス空間を
未使用にできるようにしてもよい。
のコモン駆動回路をカスケード接続する機能を持つよう
にしてもよい。
ルスキャンで使用する場合とシングルスキャンで使用す
る場合で共通に使用出来るように、コモン駆動回路の出
力数をシングルスキャンに使用する場合にあわせ、デュ
アルスキャン時には必要の無い出力を未使用にできるよ
うにしてもよい。
ン駆動回路の出力数をデュアルスキャンに使用する場合
にあわせ、デュアルスキャンで使用する場合とシングル
スキャンで使用する場合で共通に使用出来るように、外
付けのセレクタを接続することにより、コモン駆動出力
を倍にできるようにしてもよい。
分割できるようにしておき、デュアルスキャンでの多階
調とシングルスキャンでの低階調の場合で使用メモリの
アドレス方法を切り換える事ができる装置を備えるよう
にすればよい。
LS1に1チップ化されている場合は、シングルスキャ
ン用に外付けのコモン駆動回路を設ける。
階調表示を行う、液晶ドライバ1個を用い、シングルス
キャンでの低階調のパネルを駆動することができるた
め、高機能の表示パネルと、廉価版の表示パネルとで、
部品の共通化を行うことができ、コスト削減を行うこと
ができる。
に、行及び列のマトリクス状に画素が配置され、2
k (kは自然数)階調表示を行うマトリクス型液晶表示
パネルに供給する表示データを格納する表示用メモリを
内蔵し、出力数m(mは自然数)の列駆動回路と出力数
n(nは自然数)の行駆動回路とを有する液晶駆動装置
において、上記表示用メモリの容量をm×n×kビット
で表したとき、このm×n×kビットの内、n×kビッ
トを一定にして、n値及びk値を変更する表示用メモリ
制御手段と、上記表示用メモリ制御手段によって変更さ
れたn値を、上記行駆動回路の出力数に設定する出力数
設定手段とを備えた構成である。
n値及びk値が変更されることで、m×nで示される表
示用メモリ内の表示データ格納用のアドレスが変更され
る。しかしながら、n×kビットは一定であるので、n
値及びk値が変更されても、表示用メモリの容量(m×
n×k)は変更されない。
ス型液晶表示パネルの階調数が変更されることを示し、
n値が変更されることは、行駆動回路の出力数が変更さ
れることを示す。
ことで、表示用メモリの容量を変更することなく、階調
数に応じた行駆動回路の出力数に設定されることにな
る。
n×kビットで表したとき、このm×n×kビットの
内、n×kビットを一定にして、n値及びk値を変更
し、この変更されたn値を、上記行駆動回路の出力数に
設定するようにすれば、デュアルスキャン表示方式とシ
ングルスキャン表示表示といった階調数の異なる表示方
式であっても同じ液晶駆動装置を使用することが可能と
なる。
の異なる表示方式において共通に使用できることから、
同じ液晶駆動装置を大量に生産することによる量産効
果、すなわち液晶駆動装置の1個当たりの価格の低下に
伴う液晶表示装置の生産コストの削減を図ることができ
る。
よらず、容量を一定にすることができるので、メモリ容
量の増大に伴う液晶駆動装置の価格上昇を抑えることが
できるという効果を奏する。
行及び列のマトリクス状に画素が配置されたマトリクス
型液晶表示パネルに供給する表示データを格納する表示
用メモリを内蔵し、該マトリクス型液晶表示パネルを駆
動する行駆動回路及び列駆動回路を備えた液晶駆動装置
において、上記表示用メモリの表示データ格納領域のア
ドレスのカウント数を設定し、この設定値に応じて、上
記行駆動回路の出力数を設定する設定手段を備え、上記
設定手段は、上記マトリクス型液晶表示パネルの表示画
面を行方向に2分割し、分割された表示画面のそれぞれ
を同時に駆動して表示するデュアルスキャン表示方式
と、上記マトリクス型液晶表示パネルの表示画面をその
まま駆動して表示するシングルスキャン表示方式とでア
ドレスのカウント数を変更する構成である。
格納領域のアドレスのカウント数が、デュアルスキャン
表示方式とシングルスキャン表示方式とで変更され、こ
の変更値に応じて行駆動回路の出力数が変更されるよう
になっているので、デュアルスキャン表示方式の液晶表
示装置とシングルスキャン表示方式の液晶表示装置とで
同じ液晶駆動装置を使用できる。
メモリの表示データ格納領域のアドレスのカウント数が
異なる表示方式(デュアルスキャン表示方式、シングル
スキャン表示方式)において共通に使用できることか
ら、同じ液晶駆動装置を大量に生産することによる量産
効果、すなわち液晶駆動装置の1個当たりの価格の低下
に伴う液晶表示装置の生産コストの削減を図ることがで
きるという効果を奏する。
表示方式のアドレスのカウント数を、シングルスキャン
表示方式のアドレスのカウント数よりも少なくなるよう
に設定してもよい。
アルスキャン時には必要の無いアドレス空間(アドレス
のカウント数)を未使用にできるという効果を奏する。
表示方式の行駆動回路の出力数を、シングルスキャン表
示方式の行駆動回路の出力数の半分となるように表示用
メモリのアドレスのカウント数を設定するようにしても
よい。
スキャン表示方式時には必要の無い出力を未使用にでき
るという効果を奏する。
アルスキャン表示方式に対応して設定された行駆動回路
に、さらに他の行駆動回路がカスケード接続されていて
もよい。
わせた出力数の行駆動回路に、別の行駆動回路をカスケ
ード接続することにより、シングルスキャン表示方式に
おいて、マトリクス型液晶パネルに供給する行信号の出
力数を増加させることができるので、デュアルスキャン
表示方式の液晶表示装置とシングルスキャン表示方式の
液晶表示装置とで同じ液晶駆動装置を使用することがで
きるという効果を奏する。
ュアルスキャン表示方式に対応して設定された行駆動回
路に、該行駆動回路の出力数を2倍に変換する出力数変
換回路が設けられていてもよい。
に、上記出力数変換回路により出力数がデュアルスキャ
ン表示方式時の2倍に変換することで、デュアルスキャ
ン表示方式に合わせた出力数の行駆動回路であっても、
シングルスキャン表示方式の出力数に合わせることがで
きる。よって、デュアルスキャン表示方式の液晶表示装
置とシングルスキャン表示方式の液晶表示装置とで同じ
液晶駆動装置を使用することができるという効果を奏す
る。
ン表示方式の液晶表示装置の概略構成図である。
ルスキャン表示方式の液晶表示装置の概略構成図であ
る。
キャン表示方式の液晶表示装置の概略構成図である。
ルスキャン表示方式の液晶表示装置の概略構成図であ
る。
す説明図である。
アルスキャン表示方式の液晶表示装置の概略構成図であ
る。
ルスキャン表示方式の液晶表示装置の概略構成図であ
る。
アルスキャン表示方式の液晶表示装置の概略構成図であ
る。
ルスキャン表示方式の液晶表示装置の概略構成図であ
る。
ャン表示方式の液晶表示装置の概略構成図である。
ャン表示方式のTFT液晶表示装置の概略構成図であ
る。
ングルスキャン表示方式のTFT液晶表示装置の概略構
成図である。
回路) 1110 セレクト回路(出力数設定手段、設定手段)
Claims (6)
- 【請求項1】行及び列のマトリクス状に画素が配置さ
れ、2k (kは自然数)階調表示を行うマトリクス型液
晶表示パネルに供給する表示データを格納する表示用メ
モリを内蔵し、出力数m(mは自然数)の列駆動回路と
出力数n(nは自然数)の行駆動回路とを有する液晶駆
動装置において、 上記表示用メモリの容量をm×n×kビットで表したと
き、このm×n×kビットの内、n×kビットを一定に
して、n値及びk値を変更する表示用メモリ制御手段
と、上記表示用メモリ制御手段によって変更されたn値
を、上記行駆動回路の出力数に設定する出力数設定手段
とを備えたことを特徴とする液晶駆動装置。 - 【請求項2】行及び列のマトリクス状に画素が配置され
たマトリクス型液晶表示パネルに供給する表示データを
格納する表示用メモリを内蔵し、該マトリクス型液晶表
示パネルを駆動する行駆動回路及び列駆動回路を備えた
液晶駆動装置において、 上記表示用メモリの表示データ格納領域のアドレスのカ
ウント数を設定し、この設定値に応じて、上記行駆動回
路の出力数を設定する設定手段を備え、 上記設定手段は、上記マトリクス型液晶表示パネルの表
示画面を行方向に2分割し、分割された表示画面のそれ
ぞれを同時に駆動して表示するデュアルスキャン表示方
式と、上記マトリクス型液晶表示パネルの表示画面をそ
のまま駆動して表示するシングルスキャン表示方式とで
アドレスのカウント数を変更することを特徴とする液晶
駆動装置。 - 【請求項3】上記設定手段は、デュアルスキャン表示方
式のアドレスのカウント数を、シングルスキャン表示方
式のアドレスのカウント数よりも少なくなるように設定
していることを特徴とする請求項2記載の液晶駆動装
置。 - 【請求項4】上記設定手段は、デュアルスキャン表示方
式の行駆動回路の出力数を、シングルスキャン表示方式
の行駆動回路の出力数の半分となるように表示用メモリ
のアドレスのカウント数を設定することを特徴する請求
項2記載の液晶駆動装置。 - 【請求項5】上記設定手段によって出力数がデュアルス
キャン表示方式に対応して設定された行駆動回路に、さ
らに他の行駆動回路がカスケード接続されていることを
特徴とする請求項2記載の液晶駆動装置。 - 【請求項6】上記設定手段によって出力数がデュアルス
キャン表示方式に対応して設定された行駆動回路に、該
行駆動回路の出力数を2倍に変換する出力数変換回路が
設けられていることを特徴とする請求項2記載の液晶駆
動装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001199947A JP3710728B2 (ja) | 2001-06-29 | 2001-06-29 | 液晶駆動装置 |
US10/183,374 US6784868B2 (en) | 2001-06-29 | 2002-06-28 | Liquid crystal driving devices |
KR10-2002-0036628A KR100496370B1 (ko) | 2001-06-29 | 2002-06-28 | 액정 구동 장치 |
TW091114339A TW583616B (en) | 2001-06-29 | 2002-06-28 | Liquid crystal driving devices |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001199947A JP3710728B2 (ja) | 2001-06-29 | 2001-06-29 | 液晶駆動装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2003015611A true JP2003015611A (ja) | 2003-01-17 |
JP3710728B2 JP3710728B2 (ja) | 2005-10-26 |
Family
ID=19037155
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001199947A Expired - Fee Related JP3710728B2 (ja) | 2001-06-29 | 2001-06-29 | 液晶駆動装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6784868B2 (ja) |
JP (1) | JP3710728B2 (ja) |
KR (1) | KR100496370B1 (ja) |
TW (1) | TW583616B (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100630646B1 (ko) | 2003-10-02 | 2006-10-02 | 엔이씨 일렉트로닉스 가부시키가이샤 | 디스플레이 패널을 구동하는 콘트롤러/드라이버 |
WO2006134853A1 (ja) * | 2005-06-13 | 2006-12-21 | Sharp Kabushiki Kaisha | 表示装置及びその駆動制御装置、並びに走査信号線駆動方法及び駆動回路 |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI248600B (en) * | 2003-05-08 | 2006-02-01 | Ind Tech Res Inst | Apparatus and method for supplying the video signal with time-division multiplexing |
WO2005081779A2 (en) * | 2004-02-19 | 2005-09-09 | Kent Displays Incorporated | Staked display with shared electrode addressing |
US7190337B2 (en) * | 2003-07-02 | 2007-03-13 | Kent Displays Incorporated | Multi-configuration display driver |
US7236151B2 (en) * | 2004-01-28 | 2007-06-26 | Kent Displays Incorporated | Liquid crystal display |
CN1914031B (zh) * | 2004-01-28 | 2011-11-16 | 肯特显示器公司 | 可悬垂液晶转移显示膜 |
US8199086B2 (en) | 2004-01-28 | 2012-06-12 | Kent Displays Incorporated | Stacked color photodisplay |
CN100513158C (zh) * | 2004-01-28 | 2009-07-15 | 肯特显示器公司 | 液晶显示膜 |
JP4290661B2 (ja) * | 2004-04-19 | 2009-07-08 | シャープ株式会社 | 表示装置およびその駆動方法 |
JP2006039457A (ja) * | 2004-07-30 | 2006-02-09 | Oki Electric Ind Co Ltd | 表示パネルのスキャン方法及び表示装置 |
US20060202925A1 (en) * | 2004-12-07 | 2006-09-14 | William Manning | Remote cholesteric display |
KR100621020B1 (ko) * | 2004-12-08 | 2006-09-19 | 엘지전자 주식회사 | 휴대단말기의 표시부 제어장치 및 방법 |
US7791700B2 (en) * | 2005-09-16 | 2010-09-07 | Kent Displays Incorporated | Liquid crystal display on a printed circuit board |
JP4822406B2 (ja) * | 2005-09-26 | 2011-11-24 | ルネサスエレクトロニクス株式会社 | 表示制御駆動装置および表示システム |
US7728810B2 (en) * | 2005-11-28 | 2010-06-01 | Lg Display Co., Ltd. | Display device and method for driving the same |
US20100141552A1 (en) * | 2008-12-04 | 2010-06-10 | Andrew Rodney Ferlitsch | Methods and Systems for Imaging Device and Display Interaction |
FR2978859B1 (fr) * | 2011-08-05 | 2014-01-24 | Thales Sa | Systeme d'affichage smart-dual |
KR101876940B1 (ko) * | 2012-06-28 | 2018-07-11 | 삼성디스플레이 주식회사 | 스캔 구동 유닛 및 이를 구비하는 유기 발광 표시 장치 |
KR102329082B1 (ko) * | 2015-10-27 | 2021-11-18 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시장치 |
CN106375553B (zh) * | 2016-08-24 | 2019-09-17 | 武汉华星光电技术有限公司 | 显示屏组合及具有该显示屏组合的移动终端 |
US11574571B2 (en) * | 2019-03-26 | 2023-02-07 | Sharp Kabushiki Kaisha | Display device having switching signal line between display regions |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59121391A (ja) * | 1982-12-28 | 1984-07-13 | シチズン時計株式会社 | 液晶表示装置 |
US4816816A (en) * | 1985-06-17 | 1989-03-28 | Casio Computer Co., Ltd. | Liquid-crystal display apparatus |
JP3253481B2 (ja) * | 1995-03-28 | 2002-02-04 | シャープ株式会社 | メモリインターフェイス回路 |
JPH09281933A (ja) | 1996-04-17 | 1997-10-31 | Hitachi Ltd | データドライバ及びこれを用いた液晶表示装置,情報処理装置 |
JPH1056602A (ja) * | 1996-08-08 | 1998-02-24 | Sony Corp | 液晶表示装置 |
TW373103B (en) * | 1997-01-16 | 1999-11-01 | Alps Electric Corp | Exposure control device and exposure apparatus |
JPH1185106A (ja) * | 1997-09-01 | 1999-03-30 | Alps Electric Co Ltd | 表示制御装置および表示装置 |
JP3618049B2 (ja) * | 1998-09-30 | 2005-02-09 | 京セラ株式会社 | 液晶表示装置の駆動方法 |
KR100312760B1 (ko) * | 1999-02-24 | 2001-11-03 | 윤종용 | 액정 표시 패널과 액정 표시 장치 및 그의 구동 방법 |
JP2002040998A (ja) * | 2000-07-26 | 2002-02-08 | Nec Eng Ltd | Lcd表示制御回路 |
-
2001
- 2001-06-29 JP JP2001199947A patent/JP3710728B2/ja not_active Expired - Fee Related
-
2002
- 2002-06-28 KR KR10-2002-0036628A patent/KR100496370B1/ko not_active IP Right Cessation
- 2002-06-28 US US10/183,374 patent/US6784868B2/en not_active Expired - Fee Related
- 2002-06-28 TW TW091114339A patent/TW583616B/zh not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100630646B1 (ko) | 2003-10-02 | 2006-10-02 | 엔이씨 일렉트로닉스 가부시키가이샤 | 디스플레이 패널을 구동하는 콘트롤러/드라이버 |
WO2006134853A1 (ja) * | 2005-06-13 | 2006-12-21 | Sharp Kabushiki Kaisha | 表示装置及びその駆動制御装置、並びに走査信号線駆動方法及び駆動回路 |
Also Published As
Publication number | Publication date |
---|---|
JP3710728B2 (ja) | 2005-10-26 |
US20030011549A1 (en) | 2003-01-16 |
TW583616B (en) | 2004-04-11 |
KR100496370B1 (ko) | 2005-06-21 |
KR20030003058A (ko) | 2003-01-09 |
US6784868B2 (en) | 2004-08-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3710728B2 (ja) | 液晶駆動装置 | |
US7724269B2 (en) | Device for driving a display apparatus | |
US7508479B2 (en) | Liquid crystal display | |
CN100474386C (zh) | 控制驱动器及显示装置 | |
US5748175A (en) | LCD driving apparatus allowing for multiple aspect resolution | |
JP3578141B2 (ja) | 表示ドライバ、表示ユニット及び電子機器 | |
JP2003228347A (ja) | 表示装置およびその駆動方法 | |
US6417829B1 (en) | Multisync display device and driver | |
JP4492334B2 (ja) | 表示装置および携帯端末 | |
JPS6337394A (ja) | マトリクス表示装置 | |
US7522147B2 (en) | Source driver and data switching circuit thereof | |
KR100774895B1 (ko) | 액정 표시 장치 | |
US6727876B2 (en) | TFT LCD driver capable of reducing current consumption | |
JP2004240428A (ja) | 液晶表示装置、液晶表示装置の駆動装置及び方法 | |
KR100256002B1 (ko) | 표시장치와 상기 표시장치의 구동회로 및 구동방법 | |
KR101112559B1 (ko) | 액정 표시 장치 및 구동 방법 | |
JP2003131630A (ja) | 液晶表示装置 | |
KR100764047B1 (ko) | 액정 디스플레이 장치 및 그 구동방법 | |
JP2009134055A (ja) | 表示装置 | |
US20060092149A1 (en) | Data driver, electro-optic device, electronic instrument and driving method | |
JP2827990B2 (ja) | 液晶表示装置 | |
JP2003029716A (ja) | 液晶表示装置及び液晶表示装置の駆動装置及び液晶表示装置の駆動方法 | |
JP2010191449A (ja) | 液晶表示装置 | |
JPH09258163A (ja) | 液晶表示装置 | |
JP4947167B2 (ja) | 表示装置および携帯端末 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20040811 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20040824 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20041022 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20050419 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20050519 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050608 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20050704 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20050809 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20050810 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080819 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090819 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090819 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100819 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110819 Year of fee payment: 6 |
|
LAPS | Cancellation because of no payment of annual fees |