JP2827990B2 - 液晶表示装置 - Google Patents
液晶表示装置Info
- Publication number
- JP2827990B2 JP2827990B2 JP7301651A JP30165195A JP2827990B2 JP 2827990 B2 JP2827990 B2 JP 2827990B2 JP 7301651 A JP7301651 A JP 7301651A JP 30165195 A JP30165195 A JP 30165195A JP 2827990 B2 JP2827990 B2 JP 2827990B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- liquid crystal
- circuit
- crystal display
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
Description
し、マルチスキャン型表示装置のように複数の信号規格
の映像信号を表示できる装置、特に液晶表示パネルの持
つ水平走査ライン数よりも少ない水平ライン数で構成さ
れる映像信号を、輝度のばらつき無く表示することが可
能な液晶表示装置に関する。
イの代替えとして薄型,低電圧,低消費電力などの特徴
を生かし、パーソナルコンピュータ,ワードプロセッ
サ,カラーテレビなどに実用化されている。
示装置を一層汎用的にするには、1つの液晶表示装置
で、現在一般的に使用されている各種映像信号を表示可
能にする必要がある。
号に対応する場合、映像信号の画像データ量の違いによ
り、画像データ量の一番大きい映像信号の信号形式に、
液晶表示パネルの画素サイズを合わせることが多い。
号に液晶表示パネルの画素サイズを合わせた場合、それ
以外の映像信号を前記液晶表示パネルに表示すると、映
像信号の有効画像データが割り与えられないところ、す
なわち余白部分が生じてしまい、同一画面内に同じ映像
を二度以上表示してしまうことがあった。
方法、特に走査線方向の処理方法として次に示す方法が
報告されている。
手段として、映像信号の垂直ブランキング期間のデータ
を使用し、かつ余白部分の走査線ドライバの走査速度を
通常走査ラインの数倍にして駆動させる方法が、特開平
1−158490号公報に報告されている。しかし、こ
の方法では走査線ドライバの走査速度を数倍にするた
め、液晶セルに対するデータの書き込み時間が短くな
り、液晶セルの持つ応答性によっては、表示色の変化を
引き起こす問題があった。
術、特開平5−188885号公報が報告されている。
図7はこの従来例の液晶表示装置の全体の回路構成を示
すブロック図である。
として、図7に示す構成が知られている。同図に示すよ
うに、従来の液晶表示装置の信号処理回路は、液晶表示
パネル71のゲートパルス12−1〜12−Mを駆動す
るスキャンドライバ81と、前記液晶表示パネル71の
データバス13−1〜13−Nを駆動するデータドライ
バ91とから構成されている。
ン分のディジタル画像データを保持し、それに対応する
電圧を選択して液晶表示パネル71内のTFTのドレイ
ンにつながるデータバス13−1〜13−Nに印加する
ものであり、電圧セレクタ92、データ保持部93、ラ
ッチ94、および制御部95から成る。
に入力されたディジタルデータDATAに対応する電圧
レベルを、別に入力されている複数のデータ電圧dat
aから選択してデータバス13−1〜13−Nに出力す
る。
の水平ライン1ライン分のディジタルデータDATAを
保持し、データバス13−1〜13−Nヘのデータ電圧
の出力のON、OFFを制御する。ラッチ94は、デー
タドライバ91に何ビットかずつに分けて入力されるデ
ィジタルデータDATAを、1ラインの対応する場所
(画素)に並ベてラッチし、1ライン分揃った時点でデ
ータをデータ保持部93ヘ一度に出力する。
ル画像データDATAを、ラッチ94にラッチする時に
ラッチ94の動作制御を行う。
並ぶTFTのゲートにつながるゲートバス12−1〜1
2−MによりTFTをON状態にし、データバス13−
1〜13−Nに印加されているデータ電圧dataを液
晶セルに供給するもので、出力回路82、ラッチ83、
および制御部84から成る。
た各ゲートバス12−1から12−MのON、OFFデ
ータを別に入力されているVgonとVgoffとの電
圧にレベルシフトして、出力イネーブル信号/OEによ
り出力を制御する。ラッチ83は、全ゲートバス12−
1〜12−MのON、OFFのデータをラッチイネーブ
ル信号/LEにより保持する。また、制御部84は、シ
リアル入力端子SIからシリアルデータで入力されるゲ
ートバス12−1〜12−MのON、OFFデータを、
全ゲートバス12−1〜12−Mの数だけのビット数を
持つ画面上側から下側ヘのシフトレジスタ内にクロック
信号CLKの立ち上がりにより保持し、一度にラッチ8
3に出力する。尚、出力イネーブル信号/OE及びラッ
チイネーブル信号/LEは、図示していないがタイミン
グコントローラで、水平同期信号Hsync及びドット
クロック信号DCLKにより生成される信号である。
尚、信号の表記法として、負論理信号には信号名の先頭
に”/”を付けている。
480ラインの液晶表示パネル71に、400ラインの
画像データを表示させる場合を考える。表示画像データ
の仕様は、図8(a)及び(b)に示すように、1画面
のデータとして、(垂直同期信号Vsyncの1周期の
間に、)水平同期信号DHsyncが24個の期間だけ
ブランクデータBlが、続いて400個の期間だけ画像
データAが、更に続いて16個の期間だけブランクデー
タB2が転送されて来るものとする。また、図8(a)
に示す画像データを液晶表示パネル71上で、同図
(c)に示すように、上から40水平ラインを非表示領
域Dl(ブランクデータを表示)、続いて400水平ラ
インを画像データ表示領域C、更に続いて40水平ライ
ンを非表示領域D2として表示するものとする。
の液晶表示装置の信号処理回路は、液晶表示パネル71
の持つ水平走査ライン数よりも少ない水平ライン数の画
像データを表示する場合、画像データのブランキングデ
ータ領域を利用し、かつインタレース駆動により表示し
ようとするものである。
Aに対しては、水平同期を合わせて(水平同期信号Hs
ync=DHsyncとして)液晶表示パネル71の表
示領域Cに表示するが、画像データのブランク部分Bl
及びB2に対しては、図9に示すタイミングで非表示領
域Dl及びD2に表示する。
たはB2の時間に画像データの垂直同期と液晶表示パネ
ル71の垂直同期が合うように、非表示領域Dlまたは
D2の水平走査の周波数と位相を調整して駆動する。し
かし、非表示領域Dl及びD2の部分の水平同期信号H
syncの周波数が速くなり過ぎると、データ電圧da
taによる液晶セルヘの充電が間に合わなくなるので、
非表示領域Dl及びD2の駆動は、水平同期信号Hsy
nc′の2周期分の時間で1ライン(j番目のライン)
を表示し、次のラインは飛び越してその次のライン(j
十2番目のライン)を表示する。そして1フレームを表
示し終わって、次のフレームでは、前のフレームで飛び
越したラインを表示して、前のフレームで表示したライ
ンを飛び越すようにして画面表示を行っている。
分の走査線ドライバの走査速度が通常走査ラインC部と
同じとなり、液晶セルヘの書き込み時間が改良されるよ
うになった。しかしその反面、インタレースという駆動
方法を用いる関係上、1画素における電荷の交流化が2
フレーム毎となり、直流的電荷の画素内に蓄積される時
間が長くなるため、表示色の変化等の画質劣化を引き起
こすという間題が予想される。また、この手段も一般的
な従来例と同様、映像信号のブランキング期間のデータ
を利用する関係上、映像信号のデータ形式に制約を与
え、実用的にはデメリットである。
置で複数の入力信号に対応する場合、例えば、液晶表示
パネルの持つ水平走査ライン数よりも少ない水平ライン
数の画像データを表示する場合、余白領域の表示信号に
映像信号のブランキング期間のデータを利用し、かつ液
晶セルに十分に電荷が蓄積できるようにインタレース駆
動を採用して、液晶表示パネルの表示を行っていた。
キング期間のデータに制約が生じ、またインタレースと
いう駆動方法を用いるため1画素における電荷の交流化
が2フレーム毎となり、直流的電荷の画素内に蓄積され
る時間が長くなるので、画質劣化を引き起こすという間
題が残っていた。
するもので、液晶表示パネルの持つ水平走査ライン数よ
りも少ない水平ライン数で構成される画像データを表示
する場合でも、余白領域の液晶セルに対しては、映像信
号のブランキング期間のデータを利用することなく、余
白部専用のデータ発生回路によりその部分の表示をまか
ない、更に書き込み時間の間題が生じる可能性がある場
合は、その余白部専用のデータ発生回路からのデータに
重み付けをすることにより、書き込み時間の不足にとも
なう表示色の変化を防止する液晶表示装置を提供するこ
とにある。
は、上記の問題点を解決するために、アクティブマトリ
クス型液晶表示パネルと、前記液晶表示パネルのゲート
バスを駆動する走査線ドライバと、前記液晶表示パネル
のデータバスを駆動する信号線ドライバと、映像信号を
前記信号線ドライバが駆動できるような信号に変換する
とともに、前記走査線ドライバと前記信号線ドライバに
必要なタイミング信号を発生する表示信号制御回路とを
備えた液晶表示装置において、前記表示信号制御回路
は、有効な画像データが存在する期間の映像信号のデー
タ処理を行う画像データ処理回路と、有効な画像データ
が存在しない垂直ブランキング期間に相当する水平ライ
ンの領域(以下、余白領域という)に表示するデータを
発生する余白領域表示用のデータ発生回路と、前記余白
領域表示用のデータ発生回路からのデータに走査線ドラ
イバの走査速度に応じて制御回路からの制御により重み
付け量の可変ができる重み付け回路と、前記余白領域表
示用のデータ発生回路と前記画像データ処理回路の出力
の内、映像信号の垂直ブランキング期間では前記余白領
域表示用のデータ発生回路からの出力が得られるよう切
り換える出力切換回路と、前記回路全体のタイミングを
制御する制御回路とを含み、前記余白領域への表示は、
前記余白領域表示用のデータ発生回路からの出力を選択
し、水平走査速度を有効な画像データが存在する期間の
2倍以上の整数倍で行なうものである。また、本発明の
第2の特徴は、走査線ドライバの走査速度を上げて表示
する場合、液晶セルヘの書き込み時間が短くなり、液晶
セルの応答速度によっては表示色の変化が予想されるた
め、前記余白部表示用データ発生回路からの出力データ
に重み付けをし、表示色の変化の補正を行うように液晶
表示パネルを表示するものである。
表示手段として、余白部表示用データ発生回路を備えた
ことにより、この余白部表示用データ発生回路を、例え
ばメモリなどで構成し、そのメモリ内に書込まれている
データを垂直同期信号に同期させて読み出す構成とする
ことにより、余白領域の表示を特定の色あるいは絵柄に
表示可能とするものである。
細に説明する。
例に係る液晶表示装置の全体構成を示すブロック図であ
る。図に示すように、駆動対象となるアクティブマトリ
クス型液晶表示パネル1は、TFTアレイからなり、T
FTのドレイン線とコモン電極間に印加される電圧を、
TFTをON状態にすることにより液晶セルに印加し、
その印加電圧の量により液晶セルを透過していく光量を
選択的に遮光するものである。
ラインの液晶表示パネルを用い、システム全体をアナロ
グ信号で処理した場合について説明する。
の液晶表示装置は、前記液晶表示パネル1のゲートバス
を駆動する走査線ドライバ2と、前記液晶表示パネル1
のドレインバスを駆動する信号線ドライバ3と、前記信
号線ドライバ3にデータを出力するとともに、前記走査
線ドライバ2、信号線ドライバ3のタイミング制御を行
う表示信号制御回路4とから構成されている。
並ぶTFTのゲートにつながるゲートバスによりTFT
をON状態にし、ドレインバスに印加されているデータ
電圧を液晶セルに供給するものである。TFTをON状
態にするタイミングに関しては、前記表示信号制御回路
4からのタイミング信号により制御される。
用時は、水平走査ライン1ライン分の画像データをアナ
ログ量として保持するため、液晶表示パネル1内のTF
Tのドレインにつながるドレインバスに、保持した電圧
をそのまま印加している。
グに関しては、前記表示信号制御回路4からのタイミン
グ信号により制御される。
般的にはシステム側から供給される映像信号など)に供
給される映像信号を後段の信号線ドライバ3が駆動でき
るようなデータに変換するとともに走査線ドライバ2,
信号線ドライバ3のタイミング制御を行うものである。
ブロック図である。図2に示すように、表示信号制御回
路は、画像データ処理回路21と、余白部表示用データ
発生回路22と、出力切換回路23と、重み付け回路2
4と、制御回路25から構成されている。尚、図2は、
アナログ信号にて信号処理を行うことを想定して記載し
たものである。
に供給される映像信号を後段の信号線ドライバ3が駆動
できるようなデータに変換するもので、例えばここでは
供給される映像信号を2分の1の周波数に展開し、動作
周波数の低減を行っている。余白部表示用データ発生回
路22は、前記液晶表示パネル1の持つ水平走査ライン
数よりも少ない水平ライン数の画像データが入力される
場合、余白部表示用画像データを発生させ、後段の出力
切換回路23で有効となったときそのデータを信号線ド
ライバヘ出力する。出力切換回路23は、前記表示信号
制御回路4内の制御回路25からの制御信号により、前
記画像データ処理回路21の出力を有効にするか、ある
いは余白部表示用データ発生回路22の出力を有効にす
るかの切り換えを行っている。
発生回路22より出力されてきたデータに対し、十α量
の重み付けするところであり、走査線ドライバの走査速
度が速くなった場合の液晶セルヘの書き込み時間の不足
による表示色の変化の補正を行つている(図5参照)。
信号線ドライバ3,表示信号制御回路4内の画像データ
処理回路21,余白部表示用データ発生回路22,出力
切換回路23,重み付け回路24のタイミング制御を行
うところで、入力される水平同期信号(Hsync),
垂直同期信号(Vsync)及びドットクロック(DC
LK)信号によりこの上記ブロック全部のタイミング信
号を生成する。
ば480ラインの液晶表示パネル1に、400ラインの
画像データを表示させる場合を考える。
すように、1画面のデータとして、垂直同期信号Vsy
ncの1周期期間に、33水平ラインのブランクデータ
Blが、続いて400水平ラインの期間だけ画像データ
Dlが、続いて7水平ラインのブランクデータB2が送
られてくるとする。
パネル1上では、図3(c)に示すように、上から40
水平ラインを余白領域Hl、続いて400水平ラインを
画像データ領域El、続いて40水平ラインを余白領域
H2として表示するものとする。図3(a)のような入
力画像データに対して、本実施例の液晶表示装置は、液
晶表示パネル1の持つ水平走査ライン数よりも少ない水
平ライン数の画像データを表示する場合、液晶表示パネ
ル1の余白領域の表示データ(図3(c)のHl,H2
領域)として、前記余白部表示用データ発生回路22の
データを利用しようとするものである。
うに、まず上から40水平ライン(Hl領域)を、画像
データの水平および垂直同期信号に同期するタイミング
で、出力切換回路23により余白部表示用データ発生回
路22からのデータが信号線ドライバ3ヘ出力されるよ
うに制御し、Hl領域を表示させる。
ン(El領域)には、入力端子Ilに入力される画像デ
ータDl(図3(a))のデータが表示されるように、
出力切換回路23により画像データ処理回路21からの
データが信号線ドライバ3ヘ出力されるように制御す
る。
は、前記Hl領域の表示の方法と同様な手段にて表示さ
せる。この出力切換は、図4に示す出力切換信号SEに
より制御している。
合、走査線ドライバの走査速度をEl領域の倍速あるい
は数倍で走査する必要があるなら(図3(b))、図5
に示すように前もって重み付け回路24で余白部表示用
データ発生回路22からの出力データに十α量を重み付
けし、書き込み時間の縮小による液晶セルヘの書き込み
不足を、この重み付けしたデータで補正するように制御
する。
00水平ラインしかなくても、480水平走査ラインを
持つ液晶表示パネル1全体の表示を行うことができ、か
つ入力画像データのブランキング部分を利用することな
く、また表示色の変化を生じることなく、液晶表示パネ
ル1の余白領域Hl,H2を表示することが可能とな
る。
で行うことを前提に記載したが、回路構成をディジタル
処理で行うことも可能である。また、出力切換回路23
の後段に、1ライン1フレーム毎に出力信号の極性が交
互となる回路を追加することにより、1ライン毎の交流
化駆動も実現することができる。
ータを生成するための余白部表示用データ発生回路を記
憶部で構成した別の具体例を示すブロック図である。
平走査ライン数よりも少ない水平ライン数の画像データ
を表示する場合、図3(c)に示すHl,H2領域を表
示する手段として、第1実施例の余白部表示用データ発
生回路22の構成を、図6に示すように任意のデータを
蓄積可能なデータ記憶部61を用いて行うのである。こ
の余白部表示用データ発生回路22内のデータ記憶部6
1は、ROMなどの記憶回路により構成されていて、シ
ステムがディジタル信号処理の場合はデータ記憶部61
からのデータを直接出力し、システムがアナログ信号処
理の場合はこのデータ記憶部61の後段にD/A変換器
62を備え、このD/A変換器62からの信号を出力す
る。本実施例の余白部表示用データ発生回路以外の他の
構成は第1実施例と同様であり、本実施例においても第
1実施例と同様、図3に示す表示画像データについて考
える。
ータ発生回路22を上記のように構成することで、発生
できるデータが記憶部の記憶容量に左右されるが任意
(自由)となることにより、単色表示から複数色あるい
は特定の絵柄を表示させる構成とすることができる。
尚、データ記憶部61の記憶内容は、制御回路25から
の制御信号により制御される。
晶表示パネルの持つ水平走査ライン数よりも少ない水平
ライン数の画像データを表示する場合、液晶表示パネル
の余白領域の表示を、あらかじめ表示信号制御回路内部
に設けた余白部表示用データ発生回路からの出力を使用
することにより、入力される映像信号のブランキング期
間のデータを利用することなく、表示可能とすることが
できる。
データに重み付けできる構成としたことにより、余白領
域の表示を行うために走査線ドライバの走査速度を通常
走査ラインの数倍としても、液晶表示パネルの余白領域
は表示色の変化を起こすことなく表示することが可能と
なる。
ロック図
ロック図
一走査例、(c)液晶表示パネル上での表示の構成を説
明する図
作を説明するタイミング図
作説明図
ータを生成するための回路ブロック図
ロック図
示画像データの仕様、(c)画像データの液晶表示パネ
ル上での表示構成の説明図
ける従来例及び本実施形態の動作を説明するタイミング
図
Claims (4)
- 【請求項1】 アクティブマトリクス型液晶表示パネル
と、前記液晶表示パネルのゲートバスを駆動する走査線
ドライバと、前記液晶表示パネルのデータバスを駆動す
る信号線ドライバと、映像信号を前記信号線ドライバが
駆動できるような信号に変換するとともに、前記走査線
ドライバと前記信号線ドライバに必要なタイミング信号
を発生する表示信号制御回路とを備えた液晶表示装置に
おいて、 前記表示信号制御回路は、有効な画像データが存在する
期間の映像信号のデータ処理を行う画像データ処理回路
と、有効な画像データが存在しない垂直ブランキング期
間に相当する水平ラインの領域(以下、余白領域とい
う)に表示するデータを発生する余白領域表示用のデー
タ発生回路と、前記余白領域表示用のデータ発生回路か
らのデータに走査線ドライバの走査速度に応じて制御回
路からの制御により重み付け量の可変ができる重み付け
回路と、前記余白領域表示用のデータ発生回路と前記画
像データ処理回路の出力の内、映像信号の垂直ブランキ
ング期間では前記余白領域表示用のデータ発生回路から
の出力が得られるよう切り換える出力切換回路と、前記
回路全体のタイミングを制御する制御回路とを含み、前記余白領域への表示 は、前記余白領域表示用のデータ
発生回路からの出力を選択し、水平走査速度を有効な画
像データが存在する期間の2倍以上の整数倍で行なうと
ともに、走査速度に応じて重み付けして行なうことを特
徴とする液晶表示装置。 - 【請求項2】 前記画像データ処理回路と前記余白領域
表示用のデータ発生回路からの出力が前記制御回路から
の制御信号よって1ライン毎に極性が変わるように制御
され、全ラインを交流的に駆動可能とすることを特徴と
する請求項1記載の液晶表示装置。 - 【請求項3】 前記表示信号制御回路は、前記余白領域
表示用のデータ発生回路を備え、該余白領域表示用のデ
ータ発生回路をカラー3色独立とすることにより、余白
領域の表示色を好みの色にできるようにしたことを特徴
とする請求項1又は2のいずれか1項に記載の液晶表示
装置。 - 【請求項4】 前記表示信号制御回路は、前記余白領域
表示用のデータ発生回路を備え、該余白領域表示用のデ
ータ発生回路内にメモリを持つことで、余白領域の表示
を単色表示から、複数色あるいは絵柄で表示可能とした
ことを特徴とする請求項1、2、又は3のいずれか1項
に記載の液晶表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7301651A JP2827990B2 (ja) | 1995-11-20 | 1995-11-20 | 液晶表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7301651A JP2827990B2 (ja) | 1995-11-20 | 1995-11-20 | 液晶表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH09146498A JPH09146498A (ja) | 1997-06-06 |
JP2827990B2 true JP2827990B2 (ja) | 1998-11-25 |
Family
ID=17899509
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7301651A Expired - Fee Related JP2827990B2 (ja) | 1995-11-20 | 1995-11-20 | 液晶表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2827990B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3129271B2 (ja) | 1998-01-14 | 2001-01-29 | 日本電気株式会社 | ゲートドライバ回路及びその駆動方法、並びにアクティブマトリクス型液晶表示装置 |
JP2007072450A (ja) * | 2005-08-10 | 2007-03-22 | Toshiba Matsushita Display Technology Co Ltd | 液晶表示装置、液晶表示装置の表示データ制御方法および記録媒体 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2523823B2 (ja) * | 1987-09-30 | 1996-08-14 | 株式会社日立製作所 | 液晶駆動回路 |
JPH0519719A (ja) * | 1991-07-09 | 1993-01-29 | Fujitsu Ltd | 液晶表示装置の駆動制御回路 |
JPH05188885A (ja) * | 1992-01-14 | 1993-07-30 | Fujitsu Ltd | 液晶表示装置の駆動回路 |
-
1995
- 1995-11-20 JP JP7301651A patent/JP2827990B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH09146498A (ja) | 1997-06-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7724269B2 (en) | Device for driving a display apparatus | |
US5748175A (en) | LCD driving apparatus allowing for multiple aspect resolution | |
US7180474B2 (en) | Display apparatus | |
US4985698A (en) | Display panel driving apparatus | |
CN101046941B (zh) | 用于驱动液晶显示器件的装置和方法 | |
JP3710728B2 (ja) | 液晶駆動装置 | |
WO2004095404A2 (en) | Display system with frame buffer and power saving sequence | |
KR20050002428A (ko) | 액정표시장치와 그 구동방법 | |
JP2003316334A (ja) | 表示装置及び表示用駆動回路 | |
JP2002023705A (ja) | 液晶表示装置 | |
TW495628B (en) | Flat-panel display device, array substrate, and method for driving flat-panel display device | |
JP3836721B2 (ja) | 表示装置、情報処理装置、表示方法、プログラム、及び記録媒体 | |
JP3882642B2 (ja) | 表示装置及び表示用駆動回路 | |
JP2002082659A (ja) | 液晶表示装置 | |
JPH05297827A (ja) | 液晶表示装置 | |
JP2827990B2 (ja) | 液晶表示装置 | |
JPH05188885A (ja) | 液晶表示装置の駆動回路 | |
JP2002297106A (ja) | 表示装置の駆動方法及び駆動回路 | |
JP2002297105A (ja) | 表示装置の駆動方法及び駆動回路 | |
JPH05181431A (ja) | 液晶表示データ制御装置 | |
JP4533616B2 (ja) | 表示装置 | |
CN113810644A (zh) | 一种高清视频信号处理和转换的面板驱动系统 | |
WO2000045364A1 (fr) | Procede d'attaque de cristaux liquides et circuit d'attaque de cristaux liquides | |
JPH0854601A (ja) | アクティブマトリクス型液晶表示装置 | |
CN104700808A (zh) | 显示装置、时序控制器及图像显示方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080918 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080918 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090918 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090918 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100918 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110918 Year of fee payment: 13 |
|
LAPS | Cancellation because of no payment of annual fees |