TW211606B - Power saving control system for computer system with feature of selective initiation of power saving control - Google Patents
Power saving control system for computer system with feature of selective initiation of power saving control Download PDFInfo
- Publication number
- TW211606B TW211606B TW082102320A TW82102320A TW211606B TW 211606 B TW211606 B TW 211606B TW 082102320 A TW082102320 A TW 082102320A TW 82102320 A TW82102320 A TW 82102320A TW 211606 B TW211606 B TW 211606B
- Authority
- TW
- Taiwan
- Prior art keywords
- period
- address
- mode
- cpu
- power saving
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3215—Monitoring of peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
- Calculators And Similar Devices (AREA)
Description
經濟部中央標準局β:工消费合作社印製 Α6 Β6 五、發明説明(1 ) 本發明有關一種電腦系統的省電控制系統,尤指一種 供電池工作攜帶式的個人電腦省電系統。本發明特別有關 於一可根據位址存重複周期選擇啓始省電模式操作的省電 控制系統。 日本公開公報號碼2 - 1 7 8 8 1 8揭示一公知的省 電控制,切斷電腦系統中不執行實質任務的部分,以節省 電腦系統的整個電力消耗。此一技術已應用於業界。在包 括膝上型的電池操作個人電腦的業界中,此種省電技術的 硏發旨在使系統能以較小較輕的電池發揮最大的工作時間 0 傳統上,個人電腦系統都有提供所謂的休息及睡眠功 能的兩種待命狀態。休息模式功能係指當CJ> U在預定期 間保持於不工作狀態時,電腦系統的工作時脈頻率即自動 的由正常模式的1 6MHz切換成1MHz。若休息模式 狀態的電腦系統延長其預定的休·息時間,則自動啓始屋_ P 模式關閉電源供給。在任一種電腦系統的工作模式中,操 作任一鍵即可恢復至正常操式的工作。在許多情況中,啓 始待命模式的軍定期間可由使用者經由手1.„载定操作任意 設定。 傳統上,當CPU保持於實質不_.工作狀態時,電腦系 統即進入省電_狀態(即上述的待命模式)。實務上,髦腦 系統工作狀態自正常狀態進入省電狀態係在沒有任何外來 因數啓始C P U實質任務的情況下才發生,即在該預定期 -----—· —---. 間內鍵盤沒有輸入或通訊管理系統沒有輸入。 本紙張尺度通用中國國家標準(CNS)甲4规格(210 X 297公釐) 82.3. 40,000 (請先閲讀背面之注意事項再塡寫本頁) 丨裝_ 訂 21160a A6 B6 經濟部中央櫟準局B工消費合作社印製 五、發明説明(2 ) —般而言,c pu在沒有上述實質任務的因數存在時 ,可視爲實質的休息狀態。但在偵測到c p u實質休息狀 態而將工作模式改變爲省電模式的程式並不能有效的達到 省電效果,因爲一般個人電腦通常需要設定數十歷的預笔 .時間。 例如,個人電腦在使用一文字處理的應用軟體時,經 由鍵盤輸入的每一筆輸入皆可啓始CPU的任務。CPU 響應每一輸入信號執行各種的任務,包括顯示字元,轉換 平假名至漢字,或移動文件的簡單工作及如排序檔案的耗 時工作。當操作員在製.作一文件時,操作員可能在兩輸入 之間需要較長的時間以考慮文字,片語或其他的應用。在 此種情況,兩鍵入之間可能經常超出數十毫_秒或數秒之久 〇 在此種狀況,若傳統省電方法的預定期設定爲1秒至 數秒。則在耗時任務中可能會啓始省電模式的工作而使正 在進行的務中斷。爲了避免此等可能發生的情形,須將預 定期間設定爲數十秒或數分鐘的範圍。在後者的情況,由 於省電功能在經常發生的短期間鍵入中無法工作,即 C P U在實1休息的情況無法使省電功能工作,故省電效 果不佳。 爲了解此種問題,須能使C PU本身,每當其處於實 ................... 質休息狀態時,向外部®路宣示其處於實質休息狀態。但 此種情況,其功能須包含於C PU所執行的每一軟體。這 樣已在使用中的各種軟體而言,安裝極爲困難,甚至不可 (請先閲讀背面之注意事項再填寫本頁) -裝· 訂. 本紙張尺度適用中國困家標準(CNS>甲4規格(210 X 297公釐) 82.3. 4〇,〇〇°
2116GG 經濟部中央櫺準局貝工消費合作社印製 A6 B6 五、發明説明(3 ) 能。 另方面,若電腦系統工作於單一軟體,利用事.先-分-析 軟谶的內含及偵測其狀態,可能可精確的偵測到c P u的 實質休息狀態,其中僅存取特定的位址群。但此種方 法在系統工作於多數軟體的情況即不實用。 因此,本發明目的即在提供一種電腦系統的省電控制 系統,其中鑑別項裡隹及重複執行的環路程式特性,以根 據環路程式的特性選擇啓始省電作用。 根據本發明特性之一,電腦系統省電控制系統包括一 CP U,包含: 第二裝置用以選擇操作C PU使其工作於較高性能及 耗電的第一模式及較低性能及耗電低的第二摸式; 第二裝置可監視第一期間的C PU的位址存取,以偵 測一預定的C P U工作狀態:其中僅重複存_取赞定位址群 9 第三裝置可監視CPU在第二,期傅-的位址存取,以偵 測一預定的CPU工迮慰_,第二期間與第一期間無關聯 ,且較第一期間長很多;及 第四裝置與第一裝置結合以正常湾/洋第一裝置於第一 模式並響應第二及第三裝置之一以偵測預定的工作狀態, 在保持預定工作狀態期間使第一裝置工作於第二模式。 在較佳的結構中,每一第二及第三裝置利用周期性的 改變該期間以監視C P u所存取的位址。實務上,各第二 〜—.______ 及第三裝置可在所給期間前面部分的學習期間工作於學習 本紙張尺度通用中國國家標準(CNS)甲4規格(210 X 297公釐) 82.3. 40,000 ----------------1 -------裝------.玎-----体 (請先閲讀背面之注意事項再填寫本頁) 21160ο Α6 Β6 經濟部中央標準局员工消费合作社印製 五、發明説明(4 ) 模式,以記錄c P U存取的._位迪,及工作於所給期間後面 部分的比I期間的比較模式,以比較目前存取位址及前一 —----- --------- -----—---------- ------- 學習模式工作的記錄—M址。在此種情況,每一第二及第三 裝置可在比較模式工作終了時更新所給學習期間並導出所 給比較期間與更新學習期間之間的關係。每一第二及第三 裝置所改變之該學習期間的範圍宜有上下界限値的界定。 例如,每一第二及第三裝置最初以低限値設定該學習期間 ,並在每一比較模式工作終了時,在瞬間學習期間加上一 預定的額外期間單位。 在較佳實施例中,第一裝置包括一第一時脈產生器用 以產生一第一€高頻率的時脈_,一第二時脈產生器用以產 生一第二較低頻率的時脈,及一交換裝置用以選擇供給第 一及第二時脈中之一至」:P U。 根據本發明另一特性,一省電控制系統可用以控制一 包括C .P U的電腦系統,包含: 工作模多交換裝置,用以將c PU工作模式切換於較 耗電的正常模式與較不耗電的省電模式之間。 第一重複存取偵測裝置,以一預定第一f址分解度在 "**·—— 一一一.. 一預定第一期間內監視C PU位址存取的位址轉移及用以 偵測C PU重複存取狀態,其中一特定位址群係重複存取 第二重覆存取偵測裝置,以一預定第P位址分解度在 一預定第二期間內監視C PU位址存取的位址轉移及用以 偵測C PU的重複存取狀態,其中一特定位址群係重覆存 本紙張尺度適用中國國家標準(CNS)甲4规格(210 X 297公釐) -- 82.3. 40,000 (請先閲讀背面之注意事項再填寫本頁) 丨裝 訂· A. Α6 Β6 21:160ο 五、發明説明(5 ) 取;第二期間甚長於第一期間及以非重曼方式設定於第一 期間:及 —控制裝潭響應偵測正常模式CPU重覆存取狀態的 第一及第二重覆存取偵測裝置,以便將CPU工作模式切 換至省電模式。 第一及第二重覆存取裝置宜周期性的改變監視位址存 取轉.移的位址分解度。 省髦控制系統宜另包含一禁止裝置,用以在C PU工 作狀態滿足一預定禁^條件時禁止控制裝置的工作,以便將 工作模式切換爲省電模式。 實務上,禁止裝置可在存取到前一預定期間內接收鍵 盤登錄的軟體岔斷向量時,在先前所給期間內無法存取到 檢査鍵盤登錄的軟體岔斷位址時,或在存取到指定爲視訊 記憶空間的位址時,禁止控制裝置的切換工作。 以下由較佳實施例的圖示說明本發明,這些用以說明 本發明的實施例不應視爲對本發明的限制。 第1圖係本發明電腦系統省電控制系統較施例的 方塊圖;及 第2,3及4係第1圖省電控制系統狀態1斷及耋電 控制器工作程序的流程,其中第2圇係主要_常式,及第3 及4圖係第2圖主路由在執行時所觸發的副常式Λ 第1圖電中的省電控制系統,其中與本'發明相 關的一般顆.念及結構如1 9 9 2年五月二十日共同申請的 美國專利申請序號0 7/8 8 6 ,6 4 9及相對的歐洲專 本纸張尺度通用中國國家標準(CNS)甲4规格(210 X 297公釐) -裝------訂------.% (請先閲讀背面之注意事項再場寫本頁) 經濟部中央標準局β工消费合作社印製 82.3. 40,000 A6 B6 211606 五、發明説明(6 ) (請先閲讀背面之注意事项再填寫本黃) 利申請號碼9 2 9 0 6 1 5 9 . 6所揭示,併此供參考。 此處所揭示之省電控制系統的實施例係應用於英爾 8 0 3 8 6 J X C P U的所謂的筆記型凰人電腦。但此 —特定電腦系統並非本發明的特定型,其他電腦系統亦可 應用。 訂 改變施加於c_p_y的時脈頻率即可改變電腦系統工作 的耗電。在所示寅旌例中,c p u係工作於耗電較高的正 常模式中(高速模式),而省電模式(低速模式)的耗電 較低,利用c p u時脈頻率的切換即可加以切換,所示之 省電控制系統包括一高速時脈產生器電躋,用以產生一 預定高頻,5 ΟΜΗζ,的頻率,及一低速時脈產生器電 路8,用以產生一預定低頻,4ΜΗΖ的低速時脈。一交 換電路6可選擇供給高速及低速時脈之一至電腦系統1的 C P U ° 經濟部中央標準局R工消费合作社印製 圖示省電控制系統實施例亦包括一狀態.判斷及省電堙 制器3,一位址儲存及比較電路4及一位址偵測電路5, 連接於電腦系統1的系統匯流排2。這些電路組成可用以 執行監視m服-系...統及省電控制的工作。位址儲存及比較電 路4係與狀態判斷及省電控制器j結合,以便在位並儲存 模式及位址比較模式之間選擇工作,端視後者之控制信號 而定。在位址儲存摸式中,最初須清除儲存內含,然後以 適當的位址分解度儲存電腦系統C PU所存取的位址。即 當C P U存取某一位址時,在位址儲存及比較電路4中的 對應記憶細胞中設定爲%1"。在位址儲存模式中儲存的 82.3. 40,000 本纸張尺度適用中國國家標準(CNS)甲4规格(210 X 297公釐) 2116C〇 A6 B6 經濟部中央標準屬R工消费合作社印製 五、發明説明(7 ) 位址群以下通稱爲<學習位。在位址儲存及比較電路 4的位址比較模式工作中,目前CPU存取的位址與學習 位址依序比較。若目前存取位址與學習位址不同,則輸出 —未匹配信號至狀態判斷及省電控制器3。 以下說明本發明較佳實施例電腦系統省電控制系統1 的應用,其中作業系統係MS — DOS。須注意,雖以特 定實施例爲說明例,但其他使用不同作業系統的電腦系統 亦可使用。在實施例中。MS— DOS係工作於 8 0 3 8 6 S X CPU的即時模式,一岔斷向量表指定 有特定位址。透過此一岔斷向量表可提供響應鍵盤登錄而 獲取輸入資料的軟體岔斷功能及檢査鍵盤登錄是否存在的 軟體岔斷功能。第1圇的位址偵測電略5,可個別偵測岔斷. 向量表中的兩軟體岔斷向量的存取,以產生一位址偵測信 够。位址偵測信號可供狀態判斷及省電控制器3以下述方 式加以利用。 另外,在前述構造中可備一指示器電路,用以指示器 工作於省電模式中的CPU。在此種情況中,自狀態判斷 電路輸出之交換工作模式的交換信號亦輸入至指示器電路 。指示器電路響應交換信號,在c PU正常模式工作時保 持LED熄滅,在CPU省電模式中保持LED點亮。 LED指示器可與電力指示燈,RAM驅動存取指示燈, 硬碟存取指示燈或其他指示燈一起裝在電腦系統的藏套內 。結合指示.路的省電控制系統詳如本發明專利申請人 共同等待的美國專利申請*電腦系統的省電控制系統#, (請先閱讀背面之注意事項再瑣寫本頁) •裝. 訂 —線' 本紙張尺度逯用中a國家標準(CNS>甲4規格(210 X 297公釐) -9 82.3. 40,000 A6 B6 經濟部中央標毕局貝工消费合作社印製 五、發明説明(8 ) 併此供參考。 許多軟體在程式的不同部分含有公知的所謂的軟體計 時器,可供不同的用途使用。一般,軟體計時器含一環 程式,用以重複及周期性的執行一預定時間的相同程式。 若此里_專,的位址存取狀態係用來滿足C P U工作狀態以 啓始省電狀態,及C P U的工作模式係切換至較低速的省…· . / 電模式,則軟j!_1LSL器即無法達成時間鼂_厘丨坡能。故即使 重複存取特定的位址群,在執行軟體計時器之同時不得啓 始省電模式。 在另方面,有些典型的軟體含有所謂的動態程序 ,其中一小環路程式以相當短的重複周期一直重複以等待 岔斷。在C PU執行動態停止環路程式的同時,CPU的 狀態可視爲實質的休息狀態。故啓始省電模式不會影響其 f 、 r.J / 功能。/, 動態停止環路程式一般含一或兩個指令並有一相當短 的重複周期,即不大於!1 0微秒。另方面,軟麗J:時琴的 環路程式通常由三i五或六個指令組成。通常,軟體計時 器的重複周期係大於1 0微秒,但不大於2 0 0微秒。此 處所指特定期間僅係供^明用,不應以其限定' 本發明。 由上述知,偵測重莩ΛΊ,即可成功的別動態停止 環路程式,以便選擇啓始省電模式工作,並避免在軟體計 __________.... 數器執行砠間動電力。 由狀態判斷及省電控制器3執行的電腦系統1 控制及狀態監視程序可由第2至4圖的流程說明。 (請先閲讀背面之注意事項再塡寫本頁) •裝. 訂· -線. 本紙張尺度通用中a a家櫟準(CNS>甲4規格(210 X 297公釐) 10 - 82.3. 40,000 21160ο Α6 Β6 經濟部中央標準曷員工消费合作社印製 五、發明説明(9 ) 第2圖中,電腦系統i在啓始步驟1 〇 〇設定爲正常 模式工作,其中以高速時脈5 〇 ΜΗ z時脈供C PU正常 工作。而CPU 2則同時以高速時脈工作於正常模式,監 視在1二,較短期間(即約〇 . 2微秒至1 0微秒)的位 址存取轉移,以便在熟行由一或兩個指令組成的動態停止 環路程式時偵測特定位址的重複存取,步驟2 0 0。若未 偵測到重複的存取狀態,則程序進行步驟3 〇 0,其中監 視第二,較長期間(即約2 0 0微秒至2 0毫秒)的位址 存取轉移,以偵測不同於執行動態停止及軟體計時器程序 的狀態,即利用偵測由五或六個至數十個指令組成的環路 。若步驟3 0 Q未偵測到重複的存取狀態,程序回至步驟 2 0 0 ° (,::.. 由上述知,所監視的第一及第二期間並未重疊。由於 軟體計時器環路程式一般係由三至五或六個指令所組成, 供第:r及第;間以外的時風執行,故軟體計時器 省電模式工作啓始條件中的重複位址存取的偵Μ。 第3圖係以副常-式表示的步驟2 0 0移序。在第3圖 ""—— 步驟2 0 1中,將一學習期間Τχ設定爲較低的界限値, 即0 . 1微秒。接著,在步驟2 0 0清除位址儲存及較 電路4。然後在步驟2 0 2啓始學習期間Tj的位址儲存 及比較電路4的位址儲存模式工作。由此,將學置.,麗,閱1 T X由C P U存取的位址塊儲存於位址儲存及比較電路4 中以建立學習位址。 步驟2 0 3 ,計時器開始量測一監與期間Ty,Ty (請先閲讀背面之注意事項再項寫本頁) 裝. 訂. 線· 本纸張尺度逯用中國國家樣準(CNS)甲4规格(210 X 297公釐) 11 82.3. 40,000 211600 A6 B6 經濟部中央標準屬員工消费合作社印製 五、發明説明(10) 之設定端視學習期間Tx而定,但比Tx爲長。在監視期 ---—.. 間Ty,位址儲存及比較電路4工作作於比較模式。位址 儲存及比較電路4在比較模式中檢査C P U是否存取與計 時器量測之監視期間的學習位_址..不同(步驟2 0 4及 2 0 7 )。若監視期間Ty內存取的位址與學習位址不同 ,程序自步驟2 0 4進行至步驟2 0 5。在步驟2 0 5中 ,學習期間Tx經加入0 . 5微秒更新爲學習期間Tx目 前的値。接著,在步驟2 0 6,檢査更新的Tx是否在步 ,· I ' 驟2 0 5超過預定的上限値,即5秒鐘。若更新的Tx期 間較上限的5微秒小,程序轉回至步驟2 0 2重新開始學 習模式工作。另方面,若重新的Tx大於或等於上限値, 則判斷第二』§間內並未U1I到重複的位址存...取。若狀態爲 步驟2 0 4至2 0 7並未偵測到存取與學習位址不同的位 址,則在步驟2 0 7發出一肯定的回答。 第4圊中,步驟3 0 0的副程式的執行程序實質與步 驟2 0 0中相同,除了時間不同外。故第4圖的各步 驟係第3圖對應步驟的號碼加上1〇 〇。在第4圖的程序 中,在步驟3 0 1所設定的學習期間Tx的初始期間爲 1 0 0微秒。而在步驟3 0 5加至學習期間T X的期間亦 爲1 0 0微秒。在步驟3 0 6檢査學習期間Tx的上限期 間亦設定爲1 0毫秒。 在重褢存取狀態時,其中步驟2 0 0或3 0 〇並未偵 測到*在監視期間Ty存取不同於學習位址的位址^ ,程 序進行至步驟4 〇 〇判斷電腦系統1的狀態是否匹配下列 本纸張尺度通用中國《家標準(CNS)甲4规格(210 X 297公釐) .^ - 82.3. 40,000 ---------------i -------裝------訂------^ (請先閲讀背面之注意事項再填寫本頁) ^1160〇 A6 B6 經濟部中喪櫺準局员工消费合作社印製 五、發明説明(11) 的禁UP件。若電腦系統狀態並未匹配隹何的禁止條件, 程序進行至步驟5 0 0。在步驟5 0 0,切換交換電路6 ,使低速時脈產生器電路8的低速時脈4MHz加至 CPU,使CPU工作於省電模式。接著,在步驟6 0 0 ,檢査CPU是否離開重複存取狀態。若偵測到C PU狀 態離開重夜存取狀態,程序轉回至初始歩麗1 0 0,使高 速時脈產生器電路7的高速時脈5 0 Μ Η ζ加至C P U, 'A 使C P U工作於正常模式。 ϋ ‘7 \,注意,在步驟4 0 0所設定的禁止條件可能爲,例如 ,(1)在前一預定期間存取接收鍵盤登錄的軟體岔斷向 量位、址..時,(2)在過去某一期間未存取檢査鍵盤登錄的 軟體岔斷位址時,及(3 )在進行存取指定爲視訊記憶空 間的位址時。 另方面,在步驟6 0 0,離開重覆存取狀態係以下.別 方式實際偵測。使位存及比較電路4工作於比較模式 ,連縝檢査位址是否與學習位址不同。當存取位址與學習 位址不同時,判斷C P U離開重褢存取狀態。而且,即使 所存取位址與學習位址不同,判斷在存取到讀取鍵盤登錄 的軟體岔斷向量位址時終止重複存取狀態。 如上述,偵測在某一期間C P U重複存取一特定位址 群的工作狀態,避免在執行軟體計時器環路程式可能偵測 到重複位址存取的期間,以便使c PU在連績偵測到重覆 存取狀態期間工作於省電模式,但在建立上述禁止條.件的 情況例外。如此,在典型MS — DOS或其應用的工作狀 本紙張尺度通用中困國家標準(CNS)甲4规格(210 X 297公釐) -Ή · 82.3. 40,000 (請先閲讀背面之注意事項再塡寫本頁) -丨裝· 訂· -線- 2116C6 A6 B6 五、發明説明(12) 態中,省電期間經常出現於1 0毫秒至數秒之間,以便在 達到省電時不致降低電腦系統的處理性能。 雖然本發明以實施例說明,熟悉技藝人士須知上述的 各種改變,刪¥及增巧仍靥本發明的精神與範囀。故不應 將本發明限制在上述的特定實施例,而是包括下列申請專 利範圍所揭示的等效特點所涵蓋範圍的所有可能的實施例 〇 例如,前述實施例使用一控制系統以減少耗電,其中 時脈頻率在正常模式及省電模式之間有所差異,而其他控 制系統,如降低電源電壓,C P U間歇工作於適當間隔或 減少C PU存取率亦可採用。依照省電控制系統的應用而 選擇這些控制系統。 而且,可根據溫度條件控制C PU的工作模式以免過 熱。本發明申請人擁有共同等待美國專利申請"Driver Control System for Microprocessor’ 對溫度相依控制 已有說明,併此供參考。 - I ---------------:---------装------.玎------嫁 (請先閲讀背面之注意事項再瑣寫本頁) 經濟部中央標準局RX消費合作杜印製 本紙張尺度遑用中a國家標準(cns)甲4規格(210 X 297公龙) 82.3. 40,000
Claims (1)
- A72il6〇〇 Β7 C7 D7 六、申請專利範圍 1 · 一種包括中央處理單元(C PU )的電腦系統省 電控制系統,包含: 第一裝置用以選擇操作C PU使其工作於較高性能及 耗電高的第一模式及較低性能及耗電低的第二模式: 第二裝®可監視第一期間的C PU的位址存取,以偵 測一預定的C PU工作狀態,其中僅重複存取特定位址群 (請先閲讀背面之注意事項再填寫本頁) 經濟部中*標準局貝工消費合作社印製 第三裝置可監視C P U在第 測一預定的C PU工作狀態,第 ,且較第一期間長很多;及 第四裝®與第一裝置結合以 模式並響應第二及第三裝置之一 在保持預定工作狀態期間使第一 2 .如申請專利範圍第丄項 該第二及第三裝置利用周期性改 CPU存取的位址。 3 .如申請專利範圍第1項 該第二及第三’裝置可在該所給期 作於學_翼_模..式,以記錄該C P U 所給期間後面部分的比較期間的 取位址及前一學習模式工作的記 4 .如申請專利範圍第3項 該第二及第三裝置可在比較模式 習期間並導出該所給比較期間與 二期間的位址存取,以偵 二期間與第一期間無關聯 正常操作第一裝置於第一 以偵測預定的工作狀態, 裝置工作於第二模式。 之省電控制系統,其中各 變該所給期間來監視由該 之省電控制系統,其中各 間前面部分的學習期間工 存取的位址,及工作放該 比較模式,以比較目前存 錄位址。 之省電控制系統,其中各 工作終了時更新該所給學 更新學習期間之間的關係 裝· 訂. .線· 本紙張尺度適用中國國家標準(CNS)甲4规格(210 X 297 21160ο Α7 Β7 C7 D7 六、申請專利範園 經濟部中央標準局貝工消費合作社印製 5 ·如申請專利範圍第4項之省電控制系統,其中各 該第二及第三裝置在上下界限値的界定範圍內改變該學習 期間。 6 ·如申請專利範圍第5項之省電控制系統,其中各 該第二及第三裝置最初以該低限値設定該所給學習期間, 並在該比較模式每次工作終了時,在瞬間學習期間加上一 預定的額外期間單位,以更新該學習期間。 7.如申請專利範圍第1項之省電控制系統,其中該 第二琴置在第一高界限及第一低界限所界定的第一預定範 圍內改變該第一所給的期間及該第三裝®在第二高界限及 第二低界限界定的第二預定範圍內改變該第二所給的期間 ,該第二低界限遠大於該第一高界限。 8 .如申請專利範圍第7項之省電控制系統,其中該 第一高界限及該第二低界限之間界定的範圍對應預定的特 定工作狀態,其中僅重覆存取特定的位址群及禁止啓始省 電模式。 sj 9 .如申請專利範圍第8項之省電控制系統,其中該 範圍實質對應一 «^體計時器環路可能的重複周期期間。 1 0 .如申請專利範圍第1項之省電控制系統,其中 該第一裝置包括一用以低產生第一高頻時脈的第一時脈產 生器,一用以產生第二低頻時脈的第二裝置時脈產生器, 以便選擇該第一及第二時脈之一供給至該c P U。 1 1 種包括中央處理單元(CPU)的電腦系統 ._ -- 本紙張尺度適用中國B家標準(CNS)甲4规格(210 X 297公* ) (請先閱讀背面之注意事項再堉寫本頁) ..丨裝· 訂. 線. 經濟部中央標準局工消费合作社印製 A7 211GCJ B7 C7 ___D7_ 六、申請專利範園 省電控制系統,包含: 工作模式交換裝置,用以將該C PU工作模式切換於 較耗電的正常模式與較不耗電的省電模式之間; 第一重覆存取偵測裝置,以一預定第一位址分解度在 —預定第一期間內監視該C P U位址存取的位址轉移及用 以偵測該C PU重複存取狀態,其中一特定位址群係重覆 存取; 第二重覆存取偵測裝置,以一預定第二位址分解度在 一預定第二期間內監視該C P U位址存取的位址轉移及用 以偵測該C PU的重覆存取狀態,其中一特定位址群係重 覆存取:該第二期間甚長於該第一期間及以非重叠方式設 定於該第一期間;及 一控制裝置響應偵測該正常模式C P U該重複存取狀 態之該第一及第二重覆存取偵測裝置,以便將該C P U工 作模式切換至該省電模式。 1 2 .如申請專利範圔第1 0項之省電控制系統,其 中各該第一及第二重覆存取裝置周期性的改變監視位址存 取轉移的位址分解度。 1 3 .如申請專利範圍第1 2項之省電控制系統,其 中另包含一禁止裝置,用以在該C PU工作狀態滿足一預 定禁條件時禁止控制裝置的工作,以便將工作模式切換爲 省電模式。 1 4 .如申請專利範圍第1 3項之省電控制系統,其 中該禁止裝®在存取到前一預定期間內接收鍵盤登錄的軟 本紙張^度適用中a囲家標準(CNS)甲4規格(210 X 297公釐) It * --------------一---------裝-------玎------線 {請先«讀背面之注意事項再填寫本頁) 21160^ A7 B7 C7 D7 _ 六、申請專利範团 髖岔斷向量時,禁止控制裝置的切換工作。 1 5 .如申請專利範園第1 3項之省電控制系統,其 中該禁止裝置在先前所給期間內無法存取到檢査鍵盤登錄 的軟體岔斷位址時,禁止控制裝置的切換工作。 1 6 .如申請專利範圍第1 3項之省電控制系統,其 中該禁止裝置在存取到指定爲視訊記憶空間的位址時,禁 止控制裝置的切換工作。 (請先《讀背面之注意事項再塡寫本頁) 丨裝, 訂 經濟部中央襻準居Λ工消t合作社印製 本纸張尺度適用中家標準(CNS)甲4规格(2i〇 X 2耵公|) - 1κ -
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP04080806A JP3090767B2 (ja) | 1992-04-02 | 1992-04-02 | コンピュータシステムの節電制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
TW211606B true TW211606B (en) | 1993-08-21 |
Family
ID=13728714
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW082102320A TW211606B (en) | 1992-04-02 | 1993-03-27 | Power saving control system for computer system with feature of selective initiation of power saving control |
Country Status (4)
Country | Link |
---|---|
US (1) | US5475847A (zh) |
EP (1) | EP0565319A1 (zh) |
JP (1) | JP3090767B2 (zh) |
TW (1) | TW211606B (zh) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6158012A (en) | 1989-10-30 | 2000-12-05 | Texas Instruments Incorporated | Real-time power conservation and thermal management for computers |
US5542035A (en) * | 1993-10-27 | 1996-07-30 | Elonex Technologies | Timer-controlled computer system shutdown and startup |
US5706407A (en) * | 1993-12-28 | 1998-01-06 | Kabushiki Kaisha Toshiba | System for reallocation of memory banks in memory sized order |
US5752011A (en) | 1994-06-20 | 1998-05-12 | Thomas; C. Douglas | Method and system for controlling a processor's clock frequency in accordance with the processor's temperature |
US7167993B1 (en) | 1994-06-20 | 2007-01-23 | Thomas C Douglass | Thermal and power management for computer systems |
US5887178A (en) * | 1994-08-29 | 1999-03-23 | Matsushita Electronics Corporation | Idle state detector and idle state detecting method for a microprocessor unit for power savings |
DE69526953T2 (de) * | 1994-10-20 | 2003-01-23 | Advanced Micro Devices, Inc. | System und verfahren zum fernanrufwecken |
US5835719A (en) * | 1994-10-20 | 1998-11-10 | Advanced Micro Devices, Inc. | Apparatus and method for remote wake-up in system having interlinked networks |
US5734585A (en) * | 1994-11-07 | 1998-03-31 | Norand Corporation | Method and apparatus for sequencing power delivery in mixed supply computer systems |
JP3617105B2 (ja) * | 1995-02-16 | 2005-02-02 | ソニー株式会社 | 電子機器及びその動作モード制御方法 |
KR0135453B1 (ko) * | 1995-05-18 | 1998-05-15 | 김광호 | 전자사진 현상 방식 화상형성 장치의 전원 절약 방법 |
US5845139A (en) * | 1995-06-07 | 1998-12-01 | Advanced Micro Devices, Inc. | System for providing a host computer with access to a memory on a PCMCIA card in a power down mode |
US6545775B1 (en) * | 1995-07-21 | 2003-04-08 | Canon Kabushiki Kaisha | Control system and units removably attachable to the same |
US5721935A (en) * | 1995-12-20 | 1998-02-24 | Compaq Computer Corporation | Apparatus and method for entering low power mode in a computer system |
US5974552A (en) * | 1995-12-29 | 1999-10-26 | Samsung Electronics Co., Ltd. | Method and apparatus for executing a scheduled operation after wake up from power off state |
KR100245199B1 (ko) * | 1996-05-21 | 2000-02-15 | 윤종용 | 네트워크 사용중의 절전기능을 갖는 컴퓨터의 절전모드전환방법 |
US6300946B1 (en) * | 1997-01-29 | 2001-10-09 | Palm, Inc. | Method and apparatus for interacting with a portable computer |
US5900875A (en) | 1997-01-29 | 1999-05-04 | 3Com Corporation | Method and apparatus for interacting with a portable computer system |
US6601111B1 (en) | 1997-01-29 | 2003-07-29 | Palmsource, Inc. | Method and apparatus for unified external and interprocess communication |
US6928559B1 (en) * | 1997-06-27 | 2005-08-09 | Broadcom Corporation | Battery powered device with dynamic power and performance management |
JPH11143571A (ja) * | 1997-11-05 | 1999-05-28 | Mitsubishi Electric Corp | データ処理装置 |
US6011383A (en) * | 1998-07-21 | 2000-01-04 | International Business Machines Corporation | Low powering apparatus for automatic reduction of power in active and standby modes |
KR20000026987A (ko) * | 1998-10-22 | 2000-05-15 | 구자홍 | 절전모드 제어장치 및 방법 |
US6564332B1 (en) | 1998-12-23 | 2003-05-13 | Intel Corporation | Method and apparatus for managing power consumption in a computer system responsive to the power delivery specifications of a power outlet |
US6367023B2 (en) * | 1998-12-23 | 2002-04-02 | Intel Corporation | Method and apparatus of measuring current, voltage, or duty cycle of a power supply to manage power consumption in a computer system |
JP4397097B2 (ja) * | 2000-04-18 | 2010-01-13 | パナソニック株式会社 | プラズマディスプレイ装置 |
US6748548B2 (en) * | 2000-12-29 | 2004-06-08 | Intel Corporation | Computer peripheral device that remains operable when central processor operations are suspended |
US7111179B1 (en) | 2001-10-11 | 2006-09-19 | In-Hand Electronics, Inc. | Method and apparatus for optimizing performance and battery life of electronic devices based on system and application parameters |
ATE460699T1 (de) * | 2003-03-27 | 2010-03-15 | Nxp Bv | Aufzeichnen von aktivität nach sprüngen |
US7418604B2 (en) * | 2004-12-22 | 2008-08-26 | Hewlett-Packard Development Company, L.P. | System and method for powering on after verifying proper operation of a charge pump and voltage regulator |
US7778798B2 (en) * | 2006-10-12 | 2010-08-17 | Systems On Silicon Manufacturing Co. Pte. Ltd. | System and method for measuring tool performance |
US8296121B2 (en) * | 2007-04-25 | 2012-10-23 | Cadence Design Systems, Inc. | Method and apparatus for controlling power in an emulation system |
WO2011117243A1 (en) * | 2010-03-23 | 2011-09-29 | Sony Corporation | Reducing power consumption by masking a process from a processor performance management system |
US9524011B2 (en) | 2014-04-11 | 2016-12-20 | Apple Inc. | Instruction loop buffer with tiered power savings |
US10466936B2 (en) * | 2014-09-26 | 2019-11-05 | Oracle International Corporation | Scalable, multi-dimensional search for optimal configuration |
US10825486B2 (en) | 2018-04-09 | 2020-11-03 | Nxp Usa, Inc. | High performance method for reduction of memory power consumption employing RAM retention mode control with low latency and maximum granularity |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4485440A (en) * | 1981-09-24 | 1984-11-27 | At&T Bell Laboratories | Central processor utilization monitor |
US4698748A (en) * | 1983-10-07 | 1987-10-06 | Essex Group, Inc. | Power-conserving control system for turning-off the power and the clocking for data transactions upon certain system inactivity |
JPS60150137A (ja) * | 1984-01-13 | 1985-08-07 | Matsushita Electric Works Ltd | マイクロコンピユ−タシステム |
AU6031390A (en) * | 1989-06-30 | 1991-01-17 | Poqet Computer Corporation | Computer power management system |
US5222239A (en) * | 1989-07-28 | 1993-06-22 | Prof. Michael H. Davis | Process and apparatus for reducing power usage microprocessor devices operating from stored energy sources |
JPH03116311A (ja) * | 1989-09-29 | 1991-05-17 | Toshiba Corp | スリープモード制御方式 |
JPH03202912A (ja) * | 1989-12-28 | 1991-09-04 | Toshiba Corp | 携帯可能電子装置 |
JPH0413179A (ja) * | 1990-05-07 | 1992-01-17 | Mitsubishi Electric Corp | 表示制御装置 |
-
1992
- 1992-04-02 JP JP04080806A patent/JP3090767B2/ja not_active Expired - Fee Related
-
1993
- 1993-03-27 TW TW082102320A patent/TW211606B/zh active
- 1993-03-30 US US08/039,848 patent/US5475847A/en not_active Expired - Fee Related
- 1993-04-02 EP EP93302622A patent/EP0565319A1/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
EP0565319A1 (en) | 1993-10-13 |
JP3090767B2 (ja) | 2000-09-25 |
JPH05282081A (ja) | 1993-10-29 |
US5475847A (en) | 1995-12-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW211606B (en) | Power saving control system for computer system with feature of selective initiation of power saving control | |
TW212838B (en) | Power saving control system for computer system | |
KR100352045B1 (ko) | 컴퓨터시스템에서전력소모를감소시키기위한방법및장치 | |
TW212841B (en) | Device control system for microprocessor | |
JP2769082B2 (ja) | ポータブル・コンピュータの電力配分管理システム | |
JP3434956B2 (ja) | 携帯型コンピューターにおけるハードウェアカーソルを利用したピーエムエスレベル表示装置及びその方法 | |
EP1141812B1 (en) | Apparatus and method for automatic cpu speed control | |
US20100191988A1 (en) | Method for reducing power consumption of a computer system in the working state | |
KR900006842A (ko) | 컴퓨터 시스템의 전력소모 감소장치 | |
US6694442B2 (en) | Method for saving power in a computer by idling system controller and reducing frequency of host clock signal used by system controller | |
KR100278355B1 (ko) | 컴퓨터 시스템 및 이 컴퓨터 시스템의 제어 방법 | |
JPH07134628A (ja) | 省電力制御方法および情報処理装置 | |
CN101091146A (zh) | 管理移动装置功率的技术 | |
US5615328A (en) | PCMCIA SRAM card function using DRAM technology | |
KR950001418B1 (ko) | 세트업 기능 및 폽업 기능을 구비한 휴대용 컴퓨터의 폽업 제어 시스템 | |
JP2004139613A (ja) | プロセッサ利用状況に基づくデータ処理システム内の電力管理 | |
US7096299B2 (en) | Method and apparatus for transferring system context information between mobile computer and base station | |
JPH0876872A (ja) | コンピュータ装置 | |
US5566121A (en) | Method for PCMCIA card function using DRAM technology | |
US5805473A (en) | PCMCIA voltage loss detection | |
KR102536104B1 (ko) | 전력 사용 패턴 파악 기반의 컴퓨터 에너지 절약 시스템 | |
JPH05273950A (ja) | 画像表示装置 | |
TW541453B (en) | Power saving device for computer and method thereof | |
CN110825206B (zh) | 一种计算机集成系统及故障自动切换方法 | |
JP3058070B2 (ja) | 情報処理装置 |