TW202318936A - 佈線基板、半導體裝置及佈線基板的製造方法 - Google Patents

佈線基板、半導體裝置及佈線基板的製造方法 Download PDF

Info

Publication number
TW202318936A
TW202318936A TW111140016A TW111140016A TW202318936A TW 202318936 A TW202318936 A TW 202318936A TW 111140016 A TW111140016 A TW 111140016A TW 111140016 A TW111140016 A TW 111140016A TW 202318936 A TW202318936 A TW 202318936A
Authority
TW
Taiwan
Prior art keywords
pad
via hole
wiring
wiring substrate
insulating layer
Prior art date
Application number
TW111140016A
Other languages
English (en)
Inventor
竹内明宏
Original Assignee
日商新光電氣工業股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商新光電氣工業股份有限公司 filed Critical 日商新光電氣工業股份有限公司
Publication of TW202318936A publication Critical patent/TW202318936A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • H05K1/112Pads for surface mounting, e.g. lay-out directly combined with via connections
    • H05K1/113Via provided in pad; Pad over filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0364Conductor shape
    • H05K2201/0376Flush conductors, i.e. flush with the surface of the printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09227Layout details of a plurality of traces, e.g. escape layout for Ball Grid Array [BGA] mounting
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/096Vertically aligned vias, holes or stacked vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09736Varying thickness of a single conductor; Conductors in the same plane having different thicknesses
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

提供一種佈線基板、半導體裝置及佈線基板的製造方法,其能夠使焊墊細微化。該佈線基板包括:絕緣層,具有第一表面;第一通路孔,貫穿該絕緣層;第一焊墊,設置在該第一通路孔內,並且從該第一表面暴露;以及第一佈線部,位於該絕緣層的與該第一表面相反側的第二表面上,並且經由設置在該第一通路孔內的第一通路導體與該第一焊墊連接。

Description

佈線基板、半導體裝置及佈線基板的製造方法
本公開係關於一種佈線基板、半導體裝置及佈線基板的製造方法。
在用於對半導體元件進行覆晶封裝的佈線基板上,設置有複數個覆晶封裝用的焊墊。傳統上,覆晶封裝用的焊墊藉由電解鍍法形成。 <先前技術文獻>  <專利文獻>
專利文獻1:日本特開2010-287742號公報 專利文獻2:日本特開2016-178247號公報
<發明欲解決之問題>
隨著半導體元件的高積體化,期望設置在佈線基板上的焊墊的細微化。
本公開的目的在於提供一種佈線基板、半導體裝置及佈線基板的製造方法,其能夠使焊墊細微化。  <用於解決問題之手段>
根據本公開的一個方面,提供一種佈線基板,包括:絕緣層,具有第一表面;第一通路孔,貫穿該絕緣層;第一焊墊,設置在該第一通路孔內,並且從該第一表面暴露;以及第一佈線部,經由設置在該第一通路孔內的第一通路導體與該第一焊墊連接。  <發明的效果>
根據公開的技術,能夠使焊墊細微化。
以下,參照所附圖式對實施方式具體進行說明。需要說明的是,在本說明書和圖式中,針對具有實質上相同的功能構成的構成要素,有時賦予相同的符號以省略重複的說明。在本公開中,為了方便,將佈線基板的搭載半導體元件的一側作為一側或下側,將其相反側作為另一側或上側。另外,將佈線基板的搭載半導體元件的表面作為一個表面或下表面,將其相反側的表面作為另一個表面或上表面。但是,可以以上下顛倒的狀態來使用佈線基板和半導體裝置,或者可以以任意角度來佈置佈線基板和半導體裝置。另外,平面圖是指從佈線基板和半導體裝置的一個表面的法線方向來觀察對象物的圖,平面形狀是指從佈線基板和半導體裝置的一個表面的法線方向來觀察對象物的形狀。
(第1實施方式)  首先,對第1實施方式進行說明。第1實施方式係關於佈線基板。
[佈線基板的結構]  首先,對佈線基板的結構進行說明。圖1是示出根據第1實施方式的佈線基板的結構的剖面圖。
如圖1所示,根據第1實施方式的佈線基板100具有第一絕緣層10,第一絕緣層10具備一側的第一表面10A和另一側的第二表面10B。第一表面10A為下表面,第二表面10B為上表面。在第一絕緣層10中,形成有複數個第一通路孔11和複數個第二通路孔12。例如,第一通路孔11和第二通路孔12的平面形狀為圓形。第一通路孔11貫穿第一絕緣層10,並在第一表面10A和第二表面10B具有端部。第二通路孔12未貫穿第一絕緣層10,並在後述的第二焊墊22的上表面(第二表面10B側的表面)22U和第二表面10B具有端部。例如,第一通路孔11和第二通路孔12的直徑約為50μm~80μm。例如,在平面圖中,複數個第二通路孔12形成在複數個第一通路孔11的周圍。
佈線基板100具有複數個第一焊墊21。在每個第一通路孔11的內側設置有1個第一焊墊21。第一焊墊21從第一表面10A暴露。第一焊墊21具有與第一表面10A齊平的下表面21L。第一焊墊21的側面與第一通路孔11的內壁面接觸,第一焊墊21的直徑與第一通路孔11的直徑大致相等。例如,第一焊墊21的直徑約為50μm~80μm。第一焊墊21例如包括從第一表面10A側向第二表面10B側依次積層的金膜、鈀膜、鎳膜。在此情況下,金膜從第一表面10A暴露。例如,第一焊墊21的合計厚度約為3μm~5μm。
佈線基板100具有複數個第二焊墊22。第二焊墊22從第一表面10A暴露。第二焊墊22具有與第一表面10A齊平的下表面22L。例如,在平面圖中,複數個第二焊墊22形成在複數個第一焊墊21的周圍。第二通路孔12形成為到達第二焊墊22的連接部(上表面22U)。第二焊墊22的直徑比第二通路孔12的直徑大。另外,第二焊墊22的直徑比第一焊墊21的直徑大。例如,第二焊墊22的直徑約為100μm~150μm。第二焊墊22例如是電解銅鍍膜。第二焊墊22比第一焊墊21厚。例如,第二焊墊22的厚度約為5μm~15μm。
佈線基板100具有形成在第一絕緣層10上的第一佈線層30。第一佈線層30包括經由第一通路孔11內的第一通路導體31V與第一焊墊21連接的第一佈線部31、以及經由第二通路孔12內的第二通路導體32V與第二焊墊22連接的第二佈線部32。第一焊墊21的整個上表面21U與第一通路導體31V接觸。例如,第一焊墊21所包含的鎳膜的整個上表面與第一通路導體31V接觸。另一方面,第二焊墊22的上表面22U的一部分與第二通路導體32V接觸,第二焊墊22的上表面22U的其餘部分與第一絕緣層10接觸。
在第一焊墊21與第一通路導體31V之間的界面處,第一焊墊21的直徑、第一通路導體31V的直徑以及第一通路孔11的直徑彼此相等。另外,在第二焊墊22與第二通路導體32V之間的界面處,第二通路導體32V的直徑和第二通路孔12的直徑彼此相等,第二通路導體32V的與第二焊墊22接觸的表面的直徑比第二焊墊22的上表面22U的直徑小。
在第一絕緣層10上形成有第二絕緣層40。在第二絕緣層40中,形成有到達第一佈線層30的連接部的第三通路孔43,在第二絕緣層40上,形成經由第三通路孔43內的通路導體與第一佈線層30連接的第二佈線層50。
在第一絕緣層10的下表面上形成有阻焊層60,在第二絕緣層40的上表面上形成有阻焊層70。在阻焊層60中,形成有到達第一焊墊21的第一開口部61、以及到達第二焊墊22的第二開口部62,在阻焊層70中形成有到達第二佈線層50的連接部的第三開口部73。
以此方式構成的佈線基板100例如用於對半導體元件進行覆晶封裝,以將電極經由凸塊連接到第一焊墊21。
[佈線基板的製造方法]  接著,對根據第1實施方式的佈線基板的製造方法進行說明。圖2~圖6是示出根據第1實施方式的佈線基板的製造方法的剖面圖。
首先,如圖2(a)所示,準備支承基板90。作為支承基板90,例如具有預浸材料的基材91、載體銅箔92、以及銅箔93。載體銅箔92設置在基材91上,銅箔93經由剝離層(未圖示)設置在載體銅箔92上。基材91例如藉由預先將熱固性的環氧基樹脂、聚醯亞胺基樹脂等浸漬於玻璃纖維或芳香族聚醯胺纖維等織物或非織物而獲得。例如,載體銅箔92的厚度約為10μm~50μm,銅箔93的厚度約為1.5μm~5μm。
作為支承基板90,使用能夠獲得複數個佈線基板100的大型的支承基板。即,支承基板90具有用於形成與佈線基板100相對應的結構體的複數個區域。然後,在一次性地製作將成為複數個的佈線基板100的構件之後,藉由沿著切割線CL進行切割,將該些構件單片化為單獨的佈線基板100。需要說明的是,為了便於說明,對於最終將成為佈線基板100的各個構成要素的部分,賦予最終的構成要素的符號來進行說明。
接著,如圖2(b)所示,在銅箔93的整個上表面上形成感光性的抗鍍層80。作為抗鍍層80,例如可以使用乾膜抗蝕劑等。
然後,如圖2(c)所示,對抗鍍層80進行曝光、顯影,在抗鍍層80中形成開口部81,該開口部81使要形成第二焊墊22的部分暴露。開口部81的直徑約為100μm~150μm。
接著,如圖2(d)所示,藉由將銅箔93用作鍍敷供電路徑的電解鍍法,在暴露於開口部81內的銅箔93的上表面上形成電解銅鍍膜作為第二焊墊22。用於形成第二焊墊22的電解鍍液的溫度例如約為40℃~50℃。抗鍍層80針對約40℃~50℃的電解鍍液具有足夠的耐受性。例如,第二焊墊22的厚度約為5μm~15μm。第二焊墊22的直徑與開口部81的直徑相等。
接著,如圖3(a)所示,去除抗鍍層80。
然後,如圖3(b)所示,在銅箔93的上表面上以覆蓋第二焊墊22的方式黏貼未固化的樹脂薄膜。然後,藉由對該樹脂薄膜進行熱處理以使其固化,從而形成第一絕緣層10。第一絕緣層10具有第一表面10A(下表面)和第二表面10B(上表面)。第一絕緣層10由環氧樹脂或聚醯亞胺樹脂等絕緣樹脂形成。可以藉由塗布液態樹脂來形成第一絕緣層10。
然後,如圖3(c)所示,藉由利用雷射對第一絕緣層10進行加工,從而在第一絕緣層10中形成到達銅箔93的第一通路孔11。例如,第一通路孔11的直徑約為50μm~80μm。
接著,如圖3(d)所示,在暴露於第一通路孔11內的銅箔93的上表面上形成第一焊墊21。在第一焊墊21的形成中,在銅箔93上形成金膜,在金膜上形成鈀膜,在鈀膜上形成鎳膜。用於形成第一焊墊21的無電解鍍液的溫度例如約為70℃~90℃。一般而言,雖然抗鍍層在約70℃~90℃的無電解鍍液中容易溶解,但是,在本實施方式中,在進行無電解鍍時不存在抗鍍層。因此,在本實施方式中,能夠避免因抗鍍層的溶解而導致成品率降低等。例如,第一焊墊21的合計厚度約為3μm~5μm。第一焊墊21的直徑與第一通路孔11的直徑相等。
然後,如圖4(a)所示,藉由利用雷射對第一絕緣層10進行加工,從而在第一絕緣層10中形成到達第二焊墊22的第二通路孔12。例如,第二通路孔12的直徑約為50μm~80μm。
接著,如圖4(b)所示,在第一絕緣層10上形成第一佈線層30。第一佈線層30包括經由第一通路孔11內的第一通路導體31V與第一焊墊21連接的第一佈線部31、以及經由第二通路孔12內的第二通路導體32V與第二焊墊22連接的第二佈線部32。第一焊墊21的整個上表面21U與第一佈線部31接觸。另一方面,第二焊墊22的上表面22U的一部分與第二佈線部32接觸。
第一佈線層30可以藉由半加成法形成。在此,對第一佈線層30的形成方法詳細進行說明。首先,在第一絕緣層10的上表面、第一通路孔11的內表面以及第二通路孔12的內表面上,藉由無電解鍍法或濺射法形成由銅等製成的種子層(未圖示)。接著,在種子層上,形成在要形成第一佈線層30的部分設置有開口部的抗鍍層(未圖示)。接著,藉由將種子層用作鍍敷供電路徑的電解鍍法,在抗鍍層的開口部中形成由銅等製成的金屬鍍層。然後,去除抗鍍層。接著,將金屬鍍層作為掩模,藉由濕法蝕刻去除種子層。如此一來,能夠形成包括種子層和金屬鍍層的第一佈線層30。需要說明的是,為了簡化圖式,作為將種子層和金屬鍍層一體化的層圖示出第一佈線層30。
在形成第一佈線層30之後,如圖4(c)所示,在第一絕緣層10上以覆蓋第一佈線層30的方式形成第二絕緣層40。第二絕緣層40可以利用與第一絕緣層10類似的方法形成。
接著,如圖5(a)所示,藉由利用雷射對第二絕緣層40進行加工,從而在第二絕緣層40中形成到達第一佈線層30的連接部的第三通路孔43。第三通路孔43可以利用與第一通路孔11類似的方法形成。
然後,如圖5(b)所示,在第二絕緣層40上形成經由第三通路孔43內的通路導體與第一佈線層30連接的第二佈線層50。第二佈線層50可以利用與第一佈線層30類似的方法形成。
接著,如圖5(c)所示,將銅箔93與載體銅箔92彼此分離,以將載體銅箔92和基材91剝離。
然後,如圖6(a)所示,去除銅箔93。銅箔93例如可以藉由濕法蝕刻來去除。因此,第一絕緣層10的下表面(第一表面10A)、第一焊墊21的下表面21L、以及第二焊墊22的下表面22L暴露。
然後,如圖6(b)所示,在第一絕緣層10的下表面上形成阻焊層60,並在第二絕緣層40的上表面上形成阻焊層70。接著,在阻焊層60中,形成到達第一焊墊21的第一開口部61和到達第二焊墊22的第二開口部62,並在阻焊層70中形成到達第二佈線層50的連接部的第三開口部73。
阻焊層60和70由感光性的環氧樹脂或丙烯酸樹脂等絕緣樹脂製成。可以藉由黏貼樹脂薄膜或塗布液態樹脂來形成阻焊層60和70。第一開口部61、第二開口部62以及第三開口部73可以藉由曝光和顯影來形成。可以將非感光性的環氧樹脂或聚醯亞胺樹脂等絕緣樹脂用於阻焊層60和70。在此情況下,第一開口部61、第二開口部62以及第三開口部73可以藉由雷射加工或噴砂處理來形成。
然後,如圖6(c)所示,利用切片機等沿著切割線CL對圖6(b)所示的結構體進行切割。由此,將與佈線基板100相對應的結構體單片化,並且獲得根據第1實施方式的複數個佈線基板100。如此一來,能夠製造根據第1實施方式的佈線基板100。
在第1實施方式中,能夠在藉由利用雷射對第一絕緣層10進行加工而形成的第一通路孔11內以自對準的方式設置第一焊墊21。若在形成第一焊墊21之後,以到達第一焊墊21的方式利用雷射形成通路孔,則需要將第一焊墊21形成為設置有考慮到雷射光的位置偏差的餘量的尺寸。相比之下,在本實施方式中,由於無需該類餘量,因此能夠高精度地將第一焊墊21形成得細微。
另外,可以使從第一焊墊21的第一表面10A暴露的部分的材料與從第二焊墊22的第一表面10A暴露的部分的材料不同。因此,能夠根據第一焊墊21和第二焊墊22的用途來選擇該些材料。例如,在將第一焊墊21用於半導體元件的覆晶封裝,並將第二焊墊22用於線接合的情況下,可以將用於構成第一焊墊21的下表面21L的材料設為金,並將用於構成第二焊墊22的下表面22L的材料設為銅。另外,可以對第二焊墊22的下表面22L實施水溶性預焊劑(organic solderability preservative:OSP)處理等抗氧化處理。
此外,可以以不使用抗鍍層的方式藉由無電解鍍法形成第一焊墊21。若試圖使用抗鍍層來形成被圖案化的無電解鍍膜,則會發生因抗鍍層溶解到鍍液中而導致成品率降低等。相比之下,在本實施方式中,由於在形成於第一絕緣層10中的第一通路孔11內形成第一焊墊21,因此能夠避免成品率的降低等,同時高精度地將第一焊墊21形成得細微。
另外,如圖3(d)所示,在形成複數個第一焊墊21時,該些複數個第一焊墊21經由銅箔93在電氣上處於相同的電位。因此,複數個第一焊墊21以彼此同等程度的速度形成,能夠在複數個第一焊墊21之間獲得優異的厚度均勻性。
需要說明的是,第一通路孔11的直徑可以比第二通路孔12的直徑小。另外,第一通路孔11和第二通路孔12可以具有第一表面10A側的直徑小於第二表面10B側的直徑的錐形的剖面形狀。在此情況下,第一通路孔11的直徑為第一通路孔11的第一表面10A處的直徑,第二通路孔12的直徑為第二通路孔12的第一表面10A側的端部處的直徑。
另外,各個焊墊和通路孔的平面形狀無需為圓形。平面形狀並非真圓的焊墊和通路孔的直徑可以用當量圓直徑代替。
另外,在上述的製造方法中,雖然使用僅在基材91的一側形成有載體銅箔92和銅箔93的支承基板90,並僅在一側形成佈線基板100,但是可以在基材91的另一側也預先形成載體銅箔92和銅箔93,並在另一側也形成佈線基板100。
(第2實施方式)  接著,對第2實施方式進行說明。第2實施方式係關於一種半導體裝置。圖7是示出根據第2實施方式的半導體裝置的剖面圖。在第2實施方式中,佈線基板100以與圖1上下顛倒的狀態佈置。因此,以上下方向與第1實施方式相反的方式對第2實施方式進行說明。
如圖7所示,根據第2實施方式的半導體裝置200具有根據第1實施方式的佈線基板100、積層半導體元件210、凸塊220、接合線230、以及密封樹脂240。
積層半導體元件210具有第一半導體元件211和第二半導體元件212。第一半導體元件211經由凸塊220與第一焊墊21連接。即,第一半導體元件211被覆晶封裝在佈線基板100上。凸塊220例如使用焊料凸塊。作為焊料凸塊的材料,例如包括錫銀(SnAg)基合金、錫鋅(SnZn)基合金及錫銅(SnCu)基合金等無鉛焊料、以及鉛錫(PbSn)基合金等含鉛焊料。
第二半導體元件212積層在第一半導體元件211上。在第二半導體元件212的上表面上形成有外部連接用的焊墊,接合線230將該焊墊與第二焊墊22連接。並且,在阻焊層60的上表面側,第二焊墊22、凸塊220、積層半導體元件210以及接合線230被密封樹脂240密封。
雖然以上對優選的實施方式等進行了詳細說明,但是不限於上述的實施方式等,在不脫離申請專利範圍所記載的範圍的情況下,可以對上述的實施方式等進行各種變形和替換。
10:第一絕緣層 10A:第一表面 10B:第二表面 11:第一通路孔 12:第二通路孔 21:第一焊墊 22:第二焊墊 30:第一佈線層 31:第一佈線部 31V:第一通路導體 32:第二佈線部 32V:第二通路導體 80:抗鍍層 100:佈線基板 200:半導體裝置 220:凸塊 230:接合線
圖1是示出根據第1實施方式的佈線基板的結構的剖面圖。  圖2(a)~(d)是示出根據第1實施方式的佈線基板的製造方法的剖面圖(其1)。  圖3(a)~(d)是示出根據第1實施方式的佈線基板的製造方法的剖面圖(其2)。  圖4(a)~(c)是示出根據第1實施方式的佈線基板的製造方法的剖面圖(其3)。  圖5(a)~(c)是示出根據第1實施方式的佈線基板的製造方法的剖面圖(其4)。  圖6(a)~(c)是示出根據第1實施方式的佈線基板的製造方法的剖面圖(其5)。  圖7是示出根據第2實施方式的半導體裝置的剖面圖。
10:第一絕緣層
10A:第一表面
10B:第二表面
11:第一通路孔
12:第二通路孔
21:第一焊墊
21U:上表面
21L:下表面
22U:上表面
22L:下表面
22:第二焊墊
30:第一佈線層
31:第一佈線部
31V:第一通路導體
32:第二佈線部
32V:第二通路導體
40:第二絕緣層
43:第三通路孔
50:第二佈線層
60:阻焊層
61:第一開口部
62:第二開口部
70:阻焊層
73:第三開口部
100:佈線基板

Claims (20)

  1. 一種佈線基板,包括: 絕緣層,具有第一表面;  第一通路孔,貫穿該絕緣層;  第一焊墊,設置在該第一通路孔內,並且從該第一表面暴露;以及  第一佈線部,位於該絕緣層的與該第一表面相反側的第二表面上,並且經由設置在該第一通路孔內的第一通路導體與該第一焊墊連接。
  2. 如請求項1之佈線基板,其中,  在該第一焊墊與該第一通路導體之間的界面處,該第一焊墊的直徑、該第一通路導體的直徑以及該第一通路孔的直徑彼此相等。
  3. 如請求項1或2之佈線基板,其中,  該第一焊墊的該第一佈線部側的整個表面與該第一通路導體接觸。
  4. 如請求項1至3中任一項之佈線基板,還包括:  第二焊墊,從該第一表面暴露,  其中,在該絕緣層中形成有到達該第二焊墊的與該第一表面相反側的表面的第二通路孔,  該佈線基板還包括第二佈線部,該第二佈線部經由設置在該第二通路孔內的第二通路導體與該第二焊墊連接。
  5. 如請求項4之佈線基板,其中,  該第一焊墊的從該第一表面暴露的部分的材料與該第二焊墊的從該第一表面暴露的部分的材料不同。
  6. 如請求項5之佈線基板,其中,  該第一焊墊的從該第一表面暴露的部分的材料為金,  該第二焊墊的從該第一表面暴露的部分的材料為銅。
  7. 如請求項4至6中任一項之佈線基板,其中,  該第二焊墊的直徑比該第一焊墊的直徑大。
  8. 如請求項4至7中任一項之佈線基板,其中,  該第二焊墊比該第一焊墊厚。
  9. 如請求項4至8中任一項之佈線基板,其中,  在該第二焊墊與該第二通路導體之間的界面處,該第二通路導體的直徑和該第二通路孔的直徑彼此相等。
  10. 如請求項4至9中任一項之佈線基板,其中,  該第二焊墊的該表面的一部分與該第二通路導體接觸,其餘部分與該絕緣層接觸。
  11. 如請求項4至10中任一項之佈線基板,其中,  該第一通路孔的直徑比該第二通路孔的直徑小。
  12. 如請求項1至11中任一項之佈線基板,其中,  該第一焊墊具有與該絕緣層的該第一表面齊平且暴露於該第一表面的表面。
  13. 如請求項1至12中任一項之佈線基板,其中,  在該絕緣層的該第一表面上還具有阻焊層,  該第一焊墊暴露於該阻焊層的開口內。
  14. 如請求項1至13中任一項之佈線基板,其中,  該第一通路孔在該絕緣層的該第一表面和該第二表面分別具有第一端部和第二端部,  該第一通路孔的直徑從該第二端部向著該第一端部減小。
  15. 一種半導體裝置,包括:  如請求項1至14中任一項之佈線基板;以及  半導體元件,覆晶封裝在該佈線基板上,並且與該第一焊墊連接。
  16. 一種佈線基板的製造方法,包括:  在支承基板上形成絕緣層的工序;  在該絕緣層中形成到達該支承基板的第一通路孔的工序;  藉由無電解鍍法在暴露於該第一通路孔內的該支承基板上形成第一焊墊的工序;以及  形成經由該第一通路孔內的第一通路導體與該第一焊墊連接的第一佈線部的工序。
  17. 如請求項16之佈線基板的製造方法,其中,  在形成該絕緣層的工序之前,還包括藉由電解鍍法在該支承基板上形成第二焊墊的工序,  在形成該第一焊墊的工序與形成該第一佈線部的工序之間,還包括在該絕緣層中形成到達該第二焊墊的第二通路孔的工序,  該佈線基板的製造方法還包括形成經由該第二通路孔內的第二通路導體與該第二焊墊連接的第二佈線部的工序。
  18. 如請求項17之佈線基板的製造方法,其中,  該第一佈線部和該第二佈線部被同時形成。
  19. 如請求項17或18之佈線基板的製造方法,其中,  構成該第一焊墊的該支承基板側的表面的材料與構成該第二焊墊的該支承基板側的表面的材料不同。
  20. 如請求項19之佈線基板的製造方法,其中,  構成該第一焊墊的該支承基板側的表面的材料為金,  構成該第二焊墊的該支承基板側的表面的材料為銅。
TW111140016A 2021-10-26 2022-10-21 佈線基板、半導體裝置及佈線基板的製造方法 TW202318936A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2021174579A JP2023064346A (ja) 2021-10-26 2021-10-26 配線基板、半導体装置及び配線基板の製造方法
JP2021-174579 2021-10-26

Publications (1)

Publication Number Publication Date
TW202318936A true TW202318936A (zh) 2023-05-01

Family

ID=86055684

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111140016A TW202318936A (zh) 2021-10-26 2022-10-21 佈線基板、半導體裝置及佈線基板的製造方法

Country Status (3)

Country Link
US (1) US20230130183A1 (zh)
JP (1) JP2023064346A (zh)
TW (1) TW202318936A (zh)

Also Published As

Publication number Publication date
US20230130183A1 (en) 2023-04-27
JP2023064346A (ja) 2023-05-11

Similar Documents

Publication Publication Date Title
US8209856B2 (en) Printed wiring board and method for manufacturing the same
JP6780933B2 (ja) 端子構造、端子構造の製造方法、及び配線基板
US9530744B2 (en) Semiconductor device and method of manufacturing the same
JP5951414B2 (ja) 電子部品内蔵基板及び電子部品内蔵基板の製造方法
JP7032212B2 (ja) 配線基板、半導体パッケージ及び配線基板の製造方法
US9334576B2 (en) Wiring substrate and method of manufacturing wiring substrate
JP6764666B2 (ja) 半導体装置及び半導体装置の製造方法
JP2012256741A (ja) 半導体パッケージ
US10770446B2 (en) Semiconductor packages and methods of manufacturing the same
JP2013012522A (ja) パッケージおよびパッケージの製造方法
JP2011155149A (ja) 配線基板及びその製造方法並びに半導体パッケージ
TWI821644B (zh) 晶片封裝結構及其形成方法
JP2020191388A (ja) 配線基板、及び配線基板の製造方法
JP2017228647A (ja) 樹脂インターポーザ及びそれを用いた半導体装置及び樹脂インターポーザの製造方法
TWI771573B (zh) 配線基板、半導體裝置及配線基板的製造方法
JP2015144157A (ja) 回路基板、電子装置及び電子装置の製造方法
TW202318936A (zh) 佈線基板、半導體裝置及佈線基板的製造方法
US20150194378A1 (en) Flip chip pad geometry for an ic package substrate
JP4010311B2 (ja) 半導体装置および半導体装置の製造方法
JP6220799B2 (ja) 配線基板及びその製造方法
JP2003229513A (ja) 素子内蔵基板および素子内蔵基板の製造方法
TWI778056B (zh) 佈線基板和製造佈線基板的方法
JP7265877B2 (ja) 配線基板
JP2017183571A (ja) 半導体装置の製造方法
WO2018198544A1 (ja) 半導体装置の製造方法および半導体装置