TW202238829A - 半導體裝置及其製造方法 - Google Patents

半導體裝置及其製造方法 Download PDF

Info

Publication number
TW202238829A
TW202238829A TW110128590A TW110128590A TW202238829A TW 202238829 A TW202238829 A TW 202238829A TW 110128590 A TW110128590 A TW 110128590A TW 110128590 A TW110128590 A TW 110128590A TW 202238829 A TW202238829 A TW 202238829A
Authority
TW
Taiwan
Prior art keywords
frame
semiconductor device
frame ring
overhang
edge
Prior art date
Application number
TW110128590A
Other languages
English (en)
Other versions
TWI797701B (zh
Inventor
陳見宏
葉書伸
林昱聖
林柏堯
鄭心圃
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202238829A publication Critical patent/TW202238829A/zh
Application granted granted Critical
Publication of TWI797701B publication Critical patent/TWI797701B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/564Details not otherwise provided for, e.g. protection against moisture
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/673Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere using specially adapted carriers or holders; Fixing the workpieces on such carriers or holders
    • H01L21/67346Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere using specially adapted carriers or holders; Fixing the workpieces on such carriers or holders characterized by being specially adapted for supporting a single substrate or by comprising a stack of such individual supports
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49833Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/147Semiconductor insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5384Conductive vias through the substrate with or without pins, e.g. buried coaxial conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/20Details of printed circuits not provided for in H05K2201/01 - H05K2201/10
    • H05K2201/2018Presence of a frame in a printed circuit or printed circuit assembly

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Ceramic Engineering (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Structure Of Printed Boards (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

一種半導體裝置包括電路基底、至少一個半導體晶粒、第一框架及第二框架。所述至少一個半導體晶粒連接到電路基底。第一框架設置在電路基底上且圍繞所述至少一個半導體晶粒。第二框架堆疊在第一框架上。第一框架包括基礎部分及懸突部分。基礎部分具有第一寬度。懸突部分設置在基礎部分上且具有大於第一寬度的第二寬度。懸突部分相對於基礎部分朝向所述至少一個半導體晶粒在側向上突出。第一寬度及第二寬度是在懸突部分的突出方向上測量。

Description

半導體裝置及其製造方法
在各種電子設備(例如,手機及其他移動電子設備)中使用的半導體裝置及積體電路通常製造在單個半導體晶圓上。晶圓的晶粒可與其他半導體裝置或晶粒一起以晶圓層級進行處理及封裝,且已經開發出用於晶圓層級封裝的各種技術及應用。對多個半導體裝置進行集成已成為本領域的一個挑戰。為回應對小型化、更高的速度及更好的電性能(例如,更低的傳輸損耗及插入損耗)的日益增長的需求,正積極地研究更具創造性的封裝及組裝技術。
以下公開內容提供用於實施所提供主題的不同特徵的諸多不同的實施例或實例。下文闡述元件及排列的具體實例以簡化本公開。當然,這些僅是實例且不旨在進行限制。舉例來說,在以下說明中,第一特徵形成在第二特徵之上或形成在第二特徵上可包括其中第一特徵與第二特徵被形成為直接接觸的實施例,且還可包括其中在第一特徵與第二特徵之間可形成附加特徵、進而使得所述第一特徵與所述第二特徵可能不直接接觸的實施例。另外,本公開可在各種實例中重複使用參考編號和/或字母。此種重複使用是出於簡單及清晰的目的,且自身並不指示所論述的各種實施例和/或配置之間的關係。
此外,為易於說明,本文中可能使用例如“在…下面(beneath)”、“在…下方(below)”、“下部的(lower)”、“在…上方(above)”、“上部的(upper)”等空間相對性用語來闡述圖中所示出的一個元件或特徵與另一(其他)元件或特徵的關係。除圖中所繪示的取向以外,所述空間相對性用語還旨在囊括裝置在使用或操作中的不同取向。設備可具有其他取向(旋轉90度或處於其他取向),且本文中所使用的空間相對性闡述語可同樣相應地進行解釋。
本公開關於半導體裝置及其製造方法。在一些實施例中,半導體裝置包括連接到電路基底的一個或多個半導體晶粒,所述一個或多個半導體晶粒可能共同地或各別地封裝在包封材料中。在一些實施例中,在電路基底上設置框架環以包圍半導體晶粒。舉例來說,可沿電路基底的邊緣設置第一框架環,且可在第一框架環上設置第二框架環。在一些實施例中,框架環在電路基底之上形成至少一個懸突(overhang)。在一些實施例中,通過包括如此配置的框架環,可有效地控制半導體裝置的翹曲(warpage),而不會導致關於電路基底的過度的面積損失(area penalty)。在一些實施例中,可施加到半導體晶粒的包封體和/或底部填充膠(underfill)也可經歷減小的機械應力。在一些實施例中,可有效地減少或甚至防止半導體裝置中的分層(delamination)或裂紋(cracking),因此提高半導體裝置的良率(yield)及可靠性。
圖1A到圖1I是根據本公開一些實施例的在半導體裝置SD10的製造方法的各種階段處生產出的結構的示意性剖視圖。參照圖1A,在一些實施例中,提供中介層(interposer)100。中介層100包括半導體基底102、在半導體基底102中延伸的半導體穿孔(through semiconductor via,TSV)104以及設置在半導體基底102上且連接到TSV 104的第一端部的內連線結構106。在一些實施例中,中介層100包括半導體(例如,矽)晶圓作為半導體基底102。在一些實施例中,內連線結構106包括嵌置在介電層109中的導電圖案107。為簡單起見,介電層109被示為單個介電層,且導電圖案107被示為嵌置在介電層109中,然而,在實踐中,導電圖案107可設置在相鄰的成對的介電層109之間,且導電圖案107的區段可通過介電層109的開口暴露出。儘管在圖1A中,TSV 104被示為延伸穿過半導體基底102,然而在一些實施例中,TSV 104的與內連線結構106相對的端部在圖1A中所示製造階段處可仍然隱埋在半導體基底102內。
在一些實施例中,將一個或多個半導體晶粒110、120連接到中介層100的內連線結構106。半導體晶粒110、120不需要具有彼此相似的結構。相似地,本公開不限制半導體晶粒110、120所可配置用於的功能。舉例來說,半導體晶粒110、120可為:存儲晶粒,例如高頻寬記憶體(high-bandwidth memory,HBM);邏輯晶粒,例如中央處理器(central processing unit,CPU)晶粒、圖形處理單元(graphic processing unit,GPU)晶粒、微控制單元(micro control unit,MCU)晶粒、輸入-輸出(input-output,I/O)晶粒、基帶(baseband,BB)晶粒或應用處理器(application processor,AP)晶粒;微機電系統(microelectromechanical system),例如感測器或類似物;小晶片(chiplet),等等。在一些實施例中,半導體晶粒120可為邏輯晶粒,且半導體晶粒110可為存儲晶粒(例如,動態隨機存取記憶體(dynamic random access memory,DRAM)、HBM或類似物)。
在一些實施例中,半導體晶粒110包括基礎晶片(base chip)111及堆疊在基礎晶片111上的晶片112。可通過迷你凸塊(mini-bump)113將晶片112彼此連接且連接到基礎晶片111。晶片111、112可包括其中形成有主動和/或被動裝置的半導體基底。可在基礎晶片111上設置包封體114,以在側向上包繞晶片112及迷你凸塊113。包封體114的材料包括模制化合物、聚合材料,例如聚醯亞胺、環氧樹脂、丙烯酸樹脂、苯酚樹脂、苯並環丁烯(benzocyclobutene,BCB)、聚苯並噁唑(polybenzoxazole,PBO)、其組合或其他適合的聚合物系介電材料。在基礎晶片111上、基礎晶片111的相對於經堆疊的晶片112的相對側處形成導電接墊115。導電接墊115被暴露出且可用於容許與半導體晶粒110的晶片111、112進行電連接。在一些實施例中,半導體晶粒120可為包括半導體基底122的裸晶粒(bare die),半導體基底122具有在半導體晶粒120的前表面處暴露出的導電接墊124。
在一些實施例中,導電端子132、134分別將半導體晶粒110、120連接到中介層100的導電圖案107。舉例來說,可利用指向中介層100的導電接墊115、124在中介層100上設置半導體晶粒110、120。在一些實施例中,導電端子132、134是將半導體晶粒110、120的導電接墊115、124連接到中介層100的微凸塊(micro-bump)。
在圖1B中,在一些實施例中,在半導體晶粒110、120與中介層100之間設置底部填充膠140,以保護導電端子132、134免受熱應力及機械應力影響。底部填充膠140可包含樹脂(例如環氧樹脂或類似物),且可例如通過真空底部填充(vacuum underfill)或其他適合的製程來形成底部填充膠140。在一些實施例中,底部填充膠140填充半導體晶粒110、120與中介層100之間的裂隙(interstice)以及相鄰半導體晶粒110、120之間的間隙(gap)。
在圖1C中,在中介層100上形成包封體150,以在側向上包封半導體晶粒110、120及底部填充膠140。包封體150的材料包括模制化合物、聚合材料,例如聚醯亞胺、環氧樹脂、丙烯酸樹脂、苯酚樹脂、苯並環丁烯(BCB)、聚苯並噁唑(PBO)、其組合或其他適合的聚合物系介電材料。在一些實施例中,通過一系列包覆模制(over-molding)及平坦化步驟來形成包封體150,由此包封體150的材料被形成為最初隱埋半導體晶粒110、120且隨後被移除,例如直到半導體晶粒110和/或120的後表面被暴露出為止。
在圖1D中,在TSV 104的與半導體晶粒110、120相對的端部上形成接觸接墊162及連接件164。如果TSV 104的此種端部仍然隱埋在半導體基底102中,則可例如通過研磨(grinding)來對半導體基底102進行初步薄化,直到TSV 104的端部被暴露出為止。因此,TSV 104經由半導體基底102提供雙側垂直連接,從而將接觸接墊162電連接到內連線結構106。在一些實施例中,設置在接觸接墊162上的連接件164是受控塌陷晶片連接(controlled collapse chip connection,C4)凸塊。在一些實施例中,上述製程可以晶圓級層級執行,以使得可同時形成多個半導體封裝170,其中中介層100是同一晶圓的一部分。然後可通過對晶圓的單體化(singulation)(例如通過利用機械或雷射鋸切削穿過晶圓)來獲得各別的半導體封裝170。
在圖1E中,在電路基底200上設置半導體封裝170,且將半導體封裝170結合到電路基底200。在一些實施例中,電路基底200包括核心層210及設置在核心層210的相對的側上的疊加層(build-up layer)220、230。在一些實施例中,核心層210包括具有貫通孔(through hole)213的介電層211,貫通孔213從一側到另一側延伸穿過介電層211。可利用形成穿孔(through via)215的導電材料對貫通孔213進行襯墊。在一些實施例中,穿孔215可僅局部地填充由介電填充物217填充的貫通孔213(例如,對貫通孔213的邊緣進行襯墊)。在一些實施例中,通過穿孔215對貫通孔213進行填充。在一些實施例中,每一疊加層220或230分別包括介電層221或231以及嵌置在對應的介電層221或231中且在對應的介電層221或231的相對的側之間提供電連接的導電圖案223或233。為簡單起見,介電層221、231被示為單層,但應理解,導電圖案223、233被相鄰的成對的介電層221或231夾著。在一些實施例中,根據佈線要求,疊加層220、230可獨立地包括比圖1E中所示介電層221、231及導電圖案223、233更多或更少的介電層221、231及導電圖案223、233。在一些實施例中,穿孔215在一個疊加層220的導電圖案223與另一疊加層230的導電圖案233之間建立電連接。在一些實施例中,暴露出疊加層220、230中的至少一者(例如,疊加層220)以用於進一步處理,且將半導體封裝170連接到電路基底200的被暴露出的側200a。舉例來說,可利用著落在疊加層220的被暴露出的導電圖案223上的連接件164將半導體封裝170設置在電路基底200上。在一些實施例中,連接件164是C4凸塊,且將半導體封裝170以倒裝晶片方式結合到電路基底200。在一些實施例中,在半導體封裝170與電路基底200之間設置底部填充膠(未示出),以保護連接件164免受熱應力及機械應力影響。底部填充膠可包含樹脂(例如環氧樹脂或類似物),且可例如通過真空底部填充或其他適合的製程來形成底部填充膠。
在圖1F中,在電路基底200的側200a上、半導體封裝170旁邊設置黏合劑310。為簡單起見,半導體封裝170及電路基底200可從圖1F開始以簡化方式示出,而不暗示所述結構已相對於圖1E中所示結構而有所改變。在一些實施例中,圍繞半導體封裝170設置黏合劑310。在一些實施例中,可在電路基底200的外周邊的鄰近處設置黏合劑310。在一些實施例中,沿循半導體封裝170的輪廓和/或電路基底200的外周邊的輪廓設置黏合劑310。舉例來說,如果電路基底200具有矩形的佔用面積(footprint),則黏合劑310可具有矩形環形形狀。相似地,如果電路基底200具有圓形的佔用面積,則黏合劑310可具有圓形環形形狀。舉例來說,可沿電路基底200的外邊緣200e設置黏合劑310。電路基底200的外邊緣200e是對電路基底200的側200a與相對的側200b進行連結的周邊表面。在一些實施例中,在電路基底200上設置黏合劑310的多個部分。即,黏合劑310可為不連續的,從而在黏合劑310的連貫部分之間呈現其中暴露出電路基底200的間隙。一些實施例中,黏合劑310包括可熱固化黏合劑(thermocurable adhesive)、可光固化黏合劑(photocurable adhesive)、導熱黏合劑(thermally conductive adhesive)、熱固性樹脂(thermosetting resin)、防水黏合劑(waterproof adhesive)、疊層黏合劑(lamination adhesive)或其組合。在一些實施例中,黏合劑310包括上面沉積有焊料膏(未示出)的金屬層(未示出)。可根據被黏合的材料的變化來選擇黏合劑310的類型。根據所使用的材料,可通過沉積、疊層、印刷、鍍覆或任何其他適合的技術來形成黏合劑310。
在圖1G中,通過黏合劑310將框架環400結合到電路基底200。在一些實施例中,框架環400具有圍繞半導體封裝170的環形形狀。可將框架環400與黏合劑310對應地放置在電路基底200上,且例如通過對黏合劑310進行固化(或預固化)來將框架環400結合到電路基底200。在一些實施例中,框架環400包含任何合適的材料,例如金屬、金屬合金、半導體材料或類似物。舉例來說,框架環400可包含不銹鋼、碳化矽合金、可機加工陶瓷(machinable ceramic)、虛設矽(dummy silicon)、可伐(kovar)、因瓦(invar)、鉬、覆銅或覆鎳的鉬(copper- or nickel-clad molybdenum)、覆銅的因瓦(copper-clad Invar)、銅鎢、鋁、金剛石複合物(diamond composite)、金屬金剛石合金(例如,銀金剛石)或其組合。
在一些實施例中,框架環400包括接觸黏合劑的基礎部分410及設置在基礎部分410上且從基礎部分410朝向半導體封裝170突出的懸突部分420。即,框架環400可具有倒置臺階形狀,其中懸突部分420包括位於電路基底200之上的懸突O420。可一體地形成基礎部分410與懸突部分420(將基礎部分410與懸突部分420形成為單個片件)。舉例來說,框架環400具有與電路基底200的外邊緣200e在縱向上對準的外邊緣400o,此外邊緣400o對於基礎部分410與懸突部分420來說是共用的。基礎部分410具有與外邊緣400o相對的內邊緣410i,且內邊緣410i被設置成與外邊緣400o相距對應於基礎部分410的寬度W410的水平距離。懸突部分420也具有與外邊緣400o相對的內邊緣420i,且內邊緣420i被設置成與外邊緣400o相距對應於懸突部分420的寬度W420的水平距離。寬度W410及W420可沿相對於框架環400的外邊緣400o的及電路基底200的外邊緣200e的平面垂直的方向測量。內邊緣410i與內邊緣420i兩者可面對半導體封裝170。寬度W420大於寬度W410,以使得內邊緣420i比內邊緣410i更遠地朝向電路基底200的中心突出。懸突O420可對應於寬度W420與寬度W410之間的差。在一些實施例中,框架環400的總垂直高度H400與半導體封裝170的垂直高度H170相當。舉例來說,高度H400可高達半導體封裝170的總垂直高度H170。高度H400對應於基礎部分410的高度H410與懸突部分420的高度H420的和。在一些實施例中,基礎部分410的高度H410對於在懸突O420下面設置附加元件(例如,集成被動裝置或類似物)來說是足夠的。在一些實施例中,高度H410可被視為從與黏合劑310接觸的基礎部分410的底部到懸突部分420的下表面的層級高度的垂直距離。
在圖1H中,在框架環400頂上設置另一種黏合劑320。在一些實施例中,圍繞半導體封裝170設置黏合劑320,從而覆蓋框架環400的頂表面。在一些實施例中,可在框架環400的外邊緣400o的鄰近處設置黏合劑320。在一些實施例中,黏合劑320從框架環400的外邊緣400o延伸到內邊緣420i。在一些實施例中,在框架環400上設置黏合劑320的多個部分。即,黏合劑320可為不連續的,從而在黏合劑320的相鄰部分之間呈現其中暴露出框架環400的間隙。在一些實施例中,黏合劑320包括可熱固化黏合劑、可光固化黏合劑、導熱黏合劑、熱固性樹脂、防水黏合劑、疊層黏合劑或其組合。在一些實施例中,黏合劑320包括上面沉積有焊料膏(未示出)的金屬層(未示出)。可根據被黏合的材料的變化來選擇黏合劑320的類型。根據所使用的材料,可通過沉積、疊層、印刷、鍍覆或任何其他適合的技術來形成黏合劑320。
在圖1I中,半導體裝置SD10被示為更包括通過黏合劑320固定到框架環400的框架環500。在一些實施例中,在框架環400上與黏合劑320接觸地設置框架環500,且隨後通過對黏合劑320進行固化(或預固化)來將框架環500結合到框架環400。在一些實施例中,框架環500包含任何適合的材料,例如金屬、金屬合金、半導體材料或類似物。舉例來說,框架環500可包含不銹鋼、碳化矽合金、可機加工陶瓷、虛設矽、可伐、因瓦、鉬、覆銅或覆鎳的鉬、覆銅的因瓦、銅鎢、鋁、金剛石複合物、金屬金剛石合金(例如,銀金剛石)或其組合。在一些實施例中,框架環500包含與框架環400不同的材料。可在考慮到相應的熱膨脹係數以及電路基底200的材料的熱膨脹係數的條件下選擇框架環400及框架環500的材料。舉例來說,可將框架環400的材料選擇成具有比電路基底200的材料小的熱膨脹係數,同時可將框架環500的材料選擇成具有比電路基底200的材料高的熱膨脹係數。即,相對於框架環400及框架環500的材料,電路基底200的材料可具有中間熱膨脹係數。
在一些實施例中,通過黏合劑320將框架環500堆疊在框架環400上。在一些實施例中,框架環500的外邊緣500o與框架環400的外邊緣400o在縱向上對準。框架環500的與外邊緣500o相對的內邊緣500i可相對於框架環400在水平方向上突出,以使得框架環500更包括相對於框架環400的位於電路基底200之上的懸突O500。即,對應於框架環500的內邊緣500i與外邊緣500o之間的距離的框架環500的寬度W500可大於框架環400的懸突部分420的寬度W420。即,框架環500可比框架環400更遠地朝向半導體封裝170突出。在一些實施例中,一定的間隙G存在於框架環500的內邊緣500i與半導體封裝170之間。舉例來說,間隙G可大於約700微米,例如為約1 mm。即,框架環400及框架環500可包圍半導體封裝170而不覆蓋半導體封裝170。在一些實施例中,框架環500的高度H500並無特別限制,且可根據半導體裝置SD10的所預期翹曲以及半導體裝置SD10的所期望總厚度來選擇框架環500的高度H500。
在一些實施例中,通過包括具有位於電路基底200之上的懸突O420和/或O500的框架環400和/或500,可有效地控制半導體裝置SD10的翹曲,而不會導致關於電路基底200的過度的面積損失。作為實例而非限制,對在框架環400與電路基底200之間具有相同接觸面積且不同在於包括或不包括懸突O420及O500的半導體裝置的預期翹曲的模擬揭示:當在室溫下或在更高溫度下測試應力時,包括懸突O420及O500可有效地減少半導體裝置SD10的翹曲。舉例來說,與不包括懸突O420及O500的相似半導體裝置相比,預期半導體裝置SD10在兩種溫度下的翹曲減少約5%。此外,半導體封裝170的底部填充膠140的層級處的應力也可降低,在一些實施例中,相對於其中不包括懸突的半導體裝置來說降低高達約20%。因此,可有效地減少或甚至防止底部填充膠140的分層或裂紋。在一些實施例中,通過包括具有懸突O420和/或O500的框架環400和/或500,可包括具有有限大小損失(如果有的話)的更重和/或更大的框架環400和/或500,而不損害半導體裝置SD10進一步功能化的可能性。此轉而可導致有效地控制翹曲和/或底部填充膠140的層級處的機械應力,因此提高半導體裝置SD10的機械穩定性及可靠性。即,通過包括具有懸突O420和/或O500的框架環400和/或500,可有效地控制翹曲和/或底部填充膠應力,而不會導致關於電路基底200的面積損失。
儘管已在圖式中示出且在上文闡述作為晶圓上晶片的半導體封裝170的特定結構,然而本公開不僅限於此,且本公開中也設想其他類型的半導體封裝(例如,晶片級封裝、集成扇出(integrated fan-out,InFO)、疊層封裝(package-on-package,PoP)等等)。舉例來說,圖2A中示出根據本公開一些實施例的半導體裝置SD12的剖視圖。圖2A所示半導體裝置SD12可相似於圖1I所示半導體裝置SD10,且對應元件及製造製程的說明等同適用。在一些實施例中,由於半導體封裝600結合到電路基底200且被框架環400及500包圍,因此半導體裝置SD12包括InFO封裝。在一些實施例中,半導體封裝600包括可具有與先前參照圖1A所闡述的半導體晶粒110、120相同或相似的結構的一個或多個半導體晶粒610、620。在一些實施例中,半導體晶粒610、620直接連接到重佈線結構630。即,半導體晶粒610、620的接觸接墊615、625可與重佈線結構630直接接觸。在一些實施例中,半導體晶粒610、620包封在包封體640中,且重佈線結構630在半導體晶粒610、620及包封體640上延伸。設置在重佈線結構630的相對於半導體晶粒610、620的相對側上的導電端子650將重佈線結構630連接到電路基底200。在一些實施例中,導電端子650是C4凸塊。在一些實施例中,在半導體封裝600與電路基底200之間設置底部填充膠(未示出),以保護導電端子650免受熱應力及機械應力影響。在一些實施例中,半導體裝置SD12更包括連接到電路基底200且設置在半導體封裝600旁邊(例如設置在懸突O420和/或O500下面)的表面安裝裝置680。在一些實施例中,表面安裝裝置680是集成被動裝置的晶片,且用作電容器、電感器、電阻器或類似物。在一些實施例中,每一表面安裝裝置680可獨立地用作具有不同電容值、諧振頻率和/或不同大小的電容器、電感器或類似物。在一些實施例中,表面安裝裝置680被設置成前表面指向電路基底200,以便電連接到電路基底200。在一些實施例中,表面安裝裝置680通過拾取及放置方法(pick-and-place method)放置在電路基底200之上,且在裝設框架環400之前連接到電路基底200。舉例來說,表面安裝裝置680可在半導體封裝170被連接之後、在黏合劑310被設置在電路基底200上之前或之後連接到電路基底200。黏合劑310、320及框架環400及500可如先前所述設置在電路基底200上,被對準成使得表面安裝裝置680位於懸突O420和/或O500下方。在一些實施例中,通過包括具有懸突O420和/或O500的框架環400和/或500,可通過將表面安裝裝置680設置在懸突O420和/或O500下方來進一步功能化半導體裝置SD12,而不會因包括框架環400和/或500而導致大小損失。即,通過將框架環400和/或500的高度H410和/或H500設定得足夠大以使得表面安裝裝置680可配合在懸突O420和/或O500下方,可增加框架環400和/或500的大小以有效地控制翹曲,而不會由於框架環400和/或500的增加的寬度而導致關於電路基底200的面積損失。
在一些實施例中,如圖2B中所示,由於半導體封裝700結合到電路基底200且被框架環400及500包圍,因此半導體裝置SD14可包括InFO_PoP封裝。舉例來說,半導體封裝700可包括由包封體715包封的半導體晶粒710,半導體晶粒710可具有與圖1A所示半導體晶粒110相似的結構。半導體晶粒710可直接連接到在半導體晶粒710及包封體715的一側上延伸的重佈線結構720。另一重佈線結構730可在半導體晶粒710及包封體715的相對於重佈線結構720的相對側處延伸,且層間穿孔(through interlayer via,TIV)740可在延伸穿過包封體715的重佈線結構720與730之間建立電連接。頂部封裝750可在相對於半導體晶粒710的相對側處連接到重佈線結構730,且可通過重佈線結構720、730及TIV 740電連接到半導體晶粒710。半導體裝置SD14及其製造製程的其他方面可相似於以上針對圖1I所示半導體裝置SD10所闡述的內容。
將顯而易見,儘管已利用對應的半導體封裝170、600或700的某些結構例示圖2I所示半導體裝置SD10、圖2A所示SD12及圖2B所示SD14,然而本公開並不限制半導體裝置中所包括的半導體封裝的結構。此外,儘管在下文中半導體裝置將被示為包括半導體封裝170,然而包括不同半導體封裝的實施例也被設想在本公開的範圍內。相似地,為圖2A所示半導體裝置SD12示出的表面安裝裝置680可安裝在此處所公開的半導體裝置中的任何一者中的相似位置中。
圖3A是根據本公開一些實施例的半導體裝置SD10的示意性分解圖。圖3B是根據本公開一些實施例的框架環400的示意性透視圖。圖3B相對於圖3A沿Z方向具有不同的取向,因此框架環400的底表面在圖3B中可見,而框架環400的頂表面在圖4A中可見。圖3C是根據本公開一些實施例的半導體裝置SD10的示意性俯視圖。在圖3C所示示意性俯視圖中,為使例示清晰起見,已省略框架環500。圖3D及圖3E是半導體裝置SD10的區的分別沿圖3C中所示的線I-I’及II-II’截取的示意性剖視圖。參照圖1I及圖3A到圖3E,在半導體裝置SD10中,框架環400包括基礎部分410及朝向半導體封裝170突出的懸突部分420,因此懸突部分420的內邊緣420i比基礎部分410的內邊緣410i更靠近半導體封裝170。在一些實施例中,懸突部分420可相對於基礎部分410連續突出,以使得可沿框架環400的所有邊界包括沿X方向與Y方向兩者突出的懸突O420。相似地,在一些實施例中,框架環500可相對於懸突部分420連續突出,以使得可沿框架環500的所有邊界包括沿X方向與Y方向兩者突出的懸突O500。在一些實施例中,懸突O420及O500可沿X方向與Y方向具有相同的大小,但本公開不僅限於此。在一些實施例中,懸突O420和/或懸突O500可沿X方向與Y方向具有不同的尺寸。即,寬度W410、W420、W500可沿X方向相對於Y方向而有所不同。
圖4A及圖4B是根據本公開一些實施例的半導體裝置SD16的區的示意性剖視圖。半導體裝置SD16可具有與圖3A所示半導體裝置SD10相似的結構且可根據與圖3A所示半導體裝置SD10相似的製程來製造。在一些實施例中,圖4A及圖4B所示的圖是沿與圖3D及圖3E中所示半導體裝置SD10的區對應的區截取。在一些實施例中,在半導體裝置SD16中,框架環500的寬度W500可實質上等於框架環400的懸突部分420的寬度W420。舉例來說,框架環500的外邊緣500o仍可與框架環400的外邊緣400o在縱向上對準,而框架環500的內邊緣500i可與懸突部分420的內邊緣420i在縱向上對準。即,在半導體裝置SD16中,可省略懸突O500,而仍然包括懸突O420。在一些實施例中,通過改變框架環400及框架環500的相對配置,電路基底200的翹曲及底部填充膠140(例如在圖1I中示出)的應力可進一步得到微調。舉例來說,儘管在一些實施例中可能觀察到底部填充膠140的層級處的增加的應力,然而針對半導體裝置SD16所示出的配置可導致比針對圖3D及圖3E所示半導體裝置SD10所示出的配置甚至更低的翹曲。在一些實施例中,在對電路基底200的翹曲的控制與在底部填充膠140的層級處經歷的應力之間可能存在折衷。半導體裝置SD16的其他方面可與先前針對半導體裝置SD10(例如在圖3A中示出)所闡述的內容相同。
圖5A及圖5B是根據本公開一些實施例的半導體裝置SD18的區的示意性剖視圖。半導體裝置SD18可具有與圖3A所示半導體裝置SD10相似的結構且可根據與圖3A所示半導體裝置SD10相似的製程來製造。在一些實施例中,圖5A及圖5B所示的圖是沿與圖3D及圖3E中所示半導體裝置SD10的所述區對應的區截取。在一些實施例中,在半導體裝置SD18中,框架環500的寬度W500小於框架環400的懸突部分420的寬度W420。舉例來說,框架環500的外邊緣500o仍可與框架環400的外邊緣400o在縱向上對準,而懸突部分420的內邊緣420i可相對於框架環500的內邊緣500i與基礎部分410的內邊緣410i兩者突出。即,在半導體裝置SD18中,懸突部分420可相對於基礎部分410包括懸突O420且相對於框架環500包括突出部P420。在一些實施例中,黏合劑320可設置在框架環400與框架環500之間,以使得框架環400可與突出部P420對應地保持被暴露出。半導體裝置SD18的其他方面可與先前針對半導體裝置SD10(例如在圖3A中示出)所闡述的內容相同。
圖6A及圖6B是根據本公開一些實施例的半導體裝置SD20的區的示意性剖視圖。半導體裝置SD20可具有與圖3A所示半導體裝置SD10相似的結構且可根據與圖3A所示半導體裝置SD10相似的製程來製造。在一些實施例中,圖6A及圖6B所示的圖是沿與圖3D及圖3E中所示半導體裝置SD10的所述區對應的區截取。在一些實施例中,在半導體裝置SD20中,框架環500的寬度W500小於框架環400的懸突部分420的寬度W420。在一些實施例中,框架環500的外邊緣500o與內邊緣500i兩者均與懸突部分420的內邊緣420i及外邊緣400o在垂直方向上未對準。舉例來說,懸突部分420可在框架環500的相對側處在側向上突出,因此在內邊緣500i一側處具有突出部P422且在外邊緣500o一側處具有突出部P424。此外,懸突部分420仍可相對於基礎部分410具有懸突O420。在一些實施例中,黏合劑320可設置在框架環400與框架環500之間,以使得框架環400可與突出部P422及P424對應地保持被暴露出。半導體裝置SD20的其他方面可與先前針對半導體裝置SD10(例如在圖3A中示出)所闡述的內容相同。
應注意,儘管在下文中半導體裝置將被示為具有被配置成圖3D及圖3E所示框架環400及500的懸突O500及O420,然而本公開不僅限於此。根據框架環所期望的翹曲及應力控制行為,可對於本文中所公開的半導體裝置中的每一者實現對應於圖4A到圖6B所示配置(例如,不具有懸突O500且可能具有突出部P420/P422及P424中的一者或兩者)的實施例。
圖7A是根據本公開一些實施例的半導體裝置SD22的示意性分解圖。在一些實施例中,除包括框架環800來代替框架環400(例如在圖3A中示出)以外,半導體裝置SD22與半導體裝置SD10相同。圖7B是根據本公開一些實施例的框架環800的示意性透視圖。圖7B相對於圖7A沿Z方向具有不同的取向,因此框架環800的底表面在圖7B中可見,而框架環800的頂表面在圖7A中可見。圖7C是根據本公開一些實施例的半導體裝置SD22的示意性俯視圖。在圖7C所示示意性俯視圖中,為使例示清晰起見,已省略框架環500。圖7D到圖7F是半導體裝置SD22的區的分別沿圖7C中所示的線I-I’、II-II’及III-III’截取的示意性剖視圖。參照圖7A到圖7F,在半導體裝置SD22中,框架環800包括基礎部分810及在至少一個區段中朝向半導體封裝170突出的懸突部分820。框架環400與框架環800之間的不同在於懸突部分820沿框架環800的邊界中的一些邊界(但並非所有邊界)相對於基礎部分810包括懸突O820。舉例來說,在懸突部分820的沿X方向延伸的相對邊界處包括沿Y方向朝向半導體封裝突出的懸突O820,而不在懸突部分820的沿Y方向延伸的邊界處包括懸突。舉例來說,線上I-I’的層級高度處,框架環800的懸突部分820相對於基礎部分810包括懸突O820,且框架環500相對於懸突部分820包括懸突O500。即,與線I-I’對應的框架環500的寬度W500大於相同區中的懸突部分820的寬度W820,且懸突部分820的寬度W820大於基礎部分810的寬度W810。因此,在沿X方向的線I-I’的層級處,內邊緣810i、820i及500i相對於彼此在垂直方向上未對準。舉例來說,可包括懸突O820,以使得內邊緣820i在面對半導體封裝170的較小半導體晶粒110所在的區時突出。另一方面,線上II-II’的層級高度處,懸突部分820可具有與基礎部分810相同的寬度W810,以使得內邊緣810i與820i可相對於彼此在縱向上對準。另一方面,框架環500可具有與線II-II’對應的比懸突部分820大的寬度W500(例如,與沿線I-I’相同的寬度W500),以使得框架環500相對於懸突部分820突出懸突O502。線II-II’的層級高度處所包括的懸突O502可大於線I-I’的層級高度處所包括的懸突O500。舉例來說,框架環500可以懸突O502突出,其中框架環500面對半導體封裝170的較大半導體晶粒120所在的區。換句話說,可沿著框架環800及500的沿X方向延伸的邊界包括懸突O500及懸突O820(因此懸突O820及O500沿Y方向朝向半導體封裝170突出),而可不沿著框架環800的沿Y方向延伸的邊界包括懸突O820,且因此框架環500包括沿著框架環500的沿Y方向延伸的邊界沿X方向突出的懸突O502。在一些實施例中,與半導體封裝170對應地包括懸突O820,而懸突部分820的不面對半導體封裝170的區可具有較小的寬度(例如,寬度W810),因此沿線III-III’的區不包括懸突O820(如例如在圖7F中示出)。儘管屬於框架環800的沿X方向延伸的邊界(因此,屬於其中與半導體封裝170對應地包括懸突O820的邊界),然而此種區可呈現框架環500的相對於框架環800的懸突O502。即,可不在其中框架環800的沿不同方向(例如,X及Y方向)延伸的邊界進行聯結的隅角處包括懸突O820。在一些實施例中,黏合劑320被設置成反映下伏的懸突部分820的寬度。因此,黏合劑320可呈現其中包括懸突O820的較寬區(沿X或Y方向)及其中包括懸突O502的較窄區。
圖8A是根據本公開一些實施例的半導體裝置SD24的示意性分解圖。在一些實施例中,除包括框架環900來代替框架環400(例如在圖3A中示出)以外,半導體裝置SD24與半導體裝置SD10相同。圖8B是根據本公開一些實施例的框架環900的示意性透視圖。圖8B相對於圖8A沿Z方向具有不同的取向,因此框架環900的底表面在圖8B中可見,而框架環900的頂表面在圖8A中可見。圖8C是根據本公開一些實施例的半導體裝置SD24的示意性俯視圖。在圖8C所示示意性俯視圖中,為使例示清晰起見,已省略框架環500。圖8D到圖8F是半導體裝置SD24的區的分別沿圖8C中所示的線I-I’、II-II’及IV-IV’截取的示意性剖視圖。參照圖8A到圖8F,在半導體裝置SD24中,框架環900包括基礎部分910及朝向半導體封裝170突出的懸突部分920。框架環400與框架環900之間的不同在於,懸突部分920沿基礎部分910的邊界中的一些邊界(但並非所有邊界)相對於基礎部分910包括懸突O920。舉例來說,在懸突部分920的沿Y方向延伸的相對邊界處包括沿X方向朝向半導體封裝170突出的懸突O920,而不在懸突部分920的沿X方向延伸的邊界處包括懸突。舉例來說,線上II-II’的層級高度處,框架環900的懸突部分920相對於基礎部分910具有懸突O920,且框架環500相對於懸突部分920具有懸突O500。即,與線II-II’對應的框架環500的寬度W500大於相同區中的懸突部分920的寬度W920,且懸突部分920的寬度W920大於基礎部分910的寬度W910。因此,在沿Y方向的線II-II’的層級處,內邊緣910i、920i及500i相對於彼此在垂直方向上未對準。舉例來說,可包括懸突O920,以使得框架環900當面對半導體封裝170的較大半導體晶粒120所在的區時突出。另一方面,線上I-I’的層級高度處,懸突部分920可具有與基礎部分910相同的寬度W910,以使得內邊緣910i及920i可相對於彼此在縱向上對準。另一方面,框架環500可具有比懸突部分920大的寬度W500(例如,與沿線II-II’相同的寬度W500),以使得框架環500相對於懸突部分920突出懸突O502。線I-I’的層級高度處所包括的懸突O502可大於線II-II’的層級高度處所包括的懸突O500。舉例來說,框架環500可以懸突O502突出,其中框架環500面對半導體封裝170的較小半導體晶粒110所在的區。換句話說,可沿著框架環900及500的沿Y方向延伸的邊界包括懸突O500及懸突O920(以使得懸突O920及O500沿X方向朝向半導體封裝170突出),而可不沿著框架環900的沿X方向延伸的邊界包括懸突O920,且因此框架環500沿著框架環500的沿X方向延伸的邊界具有懸突O502。在一些實施例中,與半導體封裝170對應地包括懸突O920,而懸突部分920的不面對半導體封裝170的區可呈現較小的寬度(例如,寬度W910),因此沿線IV-IV’的區不包括懸突O920(例如在圖8F中示出)。儘管屬於框架環900的沿Y方向延伸的邊界(因此,屬於其中與半導體封裝170對應地包括懸突O920的邊界),然而此種區可呈現框架環500的相對於框架環900的懸突O502。即,可不在其中框架環900的沿不同方向(例如,X及Y方向)延伸的邊界進行聯結的隅角處包括懸突O920。在一些實施例中,黏合劑320被設置成反映下伏的懸突部分920的寬度。因此,黏合劑320可呈現其中包括懸突O920的較寬區(沿X或Y方向)及其中包括懸突O502的較窄區。
圖9A是根據本公開一些實施例的半導體裝置SD26的示意性分解圖。在一些實施例中,除包括框架環1000來代替框架環400(例如在圖3A中示出)以外,半導體裝置SD26與半導體裝置SD10相同。圖9B是根據本公開一些實施例的框架環1000的示意性透視圖。圖9B相對於圖9A沿Z方向具有不同的取向,因此框架環1000的底表面在圖9B中可見,而框架環1000的頂表面在圖9A中可見。圖9C是根據本公開一些實施例的半導體裝置SD26的示意性俯視圖。在圖9C所示示意性俯視圖中,為使例示清晰起見,已省略框架環500。圖9D到圖9F是半導體裝置SD26的區的分別沿圖9C中所示的線I-I’、II-II’及(聯合地沿)V-V’及VI-VI’截取的示意性剖視圖。參照圖9A到圖9F,在半導體裝置SD26中,框架環1000包括基礎部分1010及與框架環1000的隅角對應地朝向半導體封裝170突出的懸突部分1020。即,框架環400與框架環1000之間的不同在於,在一些實施例中,懸突部分1020在面對半導體封裝170的隅角的區中而非一直沿框架環1000的邊界相對於基礎部分1010包括懸突O1020。舉例來說,在其中懸突部分1020的相鄰邊界進行聯結的隅角處包括沿X及Y方向朝向半導體封裝170突出的懸突O1020,而不沿懸突部分1020的邊界的中心區包括懸突。舉例來說,線上V-V’及VI-VI’的層級高度處,框架環1000的懸突部分1020相對於基礎部分1010具有懸突O1020,且框架環500相對於懸突部分1020具有懸突O500。即,與線V-V’或VI-VI’對應的框架環500的寬度W500大於相同區中的懸突部分1020的寬度W1020,且懸突部分1020的寬度W1020大於基礎部分1010的寬度W1010。因此,在沿Y方向的線V-V’及沿X方向的線VI-VI’的層級處,內邊緣1010i、1020i及500i相對於彼此在垂直方向上未對準。舉例來說,可包括懸突O1020,以使得框架環1000當面對半導體封裝170的較小半導體晶粒120所在的隅角區時突出。另一方面,線上I-I’及II-II’的層級高度處,懸突部分1020可具有與基礎部分1010相同的寬度W1010,以使得框架環1000的內邊緣1010i與1020i可相對於彼此在縱向上對準。另一方面,框架環500可具有比懸突部分1020大的寬度W500(例如,與沿線V-V’或VI-VI’相同的寬度W500),以使得框架環500相對於懸突部分1020突出懸突O502。線I-I’或II-II’的層級高度處所包括的懸突O502可大於線V-V’或VI-VI’的層級高度處所包括的懸突O500。舉例來說,框架環500可以懸突O502突出,其中框架環500面對半導體封裝170的較小半導體晶粒110或較大半導體晶粒120所在的中心區。換句話說,可在框架環1000的邊界與框架環500的邊界的聯結處包括懸突O500及懸突O1020,而可不沿框架環1000的邊界的中心區包括懸突O1020,而是在此處包括懸突O502。在一些實施例中,黏合劑320被設置成反映下伏的懸突部分1020的寬度。因此,黏合劑320可呈現其中包括懸突O1020的較寬區(沿X或Y方向)及其中包括懸突O502的較窄區。
圖10A是根據本公開一些實施例的半導體裝置SD27的示意性分解圖。在一些實施例中,除包括框架環1100來代替框架環400(例如在圖3A中示出)以外,半導體裝置SD27與半導體裝置SD10相同。圖10B是根據本公開一些實施例的框架環1100的示意性透視圖。圖10B相對於圖10A沿Z方向具有不同的取向,因此框架環1100的底表面在圖10B中可見,而框架環1100的頂表面在圖10A中可見。圖10C是根據本公開一些實施例的半導體裝置SD27的示意性俯視圖。在圖10C所示示意性俯視圖中,為使例示清晰起見,已省略框架環500。圖10D到圖10H是半導體裝置SD26的區的分別沿圖10C中所示的線I-I’、II-II’、(聯合地沿)V-V’及VI-VI’、(聯合地沿)VII-VII’及VIII-VIII’以及IX-IX’截取的示意性剖視圖。參照圖10A到圖10H,在半導體裝置SD27中,框架環1100包括基礎部分1110及懸突部分1120,其中懸突部分1120相對於基礎部分1110突出以沿框架環1100的邊界包括凹坑狀懸突(indented overhang)O1120。即,框架環400與框架環1100之間的不同在於懸突部分1120沿框架環1100的邊界相對於基礎部分1110具有多個分開的懸突O1120。舉例來說,在框架環1100的邊界的分開的區中包括沿X及Y方向朝向半導體封裝170突出的懸突O1120,而不在懸突部分1120的隅角(例如,邊界的聯結處)處包括懸突。舉例來說,線上V-V’及VI-VI’的層級高度處,懸突部分1120相對於基礎部分1110具有懸突O1120,且框架環500相對於懸突部分1120具有懸突O500。即,與線V-V’或VI-VI’對應的框架環500的寬度W500大於相同區中的懸突部分1120的寬度W1120,且懸突部分1120的寬度W1120大於基礎部分1110的寬度W1110。因此,在沿Y方向的線V-V’及沿X方向的線VI-VI’的層級處,內邊緣1110i、1120i及500i相對於彼此在垂直方向上未對準。相似地,在沿Y方向的線IX-IX’的層級處可包括沿X方向突出的懸突O1120。在一些實施例中,可包括懸突O1120,以使得框架環1100在面對半導體封裝170的半導體晶粒110和/或120所在的區的同時不連續地突出。另一方面,線上I-I’、II-II’、VII-VII’及VIII-VIII’的層級高度處,懸突部分1120可具有與基礎部分1110相同的寬度W1110,以使得內邊緣1110i及1120i可相對於彼此在縱向上對準。另一方面,框架環500可具有比懸突部分1120大的寬度W500(例如,與沿線V-V’或VI-VI’相同的寬度W500),以使得框架環500相對於懸突部分1120突出懸突O502。線I-I’、II-II’、VII-VII’或VIII-VIII’的層級高度處所包括的懸突O502可大於線V-V’、VI-VI’或IX-IX’的層級高度處所包括的懸突O500。舉例來說,其中框架環500以懸突O502突出且不包括懸突O1120的區可與其中框架環500以懸突O500突出且包括懸突O1120的區交替存在。換句話說,可包括懸突O1120作為沿框架環1100的邊界的多個凹坑。在一些實施例中,黏合劑320被設置成反映下伏的懸突部分1120的寬度。因此,黏合劑320可呈現其中包括懸突O1120的較寬區(沿X或Y方向)及其中包括懸突O502的較窄區。
在一些實施例中,下部框架環的懸突的數目、類型及位置(例如,圖3A中的框架環400)可根據半導體裝置的預期翹曲及底部填充膠應力(例如根據連接到電路基底200的半導體封裝的結構的變化)來選擇。作為實例而非限制,圖10A所示框架環1100可用於圖11中所示半導體裝置SD28中。除包括半導體封裝1200來代替圖10A所示半導體封裝170以外,半導體裝置SD28可與圖10A所示半導體裝置SD27相同。在一些實施例中,半導體封裝1200可仍為晶圓上晶片封裝(例如半導體封裝170等),與半導體封裝170的不同在於所包括的半導體晶粒的類型及數目。舉例來說,半導體封裝1200可包括四個較大的半導體晶粒1210,所述四個較大的半導體晶粒1210以正方形配置設置且由包封體1220包封。一般來說,預期半導體封裝1200可能相對於半導體封裝170導致電路基底200的不同翹曲行為,且可在考慮到電路基底200的翹曲的預期補償及在半導體封裝1200的底部填充膠(例如,圖1I所示底部填充膠140)的層級處經歷的應力的條件下優先於其他框架環(例如但不限於圖3A所示框架環400、圖7A所示框架環800、圖8A所示框架環900或圖10A所示框架環1000)而選擇框架環1100。
此外,儘管在圖7A到圖11H中,框架環500已被示為相對於下伏的框架環(例如,框架環400、800、900、1000或1100)具有懸突O500或O502,然而本公開不僅限於此,且本發明的一些實施例中也可採用先前關於圖5A到圖6B所論述的配置(例如,下伏的框架環從框架環500的一側或兩側突出、外邊緣未對準等)。
圖12是根據本公開一些實施例的半導體裝置SD30的區的示意性剖視圖。在一些實施例中,半導體裝置SD30可具有與圖3A所示半導體裝置SD10相似的結構且可根據與圖3A所示半導體裝置SD10相似的製程來製造。在一些實施例中,圖12所示的圖是沿與圖3D中所示半導體裝置SD10的所述區對應的區截取,但本公開不僅限於此,且圖12中所示配置可沿半導體裝置SD30的不同區看到。在一些實施例中,半導體裝置SD30更包括可能通過黏合劑330堆疊在框架環500上的框架環1300。框架環1300的材料可選自以上針對框架環400及500所列出的材料。在一些實施例中,框架環1300包含與下伏的框架環400及500中的一者或兩者不同的材料。在一些實施例中,框架環1300的寬度W1300大於框架環500的寬度W500,以使得框架環1300相對於框架環500具有懸突O1300。框架環500可仍相對於框架環400的懸突部分420具有懸突O500,且懸突部分420可仍相對於基礎部分410具有懸突O420。在一些實施例中,框架環1300、500及400的外邊緣1300o、500o及400o可相對於彼此在縱向上對準,而內邊緣1300i、500i、420i及410i可相對於彼此未對準。具體來說,內邊緣1300i可相對於其他內邊緣500i、420i、410i朝向半導體封裝170更遠地突出,內邊緣500i可相對於內邊緣420i、410i朝向半導體封裝170更遠地突出,且內邊緣420i可相對於內邊緣410i朝向半導體封裝170更遠地突出。半導體裝置SD30的其他方面可與先前針對半導體裝置SD10(例如在圖3A中示出)所闡述的內容相同。
圖13是根據本公開一些實施例的半導體裝置SD32的區的示意性剖視圖。在一些實施例中,半導體裝置SD32可具有與圖12所示半導體裝置SD30相似的結構且可根據與圖12所示半導體裝置SD30相似的製程來製造。在一些實施例中,圖13所示的圖是沿與圖12中所示半導體裝置SD30的所述區對應的區截取,但本公開不僅限於此,且圖13中所示配置可沿半導體裝置SD32的不同區看到。在一些實施例中,在半導體裝置SD32中,框架環500的寬度W500小於框架環400的懸突部分420的寬度W420,且也小於框架環1300的寬度W1300。舉例來說,框架環500的外邊緣500o仍可與框架環400的外邊緣400o及框架環1300的1300o在縱向上對準,而懸突部分420的內邊緣420i可相對於框架環500的內邊緣500i與基礎部分410的內邊緣410i兩者突出。框架環1300的內邊緣1300i可相對於其他框架環400及500的內邊緣500i、420i、410i突出。即,在半導體裝置SD32中,框架環1300可相對於框架環500包括懸突O1300,且懸突部分420可相對於基礎部分410包括懸突O420且相對於框架環500包括突出部P420。在一些實施例中,黏合劑320可設置在框架環400與框架環500之間,以使得框架環400可與突出部P420對應地保持被暴露出。即,框架環400可與突出部P420對應地直接面對框架環1300。半導體裝置SD32的其他方面可與先前針對半導體裝置SD10(例如在圖3A中示出)所闡述的內容相同。
圖14是根據本公開一些實施例的半導體裝置SD34的區的示意性剖視圖。在一些實施例中,半導體裝置SD34可具有與圖12所示半導體裝置SD30相似的結構且可根據與圖12所示半導體裝置SD30相似的製程來製造。在一些實施例中,圖14所示的圖是沿與圖12中所示半導體裝置SD30的所述區對應的區截取,但本公開不僅限於此,且圖13中所示配置可沿半導體裝置SD34的不同區看到。在一些實施例中,在半導體裝置SD34中,框架環500的寬度W500大於框架環400的懸突部分420的寬度W420,且也大於框架環1300的寬度W1300。舉例來說,框架環500的外邊緣500o仍可與框架環400的外邊緣400o及框架環1300的1300o在縱向上對準,而框架環500的內邊緣500i可相對於懸突部分420的內邊緣420i與框架環1300的內邊緣1300i兩者突出。即,在半導體裝置SD34中,框架環500可相對於懸突部分420具有懸突O500且相對於框架環1300具有突出部P500,而懸突部分420可相對於基礎部分410具有懸突O420。在一些實施例中,黏合劑330可設置在框架環500與框架環1300之間,以使得框架環500可與突出部P500對應地保持被暴露出。半導體裝置SD34的其他方面可與先前針對半導體裝置SD10(例如在圖3A中示出)所闡述的內容相同。
儘管在圖14所示半導體裝置SD34中框架環1300的寬度W1300仍大於懸突部分420的寬度W420,然而本公開不僅限於此。舉例來說,在圖15所示半導體裝置SD36中,框架環1300的寬度W1300小於懸突部分420的寬度W420,以使得內邊緣420i相對於框架環1300的內邊緣1300i朝向半導體封裝170更遠地突出。在一些實施例中,寬度W1300可介於懸突部分420的寬度W420與框架環400的基礎部分的寬度W410中間。半導體裝置SD36的其他方面可與先前針對圖14所示半導體裝置SD34所闡述的內容相同。
圖16是根據本公開一些實施例的半導體裝置SD38的區的示意性剖視圖。在一些實施例中,半導體裝置SD38可具有與圖12所示半導體裝置SD30相似的結構且可根據與圖12所示半導體裝置SD30相似的製程來製造。在一些實施例中,圖16所示的圖是沿與圖12中所示半導體裝置SD30的所述區對應的區截取,但本公開不僅限於此,且圖16中所示配置可沿半導體裝置SD38的不同區看到。在一些實施例中,在半導體裝置SD38中,懸突部分420的寬度W420大於框架環500的寬度W500,且也大於框架環1300的寬度W1300。此外,框架環1300的寬度W1300大於框架環500的寬度W500。舉例來說,框架環500的外邊緣500o仍可與框架環400的外邊緣400o及框架環1300的1300o在縱向上對準,而懸突部分420的內邊緣420i可相對於框架環500的內邊緣500i與基礎部分410的內邊緣410i兩者突出。框架環1300的內邊緣1300i可相對於其他框架環400及500的內邊緣500i及410i突出。即,在半導體裝置SD38中,框架環1300可相對於框架環500具有懸突O1300,且懸突部分420可相對於基礎部分410具有懸突O420且相對於框架環500具有突出部P420。在一些實施例中,黏合劑320可設置在框架環400與框架環500之間,以使得框架環400可與突出部P420對應地保持被暴露出。因此,懸突部分420可與突出部P420對應地直接面對框架環1300。半導體裝置SD38的其他方面可與先前針對半導體裝置SD10(例如在圖3A中示出)所闡述的內容相同。
儘管在圖16所示半導體裝置SD38中框架環1300的寬度W1300仍大於框架環500的寬度W500,然而本公開不僅限於此。舉例來說,在圖17所示半導體裝置SD40中,框架環1300的寬度W1300小於框架環500的寬度W500,以使得內邊緣500i相對於框架環1300的內邊緣1300i朝向半導體封裝170更遠地突出。即,懸突部分420可相對於框架環500具有突出部P420,且框架環500可相對於框架環1300具有突出部P500。在一些實施例中,寬度W1300可介於框架環500的寬度W500與框架環400的基礎部分的寬度W410中間。半導體裝置SD40的其他方面可與先前針對圖16所示半導體裝置SD38所闡述的內容相同。
應注意,儘管在以上實施例中框架環1300、500及400的外邊緣1300o、500o及400o被示為在縱向上對準,然而本公開不僅限於此。舉例來說,在一些實施例中,其中框架環500和/或400在交疊的框架環1300和/或500的一側或兩側處突出的配置(例如圖6A或圖6B所示配置)是可能的,且被設想在本公開的範圍內。此外,儘管圖12到圖17所示實施例已被示為包括框架環400,然而本公開不僅限於此,且可使用其他框架環(例如圖7A到圖10H中所示框架環800、900、1000或1100)來代替框架環400。
還可包括其他特徵及製程。舉例而言,可包括測試結構來説明對三維(three dimensional,3D)封裝或三維積體電路(3D integrated circuit,3DIC)裝置進行驗證測試。測試結構可包括例如形成在重佈線層中或形成在基底上的測試接墊,所述測試接墊使得能夠測試3D封裝或3DIC、能夠使用探針和/或探針卡以及進行類似操作。可對中間結構以及最終結構執行驗證測試。另外,本文中所公開的結構及方法可與包括對已知良好晶粒進行中間驗證的測試方法結合使用來提高良率(yield)及降低成本。
根據本公開的一些實施例,一種半導體裝置包括電路基底、至少一個半導體晶粒、第一框架以及第二框架。所述至少一個半導體晶粒連接到所述電路基底。所述第一框架設置在所述電路基底上且圍繞所述至少一個半導體晶粒。所述第二框架堆疊在所述第一框架上。所述第一框架包括基礎部分及懸突部分。所述基礎部分具有第一寬度。所述懸突部分設置在所述基礎部分上且具有大於所述第一寬度的第二寬度。所述懸突部分相對於所述基礎部分朝向所述至少一個半導體晶粒在側向上突出。所述第一寬度及所述第二寬度是在所述懸突部分的突出方向上測量。
根據本公開的一些實施例,一種半導體裝置包括電路基底、半導體封裝、第一金屬環以及第二金屬環。所述半導體封裝連接到所述電路基底。所述第一金屬環設置在所述電路基底上且在側向上環繞所述半導體封裝。所述第二金屬環設置在所述第一金屬環上。所述第一金屬環具有第一邊緣、第二邊緣及第三邊緣。所述第一邊緣與所述電路基底的外邊緣在縱向上對準。所述第二邊緣及所述第三邊緣與所述第一邊緣相對。所述第二邊緣比所述第三邊緣更靠近所述電路基底。從所述第二邊緣到所述第一邊緣的第一距離小於從所述第三邊緣到所述第一邊緣的第二距離。所述第一距離與所述第二距離是沿和所述電路基底的所述外邊緣垂直的相同的方向測量。
根據本公開的一些實施例,一種半導體裝置的製造方法包括以下步驟。將半導體封裝連接到電路基底。將第一框架環結合到所述電路基底。所述第一框架環圍繞所述半導體封裝且具有位於所述電路基底之上的至少一個懸突。將第二框架環結合到所述第一框架環。
前述內容概述了若干實施例的特徵,以使所屬領域中的技術人員可更好地理解本公開的各個方面。所屬領域中的技術人員應理解,他們可容易地使用本公開作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的和/或實現與本文中所介紹的實施例相同的優點。所屬領域中的技術人員還應意識到,此種等效構造並不背離本公開的精神及範圍,且他們可在不背離本公開的精神及範圍的條件下在本文中作出各種改變、取代及變更。
100:中介層 102、122:半導體基底 104:半導體穿孔(TSV) 106:內連線結構 107、223、233:導電圖案 109、211、221、231:介電層 110、120、610、620、710、1210:半導體晶粒 111:晶片 112:晶片 113:迷你凸塊 114、150、640、715、1220:包封體 115、124:導電接墊 132、134、650:導電端子 140:底部填充膠 162、615、625:接觸接墊 164:連接件 170、600、700、1200:半導體封裝 200:電路基底 200a、200b:側 200e、400o、500o、1300o:外邊緣 210:核心層 213:貫通孔 215:穿孔 217:介電填充物 220、230:疊加層 310、320、330:黏合劑 400、500、800、900、1000、1100、1300:框架環 410、810、910、1010、1110:基礎部分 410i、420i、500i、810i、820i、910i、920i、1010i、1020i、1110i、1120i、1300i:內邊緣 420、820、920、1020、1120:懸突部分 630、720、730:重佈線結構 680:表面安裝裝置 740:層間穿孔(TIV) 750:頂部封裝 G:間隙 H170:垂直高度 H400:高度 H410、H420、H500:高度 O420、O500、O502、O820、O920、O1020、O1300:懸突 O1120:懸突 P420、P422、P424、P500:突出部 SD10、SD12、SD14、SD16、SD18、SD20、SD22、SD24、SD26、SD27、SD28、SD30、SD32、SD34、SD36、SD38、SD40:半導體裝置 W410、W420、W500、W810、W820、W910、W920、W1010、W1020、W1110、W1120、W1300:寬度
參照附圖閱讀以下詳細說明,會最好地理解本公開的各個方面。應注意,根據本行業中的標準慣例,各種特徵並非按比例繪製。事實上,為使論述清晰起見,可任意增大或減小各種特徵的尺寸。 圖1A到圖1I是根據本公開一些實施例的在半導體裝置的製造方法的各種階段處生產出的結構的示意性剖視圖。 圖2A及圖2B是根據本公開一些實施例的半導體裝置的示意性剖視圖。 圖3A是根據本公開一些實施例的半導體裝置的示意性分解圖。 圖3B是根據本公開一些實施例的框架環的示意性透視圖。 圖3C是根據本公開一些實施例的半導體裝置的示意性俯視圖。 圖3D及圖3E是根據本公開一些實施例的半導體裝置的區的示意性剖視圖。 圖4A到圖6B是根據本公開一些實施例的半導體裝置的區的示意性剖視圖。 圖7A是根據本公開一些實施例的半導體裝置的示意性分解圖。 圖7B是根據本公開一些實施例的框架環的示意性透視圖。 圖7C是根據本公開一些實施例的半導體裝置的示意性俯視圖。 圖7D到圖7F是根據本公開一些實施例的半導體裝置的區的示意性剖視圖。 圖8A是根據本公開一些實施例的半導體裝置的示意性分解圖。 圖8B是根據本公開一些實施例的框架環的示意性透視圖。 圖8C是根據本公開一些實施例的半導體裝置的示意性俯視圖。 圖8D到圖8F是根據本公開一些實施例的半導體裝置的區的示意性剖視圖。 圖9A是根據本公開一些實施例的半導體裝置的示意性分解圖。 圖9B是根據本公開一些實施例的框架環的示意性透視圖。 圖9C是根據本公開一些實施例的半導體裝置的示意性俯視圖。 圖9D到圖9F是根據本公開一些實施例的半導體裝置的區的示意性剖視圖。 圖10A是根據本公開一些實施例的半導體裝置的示意性分解圖。 圖10B是根據本公開一些實施例的框架環的示意性透視圖。 圖10C是根據本公開一些實施例的半導體裝置的示意性俯視圖。 圖10D到圖10H是根據本公開一些實施例的半導體裝置的區的示意性剖視圖。 圖11是根據本公開一些實施例的半導體裝置的示意性俯視圖。 圖12到圖17是根據本公開一些實施例的半導體裝置的區的示意性剖視圖。
140:底部填充膠
170:半導體封裝
200:電路基底
310、320:黏合劑
400、500:框架環
420:懸突部分
500i:內邊緣
400o、500o:外邊緣
G:間隙
H500:高度
O500:懸突
SD10:半導體裝置
W420、W500:寬度

Claims (20)

  1. 一種半導體裝置,包括: 電路基底; 至少一個半導體晶粒,連接到所述電路基底; 第一框架,設置在所述電路基底上且圍繞所述至少一個半導體晶粒;以及 第二框架,堆疊在所述第一框架上, 其中所述第一框架包括具有第一寬度的基礎部分及設置在所述基礎部分上且具有大於所述第一寬度的第二寬度的懸突部分,由此所述懸突部分相對於所述基礎部分朝向所述至少一個半導體晶粒在側向上突出,且所述第一寬度及所述第二寬度是在所述懸突部分的突出方向上測量。
  2. 如請求項1所述的半導體裝置,其中所述第二框架相對於所述第一框架的所述懸突部分朝向所述至少一個半導體晶粒在側向上突出。
  3. 如請求項1所述的半導體裝置,其中所述第一框架的所述懸突部分相對於所述第二框架朝向所述至少一個半導體晶粒在側向上突出。
  4. 如請求項1所述的半導體裝置,其中所述第一框架的所述懸突部分相對於所述第二框架朝向所述電路基底的周邊邊緣在側向上突出。
  5. 如請求項1所述的半導體裝置,其中所述第一框架包含不同於所述第二框架中所包含的第二材料的第一材料,所述第一材料的熱膨脹係數小於所述第二材料的熱膨脹係數,且所述電路基底中所包含的第三材料具有介於所述第一材料與所述第二材料之間的熱膨脹係數。
  6. 如請求項1所述的半導體裝置,更包括連接在所述電路基底上且設置在所述懸突部分與所述電路基底之間的表面安裝裝置,其中所述懸突部分相對於所述基礎部分在側向上突出。
  7. 如請求項1所述的半導體裝置,更包括將所述第一框架黏合到所述電路基底的第一黏合劑及將所述第二框架黏合到所述第一框架的第二黏合劑。
  8. 一種半導體裝置,包括: 電路基底; 半導體封裝,連接到所述電路基底; 第一金屬環,設置在所述電路基底上且在側向上環繞所述半導體封裝;以及 第二金屬環,設置在所述第一金屬環上,其中 所述第一金屬環具有第一邊緣、第二邊緣及第三邊緣, 所述第一邊緣與所述電路基底的外邊緣在縱向上對準, 所述第二邊緣及所述第三邊緣與所述第一邊緣相對, 所述第二邊緣比所述第三邊緣更靠近所述電路基底,且 從所述第二邊緣到所述第一邊緣的第一距離小於從所述第三邊緣到所述第一邊緣的第二距離,所述第一距離與所述第二距離是沿和所述電路基底的所述外邊緣垂直的相同的方向測量。
  9. 如請求項8所述的半導體裝置,其中所述第二金屬環具有外邊緣及相對的內邊緣,所述第二金屬環的所述外邊緣與所述第一金屬環的所述第一邊緣在縱向上對準,且所述第二金屬環的所述內邊緣與所述外邊緣之間的第三距離大於所述第二距離,所述第三距離與所述第二距離是沿相同的所述方向測量。
  10. 如請求項8所述的半導體裝置,其中所述第二金屬環具有外邊緣及相對的內邊緣,且所述第二金屬環的所述內邊緣與所述外邊緣之間的第三距離小於所述第二距離,所述第三距離與所述第二距離是沿相同的所述方向測量。
  11. 如請求項10所述的半導體裝置,其中所述第二金屬環的所述外邊緣與所述第一金屬環的所述第一邊緣在縱向上對準。
  12. 如請求項8所述的半導體裝置,其中所述第一金屬環包括第一區段及第二區段,在所述第一區段中,所述第一邊緣與所述第三邊緣分隔開所述第二距離,在所述第二區段中,所述第一邊緣與所述第三邊緣分隔開等於所述第一距離的第四距離,所述第四距離是沿與所述第一距離及所述第二距離相同的所述方向測量。
  13. 如請求項12所述的半導體裝置,其中所述第一邊緣與所述第三邊緣和所述第一金屬環的隅角對應地分隔開所述第二距離。
  14. 如請求項12所述的半導體裝置,其中所述第一金屬環包括沿所述第一金屬環的邊界交替地設置的多個第一區段與多個第二區段。
  15. 一種半導體裝置的製造方法,包括: 將半導體封裝連接到電路基底; 將第一框架環結合到所述電路基底,其中所述第一框架環圍繞所述半導體封裝且具有位於所述電路基底之上的至少一個懸突;以及 將第二框架環結合到所述第一框架環。
  16. 如請求項15所述的半導體裝置的製造方法,其中所述第二框架環具有位於所述電路基底及所述第一框架環之上的至少一個懸突。
  17. 如請求項15所述的半導體裝置的製造方法,更包括在結合所述第一框架環之前將表面安裝裝置連接到所述電路基底,其中所述第一框架環結合到所述電路基底,以使得所述表面安裝裝置設置在所述第一框架環的所述至少一個懸突下方。
  18. 如請求項15所述的半導體裝置的製造方法,更包括將第三框架環結合到所述第二框架環,其中所述第二框架環相對於所述第三框架環具有至少一個突出部。
  19. 如請求項15所述的半導體裝置的製造方法,更包括將第三框架環結合到所述第二框架環,其中所述第一框架環與所述第一框架環的所述至少一個懸突對應地相對於所述第二框架環具有至少一個突出部,且所述第三框架環與所述第一框架環的所述至少一個懸突對應地相對於所述第二框架環具有至少一個懸突。
  20. 如請求項19所述的半導體裝置的製造方法,其中所述第一框架環的所述至少一個懸突比所述第三框架環的上覆的所述至少一個懸突更遠地朝向所述半導體封裝突出。
TW110128590A 2021-03-26 2021-08-03 半導體裝置及其製造方法 TWI797701B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163166253P 2021-03-26 2021-03-26
US63/166,253 2021-03-26
US17/344,964 US11823991B2 (en) 2021-03-26 2021-06-11 Frames stacked on substrate encircling devices and manufacturing method thereof
US17/344,964 2021-06-11

Publications (2)

Publication Number Publication Date
TW202238829A true TW202238829A (zh) 2022-10-01
TWI797701B TWI797701B (zh) 2023-04-01

Family

ID=82364909

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110128590A TWI797701B (zh) 2021-03-26 2021-08-03 半導體裝置及其製造方法

Country Status (3)

Country Link
US (2) US11823991B2 (zh)
CN (1) CN114765137A (zh)
TW (1) TWI797701B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11823991B2 (en) * 2021-03-26 2023-11-21 Taiwan Semiconductor Manufacturing Company, Ltd. Frames stacked on substrate encircling devices and manufacturing method thereof

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030038347A1 (en) * 2001-08-22 2003-02-27 Walton Advanced Electronics Ltd Stackable-type semiconductor package
US6590269B1 (en) * 2002-04-01 2003-07-08 Kingpak Technology Inc. Package structure for a photosensitive chip
US6710246B1 (en) * 2002-08-02 2004-03-23 National Semiconductor Corporation Apparatus and method of manufacturing a stackable package for a semiconductor device
US7122406B1 (en) * 2004-01-02 2006-10-17 Gem Services, Inc. Semiconductor device package diepad having features formed by electroplating
JP4598432B2 (ja) * 2004-05-12 2010-12-15 浜松ホトニクス株式会社 電子部品及びその製造方法
US7816769B2 (en) * 2006-08-28 2010-10-19 Atmel Corporation Stackable packages for three-dimensional packaging of semiconductor dice
TWI368301B (en) * 2008-04-02 2012-07-11 Advanced Semiconductor Eng Semiconductor package using an active type heat-spreading element
KR101118235B1 (ko) * 2008-12-15 2012-03-16 하나 마이크론(주) 삼차원 반도체 디바이스
US8115287B2 (en) * 2009-12-10 2012-02-14 Stats Chippac Ltd. Integrated circuit packaging system with dual row lead-frame having top and bottom terminals and method of manufacture thereof
US9048233B2 (en) 2010-05-26 2015-06-02 Taiwan Semiconductor Manufacturing Company, Ltd. Package systems having interposers
US9064879B2 (en) 2010-10-14 2015-06-23 Taiwan Semiconductor Manufacturing Company, Ltd. Packaging methods and structures using a die attach film
CN102064137A (zh) 2010-12-06 2011-05-18 日月光半导体制造股份有限公司 具有金属边框的半导体结构
US8797057B2 (en) 2011-02-11 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. Testing of semiconductor chips with microbumps
US9000584B2 (en) 2011-12-28 2015-04-07 Taiwan Semiconductor Manufacturing Company, Ltd. Packaged semiconductor device with a molding compound and a method of forming the same
US9111949B2 (en) 2012-04-09 2015-08-18 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus of wafer level package for heterogeneous integration technology
US9443783B2 (en) 2012-06-27 2016-09-13 Taiwan Semiconductor Manufacturing Company, Ltd. 3DIC stacking device and method of manufacture
US9299649B2 (en) 2013-02-08 2016-03-29 Taiwan Semiconductor Manufacturing Company, Ltd. 3D packages and methods for forming the same
US9263511B2 (en) 2013-02-11 2016-02-16 Taiwan Semiconductor Manufacturing Co., Ltd. Package with metal-insulator-metal capacitor and method of manufacturing the same
US9048222B2 (en) 2013-03-06 2015-06-02 Taiwan Semiconductor Manufacturing Company, Ltd. Method of fabricating interconnect structure for package-on-package devices
US8993380B2 (en) 2013-03-08 2015-03-31 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for 3D IC package
US9368460B2 (en) 2013-03-15 2016-06-14 Taiwan Semiconductor Manufacturing Company, Ltd. Fan-out interconnect structure and method for forming same
JP2014207388A (ja) * 2013-04-15 2014-10-30 株式会社東芝 半導体パッケージ
US9281254B2 (en) 2014-02-13 2016-03-08 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of forming integrated circuit package
US9425126B2 (en) 2014-05-29 2016-08-23 Taiwan Semiconductor Manufacturing Company, Ltd. Dummy structure for chip-on-wafer-on-substrate
US9496189B2 (en) 2014-06-13 2016-11-15 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked semiconductor devices and methods of forming same
US9666502B2 (en) 2015-04-17 2017-05-30 Taiwan Semiconductor Manufacturing Company, Ltd. Discrete polymer in fan-out packages
US9461018B1 (en) 2015-04-17 2016-10-04 Taiwan Semiconductor Manufacturing Company, Ltd. Fan-out PoP structure with inconsecutive polymer layer
US9735131B2 (en) 2015-11-10 2017-08-15 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-stack package-on-package structures
TWI730891B (zh) 2019-09-08 2021-06-11 聯發科技股份有限公司 半導體封裝結構
US11705408B2 (en) * 2021-02-25 2023-07-18 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor package
US11823991B2 (en) * 2021-03-26 2023-11-21 Taiwan Semiconductor Manufacturing Company, Ltd. Frames stacked on substrate encircling devices and manufacturing method thereof

Also Published As

Publication number Publication date
US20220310502A1 (en) 2022-09-29
US11823991B2 (en) 2023-11-21
CN114765137A (zh) 2022-07-19
US20230386991A1 (en) 2023-11-30
TWI797701B (zh) 2023-04-01

Similar Documents

Publication Publication Date Title
US11289451B2 (en) Semiconductor package with high routing density patch
US20210272932A1 (en) Semiconductor device having laterally offset stacked semiconductor dies
KR101892801B1 (ko) 집적 팬아웃 패키지 및 그 제조 방법
US10424563B2 (en) Semiconductor package assembly and method for forming the same
US8786070B2 (en) Microelectronic package with stacked microelectronic elements and method for manufacture thereof
TWI631676B (zh) 電子封裝件及其製法
TWI496270B (zh) 半導體封裝件及其製法
EP2731134A1 (en) Multi-chip module connection by way of bridging blocks
US20140210080A1 (en) PoP Device
KR20130140643A (ko) 중합체성 충전재 트렌치를 갖는 반도체 칩 디바이스
US10325880B2 (en) Hybrid 3D/2.5D interposer
US20180145015A1 (en) Method of fabricating packaging layer of fan-out chip package
TWI654727B (zh) 晶片封裝方法
CN108074905B (zh) 电子装置及其制法与基板结构
CN114121869A (zh) 电子封装件及其制法
CN107301981B (zh) 集成的扇出型封装件以及制造方法
CN107123631B (zh) 电子封装件及其半导体基板与制法
US20230386991A1 (en) Semiconductor device and manufacturing method thereof
CN111883506B (zh) 电子封装件及其承载基板与制法
US20220319944A1 (en) Semiconductor package and method of manufacturing semiconductor package
CN115312511A (zh) 封装及封装方法
CN114203686A (zh) 电子封装件及其制法
TWI806343B (zh) 半導體封裝及其製造方法
TWM648920U (zh) 線路載板及電子封裝體
CN117153805A (zh) 电子封装件及其制法