TW202208705A - Iii-v族化合物結晶用基座基板及其製造方法 - Google Patents

Iii-v族化合物結晶用基座基板及其製造方法 Download PDF

Info

Publication number
TW202208705A
TW202208705A TW110116689A TW110116689A TW202208705A TW 202208705 A TW202208705 A TW 202208705A TW 110116689 A TW110116689 A TW 110116689A TW 110116689 A TW110116689 A TW 110116689A TW 202208705 A TW202208705 A TW 202208705A
Authority
TW
Taiwan
Prior art keywords
layer
impurity
substrate
encapsulating
compound
Prior art date
Application number
TW110116689A
Other languages
English (en)
Inventor
久保田芳宏
永田和寿
Original Assignee
日商信越化學工業股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商信越化學工業股份有限公司 filed Critical 日商信越化學工業股份有限公司
Publication of TW202208705A publication Critical patent/TW202208705A/zh

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/301AIII BV compounds, where A is Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C23C16/303Nitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/308Oxynitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • C23C16/401Oxides containing silicon
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/42Silicides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/183Epitaxial-layer growth characterised by the substrate being provided with a buffer layer, e.g. a lattice matching layer
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/38Nitrides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C30B29/403AIII-nitrides
    • C30B29/406Gallium nitride
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/20Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
    • H01L21/2003Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy characterised by the substrate
    • H01L21/2007Bonding of semiconductor wafers to insulating substrates or to semiconducting substrates using an intermediate insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78681Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising AIIIBV or AIIBVI or AIVBVI semiconductor materials, or Se or Te

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Power Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mechanical Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Recrystallisation Techniques (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Chemical Vapour Deposition (AREA)

Abstract

本發明的課題在於提供可得大口徑及高品質的Ⅲ-V族化合物結晶之Ⅲ-V族化合物結晶用基座基板及其製造方法。 解決手段之本發明的Ⅲ-V族化合物結晶用基座基板(1),具備:陶瓷芯層(2),封入陶瓷芯層(2)之不純物封入層(3),不純物封入層上之接合層(4),與接合層上之加工層(5);不純物封入層(3)為以SiOx Ny (在此,x=0~2,y=0~1.5,x+y>0)之組成式表示的組成物之層,接合層(4)為以SiOx’ Ny’ (在此,x’=1~2,y’=0~2)之組成式表示的組成物之層,加工層(5)為種晶之層。

Description

III-V族化合物結晶用基座基板及其製造方法
本發明係關於Ⅲ-V族化合物結晶用基座基板及其製造方法。
Ⅲ-V族結晶基板,特別是GaN系結晶基板或AlN系結晶基板,具有寬廣的能帶間隙,在極短波長區的發光性或高耐壓性很優異。因此,GaN系結晶基板或AlN結晶基板,被期待在雷射、肖特基(Schottky)二極體、功率元件、高頻元件等元件上的應用。
然而,現狀是要製作Ⅲ-V族化合物的大口徑、高品質的厚膜(長尺寸)結晶是很難的。例如,(i)以塊狀成長法使GaN結晶成長的場合,通常在高溫的液體氨中使GaN結晶成長,所以必須要有高溫高壓裝置,妨礙GaN結晶的大型化、GaN結晶的製造的低成本化。另一方面,(ii)以氣相成長法使GaN結晶成長的場合,藍寶石、SiC、Si等的種晶基板,或者是貼了這些的種晶的基座基板,與GaN結晶之間的熱膨脹率之差很大,所以隨著GaN結晶的大口徑化或厚膜(長尺寸)化的進展,會產生大的熱應力,容易發生GaN結晶大幅翹曲,或是龜裂等。因此,由這樣的理由,現狀是即使可得到GaN的最大的大口徑產品之形成了GaN薄膜的Si基板(GaN On Si基板),GaN的直徑也以φ6吋為極限。此外,形成於Si基板上的GaN薄膜耐壓性較差。高耐壓取向的厚膜製品,由於同樣的理由,現狀為只能製造φ2吋程度的小口徑製品。由如前所述的背景,使用於前述裝置等的GaN系結晶基板或AlN系結晶基板,無論如何也是昂貴的且為薄製品(低耐壓製品),妨礙GaN系結晶基板或AlN系結晶基板的用途擴大或是廣泛普及。
作為其解決方策,例如,已知有記載於專利文獻1及2的先前技術。例如,記載於專利文獻1的方法使用與GaN結晶約略相同的熱膨脹率的莫來石(mullite)系陶瓷作為支撐基板(基座基板)。藉此,所得到的GaN結晶不容易發生翹曲或龜裂。但是,支撐基板之莫來石系陶瓷中的不純物,在種晶貼合步驟、GaN成長步驟等步驟之中擴散,無法得到高品質的GaN結晶。
另一方面,在記載於專利文獻2的方法,使用比較接近GaN基板的熱膨脹率的廉價的AlN陶瓷基板。而為了防止來自AlN陶瓷基板的不純物擴散,以SiO2 /Poly-Si/SiO2 /Si3 N4 之多層膜密封(包入)AlN陶瓷基板。於多層膜的上面透過厚膜SiO2 貼附與GaN的晶格常數比較接近的Si<111>作為種晶,於該種晶之上以MOCVD或HVPE等方法使GaN單晶成長,而得大口徑的GaN磊晶(epitaxial)基板或無垢基板。
但是,這種方法,例如為了防止不純物擴散,首先以接著材層的SiO2 膜包入AlN陶瓷基板。其後,以也兼做為靜電夾盤用的Poly-Si膜進而密封AlN陶瓷基板。接著,再度以接著劑層之SiO2 膜包入AlN陶瓷基板,進而於其上以不純物擴散防止層之Si3 N4 膜密封AlN陶瓷基板。如此,必須要繁雜地形成4層的工程層,此外,為了這些成膜還需要昂貴的各種成膜裝置。因此,GaN基板的製造成本變高。
進而言之,基座基板之中核(芯)之AlN陶瓷的平均熱膨脹率為4.6~5.2ppm/K。以化學性質與平均熱膨脹率都與AlN芯大幅不同的3~4層無機化合物所構成的多層膜來密封著AlN芯。進而,多層膜在各層間的熱膨脹率的大小也是先後混雜的狀態。
亦即,基座基板,具有AlN陶瓷(4.6~5.2ppm/K)/SiO2 (0.5ppm/K)/Poly-Si(3.6ppm/K)/SiO2 (0.5ppm/K)/Si3 N4 (3ppm/K)之層構造,鄰接的2層化學性質或平均熱膨脹率都相互大幅不同,層之平均熱膨脹率並未平滑地連接。因此,層間的親和性低,發生大的熱應力,容易發生層間剝離或層之龜裂,最後變成多層膜全體的翹曲等。
換句話說,這些層其化學組成分別是全然不同的,而且平均熱膨脹率也存在隔絕的階差,所以與前述熱應力相互影響使得各層間的親和性及一體性變得極為脆弱。因此,基座基板成為容易發生層間剝離或龜裂的構造。此外,多層膜全體的應力平衡很差導致容易發生翹曲等。
結果,主要以防止不純物擴散為目的的工程層無法發揮其作用,透過發生於基座基板全體的龜裂或剝離等,AlN陶瓷中的金屬或氧、碳等不純物有擴散而污染至GaN基板之虞。進而,以工程層密封(包入)後的以下的一連串步驟中,具體而言,(i)於工程層上面形成厚膜SiO2 的步驟,(ii)熱處理厚膜SiO2 的步驟,(iii)研磨厚膜SiO2 使厚膜SiO2 的表面平滑化的步驟,(iv)在研磨及平滑化的厚膜SiO2 面上貼附種晶Si<111>的步驟等步驟中,工程層、厚膜SiO2 層及Si<111>層之各層間及分別的層中也有頻繁發生剝離或龜裂、翹曲等之虞。這應該是前述的工程層的問題以外,還有工程層、厚膜SiO2 層及Si<111>層之間沒有層間親和性的問題,及熱膨脹率極小的厚膜SiO2 層與熱膨脹率極大的工程層或Si<111>層之間發生大的熱應力等原因。因此,對於這些問題點,強烈要求改善措施。 [先前技術文獻] [專利文獻]
[專利文獻1]日本特開2013-177285號公報 [專利文獻2]日本特表2019-523994號公報
[發明所欲解決之課題]
本發明係有鑑於前述情形而完成之發明,銳意檢討應該改善的這些缺點的結果,完成了以下之本發明。亦即,目的在於提供可得大口徑及高品質的Ⅲ-V族化合物結晶之Ⅲ-V族化合物結晶用基座基板及其製造方法。 [供解決課題之手段]
本發明為了達成前述目的,提供以下的Ⅲ-V族化合物結晶用基座基板及其製造方法。亦即, [1]一種Ⅲ-V族化合物結晶用基座基板,具備:陶瓷芯層,封入前述陶瓷芯層之不純物封入層,前述不純物封入層上之接合層,與前述接合層上之加工層;前述不純物封入層為以SiOx Ny (在此,x=0~2,y=0~1.5,x+y>0)之組成式表示的組成物之層,前述接合層為以SiOx’ Ny’ (在此,x’=1~2,y’=0~2)之組成式表示的組成物之層,前述加工層為種晶之層。 [2]如前述[1]之Ⅲ-V族化合物結晶用基座基板,前述陶瓷芯層為多晶AlN之層,前述Ⅲ-V族化合物,為由Al、Ga及In構成的群所選擇之至少1種Ⅲ族元素與氮之化合物。 [3]如前述[1]或[2]之Ⅲ-V族化合物結晶用基座基板,前述不純物封入層之前述組成式SiOx Ny 之x及y之值,在前述陶瓷芯層側與在前述接合層側是不同的。 [4]如前述[1]~[3]之任一之Ⅲ-V族化合物結晶用基座基板,前述接合層之前述組成式SiOx’ Ny’ 之x’及y’之值,在前述不純物封入層側與在前述加工層側是不同的。 [5]如前述[1]~[4]之任一之Ⅲ-V族化合物結晶用基座基板,前述加工層是由Si、GaAs、SiC、AlN、GaN及Al2 O3 構成的群所選擇的至少1種物質所構成的種晶。 [6]一種Ⅲ-V族化合物結晶用基座基板之製造方法,包含:形成封入陶瓷芯層的不純物封入層的步驟,於前述不純物封入層上形成接合層的步驟,與於前述接合層上形成加工層的步驟;前述不純物封入層為以SiOx Ny (在此,x=0.0~2.0、y=0.0~1.5)之組成式表示的組成物之層,前述接合層為以SiOx’ Ny’ (在此,x’=1.0~2.0、y’=0.0~2.0)之組成式表示的組成物之層,前述加工層為種晶之層。 [7]如前述[6]之Ⅲ-V族化合物結晶用基座基板之製造方法,形成前述加工層的步驟,係將前述種晶之基板轉印至前述接合層之後,藉由剝離前述基板形成前述加工層。 [8]如前述[6]或[7]之Ⅲ-V族化合物結晶用基座基板之製造方法,前述陶瓷芯層為多晶AlN之層,前述Ⅲ-V族化合物,為由Al、Ga及In構成的群所選擇之至少1種Ⅲ族元素與氮之化合物。 [9]如前述[6]~[8]之任一之Ⅲ-V族化合物結晶用基座基板之製造方法,形成前述不純物封入層的步驟,是以前述不純物封入層之前述組成式SiOx Ny 之x及y之值,在前述陶瓷芯層側與在前述接合層側為不同的方式,形成前述不純物封入層。 [10]如前述[6]~[9]之任一之Ⅲ-V族化合物結晶用基座基板之製造方法,形成前述接合層的步驟,是以前述接合層之前述組成式SiOx’ Ny’ 之x’及y’之值,在前述不純物封入層側與在前述加工層側為不同的方式形成前述接合層。 [11]如前述[6]~[10]之任一之Ⅲ-V族化合物結晶用基座基板之製造方法,進而包含:將前述陶瓷芯層、前述不純物封入層及前述接合層之至少一層進行熱安定化處理的步驟,及研磨前述熱安定化處理之層的表面的步驟。 [12]如前述[6]~[11]之任一之Ⅲ-V族化合物結晶用基座基板之製造方法,形成前述加工層的步驟,是對由Si、GaAs、SiC、AlN、GaN及Al2 O3 構成的群所選擇的至少1種物質所構成的種晶之基板進行離子注入,將進行了離子注入的前述基板轉印至前述接合層,藉由剝離轉印的前述基板形成前述加工層。 [發明之效果]
根據本發明,可以提供可得大口徑及高品質的Ⅲ-V族化合物結晶之Ⅲ-V族化合物結晶用基座基板及其製造方法。
[Ⅲ-V族化合物結晶用基座基板]
以下,參照圖1,說明本發明之一實施型態的Ⅲ-V族化合物結晶用基座基板。 本發明之一實施型態之Ⅲ-V族化合物結晶用基座基板1,具備:陶瓷芯層2、封入陶瓷芯層2之不純物封入層3,不純物封入層上之接合層4、及接合層4上之加工層5。
(陶瓷芯層) 陶瓷芯層2,是構成本發明之一實施型態的Ⅲ-V族化合物結晶用基座基板之1的基礎之層。陶瓷芯層2,最好是具有接近於要製作的Ⅲ-V族化合物的熱膨脹率的熱膨脹率的材料。由容易製作大口徑的陶瓷芯層2的觀點來看,陶瓷芯層2以多晶陶瓷材料之層為佳。構成陶瓷芯層2的多晶陶瓷材料,例如可以舉出多晶氮化鋁(AlN)、多晶氮化鎵(GaN)、多晶氮化鋁鎵(AlGaN)、多晶碳化矽(SiC)、多晶氧化鋅(ZnO)、多晶三氮化鎵(Ga2 O3 )等。這些之中,由比較廉價地獲得大口徑陶瓷芯層2的觀點來看,以多晶氮化鋁(AlN)為佳,以包含氧化鋁、氧化釔等助燒結劑的多晶氮化鋁(AlN)為更佳。
由確保Ⅲ-V族化合物結晶用基座基板1的強度的觀點及Ⅲ-V族化合物結晶用基座基板1的操作性的觀點來看,陶瓷芯層2的厚度例如為100~1500μm。此外,由得到耐壓性優異的大口徑的Ⅲ-V族化合物結晶用基座基板1的觀點來看,陶瓷芯層2的直徑為150mm以上。
(不純物封入層) 不純物封入層3係,封入陶瓷芯層2,防止陶瓷芯層之不純物的擴散。不純物封入層3是以SiOx Ny (此處,x=0~2,y=0~1.5,x+y>0)之組成式表示的組成物之層。藉此,不純物封入層3,可以使與陶瓷芯層2之親和性為良好,同時可以更有效果地防止來自陶瓷芯層2之不純物擴散。
以SiOx Ny 之組成式表示的組成物,一般而言,為由(i)SiO2 成分、(ii) (Si、O、N)所構成的成分(例如,Si2 N2 O成分)、(iii)Si3 N4 成分之混合組成物。以SiOx Ny 之組成式表示的組成物,隨場合不同也會包含微量的H,但在本說明書於SiOx Ny 式中不表示出H。亦即,以SiOx Ny 之組成式表示的組成物,另包含含有微量H者。此外,以SiOx Ny 之組成式表示的組成物,不限於單純的定比化合物之混合組成物,亦可為包含Si、O、N原子的比例不依照定比法則的不定比化合物之混合組成物。
不純物封入層3之SiOx Ny 的組成式,若x+y=0,亦即x=0且y=0的話,不純物封入層3與陶瓷芯層2之親和性變得極弱。x=0而y>1.5的話,高剛性的Si3 N4 成分變多,所以不純物封入層3無法追隨高剛性的陶瓷芯層2的熱應變,變得容易發生層分離等。另一方面,x>2.0而y=0的話,SiO2 成分成為主體,所以不純物封入層3與陶瓷芯層2的親和性變好,但不純物封入層3的強度變低,變得容易發生層分離。此外,Si3 N4 成分很少,所以Si3 N4 成分的專長之防止不純物擴散的機能不容易呈現,陶瓷芯層中或者來自外部環境的種種不純物,變得容易混入接合層4或加工層5。x>2.0而y>1.5的話,O成分相對Si、N變多,所以SiO2 成分相對於Si3 N4 成分變多,引起不純物封入層3的耐濕性的劣化,進而SiO2 成分之「極小的熱膨脹率」在不純物封入層3中大幅呈現,不純物封入層3與陶瓷芯層2之間的熱膨脹率差變大,而有無法維持與陶瓷芯層2之親和性及一體性的場合。結果,Ⅲ-V族化合物結晶用基座基板1的特性惡化。
不純物封入層3之組成式SiOx Ny 之x及y之值,在陶瓷芯層側與在接合層側是不同的為較佳。藉此,不純物封入層3,可以使與陶瓷芯層2之親和性進而更為良好,同時可以進而防止來自陶瓷芯層2之不純物擴散。例如,隨著由陶瓷芯層側往接合層側前進,藉由適宜地改變不純物封入層3之Si、O、N的原子比,可以維持不純物封入層3與陶瓷芯層2之間的親和性及一體性同時使熱膨脹率差變小,同時可以維持不純物封入層3與接合層4之間的親和性及一體性同時使熱膨脹率差變小。
隨著陶瓷芯層側起往接合層側前進,亦即隨著由陶瓷芯層側起往外側前進,不純物封入層3的組成徐徐變化為較佳。亦即,不純物封入層3的組成為傾斜組成(Gradation)是較佳的。藉此,可以維持不純物封入層3與陶瓷芯層2之間的親和性及一體性以及不純物封入層3與接合層4之間的親和性及一體性,同時使不純物封入層3之陶瓷芯層2的附近區域的熱膨脹率接近陶瓷芯層2的熱膨脹率,而且,可以使不純物封入層3之接合層4的附近區域的熱膨脹率接近於接合層4的熱膨脹率。結果,不純物封入層3,如記載於專利文獻2的先前發明那樣,各層的組成分別為完全不同,而熱膨脹率不再有大幅隔絕的明顯階差。因此,不純物封入層3,作為平滑連接的組成物,保持親和性及一體性,一併可以抑制不純物封入層3之熱應力的發生。接著,防止不純物封入層中的剝離或龜裂、不純物封入層3的翹曲的發生。具體而言,例如隨著由陶瓷芯層側往接合層側前進,不純物封入層3的組成式SiOx Ny 之x的值徐徐變小,y的值徐徐變大為較佳。
不純物封入層3的組成式SiOx Ny 之x及y之值,在陶瓷芯層側與在接合層側為不同的場合,由不純物封入層3及陶瓷芯層2之間的親和性及一體性的觀點來看,在陶瓷芯層2的附近的區域31,不純物封入層3的組成式SiOx Ny 之x的值為0.8~2.0,y的值為0.0~1.2為佳,x的值為1.0~1.8,y的值為0.2~1.0為更佳。此外,在不純物封入層3的外側的區域32,由防止不純物擴散的觀點來看,不純物封入層3的組成式SiOx Ny 之x的值為0.0~0.7,y的值為0.8~1.5為更佳,x的值為0.2~0.5,y的值為1.0~1.4又更佳。此外,在此場合,由抑制不純物封入層3的層中的剝離及龜裂的觀點來看,不純物封入層3的組成為傾斜組成(Gradation)是較佳的。
不純物封入層3的厚度,以保持與陶瓷芯層2之親和性,與陶瓷芯層2之一體化為可能,而且防止陶瓷芯層中的不純物的擴散之充分的厚度為較佳。由這樣的觀點來看,不純物封入層3的厚度,通常為3μm以下,較佳為0.5~2.0μm。不純物封入層3的厚度為0.5μm以上的話,可以充分防止不純物的擴散。不純物封入層3的厚度為2.0μm以下的話,可以防止不純物封入層3與陶瓷芯層2之間的熱膨脹率差導致翹曲的發生。
不純物封入層3,可以使用通常的LPCVD(減壓化學蒸鍍)裝置、電漿裝置等裝置,藉著供給SiH4 、SiH2 Cl2 、O2 、NH3 、N2 O等原料氣體而形成。此外,不純物封入層3,可以藉著邊徐徐改變SiH4 、SiH2 Cl2 、O2 、NH3 、N2 O等原料氣體的比率而邊供給原料氣體,形成傾斜組成(Gradation)。供形成不純物封入層3的裝置,以LPCVD裝置為佳,原料氣體以SiH4 、O2 、NH3 及N2 O為佳。
(接合層) 接合層4,是不純物封入層上的以SiOx’ Ny’ (此處,x’=1~2,y’=0~2)之組成式表示的組成物之層。以SiOx’ Ny’ 之組成式表示的組成物,一般而言,也是由(i)SiO2 成分、(ii) (Si、O、N)所構成的成分(例如,Si2 N2 O成分)、(iii)Si3 N4 成分之混合組成物。以SiOx’ Ny’ 之組成式表示的組成物,也隨場合不同也會包含微量的H,但在本說明書於SiOx’ Ny’ 式中不表示出H。亦即,以SiOx’ Ny’ 之組成式表示的組成物,也包含含有微量H者。此外,以SiOx’ Ny’ 之組成式表示的組成物,不限於單純的定比化合物之混合組成物,亦可為包含Si、O、N原子的比例不依照定比法則的不定比化合物之混合組成物。
接合層4之SiOx’ Ny’ 的組成式,x’<1而y’=0的話,接合層4以SiO2 成分為主體,所以富於與不純物封入層3之親和性,但變得容易發生脫氣、脫水導致的空孔缺陷。x’<1.0而y’>2.0的話,於接合層4高剛性及高硬度的Si3 N4 成分變多,所以研磨等之後的步驟的成本變高。另一方面,x’>2.0而y’=0的話,接合層4的SiO2 成分成為主體,所以研磨容易但強度低,故有難以平滑化的問題。此外,於接合層4幾乎不存在防止不純物擴散的機能較高之Si3 N4 成分,所以來自陶瓷芯層中或者外在環境的種種不純物變得容易擴散至加工層5。x’>2.0而y’>2.0的話,SiON的不定比容易形成不安定成分,親和性及一體性雖然改善,但有耐濕性降低的情形。
接合層4之組成式SiOx’ Ny’ 之x’及y’之值,在不純物封入層側與在加工層側是不同的為較佳。藉此,在接合層4與不純物封入層3之間可以維持親和性及一體性,同時使熱膨脹率差變小,同時在接合層4與加工層5之間可以維持親和性及一體性,同時使熱膨脹率差變小。接著,變成不發生層間剝離或龜裂,翹曲。
接合層4的組成式SiOx’ Ny’ 之x’及y’之值,在不純物封入層側與在加工層側為不同的場合,由接合層4及不純物封入層3之間的親和性及一體性的觀點來看,在不純物封入層3的附近的區域41,接合層4的組成式SiOx’ Ny 之x’的值為1.0~1.8,y’的值為1.0~2.0為佳,x’的值為1.1~1.5,y’的值為1.2~1.9為更佳。此外,在接合層4的外側的區域42,由接合層4及加工層5之間的親和性及一體性的觀點來看,接合層4的組成式SiOx’ Ny’ 之x’的值為1.3~2.0,y’的值為0.0~1.6為佳,x’的值為1.5~1.8,y’的值為0.2~1.4更佳。
隨著不純物封入層側起往加工層側前進,接合層4的組成徐徐變化為較佳。亦即,接合層4的組成為傾斜組成(Gradation)是較佳的。藉此,可以維持接合層4與不純物封入層3之間的親和性及一體性以及接合層4與加工層5之間的親和性及一體性,同時使接合層4之不純物封入層3的附近區域的熱膨脹率接近不純物封入層3的熱膨脹率,而且,可以使接合層4之加工層5的附近區域的熱膨脹率接近於加工層5的熱膨脹率。接著,變成不發生層間剝離或龜裂,翹曲。具體而言,例如隨著由不純物封入層側往加工層側前進,接合層4的組成式SiOx’ Ny’ 之x’的值徐徐變大,y’的值徐徐變小為較佳。
接合層4的厚度,以填埋陶瓷芯層2的缺陷或空孔之充分的厚度為佳。通常,作為本發明之一實施型態的Ⅲ-V族化合物結晶用基座基板之陶瓷芯層2使用的陶瓷基板,被研削及研磨,表面為平滑。但是,即使如此,於陶瓷基板還是殘存著燒結時形成的缺陷或空孔。一般而言,其空孔的深度最大約為4μm。因此,接合層4的厚度,以填埋這些缺陷或空孔之充分的厚度為佳。由這樣的觀點來看,接合層4的厚度,較佳為4.5~8.5μm。接合層4的厚度為4.5μm以上的話,接合層4可以充分填埋缺陷或空孔,可以防止接合層4的表面被形成凹部。另一方面,接合層4的厚度為8.5μm以下的話,可以抑制多餘的成膜費用浪費之效果/費用變壞的情形。
接合層4也與不純物封入層3同樣,可以使用通常的LPCVD(減壓化學蒸鍍)裝置、電漿裝置等裝置,藉著供給SiH4 、SiH2 Cl2 、O2 、NH3 、N2 O等原料氣體而形成。此外,接合層4也與不純物封入層3同樣,可以藉著邊徐徐改變SiH4 、SiH2 Cl2 、O2 、NH3 、N2 O等原料氣體的比率而邊供給原料氣體,形成傾斜組成(Gradation)。供形成接合層4的裝置,以LPCVD裝置為佳,原料氣體以SiH4 、O2 、NH3 及N2 O為佳。
(加工層) 加工層5,為接合層的種晶之層。於加工層5之上使Ⅲ-V族化合物磊晶成長。種晶,以與加工層5之上使磊晶成長的Ⅲ-V族化合物的結晶類似的結晶型,且晶格常數比較接近,且容易得到大口徑的基板者為佳。由此觀點來看,種晶以Si、GaAs、SiC、AlN、GaN及Al2 O3 為佳,Si<111>為更佳。此外,由容易得到大口徑的基板的觀點來看,AlN及GaN以藉由氣相成長來製作者為佳。例如,藉由MOCVD法(有機金屬氣相成長法)、HVPE法(氫化物氣相成長法)、THVPE法(三氫化物氣相成長法)等氣相成長法,可以製作AlN及GaN之種晶用的大型結晶。
加工層5的厚度,較佳為200~1000nm。加工層5的厚度為200nm以上的話,可以使加工層5之藉由離子注入而受到損傷的部分的比例變小,容易把優質的種晶形成於接合層4之上。加工層5的厚度為1000nm以下的話,可以抑制因為使磊晶成長於加工層5之上的Ⅲ-V族化合物的結晶與加工層5之間的熱膨脹率之差,而在Ⅲ-V族化合物的結晶發生缺陷或龜裂。
加工層5,例如可以在對種晶基板施以離子注入之後,把往前述接合層4之種晶基板的離子注入的部分進行薄膜轉印,藉此亦即可以藉由在往接合層4轉印種晶基板之後,剝離種晶基板而形成。離子注入可為通常的方法。離子注入,係在真空中,把以注入為目的的原子或分子離子化,由數keV加速至數MeV並注入固體中之方法。注入的離子,例如,可列舉氫離子、氬(Ar)離子等。離子注入,例如使用離子注入裝置。離子注入裝置係高能量加速器及同位體分離器的小型化裝置,由離子源、加速器、質量分離器、束掃描部、注入室等所構成。又,離子注入區域的深度可以藉著離子的加速能量、照射量等予以調整。離子注入區域的深度,較佳為200~1000nm,更佳為300~600nm。離子注入區域的深度未滿200nm的話,被形成於接合層上的種晶之中受到氫離子或氬離子等的損傷的部分之比例變大,會有加工層5不能成為良好種晶之層的場合。另一方面,離子注入區域的深度比1000nm更深的話,種晶變得太厚,於其上成膜的Ⅲ-V族化合物的結晶與種晶之熱膨脹率差變大,或於Ⅲ-V族化合物的結晶容易發生缺陷或龜裂或有並不經濟的場合。又,對種晶基板施以離子注入後,為了除去受到氫離子或氬離子等的損傷的部分,對種晶基板施以CMP(化學機械研磨)或蝕刻為較佳。此外,薄膜轉印後,被回收的餘部之種晶基板,再度離子注入,作為薄膜轉印至接合層的種晶基板來再利用。
(Ⅲ-V族化合物結晶) 藉由MOCVD法(有機金屬氣相成長法)、HVPE法(氫化物氣相成長法)、THVPE法(三氫化物氣相成長法)等氣相成長法,可以在本發明之一實施型態之Ⅲ-V族化合物結晶用基座基板1上,藉由磊晶成長形成Ⅲ-V族化合物結晶。藉此,可以得到大口徑且厚膜之高品質的Ⅲ-V族化合物結晶。Ⅲ-V族化合物,以Al、Ga及In構成的群所選擇之至少1種Ⅲ族元素與氮之化合物為較佳。Ⅲ-V族化合物,例如,可列舉GaN、AlN、Alx Ga1-x N、Inx Ga1-x N、Alx Iny Ga1-x-y N等。這些之中,本發明之一實施型態的Ⅲ-V族化合物結晶用基座基板1,特別適宜GaN的製作。進而,因應需要,Ⅲ-V族化合物可以含有Zn、Cd、Mg、Si等的摻雜物。
藉著剝離形成在本發明的一實施型態的Ⅲ-V族化合物結晶用基座基板1上的Ⅲ-V族化合物結晶,可以製作大口徑、不純物導致的污染很少的獨立之Ⅲ-V族化合物單晶基板。
[Ⅲ-V族化合物結晶用基座基板之製造方法] 本發明之一實施型態之Ⅲ-V族化合物結晶用基座基板之製造方法,包含:形成封入陶瓷芯層的不純物封入層之步驟(A)、於不純物封入層上形成接合層之步驟(B)、於接合層之上形成加工層之步驟(C)。藉此,可以製造本發明之一實施型態的Ⅲ-V族化合物結晶用基座基板。以下,詳細說明各步驟。
(步驟(A)) 在步驟(A),形成封入陶瓷芯層的不純物封入層。不純物封入層,可以使用通常的LPCVD(減壓化學蒸鍍)裝置、電漿裝置等裝置來形成。又,陶瓷芯層及不純物封入層,相同於在前述之本發明的一實施型態之Ⅲ-V族化合物結晶用基座基板的項目所說明的,所以省略陶瓷芯層及不純物封入層之說明。
(步驟(B)) 在步驟(B),於不純物封入層之上形成接合層。接合層,也與不純物封入層同樣,可以使用通常的LPCVD(減壓化學蒸鍍)裝置、電漿裝置等裝置來形成。又,接合層,相同於在前述之本發明的一實施型態之Ⅲ-V族化合物結晶用基座基板的項目所說明的,所以省略接合層之說明。
(步驟(C)) 在步驟(C),於接合層之上形成加工層。加工層,可藉由把種晶基板轉印至接合層後,剝離種晶基板而形成。參照圖2具體說明的話,對由Si、GaAs、SiC、AlN、GaN及Al2 O3 構成的群所選擇的至少1種物質所構成的種晶基板6進行離子注入,於基板6形成離子注入層61(參照圖2(a))。以離子注入層61接觸於接合層4的方式把基板6轉印至接合層4(參照圖2(b))。接著,可以藉由剝離轉印的基板6而形成加工層5(參照圖2(c))。又,加工層,相同於在前述之本發明的一實施型態之Ⅲ-V族化合物結晶用基座基板的項目所說明的,所以省略加工層之說明。
(追加的步驟) 本發明之一實施型態之Ⅲ-V族化合物結晶用基座基板之製造方法,亦可進而包含:將陶瓷芯層、不純物封入層及接合層之至少一層進行熱安定化處理的步驟,及研磨熱安定化處理之層的表面的步驟。例如,本發明之一實施型態之Ⅲ-V族化合物結晶用基座基板之製造方法,亦可於步驟(A)之前進而包含將陶瓷芯層進行熱安定化處理的步驟,及研磨熱安定化處理之陶瓷芯層的表面的步驟。藉此,可以使陶瓷芯層及不純物封入層之間的接合強度更為提高。此外,本發明之一實施型態之Ⅲ-V族化合物結晶用基座基板之製造方法,亦可在步驟(A)及步驟(B)之間進而包含將不純物封入層進行熱安定化處理的步驟,及研磨熱安定化處理的不純物封入層的表面的步驟。藉此,可以使不純物封入層及接合層之間的接著強度更為提高。進而,亦可於步驟(B)與步驟(C)之間進而包含接合層進行熱安定化處理的步驟,及研磨熱安定化處理之接合層的表面的步驟。藉此,接合層的密度變高,即使接合層變厚,也可以耐得住研磨及平滑化。此外,可以使接合層及加工層之間的接著強度更為提高。
熱安定化處理,例如以1000~1300℃之溫度進行層之烘烤。此外,進行了熱安定化處理之層,例如以CMP(化學機械研磨)平滑化。
以上之說明僅為一例,本發明之Ⅲ-V族化合物結晶用基座基板及本發明之Ⅲ-V族化合物結晶用基座基板之製造方法,並不受限於前述之實施型態。例如,為了能夠以靜電夾盤固定Ⅲ-V族化合物結晶用基座基板,亦可形成P-Si膜、摻雜的P-Si膜等半導體膜作為Ⅲ-V族化合物結晶用基座基板的最下層。 [實施例]
以下,顯示實施例及比較例,具體地說明本發明,但本發明並不限定於下列實施例。
[實施例1] 把AlN粉100重量份混合作為助燒結劑的Y2 O3 粉5重量份而得的混合物予以薄片成形,做成AlN之生胚片,將此AlN生胚片裁剪為約φ230mm的圓盤狀,製作了圓盤狀的生胚片。將圓盤狀的生胚片在氮氣氛圍下以1850℃的燒成溫度燒成4小時製作了AlN陶瓷。進而研削及研磨所得到的AlN陶瓷,成為直徑200mm,厚度750μm的圓形多晶AlN陶瓷基板。
將此多晶AlN陶瓷基板(P-AlN陶瓷基板)放入具有SiH4 、O2 、NH3 及N2 O之氣體供給裝置的LPCVD裝置。接著,將P-AlN陶瓷基板升溫至400℃後,供給SiH4 、O2 、NH3 及N2 O開始成膜。SiH4 、O2 、NH3 及N2 O的比例,在開始成膜時為莫耳比SiH4 /O2 /NH3 /N2 O=10/20/1/1。結束成膜時的SiH4 、O2 、NH3 及N2 O的比例,以成為莫耳比SiH4 /O2 /NH3 /N2 O=10/1/10/10的方式,花30分鐘均等地少許改變SiH4 、O2 、NH3 及N2 O之比例。接著,以膜厚800nm的不純物封入層(以SiOx Ny 之組成式表示的組成物)密封P-AlN陶瓷基板。
進行不純物封入層(以SiOx Ny 之組成式表示的組成物)的各元素的定量分析時,成膜開始時的P-AlN陶瓷基板附近的區域,SiO2 成分較多,為SiO2 成分與些微的Si3 N4 成分混合之SiO1.8 N0.2 組成物。成膜的最終階段的外側區域,是SiO2 成分很少而主成分為Si3 N4 成分的SiO0.2 N1.4 組成物。在兩者間的區域,隨著成膜時間的經過SiO2 成分徐徐減少而Si3 N4 成分徐徐增加。亦即,二者間的區域為所謂的梯度(Gradation)化的以SiOx Ny 之組成式表示的組成物。
進而將此P-AlN陶瓷基板在相同的LPCVD裝置中升溫至500℃後,供給SiH4 、O2 、NH3 及N2 O,僅在P-AlN陶瓷基板的上面開始成膜。SiH4 、O2 、NH3 及N2 O的比例,在開始成膜時為莫耳比SiH4 /O2 /NH3 /N2 O= 10/1/10/10。結束成膜時的SiH4 、O2 、NH3 及N2 O的比例,以成為莫耳比SiH4 /O2 /NH3 /N2 O=10/10/1/1的方式,花3小時均等地少許改變SiH4 、O2 、NH3 及N2 O之比例。接著,把膜厚5μm的接合層(以SiOx’ Ny’ 之組成式表示的組成物)形成於不純物封入層之上。又,藉由此膜厚5μm的接合層,完全填埋起因於P-AlN陶瓷基板的空孔。
與不純物封入層同樣,進行接合層(以SiOx’ Ny’ 之組成式表示的組成物)的各元素的定量分析時,不純物封入層附近的區域,為主成分之Si3 N4 成分與些微的SiO2 成分混合之SiO1.1 N1.9 組成物。成膜的最終階段的外側區域,是Si3 N4 成分很少而SiO2 成分為主成分的SiO1.8 N0.2 組成物。在兩者間的區域,隨著成膜時間的經過Si3 N4 成分徐徐減少而SiO2 成分徐徐增加。亦即,二者間的區域為所謂的梯度(Gradation)化的以SiOx’ Ny’ 之組成式表示的組成物。
將接合層形成於不純物封入層之上後,以1050℃之加熱溫度與5小時的加熱時間烘烤接合層,進行接合層的熱安定化處理。接著,為了使次一步驟的種晶基板的薄膜轉印容易進行,以CMP平滑化接合層的表面直到成為Ra=0.2nm之表面粗糙度。
作為薄膜轉印至接合層的種晶基板選擇φ200mm之Si<111>基板。使用通常的離子注入裝置,以5×1016 atom/cm2 之劑量,直到深度500nm為止對前述Si<111>基板進行H2 離子的離子注入。把進行了離子注入的Si<111>基板,薄膜轉印至進行了熱安定畫處理及研磨的接合層,於接合層之上形成厚度500nm的加工層,製作了實施例1之Ⅲ-V族化合物結晶用基座基板(參照圖1)。又,剝離後殘存的Si<111>基板被回收,作為供形成加工層的種晶基板再利用。
實施例1之Ⅲ-V族化合物結晶用基座基板,為大口徑而且未見翹曲或層分離、龜裂等的高品質的Ⅲ-V族化合物結晶用基座基板。
為了評估實施例1之Ⅲ-V族化合物結晶用基座基板,進行了以下的處理。首先,為了除去Si<111>表面之離子注入導致的損傷層,藉由蝕刻處理除去Si<111>基板的表面直到約150nm的深度。接著,以MOCVD裝置於加工層之上直接形成35μm厚度的GaN磊晶層。此時,在通常的GaN磊晶(epitaxial)成膜,會在成膜開始初期層積10數層的超晶格層後,藉著在超晶格層上形成GaN磊晶膜緩和GaN與Si<111>基板之間的應力,但在本次評估把GaN磊晶膜直接成膜於Si<111>加工層上。結果,於磊晶層,完全沒有發生剝離及龜裂。
把使用實施例1的Ⅲ-V族化合物結晶用基座基板製作的GaN磊晶層由Ⅲ-V族化合物結晶用基座基板剝離,製作了獨立的GaN磊晶基板。使用此GaN磊晶基板,試做了縱型的電晶體。調查其耐壓時,得到1200V之高耐壓。又,從前如前所述,形成10μm以上的厚度的GaN磊晶層時,翹曲變大,會發生層剝離或龜裂。因此,只能做出橫型的低耐壓電晶體。由此,進而呈現出實施例1的Ⅲ-V族化合物結晶用基座基板的優秀性。
[實施例2] 以與實施例1同樣的方法(參照0048~0052段),得到設了平滑的接合層之P-AlN陶瓷基板。接著,作為薄膜轉印至接合層的種晶基板選擇φ200mm之C面藍寶石基板。使用通常的離子注入裝置,以1.5×1017 atom/cm2 之劑量,直到深度500nm為止對前述C面藍寶石基板進行H2 離子的離子注入。把進行了離子注入的C面藍寶石基板,薄膜轉印至進行了熱安定化處理及研磨的接合層,於接合層之上形成厚度500nm的加工層,製作了實施例2之Ⅲ-V族化合物結晶用基座基板。又,剝離後殘存的C面藍寶石基板被回收,作為供形成加工層的種晶基板再利用。
實施例2之Ⅲ-V族化合物結晶用基座基板,為大口徑而且未見翹曲或層分離、龜裂等的高品質的Ⅲ-V族化合物結晶用基座基板。
為了評估實施例2之Ⅲ-V族化合物結晶用基座基板,進行了以下的處理。首先,為了除去C面藍寶石基板的表面之離子注入導致的損傷層,藉由研磨處理除去C面藍寶石基板的表面直到約150nm的深度。以MOCVD裝置於加工層之上直接形成35μm厚度的GaN磊晶層。在此,也與實施例1的效果評估同樣地,不使層積超晶格層,直接形成GaN磊晶層。結果,於GaN磊晶層,完全沒有發生剝離及龜裂。
[比較例1] 使SiH4 、O2 、NH3 及N2 O之比例,從成膜開始時起直到最終時為止,使莫耳比SiH4 /O2 /NH3 /N2 O=10/10/2/2保持一定,成膜30分鐘,以膜厚880nm的不純物封入層(以SiOx Ny 之組成式表示的組成物)密封P-AlN陶瓷基板。此外,使SiH4 、O2 、NH3 及N2 O之比例,從成膜開始時起直到最終時為止,使莫耳比SiH4 /O2 /NH3 /N2 O=10/10/5/5保持一定,成膜3小時,把膜厚6μm的接合層(以SiOx’ Ny’ 之組成式表示的組成物)形成於不純物封入層之上。除此以外,以與實施例1的Ⅲ-V族化合物結晶用基座基板同樣的方法,實施直到於不純物封入層之上形成接合層的步驟。又,在成膜開始時的P-AlN陶瓷基板附近的區域與成膜最終部分的區域進行了不純物封入層(以SiOx Ny 之組成式表示的組成物)的各元素的定量分析。結果,分別為相同的SiO2.2 N1.6 組成物。此外,進行接合層(以SiOx’ Ny’ 之組成式表示的組成物)的各元素的定量分析時,不純物封入層附近的區域之組成物與成膜最終部分的區域的組成物約略相同,為SiO2.3 N2.1 組成物。
但是,以不純物封入層密封P-AlN陶瓷基板後,進而形成接合層進行熱安定化處理時,應該是吸濕的緣故發生了多數的空孔。而且在不純物封入層與接合層之間也發生了層分離。因此,未實施在接合層之上形成加工層的步驟。亦即,在比較例1,無法製作Ⅲ-V族化合物結晶用基座基板。
1:Ⅲ-V族化合物結晶用基座基板 2:陶瓷芯層 3:不純物封入層 4:接合層 5:加工層 6:種晶基板
[圖1]係供說明本發明之一實施型態的Ⅲ-V族化合物結晶用基座基板之圖。 [圖2]係供說明本發明之一實施型態的Ⅲ-V族化合物結晶用基座基板之製造方法的步驟(C)之圖。
1:Ⅲ-V族化合物結晶用基座基板
2:陶瓷芯層
3:不純物封入層
4:接合層
5:加工層
31:附近的區域
32:外側的區域
41:附近的區域
42:外側的區域

Claims (12)

  1. 一種Ⅲ-V族化合物結晶用基座基板,具備: 陶瓷芯層, 封入前述陶瓷芯層之不純物封入層, 前述不純物封入層上之接合層,與 前述接合層上之加工層; 前述不純物封入層為以SiOx Ny (在此,x=0~2,y=0~1.5,x+y>0)之組成式表示的組成物之層, 前述接合層為以SiOx’ Ny’ (在此,x’=1~2,y’=0~2)之組成式表示的組成物之層,前述加工層為種晶之層。
  2. 如請求項1之Ⅲ-V族化合物結晶用基座基板,其中, 前述陶瓷芯層為多晶AlN之層, 前述Ⅲ-V族化合物,為由Al、Ga及In構成的群所選擇之至少1種Ⅲ族元素與氮之化合物。
  3. 如請求項1或2之Ⅲ-V族化合物結晶用基座基板,其中,前述不純物封入層之前述組成式SiOx Ny 之x及y之值,在前述陶瓷芯層側與在前述接合層側是不同的。
  4. 如請求項1~3之任一之Ⅲ-V族化合物結晶用基座基板,其中,前述接合層之前述組成式SiOx’ Ny’ 之x’及y’之值,在前述不純物封入層側與在前述加工層側是不同的。
  5. 如請求項1~4之任一之Ⅲ-V族化合物結晶用基座基板,其中,前述加工層是由Si、GaAs、SiC、AlN、GaN及Al2 O3 構成的群所選擇的至少1種物質所構成的種晶。
  6. 一種Ⅲ-V族化合物結晶用基座基板之製造方法,包含: 形成封入陶瓷芯層的不純物封入層的步驟, 於前述不純物封入層上形成接合層的步驟,與 於前述接合層上形成加工層的步驟; 前述不純物封入層為以SiOx Ny (在此,x=0.0~2.0、y=0.0~1.5)之組成式表示的組成物之層, 前述接合層為以SiOx’ Ny’ (在此,x’=1.0~2.0、y’=0.0~2.0)之組成式表示的組成物之層, 前述加工層為種晶之層。
  7. 如請求項6之Ⅲ-V族化合物結晶用基座基板之製造方法,其中, 形成前述加工層的步驟,係將前述種晶之基板轉印至前述接合層之後,藉由剝離前述基板形成前述加工層。
  8. 如請求項6或7之Ⅲ-V族化合物結晶用基座基板之製造方法,其中, 前述陶瓷芯層為多晶AlN之層, 前述Ⅲ-V族化合物,為由Al、Ga及In構成的群所選擇之至少1種Ⅲ族元素與氮之化合物。
  9. 如請求項6~8之任一之Ⅲ-V族化合物結晶用基座基板之製造方法,其中, 形成前述不純物封入層的步驟,是以前述不純物封入層之前述組成式SiOx Ny 之x及y之值,在前述陶瓷芯層側與在前述接合層側為不同的方式,形成前述不純物封入層。
  10. 如請求項6~9之任一之Ⅲ-V族化合物結晶用基座基板之製造方法,其中, 形成前述接合層的步驟,是以前述接合層之前述組成式SiOx’ Ny’ 之x’及y’之值,在前述不純物封入層側與在前述加工層側為不同的方式形成前述接合層。
  11. 如請求項6~10之任一之Ⅲ-V族化合物結晶用基座基板之製造方法,其中,進而包含: 將前述陶瓷芯層、前述不純物封入層及前述接合層之至少一層進行熱安定化處理的步驟,及 研磨前述熱安定化處理之層的表面的步驟。
  12. 如請求項6~11之任一之Ⅲ-V族化合物結晶用基座基板之製造方法,其中, 形成前述加工層的步驟,是對由Si、GaAs、SiC、AlN、GaN及Al2 O3 構成的群所選擇的至少1種物質所構成的種晶之基板進行離子注入,將進行了離子注入的前述基板轉印至前述接合層,藉由剝離轉印的前述基板形成前述加工層。
TW110116689A 2020-05-11 2021-05-10 Iii-v族化合物結晶用基座基板及其製造方法 TW202208705A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2020083033 2020-05-11
JP2020-083033 2020-05-11
JP2020108655A JP7319227B2 (ja) 2020-05-11 2020-06-24 Iii-v族化合物結晶用ベース基板及びその製造方法
JP2020-108655 2020-06-24

Publications (1)

Publication Number Publication Date
TW202208705A true TW202208705A (zh) 2022-03-01

Family

ID=78510847

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110116689A TW202208705A (zh) 2020-05-11 2021-05-10 Iii-v族化合物結晶用基座基板及其製造方法

Country Status (7)

Country Link
US (1) US20230250552A1 (zh)
EP (1) EP4151783A1 (zh)
JP (1) JP7319227B2 (zh)
KR (1) KR20230009363A (zh)
CN (1) CN115461502A (zh)
TW (1) TW202208705A (zh)
WO (1) WO2021230148A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7484773B2 (ja) 2021-03-04 2024-05-16 信越半導体株式会社 紫外線発光素子用エピタキシャルウェーハの製造方法、紫外線発光素子用基板の製造方法及び紫外線発光素子用エピタキシャルウェーハ
WO2023119916A1 (ja) * 2021-12-21 2023-06-29 信越半導体株式会社 窒化物半導体基板および窒化物半導体基板の製造方法
JP2023098137A (ja) * 2021-12-28 2023-07-10 信越化学工業株式会社 高特性エピタキシャル成長用基板とその製造方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6019928B2 (ja) 2011-10-07 2016-11-02 住友電気工業株式会社 GaN系膜の製造方法およびそれに用いられる複合基板
US9997391B2 (en) 2015-10-19 2018-06-12 QROMIS, Inc. Lift off process for chip scale package solid state devices on engineered substrate
EP3469119A4 (en) 2016-06-14 2020-02-26 Qromis, Inc. MANIPULATED SUBSTRATE STRUCTURE FOR POWER AND HF APPLICATIONS
CN116936703A (zh) 2016-06-24 2023-10-24 克罗米斯有限公司 多晶陶瓷衬底及其制造方法

Also Published As

Publication number Publication date
EP4151783A1 (en) 2023-03-22
WO2021230148A1 (ja) 2021-11-18
KR20230009363A (ko) 2023-01-17
JP2021178768A (ja) 2021-11-18
JP7319227B2 (ja) 2023-08-01
US20230250552A1 (en) 2023-08-10
CN115461502A (zh) 2022-12-09

Similar Documents

Publication Publication Date Title
TW202208705A (zh) Iii-v族化合物結晶用基座基板及其製造方法
US9437688B2 (en) High-quality GaN high-voltage HFETs on silicon
WO2022004165A1 (ja) 大口径iii族窒化物系エピタキシャル成長用基板とその製造方法
KR100239497B1 (ko) 질화갈륨 단결정 기판의 제조방법
EP2296169B1 (en) Method for manufacturing nitrogen compound semiconductor substrate, nitrogen compound semiconductor substrate, method for manufacturing single crystal sic substrate, and single crystal sic substrate
JP5378128B2 (ja) 電子デバイス用エピタキシャル基板およびiii族窒化物電子デバイス用エピタキシャル基板
EP4299802A1 (en) Nitride semiconductor substrate and manufacturing method therefor
EP4163424A1 (en) Substrate for group-iii nitride epitaxial growth and method for producing the same
JP2005203666A (ja) 化合物半導体デバイスの製造方法
JP2010251743A (ja) Iii族窒化物半導体成長用基板、iii族窒化物半導体自立基板、iii族窒化物半導体素子、ならびに、これらの製造方法
WO2024057698A1 (ja) 窒化物半導体層付き単結晶シリコン基板及び窒化物半導体層付き単結晶シリコン基板の製造方法
WO2023233781A1 (ja) Iii族窒化物単結晶基板の製造方法
JP7108783B2 (ja) 半導体膜
WO2023127249A1 (ja) 高特性エピタキシャル成長用基板とその製造方法
US8026517B2 (en) Semiconductor structures
WO2023176185A1 (ja) 高特性エピ用種基板、高特性エピ用種基板の製造方法、半導体基板、および半導体基板の製造方法
CN116940720A (zh) 外延生长用种子基板及其制造方法、和半导体基板及其制造方法
CN118159693A (zh) 外延生长用种子基板及其制造方法和半导体基板及其制造方法
KR20240069717A (ko) 헤테로 에피택셜 웨이퍼의 제조방법
JP2012121772A (ja) 窒化物半導体基板の製造方法