TW202135074A - 非揮發性半導體記憶裝置及非揮發性半導體記憶裝置之驅動方法 - Google Patents

非揮發性半導體記憶裝置及非揮發性半導體記憶裝置之驅動方法 Download PDF

Info

Publication number
TW202135074A
TW202135074A TW109124916A TW109124916A TW202135074A TW 202135074 A TW202135074 A TW 202135074A TW 109124916 A TW109124916 A TW 109124916A TW 109124916 A TW109124916 A TW 109124916A TW 202135074 A TW202135074 A TW 202135074A
Authority
TW
Taiwan
Prior art keywords
voltage
selection transistor
side selection
transistor
source
Prior art date
Application number
TW109124916A
Other languages
English (en)
Other versions
TWI747394B (zh
Inventor
滋賀秀裕
前田高志
Original Assignee
日商鎧俠股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商鎧俠股份有限公司 filed Critical 日商鎧俠股份有限公司
Publication of TW202135074A publication Critical patent/TW202135074A/zh
Application granted granted Critical
Publication of TWI747394B publication Critical patent/TWI747394B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/24Bit-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0433Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/32Timing circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)

Abstract

本發明之實施形態提供一種可提高閾值修正精度之非揮發性半導體記憶裝置及非揮發性半導體記憶裝置之驅動方法。 本實施形態之非揮發性半導體記憶裝置包含:第1通道層,其具有第1汲極側及第1源極側選擇電晶體以及第1記憶胞電晶體;第2通道層,其具有第2汲極側及第2源極側選擇電晶體以及第2記憶胞電晶體;字元線,其作為第1及第2記憶胞電晶體之閘極電極;以及控制器;控制器對第1記憶胞電晶體執行讀出動作時,於使第2汲極側及第2源極側選擇電晶體接通、並使第1汲極側及第1源極側選擇電晶體斷開之狀態下,將第1電壓供給至字元線,其後,於使第1汲極側及第1源極側選擇電晶體接通之狀態下,將第2電壓供給至字元線。

Description

非揮發性半導體記憶裝置及非揮發性半導體記憶裝置之驅動方法
實施形態係關於一種非揮發性半導體記憶裝置及非揮發性半導體記憶裝置之驅動方法。
作為非揮發性半導體記憶裝置,已知有一種NAND(Not And,反及)型快閃記憶體。為了使NAND型快閃記憶體大容量化,由複數個記憶胞三維排列而成之三維NAND型快閃記憶體正在實用化。作為三維NAND型快閃記憶體之形態,例如有縱向形成記憶體串之形態、及於水平方向上形成記憶體串之形態。
實施形態提供一種可提高閾值修正精度之非揮發性半導體記憶裝置及非揮發性半導體記憶裝置之驅動方法。
本實施形態之非揮發性半導體記憶裝置包含:基板,其具有於第1方向及與第1方向交叉之第2方向延伸之主面;位元線,其配置於基板之第3方向上之一側並於第3方向延伸,上述第3方向與第1方向及第2方向交叉;源極線,其配置於基板之第3方向上之一側,並於第3方向延伸;第1通道層,其配置於基板之第3方向上之一側,於第1方向延伸,且具有第1汲極側選擇電晶體、第1源極側選擇電晶體及第1記憶胞電晶體,上述第1汲極側選擇電晶體與位元線連接,上述第1源極側選擇電晶體與源極線連接,上述第1記憶胞電晶體連接於第1汲極側選擇電晶體與第1源極側選擇電晶體之間;第2通道層,其配置於第1通道層之第3方向上之一側,於第1方向延伸,且具有第2汲極側選擇電晶體、第2源極側選擇電晶體及第2記憶胞電晶體,上述第2汲極側選擇電晶體與位元線連接,上述第2源極側選擇電晶體與源極線連接,上述第2記憶胞電晶體連接於第2汲極側選擇電晶體與第2源極側選擇電晶體之間;字元線,其配置於第1通道層及第2通道層之第2方向上之一側,並於第3方向延伸,作為第1記憶胞電晶體及第2記憶胞電晶體之閘極電極發揮功能;以及控制器;且控制器於對第1記憶胞電晶體執行讀出動作時,執行:第1動作,其於使第2汲極側選擇電晶體及第2源極側選擇電晶體接通、並且使第1汲極側選擇電晶體及第1源極側選擇電晶體斷開之狀態下,將第1電壓供給至字元線;以及第2動作,其於第1動作之後,於至少使第1汲極側選擇電晶體及第1源極側選擇電晶體接通之狀態下,將第2電壓供給至字元線。
本實施形態之非揮發性半導體記憶裝置之驅動方法中,非揮發性半導體記憶裝置包含:基板,其具有於第1方向及與第1方向交叉之第2方向延伸之主面;位元線,其配置於基板之第3方向上之一側並於第3方向延伸,上述第3方向與第1方向及第2方向交叉;源極線,其配置於基板之第3方向上之一側,並於第3方向延伸;第1通道層,其配置於基板之第3方向上之一側,於第1方向延伸,且具有第1汲極側選擇電晶體、第1源極側選擇電晶體及第1記憶胞電晶體,上述第1汲極側選擇電晶體與位元線連接,上述第1源極側選擇電晶體與源極線連接,上述第1記憶胞電晶體連接於第1汲極側選擇電晶體與第1源極側選擇電晶體之間;第2通道層,其配置於第1通道層之第3方向上之一側,於第1方向延伸,且具有第2汲極側選擇電晶體、第2源極側選擇電晶體及第2記憶胞電晶體,上述第2汲極側選擇電晶體與位元線連接,上述第2源極側選擇電晶體與源極線連接,上述第2記憶胞電晶體連接於第2汲極側選擇電晶體與第2源極側選擇電晶體之間;字元線,其配置於第1通道層及第2通道層之第2方向上之一側,並於第3方向延伸,作為第1記憶胞電晶體及第2記憶胞電晶體之閘極電極發揮功能;以及控制器;上述非揮發性半導體記憶裝置之驅動方法係使控制器對第1記憶胞電晶體執行讀出動作,讀出動作包括:第1動作,其於使第2汲極側選擇電晶體及第2源極側選擇電晶體接通、並且使第1汲極側選擇電晶體及第1源極側選擇電晶體斷開之狀態下,將第1電壓供給至字元線;以及第2動作,其於第1動作之後,於至少使上述第1汲極側選擇電晶體及上述第1源極側選擇電晶體接通之狀態下,將第2電壓供給至上述字元線。
以下,參照圖式對實施形態進行說明。再者,於以下說明中,對具有同一功能及構成之構成要素,標註共通之參照符號。又,於對具有共通之參照符號之複數個構成要素進行區分之情形時,對該共通之參照符號標註下標來進行區分。再者,於無需對複數個構成要素特別進行區分之情形時,僅對該複數個構成要素標註共通之參照符號,而不標註下標。
本申請案之說明書及申請專利範圍(以下亦記載為「本說明書等」)中,作為實施形態之一之非揮發性半導體記憶裝置例如係三維NAND型快閃記憶體,更具體而言,係記憶體串於水平方向上延伸之三維NAND型快閃記憶體。
<1.整體構成> 首先,對本實施形態之非揮發性半導體記憶裝置1之整體構成進行說明。圖1係表示非揮發性半導體記憶裝置1之基本整體構成之方塊圖之一例。圖1中,以箭頭線表示各區塊間之連接之一部分,但各區塊間之連接並不限定於圖1所示之例。
如圖1所示,非揮發性半導體記憶裝置1包含輸入輸出電路10、邏輯控制電路11、狀態暫存器12、位址暫存器13、指令暫存器14、定序器15、就緒/忙碌電路16、電壓產生電路17、記憶胞陣列18、列解碼器19、感測放大器模組20、資料暫存器21、及行解碼器22。
輸入輸出電路10控制自外部控制器2輸入(接收)信號DQ、及將信號DQ輸出(發送)至外部控制器2。信號DQ例如包含資料DAT、位址ADD、及指令CMD。更具體而言,輸入輸出電路10將自外部控制器2接收之資料DAT發送至資料暫存器21,將自外部控制器2接收之位址ADD發送至位址暫存器13,並將自外部控制器2接收之指令CMD發送至指令暫存器14。又,輸入輸出電路10將自狀態暫存器12接收之狀態資訊STS、自資料暫存器21接收之資料DAT、及自位址暫存器13接收之位址ADD等發送至外部控制器2。
邏輯控制電路11自外部控制器2接收各種控制信號。邏輯控制電路11根據所接收之控制信號,控制輸入輸出電路10及定序器15。
狀態暫存器12例如暫時保持寫入動作、讀出動作、及抹除動作中之狀態資訊STS,並對外部控制器2通知各動作是否已正常結束。
位址暫存器13暫時保持接收到之位址ADD。位址暫存器13將列位址RADD傳送至列解碼器19,並將行位址CADD傳送至行解碼器22。
指令暫存器14暫時保存所接收之指令CMD,並將該指令CMD傳送至定序器15。
定序器15控制非揮發性半導體記憶裝置1整體之動作。更具體而言,定序器15根據所接收之指令CMD,例如控制狀態暫存器12、就緒/忙碌電路16、電壓產生電路17、列解碼器19、感測放大器模組20、資料暫存器21、及行解碼器22等,而執行寫入動作、讀出動作、及抹除動作等。本說明書等中,定序器15有時亦稱為控制器。
就緒/忙碌電路16根據定序器15之動作狀況,將就緒/忙碌信號RBn發送至外部控制器2。
電壓產生電路17根據定序器15之控制,產生寫入動作、讀出動作、及抹除動作所需之電壓,並將所產生之電壓供給至例如記憶胞陣列18、列解碼器19、及感測放大器模組20等。列解碼器19及感測放大器模組20將自電壓產生電路17供給之電壓施加至記憶胞陣列18內之記憶胞電晶體。
記憶胞陣列18具備複數個區塊BLK(BLK0~BLK3、…),上述複數個區塊包含與列及行建立對應之複數個非揮發性記憶胞電晶體(以下亦記載為「記憶胞」)。各區塊BLK包含複數個串單元SU(SU0~SU3、…)。而且,各串單元SU包含複數個記憶體群MG(記憶體串對)。此處,記憶胞陣列18內之區塊BLK之個數、區塊BLK內之串單元SU之個數、及串單元SU內之記憶體群MG之個數為任意數量。關於記憶胞陣列18之詳細情況,將於下文進行敍述。
列解碼器19對列位址RADD進行解碼。列解碼器19基於解碼結果,對記憶胞陣列18施加所需電壓。
感測放大器模組20於讀出動作時,感測自記憶胞陣列18讀出之資料,並將感測讀出之資料發送至資料暫存器21。又,感測放大器模組20於寫入動作時,將寫入資料發送至記憶胞陣列18。
資料暫存器21具備複數個鎖存電路。鎖存電路暫時保持寫入資料或讀出資料。
行解碼器22例如於寫入動作、讀出動作、及抹除動作時,對行位址CADD進行解碼,並根據解碼結果,選擇資料暫存器21內之鎖存電路。
<2.記憶胞陣列之電路構成> 其次,對記憶胞陣列18之電路構成進行說明。圖2係記憶胞陣列18之電路圖之一例。再者,記憶胞陣列18之電路構成為一例,本實施形態之非揮發性半導體記憶裝置之記憶胞陣列18之電路構成並不限定於圖2所示之例。存在將與圖1同一、或類似之構成之說明省略之情況。
如上所述,記憶胞陣列18包含複數個區塊BLK,各區塊BLK包含複數個串單元SU,各串單元SU包含複數個記憶體群MG(記憶體串對)。圖2中,示出積層於Z方向上且與共通地連接於位元線接點CBL之複數個半導體層對應之複數個記憶體群MG。圖2所示之複數個記憶體群MG例如對應於圖4所示之被記憶體溝槽MT分離開之區域(各記憶體構成MR1~MR4)。本說明書等中,半導體層分別對應於串單元SU。以下,將對應於最上層之半導體層31(記憶體群MG)之選擇閘極線中之汲極側記載為SGD1,將源極側記載為SGS1。將對應於最下層之半導體層31(記憶體群MG)之選擇閘極線中之汲極側記載為SGDk(k為2以上之自然數),將源極側記載為SGSk。將與針對最下層之半導體層31積層一層之半導體層31(記憶體群MG)記憶體群MG)對應之選擇閘極線中之汲極側記載為SGDk-1,將源極側記載為SGSk-1。再者,本說明書等中,半導體層有時亦記載為通道層。
如圖2所示,記憶胞陣列18包含複數個記憶體群MG。更具體而言,積層於Z方向上之半導體層31(串單元SU)分別包含在Y方向上分離之複數個記憶體群MG。記憶體群MG分別包含兩個記憶體串MSa及MSb、以及選擇電晶體ST1及ST2。以下,於不限定記憶體串MSa及MSb之情形時,記載為記憶體串MS。又,本說明書等中,選擇電晶體ST1有時亦記載為汲極側選擇電晶體,選擇電晶體ST2有時亦記載為源極側選擇電晶體。
記憶體串MSa例如包含4個記憶胞電晶體MCa0~MCa3。同樣地,記憶體串MSb例如包含4個記憶胞電晶體MCb0~MCb3。以下,於不限定記憶胞電晶體MCa0~MCa3及MCb0~MCb3之情形時,記載為記憶胞電晶體MC。
記憶胞電晶體MC具備控制閘極及電荷儲存層,非揮發地保持資料。再者,記憶胞電晶體MC可為對電荷儲存層使用絕緣層之MONOS(metal oxide nitride oxide silicon,金屬氧化氮氧化矽)型,亦可為對電荷儲存層使用導電層之FG(floating gate,浮閘)型。以下所示之本實施形態中,以FG型為例進行說明。又,記憶體串MS各自所包含之記憶胞電晶體MC之個數例如可為8個、16個、32個、48個、64個、96個、或128個,其數量不受限定。
記憶體串MSa所包含之記憶胞電晶體MCa0~MCa3之電流路徑串聯地連接。同樣地,記憶體串MSb所包含之記憶胞電晶體MCb0~MCb3之電流路徑串聯地連接。記憶胞電晶體MCa0及MCb0之汲極共通地連接於選擇電晶體ST1之源極。記憶胞電晶體MCa3及MCb3之源極共通地連接於選擇電晶體ST2之汲極。再者,記憶體群MG所包含之選擇電晶體ST1及ST2之個數為任意數量,只要分別為1個以上即可。又,例如根據作為下述通道層發揮功能之半導體層31之尺寸,記憶胞電晶體MCa0~MCa3及MCb0~MCb3亦可作為1個記憶體串發揮功能。亦即,記憶胞電晶體MCb0、MCa0、MCb1、MCa1、MCb2、MCa2、MCb3及MCa3亦可作為串聯地連接之1個記憶體串發揮功能。
沿著Z方向配置之複數個記憶體群MG之記憶胞電晶體MC之閘極經由接觸插塞CWL共通地連接於1個字元線WL。更具體而言,例如沿著Z方向配置之複數個記憶胞電晶體MCa0之閘極(閘極電極)共通地連接於字元線WLa0。同樣地,記憶胞電晶體MCa1、MCa2、及MCa3之閘極電極分別連接於字元線WLa1、WLa2、及WLa3。記憶胞電晶體MCb0~MCb3之閘極分別連接於字元線WLb0~WLb3。
如圖3所示,沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST1之汲極經由位元線接點CBL共通地連接於對應之位元線BL。又,沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST1之閘極電極分別連接於不同之選擇閘極線SGD。更具體而言,例如對應於配置於最上層之記憶體群MG之選擇電晶體ST1之閘極電極連接於選擇閘極線SGD1。對應於配置於最下層之記憶體群MG之選擇電晶體ST1之閘極電極連接於選擇閘極線SGDk。
沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST2之源極經由接觸插塞(源極線接觸插塞CSL;導電層45;參照圖5A)共通地連接於1個源極線SL1。又,沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST2之閘極電極分別連接於不同之選擇閘極線SGS。
本實施形態之非揮發性半導體記憶裝置1中,圖2所示之沿著Z方向配置之複數個記憶體群MG亦沿著Y方向配置。例如,本實施形態之非揮發性半導體記憶裝置1將圖2所示之沿著Z方向配置之複數個記憶體群MG作為1個記憶體構成(Memory Ridge,記憶體橋),如圖4所示,包含第1記憶體構成MR1、沿著Y方向而與第1記憶體構成MR1鄰接配置之第2記憶體構成MR2、沿著Y方向而與第2記憶體構成MR2鄰接配置之第3記憶體構成MR3、及沿著Y方向而與第3記憶體構成MR3鄰接配置之第4記憶體構成MR4。
第1記憶體構成MR1中,沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST1之汲極經由位元線接點(接觸插塞CBL(導電層37))共通地連接於1個位元線BL1。又,第1記憶體構成MR1中,沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST2之源極經由接觸插塞(源極線接觸插塞CSL;導電層45;參照圖5A)共通地連接於1個源極線SL1(省略圖示)。又,第2記憶體構成MR2中,沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST1之汲極經由位元線接點(接觸插塞CBL(導電層37))共通地連接於1個位元線BL2。又,第2記憶體構成MR2中,沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST2之源極經由接觸插塞(源極線接觸插塞CSL;導電層45;參照圖5A)共通地連接於1個源極線SL2(省略圖示)。
第3記憶體構成MR3中,沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST1之汲極經由位元線接點(接觸插塞CBL(導電層37))共通地連接於1個位元線BL3,沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST2之源極經由接觸插塞(源極線接觸插塞CSL;導電層45;參照圖5A)共通地連接於1個源極線SL3(省略圖示)。又,第4記憶體構成MR4中,沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST1之汲極經由位元線接點(接觸插塞CBL(導電層37))共通地連接於1個位元線BL4,沿著Z方向配置之複數個記憶體群MG之選擇電晶體ST2之源極經由接觸插塞(源極線接觸插塞CSL;導電層45;參照圖5A)共通地連接於1個源極線SL4(省略圖示)。
半導體層31於Z方向上層狀地配置有複數層。各層之半導體層31藉由在X方向上延伸之記憶體溝槽MT,而於Y方向上各自分離。各層中於Y方向上分離之半導體層31分別於Z方向及X方向上延伸,而形成記憶體群MG。藉此,各層之半導體層31形成配置於Y方向上之複數個記憶體群MG。此處,例如最下層之半導體層31係第n(n為小於k之自然數)層半導體層,針對最下層之半導體層31積層一層之半導體層31係第n+1層半導體層31,最上層之半導體層31係第k層之半導體層。
如圖1及圖2、下述圖3及圖4所示,本實施形態之非揮發性半導體記憶裝置1包含:基板(省略圖示),其具有於X方向(第1方向)及與X方向交叉之Y方向(第2方向)上延伸之主面;位元線BL1,其相對於該基板,配置於Z方向(第3方向)上之一側(上側)並於Z方向上延伸,上述Z方向與X方向及Y方向交叉;源極線SL1,其配置於該基板之Z方向上之一側,並於Z方向上延伸;第n層半導體層31(第1通道層),其配置於該基板之Z方向上之一側,並於X方向上延伸,且具有選擇電晶體ST1-k(第1汲極側選擇電晶體)、選擇電晶體ST2-k(第1源極側選擇電晶體)及記憶胞電晶體MCa0(第1記憶胞電晶體),上述選擇電晶體ST1-k(第1汲極側選擇電晶體)與位元線BL1連接,上述選擇電晶體ST2-k(第1源極側選擇電晶體)與源極線SL1連接,上述記憶胞電晶體MCa0(第1記憶胞電晶體)連接於選擇電晶體ST1-k與選擇電晶體ST2-k之間;第n+1層半導體層31(第2通道層),其相對於第n層半導體層31配置於Z方向上之一側,並於Y方向上延伸,且具有選擇電晶體ST1-k-1(第2汲極側選擇電晶體)、選擇電晶體ST2-k-1(第2源極側選擇電晶體)、及記憶胞電晶體(第2記憶胞電晶體),上述選擇電晶體ST1-k-1(第2汲極側選擇電晶體)與位元線BL1連接,上述選擇電晶體ST2-k-1(第2源極側選擇電晶體)與源極線SL1連接,上述記憶胞電晶體(第2記憶胞電晶體)連接於選擇電晶體ST1-k-1與選擇電晶體ST2-k-1之間;字元線WLa0,其相對於第n層半導體層31及第n+1層半導體層31配置於Y方向上之一側(紙面右側),並於Z方向上延伸,作為記憶胞電晶體MCa0、及連接於選擇電晶體ST1-k-1與選擇電晶體ST2-k-1之間之記憶胞電晶體之閘極電極發揮功能;以及定序器(控制器)。
<3.記憶胞區域、SGD區域、階梯接觸區域之構造> 其次,對記憶胞區域MCA、SGD區域SGDA、及對應於選擇閘極線SGD之階梯接觸區域SCDA中之記憶胞陣列18之平面構成及剖面構成之一例進行說明。圖3係表示記憶胞陣列18之記憶胞區域及SGD區域之俯視圖之一例。再者,圖3所示之平面構成為一例,本實施形態之非揮發性半導體記憶裝置之記憶胞陣列18之平面構成並不限定於圖3所示之例。存在將與圖1及圖2同一、或類似之構成之說明省略之情況。
如圖3所示,於沿著Y方向配置之兩個半導體層31之間設置有記憶體溝槽MT。記憶體溝槽MT埋入有絕緣層(省略圖示)。
記憶胞區域MCA中,於半導體層31之側面設置有絕緣層32。絕緣層32作為形成下述絕緣層36(隧道絕緣膜)及電荷儲存層35時之蝕刻終止層發揮功能。
又,記憶胞區域MCA中,以將記憶體溝槽MT分離之方式設置有複數個字元線柱WLP。字元線柱WLP包含在Z方向上延伸之導電層33及與導電層33之側面接觸之絕緣層34。導電層33作為接觸插塞CWL發揮功能。絕緣層34作為記憶胞電晶體MC之阻擋絕緣膜發揮功能。
於Y方向上,於字元線柱WLP與半導體層31之間,以將絕緣層32分離之方式設置有電荷儲存層35及絕緣層36。絕緣層36作為隧道絕緣膜發揮功能。更具體而言,於XY平面中,沿著X方向之電荷儲存層35之一側面與字元線柱WLP之絕緣層34接觸,其他側面(沿著X方向之另一側面、及沿著Y方向之兩個側面)與絕緣層36接觸。而且,絕緣層36之側面之一部分與半導體層31及絕緣層32接觸。
因此,於導電層33與半導體層31之間,自導電層33朝向半導體層31依序形成有絕緣層34、電荷儲存層35、及絕緣層36。包含半導體層31之一部分、導電層33之一部分、絕緣層34之一部分、電荷儲存層35、及絕緣層36之區域(亦記載為半導體層31與字元線柱WLP之交叉區域)作為記憶胞電晶體MC發揮功能。於圖3之例中,1個半導體層31中,半導體層31與設置於圖3之紙面下側之字元線柱WLP之交叉區域作為記憶胞電晶體MCa發揮功能,半導體層31與設置於圖3之紙面上側之字元線柱WLP之交叉區域作為記憶胞電晶體MCb發揮功能。又,例如對應於1個半導體層31之複數個記憶胞電晶體MCa自SGD區域SGDA朝向SGS區域SGSA依序記載為MCa0、MCa1、…。記憶胞電晶體MCb0、MCb1、…亦相同。
於SGD區域中,設置有貫通半導體層31之導電層37。導電層37作為接觸插塞CBL發揮功能。於圖3所示之例中,半導體層31於與導電層37之連接區域中具有圓形之形狀。再者,半導體層31於與導電層37之連接區域中之形狀為任意形狀。例如,連接區域之形狀亦可為多邊形。連接區域只要為於XY平面中可確保充分之裕度之形狀即可,上述裕度用以使加工貫通半導體層31之接觸插塞CBL之孔時不會因製造偏差等導致接觸插塞CBL之孔自半導體層31突出。
於SGD區域SGDA中,以包圍半導體層31之側面之方式設置有絕緣層38,亦即,設置有與X方向上之半導體層31之端部及沿著X方向斜向(X-Y方向)之半導體層31之側面接觸之絕緣層38。絕緣層38作為選擇電晶體ST1-1~ST1-k之閘極絕緣膜發揮功能。絕緣層38之與接觸半導體層31之側面對向之側面接觸導電層39。對導電層39使用導電材料。導電材料例如可為金屬材料,亦可為添加了雜質之Si等半導體,更具體而言,亦可為添加了磷(P)之多晶矽。又,對絕緣層38例如使用SiO2 。絕緣層38較理想為由SiON膜構成。例如,於無需進行選擇電晶體ST1-1~ST1-k之閾值調整之情形時,絕緣層38較理想為由包含3層構造即SiO2 /SiN/SiO2 之ONO膜代替SiON膜而構成。
導電層39作為選擇閘極線SGD1~SGDk發揮功能。更具體而言,導電層39包含第1部分及複數個第2部分,上述第1部分於Y方向上延伸,上述複數個第2部分於SGD區域中於X方向斜向上延伸,沿著X方向斜向之一側面與絕緣層38接觸,且端部連接於導電層39之第1部分。
於SGD區域中,自記憶胞區域至導電層37之包含半導體層31、絕緣層38、及導電層39之第2部分之區域作為選擇電晶體ST1發揮功能。更具體而言,導電層39之第2部分作為選擇電晶體ST1之閘極電極發揮功能,絕緣層38作為選擇電晶體ST1之閘極絕緣膜發揮功能,且於半導體層31中形成選擇電晶體ST1之通道。因此,對應於4串接觸插塞CBL之選擇電晶體ST1之閘極長度各不相同。
於階梯接觸區域SCDA中,設置有貫通導電層39之第1部分之導電層40及絕緣層44。導電層40作為接觸插塞CSGD發揮功能。絕緣層44作為虛設柱HR發揮功能。導電層40電性連接於積層在Z方向上之導電層39之第1部分中之任一個。於未電性連接之導電層39與導電層40之間形成有絕緣層40i。絕緣層40i包含絕緣層41、42、43。絕緣層41以與導電層40之側面(以下亦記載為「外表面」)接觸之方式設置。絕緣層42以與絕緣層41之外表面之一部分接觸之方式設置。絕緣層43以與絕緣層42之外表面接觸之方式設置。對導電層40使用導電材料。導電材料例如亦可為金屬材料,更具體而言,亦可使用W及TiN。
<4.SGD區域之剖面構造> 圖4係記憶胞陣列18之SGD區域之剖視圖之一例。再者,圖4所示之剖面構成為一例,本實施形態之非揮發性半導體記憶裝置之記憶胞陣列18之剖面構成並不限定於圖4所示之例。存在將與圖1~圖3同一、或類似之構成之說明省略之情況。
圖4中,示出SGD1~SGDk連接於各記憶體串之情況。於半導體基板(省略圖示)上之絕緣層500上形成有絕緣層501。又,於絕緣層501上,依序積層形成有絕緣層51及半導體層31。形成貫通該等積層體且底面達到絕緣層52之孔,於孔內形成導電層37。導電層37例如由高濃度地摻雜有P(磷)或As(砷)之n+型多晶矽、W(鎢)或TiN(氮化鈦)等金屬或金屬氮化物形成。導電層37由於係連接複數層之層,故而作為HU(接線)層發揮功能。導電層37例如形成位元線之接觸插塞CBL。
導電層37與導電層511連接,並經由導電插塞521而與各位元線BL連接。如此,各位元線BL連接於接觸插塞CBL。圖4中,僅示出位元線BL3與導電層37連接之情況,與位元線BL3同樣地,其他位元線BL1、BL2及BL4亦分別經由對應之導電層及導電插塞而連接於位元線接點。
<5.記憶胞區域、SGS區域、階梯接觸區域之構造> 其次,對記憶胞區域MCA、SGS區域SGSA、及對應於選擇閘極線SGS之階梯接觸區域SCSA中之記憶胞陣列18之平面構成之一例進行說明。圖5A及圖5B係表示記憶胞陣列18之記憶胞區域及SGS區域之俯視圖之一例。再者,圖5A及圖5B所示之平面構成為一例,本實施形態之非揮發性半導體記憶裝置之記憶胞陣列18之平面構成並不限定於圖5A及圖5B。存在將與圖1~圖4同一、或類似之構成之說明省略之情況。
記憶胞陣列18之記憶胞區域及SGS區域可例如圖5A所示4個半導體層31於SGS區域SGSA之附近分別獨立地連接且於SGS區域中設置貫通半導體層31之導電層45,亦可如圖5B所示,兩個半導體層31於SGS區域SGSA之附近共通地連接且於SGS區域中設置貫通半導體層31之導電層45。藉由在記憶胞陣列18之記憶胞區域及SGS區域中,兩個半導體層31於SGS區域SGSA之附近共通地連接,縮小本實施形態之非揮發性半導體記憶裝置之面積。導電層45作為源極線接觸插塞CSL發揮功能。與圖3同樣地,於圖5A及圖5B之例中,半導體層31於與導電層45之連接區域中具有圓形之形狀。再者,導電層45亦可包含與導電層37(位元線之接觸插塞CBL)相同之導電材料。
於SGS區域SGSA中,與絕緣層38同樣地,以包圍半導體層31之側面之方式設置有絕緣層46。絕緣層46作為選擇電晶體ST2之閘極絕緣膜發揮功能。再者,絕緣層46亦可包含與絕緣層38相同之絕緣材料。
絕緣層46之與接觸半導體層31之側面對向之側面接觸導電層47。導電層47作為選擇閘極線SGS發揮功能。更具體而言,導電層47包含第1部分及複數個第2部分,上述第1部分於Y方向上延伸,上述複數個第2部分於SGS區域中,一側面與絕緣層46接觸,端部與導電層47之第1部分接觸。再者,導電層47亦可包含與導電層39(選擇閘極線SGD1~SGDk)相同之導電材料。
於SGS區域中,自記憶胞區域至導電層45之包含半導體層31、絕緣層46、及導電層47之第2部分之區域作為選擇電晶體ST2發揮功能。更具體而言,導電層47之第2部分作為選擇電晶體ST2之閘極電極發揮功能,絕緣層46作為選擇電晶體ST2之閘極絕緣膜發揮功能,且於半導體層31形成選擇電晶體ST2之通道。
於階梯接觸區域中,設置有貫通導電層47之第1部分之導電層49及絕緣層44。導電層49作為接觸插塞CSGS發揮功能。導電層49電性連接於積層在Z方向上之導電層47之第1部分中之任一個。與對應於選擇閘極線SGD之階梯接觸區域同樣地,以包圍導電層49之方式設置有絕緣層41~43。再者,導電層49亦可包含與導電層40(接觸插塞CSGD)相同之導電材料。
<6.感測放大器單元之電路構成> 其次,對感測放大器單元SAU之電路構成之一例進行說明。圖6係感測放大器單元SAU之電路構成之一例。再者,圖6所示之感測放大器單元SAU之電路構成為一例,本實施形態之非揮發性半導體記憶裝置之感測放大器單元SAU之電路構成並不限定於圖6所示之例。存在將與圖1~圖5同一、或類似之構成之說明省略之情況。
感測放大器模組20包含分別與位元線BL1~BLm(m為2以上之自然數)建立關聯之複數個感測放大器單元SAU。圖6中,抽選1個感測放大器單元SAU之電路構成進行表示。
感測放大器單元SAU例如可暫時保持讀出至對應之位元線BL之資料。又,感測放大器單元SAU可使用暫時保存之資料進行邏輯運算。非揮發性半導體記憶裝置1可使用感測放大器模組20(感測放大器單元SAU)執行本實施形態之讀出動作,詳細情況將於下文進行敍述。
如圖6所示,感測放大器單元SAU包含感測放大器部SA、以及鎖存電路SDL、ADL、BDL、CDL、及XDL。感測放大器部SA、以及鎖存電路SDL、ADL、BDL、CDL、及XDL以可相互收發資料之方式由匯流排LBUS連接。
感測放大器部SA例如於讀出動作中,感測讀出至對應之位元線BL之資料,並判定所讀出之資料為“0”亦或為“1”。感測放大器部SA例如包含p通道MOS(metal oxide semiconductor,金屬氧化物半導體)電晶體120、n通道MOS電晶體121~128、及電容器129。
電晶體120之一端連接於電源線,電晶體120之閘極連接於鎖存電路SDL內之節點INV。電晶體121之一端連接於電晶體120之另一端,電晶體121之另一端連接於節點COM,對電晶體121之閘極輸入控制信號BLX。電晶體122之一端連接於節點COM,對電晶體122之閘極輸入控制信號BLC。電晶體123係高耐壓之MOS電晶體,電晶體123之一端連接於電晶體122之另一端,電晶體123之另一端連接於對應之位元線BL,對電晶體123之閘極輸入控制信號BLS。
電晶體124之一端連接於節點COM,電晶體124之另一端連接於節點SRC,電晶體124之閘極連接於節點INV。電晶體125之一端連接於電晶體120之另一端,電晶體125之另一端連接於節點SEN,對電晶體125之閘極輸入控制信號HLL。電晶體126之一端連接於節點SEN,電晶體126之另一端連接於節點COM,對電晶體126之閘極輸入控制信號XXL。
電晶體127之一端接地,電晶體127之閘極連接於節點SEN。電晶體128之一端連接於電晶體127之另一端,電晶體128之另一端連接於匯流排LBUS,對電晶體128之閘極輸入控制信號STB。電容器129之一端連接於節點SEN,對電容器129之另一端輸入時脈CLK。
以上所說明之控制信號BLX、BLC、BLS、HLL、XXL、及STB例如由定序器15產生。又,對連接於電晶體120之一端之電源線,例如施加非揮發性半導體記憶裝置1之內部電源電壓即電壓VDD,對節點SRC例如施加非揮發性半導體記憶裝置1之接地電壓即電壓VSS。
鎖存電路SDL、ADL、BDL、CDL、及XDL暫時保持讀出資料。鎖存電路XDL例如連接於資料暫存器21,用於感測放大器單元SAU與輸入輸出電路10之間之資料之輸入輸出。
鎖存電路SDL例如包含反相器130及131、以及n通道MOS電晶體132及133。反相器130之輸入節點連接於節點LAT,反相器130之輸出節點連接於節點INV。反相器131之輸入節點連接於節點INV,反相器131之輸出節點連接於節點LAT。電晶體132之一端連接於節點INV,電晶體132之另一端連接於匯流排LBUS,對電晶體132之閘極輸入控制信號STI。電晶體133之一端連接於節點LAT,電晶體133之另一端連接於匯流排LBUS,對電晶體133之閘極輸入控制信號STL。例如,節點LAT中保持之資料相當於鎖存電路SDL中保持之資料,節點INV中保持之資料相當於節點LAT中保持之資料之反轉資料。鎖存電路ADL、BDL、CDL、及XDL之電路構成例如與鎖存電路SDL之電路構成相同,故而省略說明。
以上所說明之感測放大器模組20中,各感測放大器單元SAU判定被讀出至位元線BL之資料之時點,係基於控制信號STB經斷定之時點。本說明書等中所謂「定序器15斷定控制信號STB」,對應於定序器15使控制信號STB自“L”位準變成“H”位準。
再者,本實施形態之感測放大器模組20之構成並不限定於此。例如,感測放大器單元SAU中,閘極被輸入控制信號STB之電晶體128亦可由p通道MOS電晶體構成。於此情形時,所謂「定序器15斷定控制信號STB」,對應於定序器15使控制信號STB自“H”位準變成“L”位準。
又,感測放大器單元SAU所具備之鎖存電路之個數可設計成任意個數。於此情形時,鎖存電路之個數例如基於1個記憶胞電晶體MC所保持之資料之位元數而設計。又,亦可對1個感測放大器單元SAU經由選擇器而連接複數條位元線BL。
<7.記憶胞電晶體之閾值分佈> 其次,對記憶胞電晶體MC之閾值分佈之一例進行說明。圖7係表示記憶胞電晶體MC之閾值分佈之一例之閾值分佈圖。再者,圖7所示之記憶胞電晶體MC之閾值分佈為一例,本實施形態之非揮發性半導體記憶裝置之記憶胞電晶體MC之閾值分佈非限定於圖7所示之例。有時將與圖1~圖6同一、或類似之構成之說明省略。
本實施形態之非揮發性半導體記憶裝置1例如使用將3位元資料記憶於1個記憶胞電晶體MC中之TLC(Triple-Level Cell,三層單元)方式作為記憶胞電晶體MC之寫入方式。
圖3分別示出TLC方式中之記憶胞電晶體MC之閾值分佈、資料分配、讀出電壓、及驗證電壓之一例。圖3所示之閾值分佈之縱軸對應於記憶胞電晶體MC之個數,橫軸對應於記憶胞電晶體MC之閾值電壓Vth。
TLC方式中,如圖3所示,複數個記憶胞電晶體MC形成8個閾值分佈。將該8個閾值分佈(寫入位準)自閾值電壓低至高依序稱為“ER”位準、“A”位準、“B”位準、“C”位準、“D”位準、“E”位準、“F”位準、“G”位準。對“ER”位準、“A”位準、“B”位準、“C”位準、“D”位準、“E”位準、“F”位準、及“G”位準例如分配如下所示之各不相同之3位元資料。 “ER”位準:“111”(“下位位元/中位位元/上位位元”)資料 “A”位準:“011”資料 “B”位準:“001”資料 “C”位準:“000”資料 “D”位準:“010”資料 “E”位準:“110”資料 “F”位準:“100”資料 “G”位準:“101”資料
於相鄰之閾值分佈之間設定寫入動作中分別所使用之驗證電壓。具體而言,分別對應於“A”位準、“B”位準、“C”位準、“D”位準、“E”位準、“F”位準、及“G”位準設定驗證電壓AV、BV、CV、DV、EV、FV、及GV。
例如,驗證電壓AV設定於“ER”位準中之最大閾值電壓與“A”位準中之最小閾值電壓之間。若對記憶胞電晶體MC施加驗證電壓AV,則閾值電壓包含於“ER”位準中之記憶胞電晶體MC成為接通狀態,閾值電壓包含於“A”位準以上之閾值分佈中之記憶胞電晶體MC成為斷開狀態。
又,例如其他驗證電壓BV、CV、DV、EV、FV、及GV亦與驗證電壓AV同樣地設定。驗證電壓BV設定於“A”位準與“B”位準之間,驗證電壓CV設定於“B”位準與“C”位準之間,驗證電壓DV設定於“C”位準與“D”位準之間,驗證電壓EV設定於“D”位準與“E”位準之間,驗證電壓FV設定於“E”位準與“F”位準之間,驗證電壓GV設定於“F”位準與“G”位準之間。
例如,亦可將驗證電壓AV設定為0.8 V,將驗證電壓BV設定為1.6 V,將驗證電壓CV設定為2.4 V,將驗證電壓DV設定為3.1 V,將驗證電壓EV設定為3.8 V,將驗證電壓FV設定為4.6 V,將驗證電壓GV設定為5.6 V。然而,驗證電壓AV、BV、CV、DV、EV、FV、及GV並不限定於此處所示之例。驗證電壓AV、BV、CV、DV、EV、FV、及GV例如可於0 V~7.0 V之範圍內適當、階段性地設定。
又,亦可於相鄰之閾值分佈之間設定各讀出動作中所使用之讀出電壓。例如,判定記憶胞電晶體MC之閾值電壓包含於“ER”位準中亦或包含於“A”位準以上之讀出電壓AR設定於“ER”位準中之最大閾值電壓與“A”位準中之最小閾值電壓之間。
其他讀出電壓BR、CR、DR、ER、FR、及GR亦可與讀出電壓AR同樣地設定。例如,將讀出電壓BR設定於“A”位準與“B”位準之間,將讀出電壓CR設定於“B”位準與“C”位準之間,將讀出電壓DR設定於“C”位準與“D”位準之間,將讀出電壓ER設定於“D”位準與“E”位準之間,將讀出電壓FR設定於“E”位準與“F”位準之間,將讀出電壓GR設定於“F”位準與“G”位準之間。
而且,對於較最高閾值分佈(例如“G”位準)之最大閾值電壓高之電壓,設定讀出通過電壓VREAD。閘極被施加讀出通過電壓VREAD之記憶胞電晶體MC無論所要記憶之資料如何均成為接通狀態。
再者,驗證電壓AV、BV、CV、DV、EV、FV、及GV例如設定為分別高於讀出電壓AR、BR、CR、DR、ER、FR、及GR之電壓。亦即,驗證電壓AV、BV、CV、DV、EV、FV、及GV分別設定於“A”位準、“B”位準、“C”位準、“D”位準、“E”位準、“F”位準、及“G”位準之閾值分佈之下端附近。
例如,於應用以上所說明之資料分配之情形時,讀出動作中,下位位元之1頁資料(下位頁資料)由使用讀出電壓AR及ER之讀出結果確定。中位位元之1頁資料(中位頁資料)由使用讀出電壓BR、DR、及FR之讀出結果確定。上位位元之1頁資料(上位頁資料)由使用讀出電壓CR及GR之讀出結果確定。如此,下位頁資料、中位頁資料、及上位頁資料分別藉由2次、3次、及2次讀出動作而確定,故而將該資料分配稱為“2-3-2碼”。
再者,以上所說明之1個記憶胞電晶體MC中所記憶之資料之位元數、及相對於記憶胞電晶體MC之閾值分佈之資料分配為一例,並不限定於此處之例。例如,亦可將2位元或4位元以上之資料記憶於1個記憶胞電晶體MC中。又,各讀出電壓及讀出通過電壓於各方式中可設定為相同電壓值,亦可設定為不同電壓值。
<8.寫入動作及讀出動作之概要> 對圖2所示之記憶胞陣列之動作方法進行說明。若將半導體層31(串單元SU)之層數設為k,則於被記憶體溝槽MT分離開之區域(各記憶體構成MR1~MR4)中包含在Z方向上積層之k個記憶體群MG。
作為具體例,選取半導體層31(串單元SU)之層數k=12之情形進行說明。於此情形時,積層12層記憶體群MG(記憶體串對)。又,設置分別對應於12層記憶體群MG(記憶體串對)之12條選擇閘極線SGD。
各串單元SU構成同時動作之1個區塊BLK。寫入動作、讀出動作、及抹除動作以區塊BLK為單位來執行。
例如,本實施形態之非揮發性半導體記憶裝置1於寫入動作中反覆執行程式迴路。程式迴路包含程式化動作及驗證動作。程式化動作係指如下動作:藉由在選擇記憶胞電晶體MC中將電子注入至電荷儲存層,而使該選擇記憶胞電晶體MC之閾值電壓上升。或者,程式化動作係指如下動作:藉由禁止向電荷儲存層注入電子,而使選擇記憶胞電晶體MC之閾值電壓維持。驗證動作係指如下動作:藉由在程式化動作之後使用驗證電壓進行讀出之動作,來確認選擇記憶胞電晶體MC之閾值電壓是否已達到目標位準。閾值電壓已達到目標位準之選擇記憶胞電晶體MC其後將被禁止寫入。
於本實施形態之非揮發性半導體記憶裝置1中,藉由反覆執行包含以上所說明之程式化動作及驗證動作之程式迴路,而使選擇記憶胞電晶體MC之閾值電壓上升至目標位準。
電荷儲存層中所儲存之電子有時以不穩定之狀態儲存。因此,存在如下情況:記憶胞電晶體MC之電荷儲存層中所儲存之電子自上述程式化動作結束之時點起,隨著時間之經過自電荷儲存層中脫離。若電子自電荷儲存層中脫離,則記憶胞電晶體MC之閾值電壓就會降低。因此,於寫入動作完成後所執行之讀出動作中,為了應對隨著時間之經過可能引起之此種記憶胞電晶體之閾值電壓降低,而使用低於驗證電壓之讀出電壓進行讀出動作。再者,讀出動作亦可包含驗證動作。又,本說明書等中,非揮發性半導體記憶裝置1之各動作包含於各動作方法中。更具體而言,非揮發性半導體記憶裝置1之寫入動作包含於寫入動作方法中,非揮發性半導體記憶裝置1之讀出動作包含於讀出動作方法中,非揮發性半導體記憶裝置1之抹除動作包含於抹除動作方法中,非揮發性半導體記憶裝置1之驗證動作包含於驗證動作方法中。
<9.讀出動作之一例> <9-1.本實施形態與先前例之比較> 圖8係表示本實施形態之非揮發性半導體記憶裝置1中之讀出動作中所利用之施加於各種電路構成要素之電壓之時間變化之一例的時序圖。再者,圖8所圖示之時序圖僅為用以表示施加於各種電路構成要素之電壓之概略性時序圖,例如未必準確地圖示出供給至字元線之電壓、選擇閘極線SGD及SGS之電位變化等。又,圖8所示之時序圖僅為表示讀出動作之一例之時序圖之一例,本實施形態之非揮發性半導體記憶裝置之時序圖並不限定於圖8所示之例。存在將與圖1~圖7同一、或類似之構成之說明省略之情況。
於以下說明中,將連接於各記憶體串MSa或MSb中之選擇記憶胞電晶體MC之字元線稱為選擇字元線WL_sel,將連接於除此以外之記憶胞電晶體MC之字元線稱為非選擇字元線WL_usel。選擇字元線WL_sel及非選擇字元線WL_usel設為對所有半導體層共通(所有層共通)地供給。又,著眼於第n層半導體層31及第n+1層半導體層31,將半導體層稱為通道層(channel)。此處,第n層之選擇閘極線SGD及SGS為選擇閘極線SGDk及SGSk,第n+1層之選擇閘極線SGD及SGS為選擇閘極線SGDk-1及SGSk-1。又,將圖8所示之電壓供給至選擇閘極線SGD及SGS,但亦可將圖8所示之電壓供給至選擇閘極線SGD及SGS中之任一選擇閘極線。又,源極線SL亦可改稱為源極線CELSRC。再者,於選擇記憶胞電晶體MC屬於記憶體串MSa及MSb中之一個記憶體串(例如MSa)之情形時,為了不產生與該記憶體串所並聯之電流路徑,例如對與屬於記憶體串MSa及MSb中之另一個記憶體串(例如MSb)之記憶胞電晶體MC連接之字元線施加接地電壓VSS。
於本實施形態之非揮發性半導體記憶裝置1中之讀出動作中,定序器15於對第n層通道層所包含之記憶胞電晶體MC執行讀出時,執行第1動作而讀出由選擇字元線WL-sel選擇之第n+1層之記憶胞電晶體MC中所記憶之資料,上述第1動作係於使第n+1層所包含之選擇電晶體(第2汲極側選擇電晶體)ST1-k-1及選擇電晶體(第2源極側選擇電晶體)ST2-k-1接通(on)並且使選擇電晶體ST1-k及選擇電晶體ST2-k斷開(off)之狀態下,將3個各不相同之讀出電壓(讀出電壓BR、讀出電壓DR及讀出電壓FR)供給至選擇字元線WL-sel。
進而,於本實施形態之非揮發性半導體記憶裝置1中之讀出動作中,第1動作之後,執行第2動作而讀出由選擇字元線WL-sel選擇之第n層之記憶胞電晶體MC中所記憶之資料,上述第2動作係於至少使第n層所包含之選擇電晶體(第1汲極側選擇電晶體)ST1-k及選擇電晶體(第1源極側選擇電晶體)ST2-k接通(on)之狀態下,將兩個各不相同之讀出電壓(讀出電壓AR、及讀出電壓ER)供給至選擇字元線WL-sel。此處,第2動作反覆進行x(x為2以上之自然數)次。
於本實施形態之非揮發性半導體記憶裝置1中,第n層通道層所包含之記憶胞電晶體MC之資料(閾值電壓)係使用藉由對第n層通道層所包含之記憶胞電晶體MC之複數次讀出獲取之讀出電壓、及自第n+1層之記憶胞電晶體MC讀出之複數個資料(讀出電壓、閾值電壓)而決定。此處,例如藉由對第n層通道層所包含之記憶胞電晶體MC之複數次讀出獲取之讀出電壓(閾值電壓)、及自第n+1層之記憶胞電晶體MC讀出之複數個資料(讀出電壓、閾值電壓)暫時保存於感測放大器單元SAU所包含之鎖存電路SDL、ADL、BDL及CDL等中。例如,使用鎖存電路SDL、ADL、BDL及CDL等中所保存之藉由對第n層通道層所包含之記憶胞電晶體MC之複數次讀出獲取之讀出電壓(閾值電壓)、及自第n+1層之記憶胞電晶體MC讀出之複數個資料(讀出電壓、閾值電壓),於感測放大器單元SAU內進行邏輯運算,藉此算出第n層通道層所包含之記憶胞電晶體MC之資料(閾值電壓)。如以上所說明般,非揮發性半導體記憶裝置1可使用感測放大器模組20(感測放大器單元SAU)並利用定序器15,執行本實施形態之讀出動作。
本說明書等中,讀出動作所包含之第1動作中供給至選擇字元線WL-sel之電壓有時亦稱為第1電壓。於本實施形態中,第1電壓包含3個各不相同之讀出電壓,但第1電壓並不限定於圖8中所示之例。例如,第1電壓只要為兩個各不相同之讀出電壓即可,亦可為讀出電壓AR及讀出電壓BR。又,本說明書等中,讀出動作所包含之第2動作中供給至選擇字元線WL-sel之電壓有時亦稱為第2電壓。於本實施形態中,第2電壓包含兩個各不相同之讀出電壓,但第2電壓並不限定於圖8中所示之例。例如,第2電壓只要為可將圖7所示之讀出資料之各位準區分之電壓即可,亦可為讀出電壓CR及讀出電壓ER。
此處,對比較例之讀出動作進行說明。記憶體串於水平方向上延伸之三維NAND型快閃記憶體例如圖2或圖4所示,僅於第n層通道層(半導體層31)與第n+1層通道層(半導體層31)之間設置有絕緣層51。因此,例如第n層通道層所包含之記憶胞電晶體MCa0之FG與第n+1層通道層所包含之記憶胞電晶體MCa0之FG之間、第n層通道層所包含之記憶胞電晶體MCa0之FG與第n+1層通道層所包含之記憶胞電晶體MCa0之通道之間、以及第n層通道層所包含之記憶胞電晶體MCa0之通道與第n+1層通道層所包含之記憶胞電晶體MCa0之通道之間存在電容性耦合。結果,於記憶體串在水平方向上延伸之三維NAND型快閃記憶體中,第n層通道層之記憶胞電晶體與第n+1層通道層之記憶胞電晶體之干擾較大。亦即,於Z方向上鄰接之記憶胞電晶體間之干擾較大。
例如,若將資料寫入(將電子注入)至第n層通道層所包含之記憶胞電晶體MCa0之後,將資料寫入(將電子注入)至第n+1層通道層所包含之記憶胞電晶體MCa0,則第n層通道層所包含之記憶胞電晶體MCa0與第n+1層通道層所包含之記憶胞電晶體MCa0會經由容量性耦合而產生干擾。結果存在如下可能性:若將資料寫入至第n+1層通道層所包含之記憶胞電晶體MCa0之後,將寫入至第n層通道層所包含之記憶胞電晶體MCa0之資料讀出,則第n層通道層所包含之記憶胞電晶體MCa0之有效閾值就會發生變化,從而發生誤讀出。
另一方面,於本實施形態之非揮發性半導體記憶裝置1中之讀出動作中,對第n層通道層所包含之連接於選擇字元線WL-sel之記憶胞電晶體MC執行讀出時,首先,讀出連接於相同選擇字元線WL-sel之第n+1層通道層所包含之記憶胞電晶體MC中所記憶之資料。此時,對選擇字元線WL-sel供給複數個讀出電壓。結果,可讀出與複數個讀出電壓之各者對應之第n+1層之記憶胞電晶體MC中所記憶之資料。又,於本實施形態之非揮發性半導體記憶裝置1中之讀出動作中,讀出第n+1層通道層所包含之記憶胞電晶體MC中所記憶之資料之後,使用自第n+1層之記憶胞電晶體MC讀出之複數個讀出電壓,執行複數次對第n層通道層所包含之記憶胞電晶體MC之讀出。於本實施形態之非揮發性半導體記憶裝置1中,可使用藉由對第n層通道層所包含之記憶胞電晶體MC之複數次讀出獲取之讀出電壓、及自第n+1層之記憶胞電晶體MC讀出之複數個資料(電壓),來決定第n層通道層所包含之記憶胞電晶體MC之資料。因此,於本實施形態之非揮發性半導體記憶裝置1中之讀出動作中,可基於對第n+1層通道層所包含之記憶胞電晶體賦予讀出電壓而獲得之結果,來修正第n層通道層所包含之記憶胞電晶體之讀出電壓。因此,藉由使用本實施形態之非揮發性半導體記憶裝置1之讀出動作,可精度良好地修正鄰接之記憶胞電晶體間之干擾,故而可抑制誤讀出,緩和閾值分佈之寬度(擴大寬度)。又,藉由緩和閾值分佈之寬度,可縮短寫入時間。
再者,第1電壓及第2電壓只要為可基於所讀出之複數個資料(電壓)決定對第n層通道層所包含之記憶胞電晶體MC之讀出電壓之電壓即可。
<9-2.第1動作之例> 返回至圖8繼續進行說明。對選擇字元線WL_sel、非選擇字元線WL_usel、選擇閘極線SGDk、選擇閘極線SGSk、選擇閘極線SGDk-1、選擇閘極線SGSk-1、及源極線CELSRC之電壓施加係藉由利用定序器15(圖1)控制例如電壓產生電路17(圖1)、行解碼器22(圖1)、列解碼器19(圖1)、感測放大器模組20(圖1)而執行。進而,控制信號STB由定序器15控制。
讀出動作開始時,施加於選擇字元線WL_sel、非選擇字元線WL_usel、選擇閘極線SGDk及SGSk、選擇閘極線SGDk-1及SGSk-1、位元線BL、源極線CELSRC、第n層通道層、及第n+1層通道層之電壓分別為電壓VSS。又,控制信號STB之電壓為低(Low、L)位準。低位準亦可為電壓VSS。
由定序器15執行第1動作。執行第1動作之期間係第1動作期間。於第1動作中,連接於相同選擇字元線WL-sel之第n+1層通道層所包含之記憶胞電晶體MC中所記憶之資料之讀出由定序器15執行。例如,於第1動作中,定序器15於使第n層通道層所包含之選擇電晶體ST1-k及選擇電晶體ST1-k接通之狀態下不將第1電壓供給至選擇字元線WL-sel,於使第n層通道層所包含之選擇電晶體ST1-k及選擇電晶體ST1-k斷開之狀態下將第1電壓供給至選擇字元線WL-sel。以下,對本實施形態之非揮發性半導體記憶裝置1之讀出動作(第1動作)之例詳細地進行說明。
對於在第1動作期間之時刻t00至時刻t01之間施加於各信號線之電壓等進行說明。將電壓VSS施加於選擇字元線WL_sel。將電壓VGS施加於選擇閘極線SGDk及SGSk。電壓VGS例如為使選擇電晶體ST1-k-1及ST1-k、以及選擇電晶體ST2-k-1及ST2-k成為接通(on)狀態之電壓。此時,施加於選擇閘極線SGDk及SGSk之電壓VGS之脈衝寬度係充分長至使選擇電晶體ST1-k及選擇電晶體ST2-k成為接通狀態之程度之脈衝寬度。將低(Low、L)位準施加於控制信號STB。再者,於第1動作期間之時刻t00至時刻t04之間,將讀出通過電壓VREAD施加於非選擇字元線WL_usel,將電壓VGS施加於選擇閘極線SGDk-1及SGSk-1,將電壓VSS施加於第n+1層通道層、及第n層通道層。藉由將電壓VSS施加於第n+1層通道層及第n層通道層,使第n+1層通道層及第n層通道層不升壓(boost)。此處,位元線BL及源極線CELSRC成為與電壓VSS相同之電位。
對於在第1動作期間之時刻t01至時刻t02之間施加於各信號線之電壓等進行說明。將讀出電壓BR施加於選擇字元線WL_sel。對於控制信號STB,自施加低位準變成施加高(High、H)位準。若控制信號STB自低位準變成高位準,則控制信號STB被斷定。藉此,將基於任意讀出電壓BR而讀出第n+1層通道層之記憶胞電晶體MC之讀出資料(電壓)傳送至感測放大器模組20中之鎖存電路(鎖存電路ADL、BDL、CDL)。再者,於第1動作期間之時刻t02至時刻t04之間,對於選擇閘極線SGDk及SGSk,自施加電壓VGS變成施加電壓VSS。此時,選擇電晶體ST1-k及選擇電晶體ST2-k成為斷開(off)狀態。
對於在第1動作期間之時刻t02至時刻t03之間施加於各信號線之電壓等進行說明。將讀出電壓DR施加於選擇字元線WL_sel。對於控制信號STB,自施加低位準變成施加高位準。若控制信號STB自低位準變成高位準,則控制信號STB被斷定。藉此,將基於任意讀出電壓DR而讀出第n+1層通道層之記憶胞電晶體MC之讀出資料(電壓)傳送至感測放大器模組20中之鎖存電路(鎖存電路ADL、BDL、CDL)。
對於在第1動作期間之時刻t03至時刻t04之間施加於各信號線之電壓等進行說明。將讀出電壓FR施加於選擇字元線WL_sel。對於控制信號STB,自施加低位準變成施加高位準。若控制信號STB自低位準變成高位準,則控制信號STB被斷定。藉此,將基於任意讀出電壓FR而讀出第n+1層通道層之記憶胞電晶體MC之讀出資料(電壓)傳送至感測放大器模組20中之鎖存電路(鎖存電路ADL、BDL、CDL)。
於第1動作期間之時刻t04至時刻t10之間,將電壓VSS分別施加於選擇字元線WL_sel、非選擇字元線WL_usel、選擇閘極線SGDk及SGSk、選擇閘極線SGDk-1及SGSk-1、位元線BL、源極線CELSRC、第n層通道層、以及第n+1層通道層。又,對於控制信號STB之電壓,自施加高位準變成施加低位準。若控制信號STB自高位準變成低位準,則控制信號STB被否定。
於第1動作中,表示定序器15將3個各不相同之讀出電壓(讀出電壓BR、DR、及FR)供給至選擇字元線WL-sel之例,但定序器15對選擇字元線WL-sel供給之電壓並不限定於圖8所示之例。定序器15對選擇字元線WL-sel供給之電壓例如亦可為讀出電壓CR、DR及FR,亦可為兩個各不相同之讀出電壓CR及FR,還可為兩個各不相同之讀出電壓BR及ER。定序器15藉由將更多之讀出電壓供給至選擇字元線WL-sel,可精度良好地修正鄰接之記憶胞電晶體間之干擾,故而第n層通道層所包含之選擇記憶胞電晶體MC之閾值之修正精度提高。再者,本說明書等中,施加電壓亦可改稱為供給電壓。
<9-3.第2動作之例> 於本實施形態中之非揮發性半導體記憶裝置1之讀出中,反覆執行x次第2動作。此處,以反覆執行3次(x=3)第2動作之情形為例進行說明。
與第1動作同樣地,由定序器15執行第2動作。於第2動作中,連接於相同選擇字元線WL-sel之第n層通道層所包含之記憶胞電晶體MC中所記憶之資料之讀出由定序器15執行。
例如,於第2動作中,定序器15於使第n層所包含之選擇電晶體ST1-k及選擇電晶體ST2-k接通(on)之狀態下,將電壓供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1,將電壓VGS供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1之後,使選擇電晶體ST1-k-1及選擇電晶體ST2-k-1成為斷開狀態。又,例如於第1次第2動作中將電壓VGS供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1時之脈衝寬度與於第2次第2動作中將電壓VGS供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1時之脈衝寬度不同。於第1次第2動作中,根據將電壓VGS供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1時之脈衝寬度,供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1之電壓上升至電壓VGSH,於第2次第2動作中,根據將電壓VGS供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1時之脈衝寬度,供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1之電壓上升至電壓VGSM。電壓VGSH與電壓VGSM不同。更具體而言,於第1次第2動作中供給電壓VGS時之脈衝寬度長於在第2次第2動作中供給電壓VGS時之脈衝寬度。又,電壓VGSH大於電壓VGSM。本說明書等中,電壓VGS亦稱為第3電壓。
又,例如於第2次第2動作中將電壓VGS供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1時之脈衝寬度與於第3次第2動作中將電壓VGS供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1時之脈衝寬度不同。於第2次第2動作中,根據將電壓VGS供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1時之脈衝寬度,供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1之電壓上升至電壓VGSM,於第3次第2動作中,根據將電壓VGS供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1時之脈衝寬度,供給至選擇電晶體ST1-k-1及選擇電晶體ST2-k-1之電壓上升至電壓VGSL。電壓VGSM與電壓VGSL不同。更具體而言,於第2次第2動作中供給電壓VGS時之脈衝寬度長於在第3次第2動作中供給電壓VGS時之脈衝寬度。又,電壓VGSM大於電壓VGSL。
進而,於第2動作中,當定序器15供給使選擇電晶體ST1-k-1及選擇電晶體ST2-k-1成為斷開狀態之電壓時,第n+1層通道層之電壓成為將第n+1層通道層升壓之電壓,第n層通道層之電壓成為不將第n層通道層升壓之電壓。更具體而言,於第1次第2動作中,第n+1層通道層之電壓成為將第n+1層通道層升壓之電壓VBSTL,並且第n層通道層之電壓成為不將第n層通道層升壓之電壓,於第2次第2動作中,第n+1層通道層之電壓成為將第n+1層通道層升壓之電壓VBSTM,並且第n層通道層之電壓成為不將第n層通道層升壓之電壓。此處,升壓電壓VBSTL係與升壓電壓VBSTM不同之電壓。更具體而言,升壓電壓VBSTL係小於升壓電壓VBSTM之電壓。本說明書等中,升壓電壓VBSTL亦稱為第1升壓電壓,升壓電壓VBSTM亦稱為第2升壓電壓。
又,於第3次第2動作中,第n+1層通道層之電壓成為將第n+1層通道層升壓之電壓VBSTH,並且第n層通道層之電壓成為不將第n層通道層升壓之電壓。此處,升壓電壓VBSTH係與升壓電壓VBSTL及升壓電壓VBSTM不同之電壓。更具體而言,升壓電壓VBSTH係大於升壓電壓VBSTL及升壓電壓VBSTM之電壓。本說明書等中,有時升壓電壓VBSTM亦稱為第1升壓電壓,升壓電壓VBSTH亦稱為第2升壓電壓,升壓電壓VBSTL亦稱為第3升壓電壓。
以下,對本實施形態之非揮發性半導體記憶裝置1之讀出動作(第2動作)之例詳細地進行說明。首先,對第1次第2動作進行說明。對於在第1次第2動作期間之時刻t10至時刻t11之間施加於各信號線之電壓等進行說明。將電壓VSS施加於選擇字元線WL_sel。將讀出通過電壓VREAD施加於非選擇字元線WL_usel。根據供給電壓VGS時之脈衝寬度而施加於選擇閘極線SGDk-1及SGSk-1之電壓上升至電壓VGSH。電壓VGSH例如為小於電壓VGS且使選擇電晶體ST1-k-1及ST2-k-1成為接通(on)狀態之電壓。施加於選擇閘極線SGDk-1及SGSk-1之電壓VGS之脈衝寬度較施加於選擇閘極線SGDk及SGSk之電壓VGS之脈衝寬度短。又,將電壓VSS施加於第n+1層及第n層通道層。藉由將電壓VSS施加於第n+1層及第n層通道層,使第n+1層及第n層通道層不升壓(boost)。進而,將電壓VGS施加於選擇閘極線SGDk及SGSk。電壓VGS係使選擇電晶體ST1-k及ST2-k成為接通(on)狀態之電壓。將低位準施加於控制信號STB。
對於在第1次第2動作期間之時刻t11至時刻t12之間施加於各信號線之電壓等進行說明。將電壓VSS施加於選擇字元線WL_sel。將讀出通過電壓VREAD施加於非選擇字元線WL_usel。根據供給電壓VGS時之脈衝寬度而施加於選擇閘極線SGDk-1及SGSk-1之電壓自電壓VGSH變成電壓VSS。第n+1層通道層之電壓成為升壓電壓VBSTL。藉由第n+1層通道層之電壓成為電壓VBSTL,第n+1層通道層升壓。將電壓VGS施加於選擇閘極線SGDk及SGSk,從而選擇電晶體ST1-k及ST2-k成為接通(on)狀態。將電壓VSS施加於第n層通道層,使第n層通道層不升壓。將低位準施加於控制信號STB。
本說明書等中,所謂升壓電壓係藉由字元線WL或非選擇字元線WL_usel與通道之耦合而上升之電位。又,本說明書等中,自施加於選擇閘極線SGD及SGS之電壓開始降低至將電壓施加於非選擇字元線WL_usel為止之期間稱為升壓期間。自施加於選擇閘極線SGD及SGS之電壓開始降低至將電壓施加於非選擇字元線WL_usel為止之期間係自切斷對選擇閘極線SGD及SGS之電壓供給至非選擇字元線WL_usel之電壓不再上升為止之期間,係將電壓VBSTL施加於第n+1層通道層之期間,亦係使選擇電晶體ST1-k-1及ST2-k-1自接通狀態轉變為斷開狀態之期間。於第1次第2動作期間,時刻t11至時刻t12係升壓期間。
對於在第1次第2動作期間之時刻t12至時刻t13之間施加於各信號線之電壓等進行說明。將讀出電壓AR施加於選擇字元線WL_sel。將讀出通過電壓VREAD施加於非選擇字元線WL_usel。將電壓VSS施加於選擇閘極線SGDk-1及SGSk-1,而使選擇電晶體ST1-k-1及ST2-k-1成為斷開狀態。由於第n+1層通道層之電壓成為升壓電壓VBSTL,故而第n+1層通道層維持升壓後之狀態。將電壓VGS施加於選擇閘極線SGDk及SGSk,從而選擇電晶體ST1-k及ST2-k維持接通狀態。將電壓VSS施加於第n層通道層,使第n層通道層不升壓。對於控制信號STB,自施加低位準變成施加高位準,從而控制信號STB被斷定,藉此將基於任意讀出電壓AR而讀出第n層通道層之記憶胞電晶體MC之讀出資料(讀出電壓、閾值電壓)傳送至感測放大器模組20中之鎖存電路(鎖存電路ADL、BDL、CDL)。
於第1次第2動作期間之時刻t13至時刻t14之間,將讀出電壓ER施加於選擇字元線WL_sel。又,對於控制信號STB,自施加低位準變成施加高位準,從而控制信號STB被斷定,藉此將基於任意讀出電壓ER而讀出第n層通道層之記憶胞電晶體MC之讀出資料(讀出電壓、閾值電壓)傳送至感測放大器模組20中之鎖存電路(鎖存電路ADL、BDL、CDL)。於第1次第2動作期間之時刻t13至時刻t14之間,施加於除選擇字元線WL_sel及控制信號STB以外之信號線等之電壓等與針對第1次第2動作期間之時刻t12至時刻t13之間所說明之電壓等相同,故而省略此處之說明。
於第1次第2動作期間之時刻t14至時刻t20之間,將電壓VSS分別施加於選擇字元線WL_sel、非選擇字元線WL_usel、選擇閘極線SGDk及SGSk、選擇閘極線SGDk-1及SGSk-1、位元線BL、源極線CELSRC、第n層通道層、以及第n+1層通道層。又,對於控制信號STB之電壓,自施加高位準變成施加低位準。若控制信號STB自高位準變成低位準,則控制信號STB被否定。
於先前之讀出動作中,將使選擇電晶體ST1-k-1及ST2-k-1充分成為接通狀態之電壓施加於選擇閘極線SGDk-1。又,將電壓VSS施加於第n+1層通道層,未使第n+1層通道層升壓。而另一方面,於本實施形態之非揮發性半導體記憶裝置1之第2動作中,將電壓呈脈衝狀施加於選擇閘極線SGDk-1及SGSk-1,使選擇電晶體ST1-k-1及ST2-k-1自接通狀態轉變為斷開狀態,使第n+1層通道層之電壓成為升壓電壓,並且將電壓VGS施加於選擇閘極線SGDk及SGSk,使選擇電晶體ST1-k及ST2-k成為接通狀態,於此狀態下,不將第n層通道層升壓,故而容易將第n層通道層所包含之選擇記憶胞電晶體MC接通。
其次,對第2次第2動作進行說明。對於在第2次第2動作期間之時刻t20至時刻t21之間施加於各信號線之電壓等進行說明。將電壓VSS施加於選擇字元線WL_sel。將讀出通過電壓VREAD施加於非選擇字元線WL_usel。根據供給電壓VGS時之脈衝寬度,選擇閘極線SGDk-1及SGSk-1之電壓上升至電壓VGSM。電壓VGSM例如係小於電壓VGS及VGSH且使選擇電晶體ST1-k-1及ST2-k-1成為接通(on)狀態之電壓。於第2次第2動作期間之時刻t20至時刻t21之間施加於選擇閘極線SGDk-1及SGSk-1之電壓VGS之脈衝寬度較於第1次第2動作期間之時刻t10至時刻t11之間施加於選擇閘極線SGDk-1及SGSk-1之電壓VGS之脈衝寬度、以及施加於選擇閘極線SGDk及SGSk之電壓VGS之脈衝寬度短。又,將電壓VSS施加於第n+1層及第n層通道層,使第n+1層及第n層通道層不升壓。進而,將電壓VGS施加於選擇閘極線SGDk及SGSk,將低位準施加於控制信號STB。
對於在第2次第2動作期間之時刻t21至時刻t22之間施加於各信號線之電壓等進行說明。對選擇字元線WL_sel施加電壓VSS。對非選擇字元線WL_usel施加讀出通過電壓VREAD。根據供給電壓VGS時之脈衝寬度而施加於選擇閘極線SGDk-1及SGSk-1之電壓,自電壓VGSM變成電壓VSS。電壓VGSM小於電壓VGSH。第n+1層通道層之電壓成為升壓電壓VBSTM。升壓電壓VBSTM大於升壓電壓VBSTL。因第n+1層通道層中電壓成為電壓VBSTM,第n+1層通道層被升壓。於第2次第2動作期間之時刻t21至時刻t22之間,亦與第1次第2動作期間之時刻t20至時刻t21同樣地,對選擇閘極線SGDk及SGSk施加電壓VGS,從而選擇電晶體ST1-k及ST2-k成為接通狀態,且對第n層通道層施加電壓VSS,第n層通道層不被升壓,對控制信號STB施加低位準。於第2次第2動作期間,時刻t21至時刻t22為升壓期間。
於第2次第2動作期間之時刻t22至時刻t24之間,第n+1層通道層之電壓成為升壓電壓VBSTM,故而第n+1層通道層維持經升壓之狀態。又,於第2次第2動作期間之時刻t22至時刻t23之間,對於控制信號STB,自施加低位準變成施加高位準,從而控制信號STB被斷定,藉此將基於任意讀出電壓AR而讀出第n層通道層之記憶胞電晶體MC之讀出資料(讀出電壓、閾值電壓)傳送至感測放大器模組20中之鎖存電路(鎖存電路ADL、BDL、CDL)。進而,於第2次第2動作期間之時刻t23至時刻t24之間,對於控制信號STB,自施加低位準變成施加高位準,從而控制信號STB被斷定,藉此將基於任意讀出電壓ER而讀出第n層通道層之記憶胞電晶體MC之讀出資料(讀出電壓、閾值電壓)傳送至感測放大器模組20中之鎖存電路(鎖存電路ADL、BDL、CDL)。於第2次第2動作期間之時刻t22至時刻t30之間,施加於除第n+1層通道層及控制信號STB以外之信號線等之電壓等,由於與第1次第2動作期間之時刻t12至時刻t20中所說明之電壓等相同,故而省略此處之說明。
於第2次第2動作期間,與第1次第2動作期間相比,對選擇閘極線SGDk-1及SGSk-1施加電壓之時間較短。其結果,於第2次第2動作期間,與第1次第2動作期間相比可延長升壓期間,故而與第1次第2動作期間相比可增大升壓電壓。因此,更容易將第n層通道層所包含之經選擇之記憶胞電晶體MC接通。
其次,對第3次第2動作進行說明。對於在第3次第2動作期間之時刻t30至時刻t31之間施加於各信號線之電壓等進行說明。對選擇字元線WL_sel施加電壓VSS。對非選擇字元線WL_usel施加讀出通過電壓VREAD。根據供給電壓VGS時之脈衝寬度而施加於選擇閘極線SGDk-1及SGSk-1之電壓,上升至電壓VGSL。電壓VGSL例如係小於電壓VGSM且使選擇電晶體ST1-k-1及ST2-k-1成為接通(on)狀態之電壓。施加於選擇閘極線SGDk-1及SGSk-1之電壓VGS之脈衝寬度,短於第2次第2動作期間之時刻t20至時刻t21之間施加於選擇閘極線SGDk-1及SGSk-1之電壓VGS之脈衝寬度、以及施加於選擇閘極線SGDk及SGSk之電壓VGS之脈衝寬度。又,將電壓VSS施加於第n+1層及第n層通道層,使第n+1層及第n層通道層不升壓。進而,將電壓VGS施加於選擇閘極線SGDk及SGSk,將低位準施加於控制信號STB。
對於在第3次第2動作期間之時刻t31至時刻t32之間施加於各信號線之電壓等進行說明。將電壓VSS施加於選擇字元線WL_sel。將讀出通過電壓VREAD施加於非選擇字元線WL_usel。根據供給電壓VGS時之脈衝寬度而施加於選擇閘極線SGDk-1及SGSk-1之電壓自電壓VGSL變成電壓VSS。第n+1層通道層之電壓成為升壓電壓VBSTH。升壓電壓VBSTH大於升壓電壓VBSTM。藉由第n+1層通道層之電壓成為電壓VBSTH,第n+1層通道層升壓。於第3次第2動作期間之時刻t31至時刻t32之間,亦與第1次第2動作期間之時刻t20至時刻t21同樣地,將電壓VGS施加於選擇閘極線SGDk及SGSk,從而選擇電晶體ST1-k及ST2-k成為接通狀態,將電壓VSS施加於第n層通道層,使第n層通道層不升壓,將低位準施加於控制信號STB。於第3次第2動作期間,時刻t31至時刻t32係升壓期間。
於第3次第2動作期間之時刻t32至時刻t34之間,第n+1層通道層之電壓成為升壓電壓VBSTH,故而第n+1層通道層維持升壓後之狀態。又,於第3次第2動作期間之時刻t32至時刻t33之間,對於控制信號STB,自施加低位準變成施加高位準,從而控制信號STB被斷定,藉此將基於任意讀出電壓AR而讀出第n層通道層之記憶胞電晶體MC之讀出資料(讀出電壓、閾值電壓)傳送至感測放大器模組20中之鎖存電路(鎖存電路ADL、BDL、CDL)。進而,於第3次第2動作期間之時刻t33至時刻t34之間,對於控制信號STB,自施加低位準變成施加高位準,從而控制信號STB被斷定,藉此將基於任意讀出電壓ER而讀出第n層通道層之記憶胞電晶體MC之讀出資料(讀出電壓、閾值電壓)傳送至感測放大器模組20中之鎖存電路(鎖存電路ADL、BDL、CDL)。於第3次第2動作期間之時刻t32至時刻t40之間,施加於除第n+1層通道層及控制信號STB以外之信號線等之電壓等由於與第1次第2動作期間之時刻t12至時刻t20中所說明之電壓等相同,故而省略此處之說明。
於第3次第2動作期間,與第1次及第2次第2動作期間相比,對選擇閘極線SGDk-1及SGSk-1施加電壓之時間較短。結果,於第3次第2動作期間,與第1次及第2次第2動作期間相比可延長升壓期間,故而與第1次及第2次第2動作期間相比可進一步增大升壓電壓。因此,更容易將第n層通道層所包含之選擇記憶胞電晶體MC接通。
示出於第2動作中定序器15將兩個各不相同之讀出電壓(讀出電壓AR、及ER)供給至選擇字元線WL-sel之例,但定序器15對選擇字元線WL-sel供給之電壓並不限定於圖8所示之例。定序器15對選擇字元線WL-sel供給之電壓例如亦可為讀出電壓CR及FR,亦可為1個讀出電壓,還可為3個各不相同之讀出電壓。
又,示出於第1次~第3次第2動作中定序器15對選擇字元線WL-sel供給之兩個各不相同之讀出電壓為相同電壓之例,但亦可於第1次第2動作及第2次第2動作中,定序器15對選擇字元線WL-sel供給之讀出電壓為不同電壓,還可於第1次~第3次之每一次第2動作中,定序器15對選擇字元線WL-sel供給之讀出電壓均為不同電壓。定序器15藉由在第2動作中,將更多之讀出電壓供給至選擇字元線WL-sel,可精度良好地修正鄰接之記憶胞電晶體間之干擾,故而第n層通道層所包含之選擇記憶胞電晶體MC之閾值電壓之修正精度提高。
如以上所說明般,於本實施形態之非揮發性半導體記憶裝置1之讀出動作中,讀出第n層通道層所包含之記憶胞電晶體MC之資料之情形時,由定序器15執行複數次第2動作,且於執行複數次之第2動作之每一次中,改變施加於選擇閘極線SGDk-1及SGSk-1之電壓之脈衝寬度。結果,可於執行複數次之第2動作之每一次中,改變施加於通道層之升壓電壓,故而可改變記憶胞電晶體MC之通道之形成容易度,從而改變記憶胞電晶體MC之接通容易度。
又,於本實施形態之非揮發性半導體記憶裝置1之讀出動作中,由定序器15執行將3個各不相同之讀出電壓供給至選擇字元線WL-sel之第1動作,故而可使用至少3個各不相同之讀出結果,來決定第n層之記憶胞電晶體MC之資料(讀出電壓、閾值電壓)。當決定第n層之記憶胞電晶體MC之資料(讀出電壓、閾值電壓)時,可針對每個記憶胞電晶體MC分別決定使用3個各不相同之讀出結果(閾值電壓)中之哪個結果(閾值電壓)來決定(修正)記憶胞電晶體MC之資料(讀出電壓、閾值電壓)。
例如,於第n+1層通道層所包含之記憶胞電晶體MC之讀出結果(閾值電壓)例如大於讀出電壓FR之情形時,認為第n層通道層所包含之記憶胞電晶體MC因與第n+1層通道層之記憶胞電晶體MC之耦合而產生之干擾較大。結果,存在第n層通道層所包含之記憶胞電晶體MC之閾值電壓看起來非常高之可能性。因此,為了抵消與第n+1層通道層之記憶胞電晶體MC之較大之干擾,只要使用藉由大於讀出電壓FR之讀出電壓讀出之第n+1層通道層之記憶胞電晶體MC之讀出電壓(閾值電壓),決定第n層之記憶胞電晶體MC之資料(讀出電壓、閾值電壓)即可。
<10.讀出動作之另一例> 圖9係表示本實施形態之非揮發性半導體記憶裝置1中之讀出動作中所利用之施加於各種電路構成要素之電壓之時間變化之另一例的時序圖。圖9所示之時序圖與圖8所示之時序圖相比,於第2動作期間之一部分中不同。具體而言,圖9所示之時序圖與圖8所示之時序圖相比,第1次第2動作期間之時刻t1至時刻t11之間之動作、第2次第2動作期間之時刻t2至時刻t21之間之動作、及第3次第2動作期間之時刻t3至時刻t31之間之動作不同。此處,主要對圖9所示之時序圖與圖8所示之時序圖之不同點進行說明。存在將與圖1~圖8同一、或類似之構成之說明省略之情況。
再者,圖9所圖示之時序圖與圖8同樣地,僅為用以表示施加於各種電路構成要素之電壓之概略性時序圖,例如未必準確地圖示出供給至字元線之電壓、選擇閘極線SGD及SGS之電位變化等。又,圖9所示之時序圖僅為表示讀出動作之一例之時序圖,本實施形態之非揮發性半導體記憶裝置之時序圖並不限定於圖9所示之例。
以下,對本實施形態之非揮發性半導體記憶裝置1之讀出動作(第2動作)之例詳細地進行說明。首先,對於在第1次第2動作期間之時刻t1至時刻t10之間施加於各信號線之電壓等進行說明。將電壓VSS分別施加於選擇字元線WL_sel、非選擇字元線WL_usel、選擇閘極線SGDk及SGSk、第n層通道層、以及第n+1層通道層。藉由將電壓VSS施加於第n+1層及第n層通道層,使第n+1層及第n層通道層不升壓(boost)。根據供給電壓VGS時之脈衝寬度而施加於選擇閘極線SGDk-1及SGSk-1之電壓自電壓VSS變成電壓VGS。電壓VGS係使選擇電晶體ST1-k-1及ST2-k-1成為接通(on)狀態之電壓。又,對控制信號STB之電壓施加低位準。
對於在第1次第2動作期間之時刻t10至時刻t11之間施加於各信號線之電壓等進行說明。將電壓VSS施加於選擇字元線WL_sel。將讀出通過電壓VREAD施加於非選擇字元線WL_usel。施加於選擇閘極線SGDk-1及SGSk-1之電壓為電壓VGS。又,將電壓VSS分別施加於第n層通道層、及第n+1層通道層。第n+1層及第n層通道層不升壓(boost)。進而,將電壓VGS施加於選擇閘極線SGDk及SGSk。電壓VGS係使選擇電晶體ST1-k及ST2-k成為接通(on)狀態之電壓。將低位準施加於控制信號STB。將低位準施加於控制信號STB。
對於在第2次第2動作期間之時刻t11至時刻t12之間施加於各信號線之電壓等進行說明。將電壓VSS施加於選擇字元線WL_sel。將讀出通過電壓VREAD施加於非選擇字元線WL_usel。施加於選擇閘極線SGDk-1及SGSk-1之電壓自電壓VGS變成電壓VSS。第n+1層通道層之電壓成為升壓電壓VBSTL。藉由第n+1層通道層中電壓成為電壓VBSTL,第n+1層通道層升壓。將電壓VGS施加於選擇閘極線SGDk及SGSk,從而選擇電晶體ST1-k及ST2-k成為接通狀態,將電壓VSS施加於第n層通道層,使第n層通道層不升壓,將低位準施加於控制信號STB。於第2次第2動作期間,時刻t11至時刻t12為升壓期間。
圖9所示之時序圖之第1次第2動作期間之時刻t12至時刻t2之間施加於信號線等的電壓等與針對圖8所示之時序圖之第1次第2動作期間之時刻t12至時刻t20之間所說明之電壓等相同,故而省略此處之說明。
其次,對第2次第2動作進行說明。第2次第2動作期間之時刻t2至時刻t21之間施加於各信號線之電壓等由於與第1次第2動作期間之時刻t1至時刻t11之間施加於各信號線之電壓等相同,故而省略此處之說明。
於第2次第2動作期間之時刻t21至時刻t22之間,施加於選擇閘極線SGDk-1及SGSk-1之電壓自電壓VGS變成電壓VSS。施加於除選擇閘極線SGDk-1及SGSk-1以外之各信號線之電壓等與針對圖8所示之時序圖之第2次第2動作期間之時刻t21至時刻t22之間所說明之對電壓等施加之電壓等相同,故而省略此處之說明。又,圖9所示之時序圖之第2次第2動作期間之時刻t22至時刻t3之間施加於信號線等的電壓等與針對圖8所示之時序圖之第2次第2動作期間之時刻t22至時刻t30之間所說明之對電壓等施加之電壓等相同,故而省略此處之說明。
第3次第2動作期間之時刻t3至時刻t31之間施加於各信號線之電壓等由於與第1次第2動作期間之時刻t1至時刻t11之間施加於各信號線之電壓等相同,故而省略此處之說明。
於第3次第2動作期間之時刻t31至時刻t32之間,施加於選擇閘極線SGDk-1及SGSk-1之電壓自電壓VGS變成電壓VSS。施加於除選擇閘極線SGDk-1及SGSk-1以外之各信號線之電壓等與針對圖8所示之時序圖之第3次第2動作期間之時刻t31至時刻t32之間所說明之對電壓等施加之電壓等相同,故而省略此處之說明。又,圖9所示之時序圖之第3次第2動作期間之時刻t32至時刻t34之間施加於信號線等的電壓等與針對圖8所示之時序圖之第3次第2動作期間之時刻t32至時刻t34之間所說明之對電壓等施加之電壓等相同,故而省略此處之說明。
於本實施形態之非揮發性半導體記憶裝置1之圖9所示之時序圖中之第2動作中,亦將電壓呈脈衝狀施加於選擇閘極線SGDk-1及SGSk-1,使選擇電晶體ST1-k-1及ST2-k-1自接通狀態轉變為斷開狀態,使第n+1層通道層之電壓成為升壓電壓,並且將電壓VGS施加於選擇閘極線SGDk及SGSk,使選擇電晶體ST1-k及ST2-k成為接通狀態,於此狀態下,不將第n層通道層升壓,故而容易將第n層通道層所包含之選擇記憶胞電晶體MC接通。
又,於本實施形態之非揮發性半導體記憶裝置1之圖9所示之時序圖中之第2動作中,於第2次第2動作期間,與第1次第2動作期間相比,對選擇閘極線SGDk-1及SGSk-1施加電壓之時間亦較短,於第3次第2動作期間,與第1次及第2次第2動作期間相比,對選擇閘極線SGDk-1及SGSk-1施加電壓之時間亦較短。亦即,於第2次第2動作期間對選擇閘極線SGDk-1及SGSk-1施加電壓VGS之脈衝寬度較於第1次第2動作期間對選擇閘極線SGDk-1及SGSk-1施加電壓VGS之脈衝寬度短,於第3次第2動作期間對選擇閘極線SGDk-1及SGSk-1施加電壓VGS之脈衝寬度較於第2次第2動作期間對選擇閘極線SGDk-1及SGSk-1施加電壓VGS之脈衝寬度短。結果,於第2次第2動作期間,與第1次第2動作期間相比可延長升壓期間,於第3次第2動作期間,與第2次第2動作期間相比可延長升壓期間。因此,於第2次第2動作期間,與第1次第2動作期間相比可增大升壓電壓,於第3次第2動作期間,與第2次第2動作期間相比可增大升壓電壓。因此,對選擇閘極線SGDk-1及SGSk-1施加電壓VGS之脈衝寬度越短,第n+1層通道層之升壓電壓就變得越大,從而第n層通道層所包含之選擇記憶胞電晶體MC變得更容易接通。
本實施形態之非揮發性半導體記憶裝置1於基於圖9所示之時序圖動作之情形時,可獲得與基於圖8所示之時序圖動作之情形同樣之作用效果。
<其他實施形態> 於上述第1實施形態及第2實施形態中作為半導體記憶裝置所包含之構成進行說明之各部可藉由硬體或軟體中之任一種來實現,或者亦可藉由硬體與軟體之組合來實現。
於上述實施形態中,使用諸如同一及一致之類之記載之情形時,同一及一致中亦可包括包含設計範圍內之誤差之情形。
又,於記載為施加或供給某電壓之情形時,包括以下情況中之任一種:進行如施加或供給該電壓之控制;以及實際上施加或供給該電壓。進而,施加或供給某電壓亦可包括例如施加或供給0 V之電壓。
本說明書中所謂“連接”表示電性連接,不排除例如其間介隔其他元件之情況。
以上,對本發明之若干實施形態進行了說明,但該等實施形態係作為示例而提出者,並非意欲限定發明範圍。該等新穎之實施形態可藉由其他各種形態來實施,可於不脫離發明主旨之範圍內,適當進行組合來實施,可進行各種省略、置換、變更。該等實施形態或其變化包含於發明範圍或主旨中,並且包含於申請專利範圍所記載之發明及其等同之範圍內。
[相關申請案] 本申請案享有以日本專利申請案2020-37061號(申請日:2020年3月4日)為基礎申請案之優先權。本申請案藉由參照該基礎申請案而包含基礎申請案之全部內容。
1:非揮發性半導體記憶裝置 2:外部控制器 10:輸入輸出電路 11:邏輯控制電路 12:狀態暫存器 13:位址暫存器 14:指令暫存器 15:定序器 16:忙碌電路 17:電壓產生電路 18:記憶胞陣列 19:列解碼器 20:感測放大器模組 21:資料暫存器 22:行解碼器 31:半導體層 32:絕緣層 33:導電層 34:絕緣層 35:電荷儲存層 36:絕緣層 37:導電層 38:絕緣層 39:導電層 40:導電層 40i:絕緣層 41:絕緣層 42:絕緣層 43:絕緣層 44:絕緣層 45:導電層 46:絕緣層 47:導電層 49:導電層 51:絕緣層 52:絕緣層 120:電晶體 121:電晶體 122:電晶體 123:電晶體 124:電晶體 125:電晶體 126:電晶體 127:電晶體 128:電晶體 129:電容器 130:反相器 131:反相器 132:電晶體 133:電晶體 500:絕緣層 501:絕緣層 511:導電層 521:導電插塞 ADL:鎖存電路 BDL:鎖存電路 BL:位元線 BL1~BLm:位元線 BLK0~BLK3:區塊 Channel:通道層 CBL:位元線接點(接觸插塞) CDL:鎖存電路 COM:節點 CSGD:接觸插塞 CSGS:接觸插塞 CSL:源極線接觸插塞 CWL:接觸插塞 HR:虛設柱 INV:節點 LAT:節點 LBUS:匯流排 MCA:記憶胞區域 MCa0~MCa3:記憶胞電晶體 MCb0~MCb3:記憶胞電晶體 MR1:第1記憶體構成 MR2:第2記憶體構成 MR3:第3記憶體構成 MR4:第4記憶體構成 MSa:記憶體串 MSb:記憶體串 MT:記憶體溝槽 SA:感測放大器部 SAU:感測放大器單元 SCDA:階梯接觸區域 SCSA:階梯接觸區域 SDL:鎖存電路 SEN:節點 SGDA:SGD區域 SGD1~SGDk:選擇閘極線 SGD_k:選擇閘極線 SGD_k-1:選擇閘極線 SGS:選擇閘極線 SGS1:選擇閘極線 SGSA:SGS區域 SGSk:選擇閘極線 SGSk-1:選擇閘極線 SGS_k:選擇閘極線 SGS_k-1:選擇閘極線 SL1:源極線 SRC:節點 ST1:選擇電晶體 ST1-1~ST1-k:選擇電晶體 ST2:選擇電晶體 ST2-1:選擇電晶體 ST2-k:選擇電晶體 ST2-k-1:選擇電晶體 SU0~SU3:串單元 SUk:串單元 SUn:串單元 SUn+1:串單元 WLa0:字元線 WLa1:字元線 WLa2:字元線 WLa3:字元線 WLb0~WLb3:字元線 WLP:字元線柱 WL_sel:選擇字元線 WL_usel:非選擇字元線 XDL:鎖存電路
圖1係一實施形態之非揮發性半導體記憶裝置之方塊圖。 圖2係一實施形態之非揮發性半導體記憶裝置所具備之記憶胞陣列之電路圖。 圖3係表示一實施形態之非揮發性半導體記憶裝置之記憶胞區域及SGD區域之俯視圖。 圖4係一實施形態之非揮發性半導體記憶裝置之SGD區域之剖視圖。 圖5A係表示一實施形態之非揮發性半導體記憶裝置之記憶胞區域及SGS區域之俯視圖。 圖5B係表示一實施形態之非揮發性半導體記憶裝置之記憶胞區域及SGS區域之俯視圖。 圖6係表示一實施形態之感測放大器單元之電路構成之一例之電路圖。 圖7係表示一實施形態之記憶胞電晶體之閾值分佈之一例的閾值分佈圖。 圖8係表示一實施形態之非揮發性半導體記憶裝置中之讀出動作之時序圖。 圖9係表示一實施形態之非揮發性半導體記憶裝置中之讀出動作之時序圖。
Channel:通道層
SGD_k:選擇閘極線
SGD_k-1:選擇閘極線
SGS_k:選擇閘極線
SGS_k-1:選擇閘極線
WL_sel:選擇字元線
WL_usel:非選擇字元線

Claims (18)

  1. 一種非揮發性半導體記憶裝置,其包含: 基板,其具有於第1方向及與上述第1方向交叉之第2方向延伸之主面; 位元線,其配置於上述基板之第3方向上之一側並於上述第3方向延伸,上述第3方向與上述第1方向及上述第2方向交叉; 源極線,其配置於上述基板之上述第3方向上之上述一側,並於上述第3方向延伸; 第1通道層,其配置於上述基板之上述第3方向上之上述一側,於上述第1方向延伸,且具有第1汲極側選擇電晶體、第1源極側選擇電晶體及第1記憶胞電晶體,上述第1汲極側選擇電晶體與上述位元線連接,上述第1源極側選擇電晶體與上述源極線連接,上述第1記憶胞電晶體連接於上述第1汲極側選擇電晶體與上述第1源極側選擇電晶體之間; 第2通道層,其配置於上述第1通道層之上述第3方向上之上述一側,於上述第1方向延伸,且具有第2汲極側選擇電晶體、第2源極側選擇電晶體及第2記憶胞電晶體,上述第2汲極側選擇電晶體與上述位元線連接,上述第2源極側選擇電晶體與上述源極線連接,上述第2記憶胞電晶體連接於上述第2汲極側選擇電晶體與上述第2源極側選擇電晶體之間; 字元線,其配置於上述第1通道層及上述第2通道層之上述第2方向上之一側,並於上述第3方向延伸,作為上述第1記憶胞電晶體與上述第2記憶胞電晶體之閘極電極發揮功能;以及 控制器;且 上述控制器於對上述第1記憶胞電晶體執行讀出動作時,執行: 第1動作,其於使上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體接通、並且使上述第1汲極側選擇電晶體及上述第1源極側選擇電晶體斷開之狀態下,將第1電壓供給至上述字元線;以及 第2動作,其於上述第1動作之後,於至少使上述第1汲極側選擇電晶體及上述第1源極側選擇電晶體接通之狀態下,將第2電壓供給至上述字元線。
  2. 如請求項1之非揮發性半導體記憶裝置,其中 上述控制器於上述第1動作中, 於使上述第1汲極側選擇電晶體及上述第1源極側選擇電晶體接通之狀態下,不將上述第1電壓供給至上述字元線,且 於使上述第1汲極側選擇電晶體及上述第1源極側選擇電晶體斷開之狀態下,將上述第1電壓供給至上述字元線。
  3. 如請求項2之非揮發性半導體記憶裝置,其中 上述控制器反覆進行x(x為2以上之自然數)次上述第2動作, 於上述第2動作中,在至少使上述第1汲極側選擇電晶體及上述第1源極側選擇電晶體接通之狀態下, 將第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體, 將上述第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體之後,將上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體斷開,且 第x-1次上述第2動作中將上述第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體時之脈衝寬度,不同於第x次上述第2動作中將上述第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體時之脈衝寬度。
  4. 如請求項3之非揮發性半導體記憶裝置,其中 上述第x-1次上述第2動作中將上述第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體時之脈衝寬度,長於上述第x次上述第2動作中將上述第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體時之脈衝寬度。
  5. 如請求項3之非揮發性半導體記憶裝置,其中 上述第x-1次上述第2動作中供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體之上述第3電壓,不同於上述第x次上述第2動作中供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體之上述第3電壓。
  6. 如請求項3之非揮發性半導體記憶裝置,其中 上述第x-1次上述第2動作中供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體之上述第3電壓大於上述第x次上述第2動作中供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體之上述第3電壓。
  7. 如請求項3之非揮發性半導體記憶裝置,其中 當上述控制器將上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體斷開時, 上述第2通道層之電壓成為將上述第2通道層升壓之電壓,並且上述第1通道層之電壓成為不將上述第1通道層升壓之電壓。
  8. 如請求項7之非揮發性半導體記憶裝置,其中 於上述第x-1次上述第2動作中,上述第2通道層之電壓成為將上述第2通道層升壓之第1升壓電壓, 於上述第x次上述第2動作中,上述第2通道層之電壓成為將上述第2通道層升壓之第2升壓電壓,且 上述第1升壓電壓與上述第2升壓電壓不同。
  9. 如請求項8之非揮發性半導體記憶裝置,其中 上述第1升壓電壓小於上述第2升壓電壓。
  10. 一種非揮發性半導體記憶裝置之驅動方法,其中 上述非揮發性半導體記憶裝置包含: 基板,其具有於第1方向及與上述第1方向交叉之第2方向延伸之主面; 位元線,其配置於上述基板之第3方向上之一側並於上述第3方向延伸,上述第3方向與上述第1方向及上述第2方向交叉; 源極線,其配置於上述基板之上述第3方向上之上述一側,並於上述第3方向延伸; 第1通道層,其配置於上述基板之上述第3方向上之上述一側,於上述第1方向延伸,且具有第1汲極側選擇電晶體、第1源極側選擇電晶體及第1記憶胞電晶體,上述第1汲極側選擇電晶體與上述位元線連接,上述第1源極側選擇電晶體與上述源極線連接,上述第1記憶胞電晶體連接於上述第1汲極側選擇電晶體與上述第1源極側選擇電晶體之間; 第2通道層,其配置於上述第1通道層之上述第3方向上之上述一側,於上述第1方向延伸,且具有第2汲極側選擇電晶體、第2源極側選擇電晶體及第2記憶胞電晶體,上述第2汲極側選擇電晶體與上述位元線連接,上述第2源極側選擇電晶體與上述源極線連接,上述第2記憶胞電晶體連接於上述第2汲極側選擇電晶體與上述第2源極側選擇電晶體之間; 字元線,其配置於上述第1通道層及上述第2通道層之上述第2方向上之一側,並於上述第3方向延伸,作為上述第1記憶胞電晶體與上述第2記憶胞電晶體之閘極電極發揮功能;以及 控制器; 上述非揮發性半導體記憶裝置之驅動方法係使上述控制器對上述第1記憶胞電晶體執行讀出動作, 上述讀出動作包括: 第1動作,其於使上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體接通、並且使上述第1汲極側選擇電晶體及上述第1源極側選擇電晶體斷開之狀態下,將第1電壓供給至上述字元線;以及 第2動作,其於上述第1動作之後,於至少使上述第1汲極側選擇電晶體及上述第1源極側選擇電晶體接通之狀態下,將第2電壓供給至上述字元線。
  11. 如請求項10之非揮發性半導體記憶裝置之驅動方法,其中 上述第1動作包括:於使上述第1汲極側選擇電晶體及上述第1源極側選擇電晶體接通之狀態下,將上述第1電壓供給至上述字元線;以及 於使上述第1汲極側選擇電晶體及上述第1源極側選擇電晶體斷開之狀態下,將上述第1電壓供給至上述字元線。
  12. 如請求項11之非揮發性半導體記憶裝置之驅動方法,其中 上述第2動作由上述控制器反覆進行x(x為2以上之自然數)次,並包括: 於至少使上述第1汲極側選擇電晶體及上述第1源極側選擇電晶體接通之狀態下, 將第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體;以及 將上述第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體之後,將上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體斷開;且 第x-1次上述第2動作中將上述第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體時之脈衝寬度,不同於第x次上述第2動作中將上述第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體時之脈衝寬度。
  13. 如請求項12之非揮發性半導體記憶裝置之驅動方法,其中 上述第x-1次上述第2動作中將上述第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體時之脈衝寬度,長於上述第x次上述第2動作中將上述第3電壓供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體時之脈衝寬度。
  14. 如請求項12之非揮發性半導體記憶裝置之驅動方法,其中 上述第x-1次上述第2動作中供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體之上述第3電壓,不同於上述第x次上述第2動作中供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體之上述第3電壓。
  15. 如請求項12之非揮發性半導體記憶裝置之驅動方法,其中 上述第x-1次上述第2動作中供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體之上述第3電壓,大於上述第x次上述第2動作中供給至上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體之上述第3電壓。
  16. 如請求項12之非揮發性半導體記憶裝置之驅動方法,其中 藉由上述控制器將上述第2汲極側選擇電晶體及上述第2源極側選擇電晶體斷開時, 上述第2通道層之電壓成為將上述第2通道層升壓之電壓,並且上述第1通道層之電壓成為不將上述第1通道層升壓之電壓。
  17. 如請求項16之非揮發性半導體記憶裝置之驅動方法,其中 上述第x-1次上述第2動作包括:使上述第2通道層之電壓成為將上述第2通道層升壓之第1升壓電壓; 上述第x次上述第2動作包括:使上述第2通道層之電壓成為將上述第2通道層升壓之第2升壓電壓,且 上述第1升壓電壓與上述第2升壓電壓不同。
  18. 如請求項17之非揮發性半導體記憶裝置之驅動方法,其中 上述第1升壓電壓小於上述第2升壓電壓。
TW109124916A 2020-03-04 2020-07-23 非揮發性半導體記憶裝置及非揮發性半導體記憶裝置之驅動方法 TWI747394B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-037061 2020-03-04
JP2020037061A JP2021140844A (ja) 2020-03-04 2020-03-04 不揮発性半導体記憶装置及び不揮発性半導体記憶装置の駆動方法

Publications (2)

Publication Number Publication Date
TW202135074A true TW202135074A (zh) 2021-09-16
TWI747394B TWI747394B (zh) 2021-11-21

Family

ID=77524464

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109124916A TWI747394B (zh) 2020-03-04 2020-07-23 非揮發性半導體記憶裝置及非揮發性半導體記憶裝置之驅動方法

Country Status (4)

Country Link
US (1) US11232843B2 (zh)
JP (1) JP2021140844A (zh)
CN (1) CN113362873B (zh)
TW (1) TWI747394B (zh)

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100674952B1 (ko) * 2005-02-05 2007-01-26 삼성전자주식회사 3차원 플래쉬 메모리 소자 및 그 제조방법
JP2008078404A (ja) 2006-09-21 2008-04-03 Toshiba Corp 半導体メモリ及びその製造方法
KR101469106B1 (ko) * 2008-07-02 2014-12-05 삼성전자주식회사 3차원 반도체 장치, 그 동작 방법 및 제조 방법
US9230665B2 (en) * 2010-09-24 2016-01-05 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device
JP2012119013A (ja) * 2010-11-29 2012-06-21 Toshiba Corp 不揮発性半導体記憶装置
KR20130005435A (ko) * 2011-07-06 2013-01-16 에스케이하이닉스 주식회사 3차원 불휘발성 메모리 소자 제조방법
KR101811035B1 (ko) * 2011-09-30 2017-12-21 삼성전자주식회사 불휘발성 메모리 및 그것의 소거 방법
US8599616B2 (en) * 2012-02-02 2013-12-03 Tower Semiconductor Ltd. Three-dimensional NAND memory with stacked mono-crystalline channels
US9171584B2 (en) * 2012-05-15 2015-10-27 Sandisk 3D Llc Three dimensional non-volatile storage with interleaved vertical select devices above and below vertical bit lines
KR20140075949A (ko) * 2012-12-11 2014-06-20 삼성전자주식회사 불휘발성 메모리 장치 및 메모리 시스템
KR102039600B1 (ko) * 2013-08-16 2019-11-01 에스케이하이닉스 주식회사 반도체 메모리 장치
JP2015133458A (ja) * 2014-01-16 2015-07-23 株式会社東芝 不揮発性半導体記憶装置
JP2018147530A (ja) * 2017-03-03 2018-09-20 東芝メモリ株式会社 半導体記憶装置
JP2019053798A (ja) * 2017-09-14 2019-04-04 東芝メモリ株式会社 半導体記憶装置
JP2020092141A (ja) 2018-12-04 2020-06-11 キオクシア株式会社 半導体記憶装置

Also Published As

Publication number Publication date
CN113362873B (zh) 2023-10-13
CN113362873A (zh) 2021-09-07
US20210280257A1 (en) 2021-09-09
TWI747394B (zh) 2021-11-21
US11232843B2 (en) 2022-01-25
JP2021140844A (ja) 2021-09-16

Similar Documents

Publication Publication Date Title
US11875851B2 (en) Semiconductor memory device
US10614900B2 (en) Semiconductor memory device
US10672487B2 (en) Semiconductor memory device
CN112365914B (zh) 半导体存储装置以及在半导体装置中执行验证动作的方法
JP4709867B2 (ja) 半導体記憶装置
TW201826269A (zh) 半導體記憶裝置
JP2010287283A (ja) 不揮発性半導体メモリ
CN112530486B (zh) 半导体存储装置
TWI713050B (zh) 半導體記憶裝置
CN113571112B (zh) 半导体存储装置
TWI747394B (zh) 非揮發性半導體記憶裝置及非揮發性半導體記憶裝置之驅動方法
TWI806108B (zh) 非揮發性半導體記憶裝置