TWI713050B - 半導體記憶裝置 - Google Patents

半導體記憶裝置 Download PDF

Info

Publication number
TWI713050B
TWI713050B TW108125944A TW108125944A TWI713050B TW I713050 B TWI713050 B TW I713050B TW 108125944 A TW108125944 A TW 108125944A TW 108125944 A TW108125944 A TW 108125944A TW I713050 B TWI713050 B TW I713050B
Authority
TW
Taiwan
Prior art keywords
line
voltage
semiconductor layer
dummy word
word line
Prior art date
Application number
TW108125944A
Other languages
English (en)
Other versions
TW202036549A (zh
Inventor
武木田秀人
Original Assignee
日商東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東芝記憶體股份有限公司 filed Critical 日商東芝記憶體股份有限公司
Publication of TW202036549A publication Critical patent/TW202036549A/zh
Application granted granted Critical
Publication of TWI713050B publication Critical patent/TWI713050B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/14Word line organisation; Word line lay-out
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/10Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • G11C5/063Voltage and signal distribution in integrated semi-conductor memory access lines, e.g. word-line, bit-line, cross-over resistance, propagation delay
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5671Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge trapping in an insulator
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • G11C16/16Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/24Bit-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/344Arrangements for verifying correct erasure or for detecting overerased cells
    • G11C16/3445Circuits or methods to verify correct erasure of nonvolatile memory cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B41/23Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B41/27Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/41Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region of a memory region comprising a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/10EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series

Abstract

本發明之實施形態提供一種能夠提高性能之半導體記憶裝置。  實施形態之半導體記憶裝置包含:於第1方向上自下方依序積層之源極線、第1選擇閘極線、複數個字元線、虛設字元線、及第2選擇閘極線;第1半導體層26,其於第1選擇閘極線、複數個字元線、及虛設字元線之內部沿第1方向延伸,且電性連接於源極線;複數個記憶胞,其等形成於第1半導體層26與複數個字元線之交叉部分;導電層31,其設置於第1半導體層26上,於積層方向上與虛設字元線局部重疊,且包含N型擴散層;第2半導體層33,其於第2選擇閘極線之內部沿第1方向延伸,且與導電層31相接;位元線,其設置於第2選擇閘極線之上方,且電性連接於第2半導體層33;以及控制電路17,其控制抹除動作。

Description

半導體記憶裝置
本發明之實施形態係關於一種半導體記憶裝置。
作為半導體記憶裝置之一種,已知有NAND(Not AND,反及)型快閃記憶體。又,已知有具備三維地積層之複數個記憶胞之NAND型快閃記憶體。
實施形態提供一種能夠提高性能之半導體記憶裝置。
實施形態之半導體記憶裝置具備:於第1方向上自下方依序積層之源極線、第1選擇閘極線、複數個字元線、第1虛設字元線、及第2選擇閘極線;第1半導體層,其於上述第1選擇閘極線、上述複數個字元線、及上述第1虛設字元線之內部沿上述第1方向延伸,且電性連接於上述源極線;複數個記憶胞,其等形成於上述第1半導體層與上述複數個字元線之交叉部分;導電層,其設置於上述第1半導體層上,於積層方向上與上述第1虛設字元線局部重疊,且包含N型擴散層;第2半導體層,其於上述第2選擇閘極線之內部沿上述第1方向延伸,且與上述導電層相接;位元線,其設置於上述第2選擇閘極線之上方,且電性連接於上述第2半導體層;以及控制電路。上述控制電路於上述複數個記憶胞之抹除動作時,對上述源極線、上述第1選擇閘極線、上述第2選擇閘極線、及上述位元線施加第1電壓,對上述複數個字元線施加低於上述第1電壓之第2電壓,對上述第1虛設字元線施加上述第1電壓與上述第2電壓之間之第3電壓。
以下,參照圖式對實施形態進行說明。以下所示之若干種實施形態例示了用以體現本發明之技術思想之裝置及方法,且並非藉由構成構件之形狀、構造、配置等特定出本發明之技術思想。圖式係模式性或概念性者,各部分之厚度與寬度之關係、部分間之大小之比率等未必與實際相同。又,即便於表示相同部分之情形時,亦有根據圖式而不同地表示彼此之尺寸或比率之情況。於以下說明中,對具有相同功能及構成之要素標註相同符號,並適當省略其詳細說明,對不同部分進行說明。
[1]第1實施形態 [1-1]半導體記憶裝置1之區塊構成  第1實施形態之半導體記憶裝置1係能夠非揮發性地記憶資料之NAND型快閃記憶體。圖1係第1實施形態之半導體記憶裝置1之方塊圖。
半導體記憶裝置1具備記憶胞陣列10、列解碼器11、行解碼器12、感測放大器13、輸入輸出電路14、指令暫存器15、位址暫存器16、定序器(控制電路)17、及電壓產生電路18等。
記憶胞陣列10具備j個區塊BLK0~BLK(j-1)。j為1以上之整數。複數個區塊BLK分別具備複數個記憶胞電晶體。記憶胞電晶體包含能夠電重寫之記憶胞。關於區塊BLK之具體構成將於下文進行敍述。為了控制施加至記憶胞電晶體之電壓,於記憶胞陣列10中配設有複數個位元線、複數個字元線、及源極線等。
列解碼器11自位址暫存器16獲得列位址,將該列位址解碼。列解碼器11基於經解碼之列位址,進行字元線等之選擇動作。然後,列解碼器11對記憶胞陣列10供給寫入動作、讀出動作、及抹除動作所需之複數個電壓。
行解碼器12自位址暫存器16獲得行位址,將該行位址解碼。行解碼器12基於經解碼之行位址,進行位元線之選擇動作。
感測放大器13於讀出動作時,感測及放大自記憶胞電晶體讀出至位元線之資料。又,感測放大器13於寫入動作時將寫入資料傳輸至位元線。
輸入輸出電路14經由複數個輸入輸出線(DQ線)連接於外部裝置(主機裝置)。輸入輸出電路14自外部裝置接收指令CMD、及位址ADD。藉由輸入輸出電路14接收到之指令CMD被送至指令暫存器15。藉由輸入輸出電路14接收到之位址ADD被送至位址暫存器16。又,輸入輸出電路14於與外部裝置之間進行資料DAT之收發。
定序器17自外部裝置接收控制信號CNT。控制信號CNT包含晶片賦能信號CEn、指令鎖存賦能信號CLE、位址鎖存賦能信號ALE、寫入賦能信號WEn、及讀出賦能信號REn等。附記於信號名之“n”表示低態有效(active low)。定序器17基於保持於指令暫存器15之指令CMD、及控制信號CNT,控制半導體記憶裝置1整體之動作。又,定序器17執行寫入動作、讀出動作、及抹除動作。
電壓產生電路18自半導體記憶裝置1之外部獲得電源電壓,使用該電源電壓,產生寫入動作、讀出動作、及抹除動作所需之複數個電壓。電壓產生電路18將產生之電壓供給至列解碼器11、及感測放大器13等。
[1-2]記憶胞陣列10之電路構成 接下來,對記憶胞陣列10之電路構成進行說明。圖2係圖1所示之記憶胞陣列10中所包含之1個區塊BLK之電路圖。
複數個區塊BLK分別具備複數個串單元SU。圖2中例示了4個串單元SU0~SU3。1個區塊BLK中所包含之串單元SU之數量可任意設定。
複數個串單元SU分別具備複數個NAND串(記憶體串)NS。1個串單元SU中所包含之NAND串NS之數量可任意設定。
複數個NAND串NS分別具備複數個記憶胞電晶體MT、虛設胞電晶體DT、及選擇電晶體ST1、ST2。虛設胞電晶體DT、及複數個記憶胞電晶體MT串聯連接於選擇電晶體ST1之源極與選擇電晶體ST2之汲極之間。本說明書中,有時亦將記憶胞電晶體稱為記憶胞或胞。為了簡化,圖2例示了NAND串NS具備8個記憶胞電晶體MT(MT0~MT7)之構成例,但NAND串NS所具備之記憶胞電晶體MT之數量實際多於此,且可任意設定。
記憶胞電晶體MT具備控制閘極電極及電荷蓄積層,非揮發性地記憶資料。記憶胞電晶體MT能夠記憶1位資料、或2位以上之資料。虛設胞電晶體DT具有與記憶胞電晶體MT相同之構造,不用於資料記憶。
選擇電晶體ST1、ST2用於各種動作中之串單元SU之選擇。選擇電晶體ST1亦可包含經串聯連接之複數個選擇電晶體、例如4個選擇電晶體。同樣地,選擇電晶體ST2亦可包含經串聯連接之複數個選擇電晶體、例如4個選擇電晶體。
串單元SU0中所包含之複數個選擇電晶體ST1之閘極共通連接於選擇閘極線SGD0,同樣地,於串單元SU1~SU3分別連接選擇閘極線SGD1~SGD3。串單元SU0中所包含之複數個選擇電晶體ST2之閘極共通連接於選擇閘極線SGS。同樣地,於串單元SU1~SU3分別連接選擇閘極線SGS。此外,亦可於各區塊BLK中所包含之串單元SU0~SU3連接個別之選擇閘極線SGS、即分別連接選擇閘極線SGS0~SGS3。
各區塊BLK中所包含之記憶胞電晶體MT0~MT7之控制閘極分別連接於字元線WL0~WL7。虛設胞電晶體DT之控制閘極連接於虛設字元線DWL。
各區塊BLK內呈矩陣狀配置之NAND串NS中位於同一行之複數個NAND串NS之選擇電晶體ST1之汲極共通連接於位元線BL0~BL(m-1)之任一個。“m”為1以上之整數。進而,各位元線BL共通連接於複數個區塊BLK,連接於位於各區塊BLK中所包含之各串單元SU內之1個NAND串NS。各區塊BLK中所包含之複數個選擇電晶體ST2之源極共通連接於源極線SL。源極線SL例如共通連接於複數個區塊BLK。
各區塊BLK中所包含之複數個記憶胞電晶體MT之資料例如統一抹除。讀出及寫入係針對配設於1個串單元SU之共通連接於1條字元線WL之複數個記憶胞電晶體MT統一進行。將於1個串單元SU內共有字元線WL之記憶胞電晶體MT之組稱為胞單元CU。將胞單元CU中所包含之複數個記憶胞電晶體MT分別記憶之1位資料之集合稱為頁。即,對胞單元CU之寫入動作及讀出動作係以頁為單位進行。
[1-3]記憶胞電晶體MT之閾值分佈 接下來,對記憶胞電晶體MT可選取之閾值電壓Vth之分佈進行說明。圖3係表示記憶胞電晶體MT之閾值分佈之一例之模式圖。記憶胞電晶體MT能夠記憶2位以上之資料。本實施形態中,以記憶胞電晶體MT記憶3位之資料之情況、所謂TLC(triple level cell,三階胞)方式為例進行說明。
3位資料係由低階(lower)位、中階(middle)位、及高階(upper)位規定。於記憶胞電晶體MT記憶3位之情形時,記憶胞電晶體MT可選取對應於複數個閾值電壓之8個狀態(state)中之任一個。將8個狀態自低狀態起依序稱為狀態“Er”、“A”、“B”、“C”、“D”、“E”、“F”、“G”。分別屬於狀態“Er”、“A”、“B”、“C”、“D”、“E”、“F”、“G”之複數個記憶胞電晶體MT形成分佈。
對狀態“Er”、“A”、“B”、“C”、“D”、“E”、“F”、“G”分別分配例如資料“111”、“110”、“100”、“000”、“010”、“011”、“001”、“101”。位之排列若設為低階位“X”、中階位“Y”、高階位“Z”,則為“Z、Y、X”。閾值分佈與資料之分配可任意設定。
為了將讀出對象之記憶胞電晶體MT中記憶之資料讀出,判定該記憶胞電晶體MT之閾值電壓所屬之狀態。為了判定狀態,使用讀出電壓AR、BR、CR、DR、ER、FR、GR,讀出電壓AR、BR、CR、DR、ER、FR、GR依序變高。
狀態“Er”例如相當於已抹除資料之狀態(抹除狀態)。屬於狀態“Er”之記憶胞電晶體MT之閾值電壓低於電壓AR,例如具有負值。
狀態“A”~“G”相當於對電荷蓄積層注入電荷而對記憶胞電晶體MT寫入了資料之狀態,屬於狀態“A”~“G”之記憶胞電晶體MT之閾值電壓例如具有正值。屬於狀態“A”之記憶胞電晶體MT之閾值電壓高於讀出電壓AR,且為讀出電壓BR以下。屬於狀態“B”之記憶胞電晶體MT之閾值電壓高於讀出電壓BR,且為讀出電壓CR以下。屬於狀態“C”之記憶胞電晶體MT之閾值電壓高於讀出電壓CR,且為讀出電壓DR以下。屬於狀態“D”之記憶胞電晶體MT之閾值電壓高於讀出電壓DR,且為讀出電壓ER以下。屬於狀態“E”之記憶胞電晶體MT之閾值電壓高於讀出電壓ER,且為讀出電壓FR以下。屬於狀態“F”之記憶胞電晶體MT之閾值電壓高於讀出電壓FR,且為讀出電壓GR以下。屬於狀態“G”之記憶胞電晶體MT之閾值電壓高於讀出電壓GR,且低於電壓VREAD。
電壓VREAD係對連接於非讀出對象之胞單元CU之記憶胞電晶體MT之字元線WL施加之電壓,高於處於任一狀態之記憶胞電晶體MT之閾值電壓。即,控制閘極被施加電壓VREAD之記憶胞電晶體MT不論所保持之資料如何,均成為接通狀態。
又,於相鄰之閾值分佈之間,分別設定用於寫入動作之驗證電壓。具體來說,對應於狀態“A”、“B”、“C”、“D”、“E”、“F”、“G”,分別設定驗證電壓AV、BV、CV、DV、EV、FV、GV。驗證電壓AV、BV、CV、DV、EV、FV、GV分別設定為較讀出電壓AR、BR、CR、DR、ER、FR、GR略高。
如上所述,各記憶胞電晶體MT設定為8個狀態之任一者,能夠記憶3位資料。又,寫入及讀出係以1個胞單元CU內之頁單位進行。於記憶胞電晶體MT記憶3位資料之情形時,對1個胞單元CU內之3個頁分別分配低階位、中階位、及高階位。對低階位、中階位、及高階位統一進行寫入或讀出之頁分別稱為低階(lower)頁、中階(middle)頁、及高階(upper)頁。
在應用如上所述之資料分配之情形時,低階頁藉由使用讀出電壓AR、ER之讀出動作來確定。中階頁藉由使用讀出電壓BR、DR、FR之讀出動作來確定。高階頁藉由使用讀出電壓CR、GR之讀出動作來確定。
[1-4]記憶胞陣列10之構造 其次,對記憶胞陣列10之構造進行說明。此外,以下參照之圖式中,X方向與字元線WL之延伸方向對應。Y方向與位元線BL之延伸方向對應。Z方向與相對於形成半導體記憶裝置1之半導體基板之表面之鉛垂方向對應。
圖4係記憶胞陣列10之一部分區域之俯視圖。記憶胞陣列10具備複數個記憶體柱MP。複數個記憶體柱MP分別構成上述NAND串NS。複數個記憶體柱MP配置成例如錯位狀。
複數個位元線BL沿Y方向延伸,沿X方向排列。記憶體柱MP藉由接觸插塞CP電性連接於位元線BL。
於圖4之示例中,鄰接之2條位元線BL以與1個記憶體柱MP重疊之方式配置。沿Y方向排成一列之複數個記憶體柱MP每隔1個連接1條位元線。
於記憶胞陣列10設置有複數個狹縫ST、及複數個狹縫SHE。狹縫ST及狹縫SHE包含絕緣層,例如包含氧化矽(SiO 2)。
複數個狹縫ST沿X方向延伸。狹縫ST具有將字元線WL、及選擇閘極線SGD、SGS分離之功能。又,狹縫ST具有將Y方向上鄰接之區塊BLK分離之功能。
複數個狹縫SHE沿X方向延伸。狹縫SHE具有將選擇閘極線SGD分離之功能。又,狹縫SHE具有將Y方向上鄰接之串單元SU分離之功能。
圖5係記憶胞陣列10之一部分區域之剖視圖。圖5係沿1條位元線BL之剖視圖。
基板20包含半導體基板。於基板20之上方設置有源極線SL。源極線SL沿X-Y平面形成為平面狀。源極線SL例如包含多晶矽。
於源極線SL之上方,分別隔著複數個絕緣層而依序積層作為選擇閘極線SGS發揮功能之配線層21、作為複數個字元線WL(包含字元線WL0~WL7)發揮功能之複數個配線層22、作為虛設字元線DWL發揮功能之配線層23、及作為選擇閘極線SGD發揮功能之配線層24。配線層21~24例如包含鎢(W)等金屬。此外,於圖5中,為了避免圖式變得繁雜,省略層間絕緣層之影線。
選擇閘極線SGS亦可包含複數個選擇閘極線(例如4條)。於該情形時,設置有與複數個選擇閘極線SGS對應數量之選擇電晶體ST2。同樣地,選擇閘極線SGD亦可包含複數個選擇閘極線(例如4根)。於該情形時,設置有與複數個選擇閘極線SGD對應數量之選擇電晶體ST1。
各記憶體柱MP具備下部柱LP、及上部柱UP。上部柱UP積層於下部柱LP上。
下部柱LP設置於源極線上,具有沿Z方向延伸之柱狀。下部柱LP貫通配線層21~23。下部柱LP之上端位於配線層23與配線層24之間。
上部柱UP具有沿Z方向延伸之柱狀,貫通配線層24。上部柱UP之上端位於配線層24與位元線BL之間。 圖6係將1個下部柱LP沿水平方向(沿X-Y平面之方向)切斷之剖視圖。此外,圖6係包含任意之配線層22之剖視圖。
下部柱LP設置於記憶體孔LMH內。記憶體孔LMH之平面形狀例如為圓。記憶體孔LMH以貫通配線層21~23之方式沿Z方向延伸。下部柱LP具備核心層25、半導體層26、及記憶體膜(積層膜)27。
核心層25沿Z方向延伸。核心層25包含絕緣層,例如包含氧化矽(SiO 2)。
於核心層25之側面之周圍設置有半導體層26。作為半導體層26,例如使用多晶矽。半導體層26係形成有記憶胞電晶體MT之通道之區域。如圖5所示,半導體層26以嵌入至源極線SL之方式電性連接於源極線SL。
於半導體層26之側面之周圍設置有記憶體膜27。記憶體膜27具備隧道絕緣膜28、電荷蓄積膜(亦稱為電荷蓄積層)29、及阻擋絕緣膜30。隧道絕緣膜28與半導體層26相接。阻擋絕緣膜30與配線層21~24相接。作為隧道絕緣膜28,例如使用氧化矽。作為電荷蓄積膜29,使用絕緣膜,例如使用氮化矽(SiN)、或金屬氧化物(氧化鉿等)。作為阻擋絕緣膜30,例如使用氧化矽。
選擇閘極線SGS與下部柱LP交叉之區域構成選擇電晶體ST2。字元線WL與下部柱LP交叉之區域構成記憶胞電晶體MT。虛設字元線DWL與下部柱LP交叉之區域構成虛設胞電晶體DT。
下部柱LP進而具備導電層31。導電層31設置於半導體層26上。導電層31包含對多晶矽導入高濃度之N型雜質(磷(P)、或砷(As)等)而成之N型擴散層(亦稱為N +型擴散層)。關於導電層31之詳細情況將於下文敍述。
圖7係將1個上部柱UP沿水平方向(沿X-Y平面之方向)切斷之剖視圖。此外,圖7係包含配線層24之剖視圖。
上部柱UP設置於記憶體孔UMH內。記憶體孔UMH之平面形狀例如為圓。記憶體孔UMH以貫通配線層24之方式沿Z方向延伸。上部柱UP具備核心層32、半導體層33、及積層膜34。
核心層32沿Z方向延伸。核心層32包含絕緣層,例如包含氧化矽。
於核心層32之側面之周圍設置有半導體層33。作為半導體層33,例如使用多晶矽。半導體層33係形成選擇電晶體ST1之通道之區域。如圖5所示,半導體層33電性連接於下部柱LP中所包含之導電層31。
於半導體層33之側面之周圍設置有積層膜34。積層膜34例如具有與下部柱LP中所包含之記憶體膜27相同之構成。即,記憶體膜34具備隧道絕緣膜35、電荷蓄積膜36、及阻擋絕緣膜37。此外,積層膜34只要具有作為閘極絕緣膜之功能即可,因此,例如亦可由包含氧化矽之1層絕緣膜構成。
選擇閘極線SGD與上部柱UP交叉之區域構成選擇電晶體ST1。
上部柱UP進而具備導電層38。導電層38設置於半導體層33上。導電層38例如包含對多晶矽導入高濃度之N型雜質而成之N型擴散層。
於記憶體柱MP(具體為上部柱UP)上設置有電性連接於導電層38之接觸插塞CP。於接觸插塞CP上設置有沿Y方向延伸之位元線BL。
[1-5]記憶體柱MP之詳細構造 其次,對記憶體柱MP之詳細構造進行說明。圖8係記憶體柱MP之詳細剖視圖。圖8中,抽選下部柱LP中包含虛設字元線DWL之區域、及上部柱UP進行例示。
複數個字元線WL、及虛設字元線DWL分別隔著複數個層間絕緣層40而積層。於虛設字元線DWL上設置有層間絕緣層41。 下部柱LP中所包含之導電層31如上所述包含N型擴散層。N型擴散層31之下端位於較虛設字元線DWL之上端更下方。即,N型擴散層31於Z方向上與虛設字元線DWL局部重疊。
於圖8之示例中,選擇閘極線SGD包含4條選擇閘極線SGDA、SGDB、SGDC、SGDD。即,於層間絕緣層41上分別隔著複數個層間絕緣層42而積層作為選擇閘極線SGDA、SGDB、SGDC、SGDD發揮功能之4層配線層24。
選擇閘極線SGDA與上部柱UP交叉之區域構成選擇電晶體ST1A。選擇閘極線SGDB與上部柱UP交叉之區域構成選擇電晶體ST1B。選擇閘極線SGDC與上部柱UP交叉之區域構成選擇電晶體ST1C。選擇閘極線SGDD與上部柱UP交叉之區域構成選擇電晶體ST1D。選擇電晶體ST1A~ST1D串聯連接。
上部柱UP貫通4層配線層24。上部柱UP中所包含之半導體層33電性連接於N型擴散層31。上部柱UP中所包含之導電層38如上所述包含N型擴散層。N型擴散層38電性連接於半導體層33。
[1-6]半導體記憶裝置1之動作 對如上所述構成之半導體記憶裝置1之動作進行說明。
首先,對記憶胞電晶體MT之閾值電壓進行說明。抹除狀態之記憶胞電晶體MT為閾值電壓最低之狀態,其閾值電壓例如具有負值。於將資料寫入至記憶胞電晶體MT之情形時,重複進行包含編程動作與驗證動作之複數個編程循環。
編程動作係藉由對記憶胞電晶體MT之電荷蓄積層注入電荷(電子)而使記憶胞電晶體MT之閾值電壓上升,或藉由禁止對電荷蓄積層注入電子而維持記憶胞電晶體MT之閾值電壓之動作。對選擇字元線施加編程電壓VPGM。將使閾值電壓上升之動作稱為「“0”寫入」,將維持閾值電壓之動作稱為「“1”寫入」或「寫入禁止」。更具體來說,關於“0”寫入與“1”寫入,施加至位元線BL之電壓不同。對與“0”寫入對應之位元線BL施加例如接地電壓Vss。對與“1”寫入對應之位元線BL施加例如電源電壓Vdd(>Vss)。
驗證動作係於編程動作後,讀出記憶胞電晶體MT之資料,判定記憶胞電晶體MT之閾值電壓是否達到目標電平之動作。對選擇字元線施加所需之驗證電壓。將記憶胞電晶體MT之閾值電壓達到目標電平之情況稱為「驗證通過」,將未達到目標電平之情況稱為「驗證失敗」。驗證動作之詳細情況與讀出動作相同。
又,設定為,每次編程循環增加時,編程電壓VPGM增加升壓電壓ΔVPGM。藉此,能夠使記憶胞電晶體MT之閾值電壓依序漂移。
接下來,對抹除動作進行說明。所謂抹除動作係指將記憶胞電晶體MT之閾值電壓設定為表示抹除狀態之閾值電壓(狀態“Er”)之動作。
圖9係說明半導體記憶裝置1之抹除序列之流程圖。圖10係說明半導體記憶裝置1之抹除序列之時序圖。抹除序列包括包含抹除動作及驗證動作之複數個抹除循環。
定序器17執行抹除動作(步驟S100)。本實施形態中,使虛設字元線DWL附近之N型擴散層31之端部(換言之,虛設胞電晶體DT之閘極端之通道)產生GIDL(gate induced drain leakage,閘感應汲極漏電流)。然後,使用由電洞產生之漏電流使記憶胞電晶體MT之通道電位升壓而進行抹除動作。
如圖10所示,於時刻t0,定序器17對選擇閘極線SGDA~SGDD、位元線BL、源極線SL、及選擇閘極線SGS施加抹除電壓Vera。此外,圖10中,將選擇閘極線SGDA~SGDD一起表示為選擇閘極線SGD。定序器17對虛設字元線DWL施加電壓“Vera-ΔV”。定序器17對所有字元線WL施加電壓VWLera。電壓VWLera係充分低於抹除電壓Vera之電壓,例如為接地電壓Vss(=0 V)。電壓“Vera-ΔV”設定為高於0 V且低於抹除電壓Vera。電壓ΔV係用以產生GIDL之電壓,例如設定為8 V左右、或8 V以上。
圖11係說明抹除動作之模式圖。若對選擇閘極線SGDA~SGDD施加抹除電壓Vera,則於半導體層33形成通道33A(亦稱為反轉層)。
對虛設字元線DWL施加低於抹除電壓Vera之電壓“Vera-ΔV”。藉此,於N型擴散層31之端部產生GIDL,對半導體層26注入電洞,半導體層26被充電至抹除電壓Vera附近。圖11之由圓圈包圍之“+”表示電洞。於是,字元線WL與半導體層26之電位差變大,記憶胞電晶體MT之電荷蓄積層中蓄積之電子被抽出至半導體層26。結果,記憶胞電晶體MT之閾值電壓變低。
圖12係說明產生電洞電流之情況之模式圖。圖12係抽選虛設字元線DWL與導電層31之一部分區域進行例示。圖12之由圓圈包圍之“+”表示電洞,由圓圈包圍之“-”表示電子。圖12表示導電層(N型擴散層)31之更詳細之剖視圖。
N型擴散層31設置於包含多晶矽之半導體層31A內。N型擴散層31係以圖12之虛線表示之區域。於圖12之示例中,於半導體層26上形成半導體層31A。然後,對半導體層31A內導入高濃度之N型雜質,而於半導體層31A內形成N型擴散層31。如圖12所示,N型擴散層31以進入至較虛設字元線DWL之上表面更下方之方式形成。
若對虛設字元線DWL施加電壓,則於N型擴散層31內形成N型區域。於圖12中,N型區域係N型擴散層31內之實線所表示之區域。當進行抹除動作時,於N型區域之邊界產生電洞,產生電洞電流。
於時刻t1,重設上述各電壓。
繼而,定序器17執行驗證動作(抹除驗證動作)(步驟S101)。驗證動作中,使用表示抹除狀態之狀態“Er”與狀態“A”之間之驗證電壓VWLev。驗證電壓VWLev例如為0 V。而且,具有驗證電壓VWLev以下之閾值電壓之記憶胞電晶體MT通過驗證。
於時刻t2,定序器17對源極線SL施加例如電源電壓Vdd,對選擇閘極線SGS施加電壓Vsg。電壓Vsg係使選擇電晶體ST1A~ST1D、及選擇電晶體ST2成為接通狀態之電壓,具有“Vsg>Vdd”之關係。
於時刻t3,定序器17對選擇閘極線SGD施加電壓Vsg。定序器17對所有字元線WL施加驗證電壓VWLev(=0 V)。進而,定序器17對虛設字元線DWL施加電壓Vg。電壓Vg係使虛設胞電晶體DT成為接通狀態之電壓,且係高於驗證電壓VWLev(=0 V)之電壓。
於上述抹除動作中,對虛設字元線DWL施加較施加至字元線WL之電壓(0 V)高之電壓。藉此,虛設胞電晶體DT之閾值電壓有可能高於驗證電壓VWLev,即,虛設胞電晶體DT有可能未被設定為抹除狀態。藉此,對虛設字元線DWL施加使虛設胞電晶體DT成為接通狀態之電壓Vg。
繼而,定序器17判定驗證是否通過(步驟S102)。根據上述電壓關係,若抹除對象之所有記憶胞電晶體MT之閾值電壓成為驗證電壓VWLev以下,則該記憶胞電晶體MT接通,位元線BL之電位變得高於0 V。於該情形時,定序器17判定為驗證通過。
另一方面,若某一記憶胞電晶體MT之閾值電壓高於驗證電壓VWLev,則該記憶胞電晶體MT斷開,對應之位元線BL之電位維持0 V。於該情形時,定序器17判定為驗證失敗。
於時刻t4,重設上述各電壓。
於驗證通過之情形時,定序器17結束抹除序列。另一方面,於驗證失敗之情形時,定序器17將抹除電壓Vera設定為增加升壓電壓ΔVera(步驟S103)。然後,定序器17重複進行抹除循環。
此外,於即便達到規定次數亦未通過驗證之情形時,定序器17亦可以判定為抹除錯誤,將該結果輸出到外部。
[1-7]變化例 用以產生GIDL之虛設字元線DWL之條數並不限定於1條,亦可為2條。圖13係變化例之記憶體柱MP之剖視圖。
於複數個字元線WL之上方,分別隔著複數個層間絕緣層40而積層虛設字元線DWL1、DWL2。N型擴散層31於Z方向上與虛設字元線DWL2局部重疊。虛設字元線DWL1與下部柱LP交叉之區域構成虛設胞電晶體DT1。虛設字元線DWL2與下部柱LP交叉之區域構成虛設胞電晶體DT2。
虛設字元線DWL1、DWL2之電壓控制與上述虛設字元線DWL之電壓控制相同。
如此,亦可使用2條虛設字元線DWL1、DWL2產生GIDL。
[1-8]第1實施形態之效果 於第1實施形態中,半導體記憶裝置1具備將下部柱LP之半導體層26與上部柱UP之半導體層33電性連接之導電層31。導電層31包含對多晶矽導入高濃度之N型雜質而成之N型擴散層(N型半導體層)。於下部柱LP設置用以產生GIDL之虛設字元線DWL。導電層31以於Z方向上與虛設字元線DWL局部重疊之方式形成。而且,定序器(控制電路)17對虛設字元線DWL施加低於抹除電壓Vera之電壓“Vera-ΔV”。
因此,根據第1實施形態,能夠將下部柱LP之半導體層26自位元線BL側充電至抹除電壓Vera。藉此,能夠更確實地實現抹除動作。進而,能夠提高半導體記憶裝置1之性能。
又,能夠利用將下部柱LP與上部柱UP電性連接之導電層31,產生抹除動作用GIDL。
[2]第2實施形態 第2實施形態係利用將包含記憶胞電晶體之下部柱與包含記憶胞電晶體之上部柱連接之連接部,產生抹除動作用GIDL。
[2-1]記憶胞陣列10之電路構成 對記憶胞陣列10之電路構成進行說明。圖14係第2實施形態之記憶胞陣列10中所包含之1個區塊BLK之電路圖。
複數個NAND串NS分別具備複數個記憶胞電晶體MT、例如2個虛設胞電晶體DT1、DT2、及2個選擇電晶體ST1、ST2。虛設胞電晶體DT1、DT2具有與記憶胞電晶體MT相同之構造,不用於資料記憶。
虛設胞電晶體DT1、DT2串聯連接於第1組之複數個記憶胞電晶體MT與第2組之複數個記憶胞電晶體MT之間。於圖14之示例中,虛設胞電晶體DT1、DT2串聯連接於記憶胞電晶體MT3與記憶胞電晶體MT4之間。
於虛設胞電晶體DT1之閘極連接虛設字元線DWL1。於虛設胞電晶體DT2之閘極連接虛設字元線DWL2。
[2-2]記憶胞陣列10之構造 其次,對記憶胞陣列10之構造進行說明。記憶胞陣列10之俯視圖與圖4相同。
圖15係記憶胞陣列10之一部分區域之剖視圖。各記憶體柱MP具備下部柱LP、及上部柱UP。
下部柱LP貫通配線層21~23。下部柱LP具備核心層25、半導體層26、及記憶體膜27。
下部柱LP側之配線層23作為虛設字元線DWL1發揮功能。虛設字元線DWL1與下部柱LP交叉之區域構成虛設胞電晶體DT1。
於下部柱LP之半導體層26上設置有連接部50。連接部50具有將下部柱LP與上部柱UP電性連接之功能。連接部50具備導電層50A~50C。導電層50A~50C分別包含對多晶矽導入高濃度之N型雜質而成之N型擴散層(N +型擴散層)。關於導電層50A~50C之詳細情況將於下文敍述。
於連接部50上設置有上部柱UP。上部柱UP貫通配線層22~24。上部柱UP與下部柱LP同樣地具備核心層25、半導體層26、及記憶體膜27。
上部柱UP側之配線層23作為虛設字元線DWL2發揮功能。虛設字元線DWL2與上部柱UP交叉之區域構成虛設胞電晶體DT2。
於上部柱UP之半導體層26上設置有導電層38。導電層38例如包含對多晶矽導入高濃度之N型雜質而成之N型擴散層。
[2-3]記憶體柱MP之詳細構造 其次,對記憶體柱MP之詳細構造進行說明。圖16係記憶體柱MP之詳細剖視圖。圖16中抽選以連接部50為中心之記憶體柱MP之中央部進行例示。
複數個字元線WL、及虛設字元線DWL1分別隔著複數個層間絕緣層40而積層。於虛設字元線DWL1上設置有層間絕緣層41。於層間絕緣層41上設置有虛設字元線DWL2。於虛設字元線DWL2上,複數個字元線WL分別隔著複數個層間絕緣層40而積層。
連接部50具備導電層50A~50C。如上所述,導電層50A~50C分別包含N型擴散層。N型擴散層50A之下端位於較虛設字元線DWL1之上端更下方。即,N型擴散層50A於Z方向上與虛設字元線DWL1局部重疊。
N型擴散層50C之上端位於較虛設字元線DWL2之下端更上方。即,N型擴散層50C於Z方向上與虛設字元線DWL2局部重疊。
N型擴散層50A、50C例如以如下方式形成。於形成下部柱LP之半導體層26後,於半導體層26上形成導入了N型雜質之N型擴散層50B。又,於N型擴散層50B上形成上部柱UP之半導體層26。然後,藉由熱製程,使N型擴散層50B之N型雜質擴散至上下之半導體層26,藉此形成N型擴散層50A、50C。
[2-4]半導體記憶裝置1之動作 對以上述方式構成之半導體記憶裝置1之動作進行說明。圖17係說明半導體記憶裝置1之抹除序列之時序圖。
抹除動作包含抹除下部柱LP之記憶胞電晶體MT之資料之抹除動作與抹除上部柱UP之記憶胞電晶體MT之資料之抹除動作。圖17中將下部柱LP側之抹除動作表述為“抹除(LP)”,將上部柱UP側之抹除動作表述為“抹除(UP)”。又,於以下之說明及圖式中,將下部柱LP側之字元線表述為“WL_L”,將上部柱UP側之字元線表述為“WL_U”。
首先,進行下部柱LP側之抹除動作。於時刻t0,定序器17對選擇閘極線SGD、字元線WL_U、虛設字元線DWL2、位元線BL、源極線SL、及選擇閘極線SGS施加抹除電壓Vera。定序器17對虛設字元線DWL1施加電壓“Vera-ΔV”。定序器17對字元線WL_L施加電壓VWLera(=0 V)。
圖18係說明下部柱LP側之抹除動作之模式圖。若對選擇閘極線SGD、字元線WL_U、及虛設字元線DWL2施加抹除電壓Vera,則在上部柱UP之半導體層26形成通道26A。
對虛設字元線DWL1施加低於抹除電壓Vera之電壓“Vera-ΔV”。藉此,於N型擴散層50之端部產生GIDL,下部柱LP之半導體層26被充電至抹除電壓Vera附近。於是,字元線WL_L與半導體層26之電位差變大,記憶胞電晶體MT之電荷蓄積層中蓄積之電子被抽出至半導體層26。結果,記憶胞電晶體MT之閾值電壓變低。
於時刻t1,重設上述各電壓。
繼而,進行上部柱UP側之抹除動作。於時刻t2,定序器17對選擇閘極線SGD、虛設字元線DWL1、字元線WL_L、位元線BL、源極線SL、及選擇閘極線SGS施加抹除電壓Vera。定序器17對虛設字元線DWL2施加電壓“Vera-ΔV”。定序器17對字元線WL_U施加電壓VWLera(=0 V)。
圖19係說明上部柱UP側之抹除動作之模式圖。若對虛設字元線DWL1、字元線WL_L、及選擇閘極線SGS施加抹除電壓Vera,則於下部柱LP之半導體層26形成通道26A。
對虛設字元線DWL2施加低於抹除電壓Vera之電壓“Vera-ΔV”。藉此,於N型擴散層50之端部產生GIDL,上部柱UP之半導體層26被充電至抹除電壓Vera附近。於是,字元線WL_U與半導體層26之電位差變大,記憶胞電晶體MT之電荷蓄積層中蓄積之電子被抽出至半導體層26。結果,記憶胞電晶體MT之閾值電壓變低。
於時刻t3,重設上述各電壓。
於時刻t4~t6,定序器17執行驗證動作。於驗證動作中,定序器17對虛設字元線DWL1、DWL2施加使虛設胞電晶體DT1、DT2成為接通狀態之電壓Vg。其他動作與第1實施形態之驗證動作相同。 此外,抹除動作之順序並不限於下部柱LP、上部柱UP之順序,亦可相反。
[2-5]變化例 用以產生GIDL之虛設字元線DWL之條數並不限定於1條,亦可為2條。圖20係變化例之記憶體柱MP之剖視圖。
於虛設字元線DWL1之下方隔著層間絕緣層40而設置有虛設字元線DWL3。虛設字元線DWL3與下部柱LP交叉之區域構成虛設胞電晶體DT3。
於虛設字元線DWL2之上方隔著層間絕緣層40而設置有虛設字元線DWL4。虛設字元線DWL4與上部柱UP交叉之區域構成虛設胞電晶體DT4。
虛設字元線DWL3之電壓控制與上述虛設字元線DWL1之電壓控制相同。虛設字元線DWL4之電壓控制與上述虛設字元線DWL2之電壓控制相同。
如此,亦可使用2條虛設字元線DWL1、DWL3產生GIDL。同樣地,亦可使用2條虛設字元線DWL2、DWL4產生GIDL。
[2-6]第2實施形態之效果 於第2實施形態中,半導體記憶裝置1具備:連接部50,其將下部柱LP之半導體層26與上部柱UP之半導體層26電性連接;及虛設字元線DWL1、DWL2,其等設置於連接部50之上下且用以產生GIDL。連接部50具備導電層50A~50C,導電層50A~50C分別包含對多晶矽導入高濃度之N型雜質而成之N型擴散層(N型半導體層)。導電層50A以於Z方向上與虛設字元線DWL1局部重疊之方式形成。導電層50C以於Z方向上與虛設字元線DWL2局部重疊之方式形成。而且,定序器(控制電路)17於第1抹除動作中對虛設字元線DWL1施加低於抹除電壓Vera之電壓“Vera-ΔV”。又,定序器17於第2抹除動作中對虛設字元線DWL2施加電壓“Vera-ΔV”。
因此,根據第2實施形態,能夠利用將下部柱LP與上部柱UP電性連接之連接部50,將半導體層26充電至抹除電壓Vera。藉此,能夠更確實地實現抹除動作。進而,能夠提高半導體記憶裝置1之性能。
[3]變化例等 上述實施形態之半導體記憶裝置具備:於第1方向上自下方依序積層之源極線、第1選擇閘極線、複數個字元線、第1虛設字元線、及第2選擇閘極線;第1半導體層《26》,其於上述第1選擇閘極線、上述複數個字元線、及上述第1虛設字元線之內部沿上述第1方向延伸,且電性連接於上述源極線;複數個記憶胞《MT0~MT7》,其等形成於上述第1半導體層與上述複數個字元線之交叉部分;導電層《31》,其設置於上述第1半導體層上,於積層方向上與上述第1虛設字元線局部重疊,且包含N型擴散層;第2半導體層《33》,其於上述第2選擇閘極線之內部沿上述第1方向延伸,且與上述導電層相接;位元線,其設置於上述第2選擇閘極線之上方,且電性連接於上述第2半導體層;以及控制電路。上述控制電路於上述複數個記憶胞之抹除動作時,對上述源極線、上述第1選擇閘極線、上述第2選擇閘極線、及上述位元線施加第1電壓《Vera》,對上述複數個字元線施加低於上述第1電壓之第2電壓《0 V》,對上述第1虛設字元線施加上述第1電壓與上述第2電壓之間之第3電壓《Vera-ΔV》。
上述實施形態之半導體記憶裝置具備:於第1方向上自下方依序積層之源極線、第1選擇閘極線、複數個第1字元線、及第1虛設字元線《DWL1》;第1半導體層《26》,其於上述第1選擇閘極線、上述複數個第1字元線及上述第1虛設字元線之內部沿上述第1方向延伸,且電性連接於上述源極線;複數個第1記憶胞,其等形成於上述第1半導體層與上述複數個第1字元線之交叉部分;連接部《50》,其設置於上述第1半導體層上,且包含N型擴散層;於上述連接部之上方且上述第1方向上自下方依序積層之第2虛設字元線《DWL2》、複數個第2字元線、及第2選擇閘極線;第2半導體層《26》,其於上述第2虛設字元線、上述複數個第2字元線、及上述第2選擇閘極線之內部沿上述第1方向延伸,且電性連接於上述連接部;複數個第2記憶胞,其等形成於上述第2半導體層與上述複數個第2字元線之交叉部分;位元線,其設置於上述第2選擇閘極線之上方,且電性連接於上述第2半導體層;以及控制電路。上述連接部包含:第1導電層《50A》,其於積層方向上與上述第1虛設字元線局部重疊,且包含N型擴散層;及第2導電層《50C》,其於上述積層方向上與上述第2虛設字元線局部重疊,且包含N型擴散層。上述控制電路於上述複數個第1記憶胞之抹除動作時,對上述源極線、上述第1選擇閘極線、上述第2虛設字元線、上述複數個第2字元線、上述第2選擇閘極線、及上述位元線施加第1電壓《Vera》,對上述複數個第1字元線施加低於上述第1電壓之第2電壓《0 V》,對上述第1虛設字元線施加上述第1電壓與上述第2電壓之間之第3電壓《Vera-ΔV》。
本說明書中所謂“連接”表示電性連接,例如並不排除於其間隔著其他元件之情況。
對本發明之若干實施形態進行了說明,但該等實施形態係作為示例提出者,並非意欲限定發明之範圍。該等新穎之實施形態能夠藉由其他各種形態來實施,能夠於不脫離發明主旨之範圍內進行各種省略、替換、變更。該等實施形態或其變化包含於發明之範圍或主旨中,並且包含於申請專利範圍所記載之發明及其均等之範圍內。
[相關申請案] 本申請案享有將日本專利申請案2019-52485號(申請日:2019年3月20日)作為基礎申請案之優先權。本申請案藉由參照該基礎申請案而包含基礎申請案之全部內容。
1                     半導體記憶裝置 10                   記憶胞陣列 11                    列解碼器 12                   行解碼器 13                   感測放大器 14                   輸入輸出電路 15                   指令暫存器 16                   位址暫存器 17                   定序器 18                   電壓產生電路 20                    基板 21                   配線層 22                    配線層 23                   配線層 24                   配線層 25                   核心層 26                   半導體層 26A                 通道 27                    記憶體膜 28                   隧道絕緣膜 29                   電荷蓄積膜 30                   阻擋絕緣膜 31                   導電層 31A                 半導體層 32                   核心層 33                   半導體層 33A                  通道 34                    記憶體膜 35                   隧道絕緣膜 36                   電荷蓄積膜 37                   阻擋絕緣膜 38                   導電層 40                   層間絕緣層 41                   層間絕緣層 42                   層間絕緣層 50                   連接部 50A~50C         導電層 BL                   位元線 BLK                 區塊 CP                   接觸插塞 CU                  胞單元 DT                   虛設胞電晶體 DWL                虛設字元線 LMH                記憶體孔 LP                   下部柱 MP                  記憶體柱 MT                   記憶胞電晶體 NS                   NAND串 SGD                選擇閘極線 SGS                 選擇閘極線 SHE                 狹縫 SL                   源極線 ST                   狹縫 ST1                 選擇電晶體 ST1A~ST1D    選擇電晶體 ST2                 選擇電晶體 SU                   串單元 UMH                記憶體孔 UP                   上部柱 WL                   字元線
圖1係第1實施形態之半導體記憶裝置之方塊圖。  圖2係圖1所示之記憶胞陣列中所包含之1個區塊之電路圖。  圖3係表示記憶胞電晶體之閾值分佈之一例之模式圖。  圖4係記憶胞陣列之一部分區域之俯視圖。  圖5係記憶胞陣列之一部分區域之剖視圖。  圖6係將1個下部柱沿水平方向切斷之剖視圖。  圖7係將1個上部柱沿水平方向切斷之剖視圖。  圖8係記憶體柱之詳細剖視圖。  圖9係說明第1實施形態之半導體記憶裝置之抹除序列之流程圖。  圖10係說明第1實施形態之半導體記憶裝置之抹除序列之時序圖。  圖11係說明抹除動作之模式圖。  圖12係說明產生電洞電流之情況之模式圖。  圖13係變化例之記憶體柱之剖視圖。  圖14係第2實施形態之記憶胞陣列中所包含之1個區塊之電路圖。  圖15係記憶胞陣列之一部分區域之剖視圖。  圖16係記憶體柱之詳細剖視圖。  圖17係說明第2實施形態之半導體記憶裝置之抹除序列之時序圖。  圖18係說明下部柱側之抹除動作之模式圖。  圖19係說明上部柱側之抹除動作之模式圖。  圖20係變化例之記憶體柱之剖視圖。
20            基板 21            配線層 22            配線層 23            配線層 24            配線層 25            核心層 26            半導體層 27            記憶體膜 31            導電層 32            核心層 33            半導體層 34            記憶體膜 38            導電層 BL            位元線 CP            接觸插塞 DT            虛設胞電晶體 DWL         虛設字元線 LP            下部柱 MT           記憶胞電晶體 SGD         選擇閘極線 SGS          選擇閘極線 SHE          狹縫 SL            源極線 ST            狹縫 ST1          選擇電晶體 ST2          選擇電晶體 UP            上部柱 WL           字元線

Claims (8)

  1. 一種半導體記憶裝置,其具備:於第1方向上自下方依序積層之源極線、第1選擇閘極線、複數個字元線、第1虛設字元線、及第2選擇閘極線;第1半導體層,其於上述第1選擇閘極線、上述複數個字元線、及上述第1虛設字元線之內部沿上述第1方向延伸,且電性連接於上述源極線;複數個記憶胞,其等形成於上述第1半導體層與上述複數個字元線之交叉部分;第2半導體層,其設置於上述第1半導體層上,且包含N型擴散區域,該N型擴散區域係於與上述第1方向交叉之第2方向上,與上述第1虛設字元線局部重疊;第3半導體層,其設置於上述第2半導層上,且於上述第2選擇閘極線之內部沿上述第1方向延伸;位元線,其設置於上述第2選擇閘極線之上方,且電性連接於上述第3半導體層;及控制電路;且上述控制電路於上述複數個記憶胞之抹除動作時,對上述源極線、上述第1選擇閘極線、上述第2選擇閘極線、及上述位元線施加第1電壓,對上述複數個字元線施加低於上述第1電壓之第2電壓,對上述第1虛設字元線施加上述第1電壓與上述第2電壓之間之第3電壓。
  2. 如請求項1之半導體記憶裝置,其中 上述第3電壓較上述第1電壓低8V以上。
  3. 如請求項1或2之半導體記憶裝置,其進而具備設置於上述第1虛設字元線與上述字元線之間之第2虛設字元線,且上述控制電路對上述第2虛設字元線施加與上述第1虛設字元線相同之電壓。
  4. 一種半導體記憶裝置,其具備:於第1方向上自下方依序積層之源極線、第1選擇閘極線、複數個第1字元線、及第1虛設字元線;第1半導體層,其於上述第1選擇閘極線、上述複數個第1字元線及上述第1虛設字元線之內部沿上述第1方向延伸,且電性連接於上述源極線;複數個第1記憶胞,其等形成於上述第1半導體層與上述複數個第1字元線之交叉部分;連接部,其設置於上述第1半導體層上,且包括第2半導體層,該第2半導體層包含N型擴散區域;於上述連接部之上方且於上述第1方向上自下方依序積層之第2虛設字元線、複數個第2字元線、及第2選擇閘極線;第3半導體層,其於上述第2虛設字元線、上述複數個第2字元線、及上述第2選擇閘極線之內部沿上述第1方向延伸,且電性連接於上述第2半導體層;複數個第2記憶胞,其等形成於上述第3半導體層與上述複數個第2字元線之交叉部分; 位元線,其設置於上述第2選擇閘極線之上方,且電性連接於上述第3半導體層;及控制電路;上述第2半導體層包含:第4半導體層,其包括於與上述第1方向交叉之第2方向上與上述第1虛設字元線局部重疊之N型擴散區域;及第5半導體層,其包括於上述第2方向上與上述第2虛設字元線局部重疊之N型擴散區域;且上述控制電路於上述複數個第1記憶胞之抹除動作時,對上述源極線、上述第1選擇閘極線、上述第2虛設字元線、上述複數個第2字元線、上述第2選擇閘極線、及上述位元線施加第1電壓,對上述複數個第1字元線施加低於上述第1電壓之第2電壓,對上述第1虛設字元線施加上述第1電壓與上述第2電壓之間之第3電壓。
  5. 如請求項4之半導體記憶裝置,其中上述控制電路對上述源極線、上述第1選擇閘極線、上述第1虛設字元線、上述複數個第1字元線、上述第2選擇閘極線、及上述位元線施加上述第1電壓,對上述複數個第2字元線施加上述第2電壓,對上述第2虛設字元線施加上述第3電壓。
  6. 如請求項4或5之半導體記憶裝置,其中上述第3電壓較上述第1電壓低8V以上。
  7. 如請求項4或5之半導體記憶裝置,其進而具備設置於上述第1虛設字元線與上述第1字元線之間之第3虛設字元線,且上述控制電路對上述第3虛設字元線施加與上述第1虛設字元線相同之電壓。
  8. 如請求項4或5之半導體記憶裝置,其進而具備設置於上述第2虛設字元線與上述第2字元線之間之第4虛設字元線,且上述控制電路對上述第4虛設字元線施加與上述第2虛設字元線相同之電壓。
TW108125944A 2019-03-20 2019-07-23 半導體記憶裝置 TWI713050B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019-052485 2019-03-20
JP2019052485A JP2020155577A (ja) 2019-03-20 2019-03-20 半導体記憶装置

Publications (2)

Publication Number Publication Date
TW202036549A TW202036549A (zh) 2020-10-01
TWI713050B true TWI713050B (zh) 2020-12-11

Family

ID=72290199

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108125944A TWI713050B (zh) 2019-03-20 2019-07-23 半導體記憶裝置

Country Status (4)

Country Link
US (1) US10770117B1 (zh)
JP (1) JP2020155577A (zh)
CN (1) CN111725211A (zh)
TW (1) TWI713050B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021150415A (ja) * 2020-03-18 2021-09-27 キオクシア株式会社 半導体記憶装置
US20220216396A1 (en) * 2021-01-04 2022-07-07 Taiwan Semiconductor Manufacturing Co., Ltd. Memory device and manufacturing method thereof

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140247663A1 (en) * 2013-03-04 2014-09-04 Sandisk Technologies Inc. Non-volatile storage with process that reduces read disturb on end wordlines
US20150348637A1 (en) * 2010-02-09 2015-12-03 Jinman Han Nonvolatile memory devices, operating methods thereof and memory systems including the same
US9299447B2 (en) * 2014-03-25 2016-03-29 SK Hynix Inc. 3-dimensional semiconductor device having memory cells stacked over substrate
US20180322935A1 (en) * 2016-07-07 2018-11-08 Sandisk Technologies Llc Word line dependent pass voltages in non-volatile memory
US20190035480A1 (en) * 2017-07-25 2019-01-31 Sandisk Technologies Llc Non-volatile Memory With Methods To Reduce Creep-Up Field Between Dummy Control Gate And Select Gate

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4856138B2 (ja) * 2008-09-12 2012-01-18 株式会社東芝 不揮発性半導体記憶装置
KR101785690B1 (ko) * 2010-07-02 2017-10-18 삼성전자주식회사 3차원 비휘발성 메모리 장치 및 그 동작방법
JP2012119013A (ja) * 2010-11-29 2012-06-21 Toshiba Corp 不揮発性半導体記憶装置
JP5514172B2 (ja) 2011-09-02 2014-06-04 株式会社東芝 不揮発性半導体記憶装置およびその製造方法
US9257191B1 (en) * 2014-08-29 2016-02-09 Sandisk Technologies Inc. Charge redistribution during erase in charge trapping memory
JP6400547B2 (ja) * 2015-09-14 2018-10-03 東芝メモリ株式会社 メモリデバイス
JP6490018B2 (ja) * 2016-02-12 2019-03-27 東芝メモリ株式会社 半導体記憶装置
US10008277B2 (en) * 2016-09-12 2018-06-26 Sandisk Technologies Llc Block health monitoring using threshold voltage of dummy memory cells
US10361218B2 (en) 2017-02-28 2019-07-23 Toshiba Memory Corporation Semiconductor device and method for manufacturing same
US10026486B1 (en) * 2017-03-06 2018-07-17 Sandisk Technologies Llc First read countermeasures in memory
US10580504B2 (en) * 2018-06-07 2020-03-03 Sandisk Technologies Llc Non-volatile memory with countermeasure for program disturb including spike during boosting

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150348637A1 (en) * 2010-02-09 2015-12-03 Jinman Han Nonvolatile memory devices, operating methods thereof and memory systems including the same
US20140247663A1 (en) * 2013-03-04 2014-09-04 Sandisk Technologies Inc. Non-volatile storage with process that reduces read disturb on end wordlines
US9299447B2 (en) * 2014-03-25 2016-03-29 SK Hynix Inc. 3-dimensional semiconductor device having memory cells stacked over substrate
US20180322935A1 (en) * 2016-07-07 2018-11-08 Sandisk Technologies Llc Word line dependent pass voltages in non-volatile memory
US20190035480A1 (en) * 2017-07-25 2019-01-31 Sandisk Technologies Llc Non-volatile Memory With Methods To Reduce Creep-Up Field Between Dummy Control Gate And Select Gate

Also Published As

Publication number Publication date
CN111725211A (zh) 2020-09-29
TW202036549A (zh) 2020-10-01
US20200302974A1 (en) 2020-09-24
US10770117B1 (en) 2020-09-08
JP2020155577A (ja) 2020-09-24

Similar Documents

Publication Publication Date Title
US11101005B2 (en) Memory device to execute read operation using read target voltage
US10431311B2 (en) Semiconductor memory device
JP3890647B2 (ja) 不揮発性半導体記憶装置
US6657894B2 (en) Apparatus and method for programming virtual ground nonvolatile memory cell array without disturbing adjacent cells
US8238153B2 (en) Program method of flash memory device
JP5524134B2 (ja) 不揮発性半導体記憶装置
US7773429B2 (en) Non-volatile memory device and driving method thereof
JP2010009733A (ja) 不揮発性半導体記憶装置
KR20050008725A (ko) 선 소거 단계를 이용하여 플래시 메모리를 소거하는 방법
JP2011198437A (ja) 不揮発性半導体記憶装置
TWI742781B (zh) 半導體記憶裝置
US8873289B2 (en) Nonvolatile semiconductor memory device
JP2010198685A (ja) 不揮発性半導体メモリ
TWI713050B (zh) 半導體記憶裝置
US10923195B2 (en) Nonvolatile memory device, an operating method thereof, and a storage system including the nonvolatile memory device
CN111696998B (zh) 半导体存储装置
KR20220036634A (ko) 네거티브 레벨 쉬프터 및 이를 포함하는 비휘발성 메모리 장치
TWI747394B (zh) 非揮發性半導體記憶裝置及非揮發性半導體記憶裝置之驅動方法
US11955176B2 (en) Nonvolatile semiconductor storage device having memory strings and bit lines on opposite sides of the memory strings
US20230253029A1 (en) Semiconductor memory device and method
KR20060070724A (ko) 플래쉬 메모리 소자의 프로그램 방법