TW202125696A - 應用於薄膜沉積裝置的托盤 - Google Patents

應用於薄膜沉積裝置的托盤 Download PDF

Info

Publication number
TW202125696A
TW202125696A TW109142231A TW109142231A TW202125696A TW 202125696 A TW202125696 A TW 202125696A TW 109142231 A TW109142231 A TW 109142231A TW 109142231 A TW109142231 A TW 109142231A TW 202125696 A TW202125696 A TW 202125696A
Authority
TW
Taiwan
Prior art keywords
tray
ranges
plate body
tray according
diameter
Prior art date
Application number
TW109142231A
Other languages
English (en)
Other versions
TWI760950B (zh
Inventor
馬迎功
董博宇
郭冰亮
武學偉
武樹波
趙晨光
翟洪濤
楊依龍
楊健
甄梓楊
宋玲彦
孫魯陽
李新穎
劉玉傑
許文學
張璐
崔亞欣
Original Assignee
大陸商北京北方華創微電子裝備有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商北京北方華創微電子裝備有限公司 filed Critical 大陸商北京北方華創微電子裝備有限公司
Publication of TW202125696A publication Critical patent/TW202125696A/zh
Application granted granted Critical
Publication of TWI760950B publication Critical patent/TWI760950B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68757Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by a coating or a hardness or a material
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/0021Reactive sputtering or evaporation
    • C23C14/0036Reactive sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/0617AIII BV compounds, where A is Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/35Sputtering by application of a magnetic field, e.g. magnetron sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/50Substrate holders
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68735Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by edge profile or support profile
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68771Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by supporting more than one semiconductor substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/687Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches
    • H01L21/68714Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support
    • H01L21/68785Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using mechanical means, e.g. chucks, clamps or pinches the wafers being placed on a susceptor, stage or support characterised by the mechanical construction of the susceptor, stage or support

Abstract

一種應用於薄膜沉積裝置的托盤,包括:第一盤體、第二盤體以及連接組件。第一盤體包括用於承載晶圓的多個通孔,且第一盤體下表面設置有多個第一槽位。第二盤體的尺寸與第一盤體的尺寸相對應,且第二盤體上表面設置有多個第二槽位。第二槽位的形狀及位置與第一槽位的形狀及位置相對應。連接組件位於一一對應的第一及第二槽位之間,以固定連接第一和第二盤體的。第一盤體採用第一材質製備,第二盤體採用第二材質製備,且第一材質的熱膨脹係數與待沉積薄膜的熱膨脹係數的相對偏差值小於20%;第一材質的體積電阻率大於第二材質的體積電阻率。

Description

應用於薄膜沉積裝置的托盤
本發明涉及半導體領域,具體來說,是有關於一種應用於薄膜沉積裝置的托盤。
現有半導體技術中,廣泛地對晶圓進行氮化鋁薄膜沉積以形成壓電層或緩衝層。然而,在薄膜沉積的過程中,一般使用單一材質(如碳化矽SiC)托盤承載主要以藍寶石(Al2 O3 )材質製成的晶圓。由於各個材料間的熱膨脹係數不同,將導致氮化鋁薄膜在高溫生長過程存在一定的應力,而此應力在高溫的外延爐中顯現更明顯,放大了氮化鋁薄膜成形過程中的應力影響,從而導致了外延均一性的差異,影響氮化鋁薄膜的品質;另外,碳化矽在高溫(如攝氏500度)時已從絕緣體轉變為非絕緣體,所以在氮化鋁薄膜沉積過程中,電場和磁場的雙重影響導致離化後的離子(原子)到達晶圓的能量減小,從而沉積在晶圓上的氮化鋁薄膜的結晶品質變差。
本發明的目的之一在於提供一種應用於薄膜沉積裝置的托盤來解決背景技術中的問題。例如,在薄膜沉積的過程中降低氮化鋁薄膜的應力,以及,降低由於托盤轉變為非絕緣體後電場變化帶來的影響,借此提高氮化鋁薄膜的品質。
依據本發明的一實施例,揭露一種應用於薄膜沉積裝置的托盤,該托盤包括:一第一盤體、一第二盤體以及一連接組件。該第一盤體包括用於承載晶圓的多個通孔,且該第一盤體的一下表面設置有多個第一槽位。該第二盤體的尺寸與該第一盤體的尺寸相對應,且該第二盤體的一上表面設置有多個第二槽位,其中,該多個第二槽位的形狀及位置與該多個第一槽位的形狀及位置相對應。該連接組件位於一一對應的該第一槽位及該第二槽位之間,用於實現所述第一盤體和第二盤體的固定連接。該第一盤體採用一第一材質製備,該第二盤體採用一第二材質製備,且該第一材質的熱膨脹係數與待沉積薄膜的熱膨脹係數的相對偏差值小於20%,以減少對該晶圓沉積薄膜時的應力影響;該第一材質的體積電阻率大於該第二材質的體積電阻率,以使在對該晶圓沉積該薄膜時該第一盤體形成一緣體。
依據本發明的一實施例,該第二材質的熱傳導係數大於該第一材質的熱傳導係數。
依據本發明的一實施例,該第一盤體的該上表面在鄰近該通孔處設置有一倒角結構。
依據本發明的一實施例,該倒角結構與該第一盤體的該上表面之間的夾角的範圍為30度至60度,該倒角結構的直角邊長度範圍為0.3毫米至2毫米。
依據本發明的一實施例,該倒角結構與該第一盤體的該上表面之間的夾角為45度,該倒角結構的直角邊長度為0.5毫米。
依據本發明的一實施例,該第一盤體的高度範圍為2毫米至4毫米。
依據本發明的一實施例,該通孔具有一上部及一下部,該上部的直徑大於該下部的直徑。
依據本發明的一實施例,該上部的直徑範圍為100.5毫米至102毫米,該上部的縱深範圍為1毫米至3毫米。
依據本發明的一實施例,該下部的直徑範圍為80毫米至98毫米,該下部的縱深範圍為1毫米至3毫米。
依據本發明的一實施例,該連接組件的高度範圍為2毫米至3毫米。
依據本發明的一實施例,該第一材質為氮化鋁,該第二材質為碳化矽。
本發明所提出的托盤採用複合結構,提高了對晶圓進行氮化鋁薄膜沉積的製程穩定性,詳細來說,本發明所提出的托盤在製程中能有效地減小氮化鋁薄膜形成時的應力,並且,減小了電場和磁場變化對形成氮化鋁薄膜的影響,進而改善氮化鋁薄膜的結晶品質。
以下揭露提供用於實施本揭露之不同構件之許多不同實施例或實例。下文描述組件及配置之特定實例以簡化本揭露。當然,此等僅為實例且非意欲限制。舉例而言,在以下描述中之一第一構件形成於一第二構件上方或上可包含其中該第一構件及該第二構件經形成為直接接觸之實施例,且亦可包含其中額外構件可形成在該第一構件與該第二構件之間,使得該第一構件及該第二構件可不直接接觸之實施例。另外,本揭露可在各個實例中重複參考數字及/或字母。此重複出於簡化及清楚之目的且本身不指示所論述之各個實施例及/或組態之間的關係。
此外,為便於描述,諸如「下面」、「下方」、「下」、「上方」、「上」及類似者之空間相對術語可在本文中用於描述一個元件或構件與另一(些)元件或構件之關係,如圖中圖解說明。空間相對術語意欲涵蓋除在圖中描繪之定向以外之使用或操作中之裝置之不同定向。設備可以其他方式定向(旋轉90度或按其他定向)且因此可同樣解釋本文中使用之空間相對描述詞。
儘管陳述本揭露之寬泛範疇之數值範圍及參數係近似值,然儘可能精確地報告特定實例中陳述之數值。然而,任何數值固有地含有必然由於見於各自測試量測中之標準偏差所致之某些誤差。再者,如本文中使用,術語「大約」通常意謂在一給定值或範圍之10%、5%、1%或0.5%內。替代地,術語「大約」意謂在由此項技術之一般技術者考量時處於平均值之一可接受標準誤差內。除在操作/工作實例中以外,或除非以其他方式明確指定,否則諸如針對本文中揭露之材料之數量、時間之持續時間、溫度、操作條件、數量之比率及其類似者之全部數值範圍、數量、值及百分比應被理解為在全部例項中由術語「大約」修飾。相應地,除非相反地指示,否則本揭露及隨附發明申請專利範圍中陳述之數值參數係可根據需要變化之近似值。至少,應至少鑑於所報告有效數位之數目且藉由應用普通捨入技術解釋各數值參數。範圍可在本文中表達為從一個端點至另一端點或在兩個端點之間。本文中揭露之全部範圍包含端點,除非另有指定。
現有半導體技術中,廣泛地使用磁控濺射裝置來對晶圓進行薄膜沉積以形成壓電層或緩衝層。特別地,是對晶圓進行氮化鋁薄膜沉積。詳細來說,磁控濺鍍裝置具有鋁材質的靶材,並且先在真空腔室內通入氬氣和氮氣的混合氣體以進行反應濺射。氬氣在電場的作用下被電離成氬離子,通過靶材施加的負電壓驅使氬離子去轟擊靶材,從而得到鋁原子或者原子團。鋁原子或者原子團在重力的作用下向下遷移至晶圓表面,同時在高溫的作用下與氮原子結合形成氮化鋁薄膜。
然而,在薄膜沉積的製程中,一般使用單一材質(如碳化矽)托盤來承載主要由氧化鋁、矽、碳化矽等材料組成的晶圓。各個材料間的熱膨脹係數關係為氧化鋁>氮化鋁>碳化矽,如此一來,在沉積氮化鋁薄膜的高溫過程中,薄膜存在一定的應力。此應力在高溫的外延爐中顯現更明顯,放大了薄膜成形過程中的應力影響,從而導致了外延均一性的差異,影響氮化鋁薄膜的品質。
另外,碳化矽在高溫(如攝氏500度)時其體積電阻率大致為10Ω•cm,換言之,碳化矽將從絕緣體轉變為非絕緣體。因此,在氮化鋁薄膜沉積過程中,電場和磁場的雙重影響導致離化後的離子(原子)到達晶圓的能量減小,從而沉積在晶圓上的氮化鋁薄膜的結晶品質變差。本發明提出一種應用於薄膜沉積裝置的托盤,能夠在製程中有效地減小氮化鋁薄膜形成時的應力,並且,減小了電場和磁場變化對形成氮化鋁薄膜的影響,進而改善氮化鋁薄膜的結晶品質。
圖1是依據本發明一實施例之應用於薄膜沉積裝置的托盤1的示意圖。在本實施例中,所述薄膜沉積裝置是一種磁控濺鍍裝置,托盤1在磁控濺鍍裝置中用於承載晶圓,使磁控濺鍍裝置可以對托盤1上的晶圓進行薄膜沉積製程。在本實施例中,磁控濺鍍裝置是對晶圓進行氮化鋁薄膜沉積。如圖1所示,托盤1包括第一盤體11、第二盤體12以及多個連接組件13。第一盤體11與第二盤體12的尺寸相對應,其中第一盤體11的下表面設置有多個第一槽位21而第二盤體12的上表面設置有與第一槽位的數量、位置、形狀相對應的多個第二槽位22。連接組件13以卡榫的形式固定在第一槽位21與第二槽位22之間,使得第一盤體11與第二盤體12固定連接形成完整的托盤1。
在本實施例中,第一盤體11包括用於承載晶圓的多個通孔111,並且,第一盤體11是採用第一材質製備。第一材質的熱膨脹係數與薄膜的熱膨脹係數大致相等,以減少對晶圓沉積薄膜時的應力影響。第二盤體12是採用與第一材質不同的第二材質製備,其中第一材質的體積電阻率大於第二材質的體積電阻率,使得第一盤體11在沉積薄膜的過程中也能維持絕緣體,避免因成為非絕緣體後磁場與電場的改變影響了薄膜的品質。另外,第二材質的熱傳導係數大於第一材質的熱傳導係數,使得熱能得以順利傳導到放置於第一盤體11上的晶圓。
詳細來說,第一盤體11是由氮化鋁製備,而第二盤體12是由碳化矽製備。參考下方表1,碳化矽具有較高的熱傳導係數、抗折強度、楊氏模量和維氏硬度,而氮化鋁具有較高的耐熱衝擊和熱膨脹係數。另外,不論在室溫下、攝氏300度、攝氏500度的環境下,氮化鋁的體積電阻率都高於碳化矽的體積電阻率。 表1
類別 氮化鋁 碳化矽
體積密度(g/cm3 3.31 3.1
抗折強度(Mpa) 345 490
楊氏模量(GPa) 320 400
維氏硬度(GPa) 11 22
耐熱衝擊(△T(℃)) 400 300
熱膨脹係數(1×10-6/℃) (室溫~500℃)  4.4 (室溫~400℃)  3.8
熱傳導係數(W/m.K) 150(室溫) 170(室溫)
體積電阻率(Ω·cm) 室溫  1.00E+14  300℃1.00E+10 500℃1.00E+07 室溫      1.00E+4 300℃    1.00E+2 500℃         10
因此,使用氮化鋁製備的第一盤體11具有較好的絕緣效果,而碳化矽材質的第二盤體12具有較好的導熱勻熱效果。如此一來,採用第一盤體11與第二盤體12的複合托盤1可以在高溫下保持高電阻率的特性,同時保有容易導熱的優點,借此提升薄膜的結晶品質,穩定薄膜生產。
另外,由於第一盤體11是使用氮化鋁製備,若晶圓上所沉積的薄膜同樣是氮化鋁時,第一材質與薄膜的熱膨脹係數相等。如此一來,當磁控濺射裝置對放置在通孔111中的晶圓進行薄膜沉積時,由於第一盤體11與薄膜的材質相同,可有效地降低薄膜在沉積的過程中所感受的應力。
然而,本發明並不限定以氮化鋁來製備第一盤體11。本技術領域人員應能理解,只要第一材質與形成薄膜材質的熱膨脹係數大致相等,即可降低薄膜在沉積的過程中所感受的應力。在本發明中,第一材質的熱膨脹係數與薄膜材質的熱膨脹係數的相對偏差值限定在一特定值內。舉例來說,假設第一材質的熱膨脹係數為TA、薄膜材質的熱膨脹係數為TB,則在本發明中限定(TA-TB)/TA小於20%。如此一來,即便第一材質與薄膜材質不同,也同樣可以降低薄膜在沉積的過程中所感受的應力。
圖2是依據本發明一實施例之第一盤體11的示意圖。在本實施例中,第一盤體11的直徑範圍為300mm至480mm,厚度H1範圍為2mm至4mm。若第一盤體11的尺寸越大,為了避免盤體容易破碎,厚度H1則相對越厚。然而,若厚度H1越厚則導熱性越差,將會影響薄膜結晶的生成。優選地,第一盤體11的直徑是300mm,第一盤體11的厚度H1是2mm。
如圖1實施例所述,第一盤體11包括用於承載晶圓的多個通孔111(如圖1所示,第一盤體11具有5個通孔111),其中通孔111可以降低晶圓在製程中由於受熱產生的應力。如圖2所示,詳細來說,通孔111分為上部111_1和下部111_2,其中上部111_1為俯瞰第一盤體11的上表面時所觀察到的通孔111的樣貌,而下部111_2為仰視第一盤體11的下表面時所觀察到的通孔111的樣貌。在本實施例中,通孔上部111_1的直徑R1大於通孔下部111_2的直徑R2。晶圓的直徑一般為100mm,厚度為0.6mm,若通孔上部111_1的直徑R1太小,則晶圓不易放入或取出,若直徑R1太大則晶圓容易滑動。因此,在本實施例中,通孔上部111_1的直徑R1範圍為100.5mm至102mm,孔深H2範圍為1mm至3mm。優選地,通孔上部111_1的直徑R1為111mm。通孔上部111_1的孔深則依據第一盤體11的厚度進行調整。
另外,通孔下部111_2的直徑R2若太小則不利於傳導熱量,直徑R2若太大則無法承載晶圓。因此,在本實施例中,通孔下部111_2的直徑R2範圍為80mm至98mm,孔深H3範圍為1mm至3mm。優選地,通孔下部111_2的直徑R2為94mm,孔深H3為1mm。
進一步地,如圖2所示,第一盤體11的上表面在鄰近通孔111處設置有一圈倒角結構300,其中倒角結構300可在製程中有效地防止顆粒的堆積,避免晶圓的污染。在本實施例中,倒角結構300呈現角度θ,其中角度θ範圍為30度至60度,並且倒角結構300的直角邊L範圍為0.3mm至2mm。優選地,倒角結構300的角度θ是45度,直角邊L是0.5mm。
如圖1實施例所述,第一盤體11的下表面具有多個第一槽位21,第二盤體12的上表面具有多個第二槽位22,而連接組件13以卡榫的形式固定在第一槽位21與第二槽位22之間。第一槽位21的直徑R3若偏小將導致連接組件13支撐受力偏大,造成第一盤體11損壞;直徑R3若偏大則會與通孔111互相干涉,同時不易於導熱。在本實施例中,第一槽位21的直徑R3範圍為10mm至50mm。優選地,第一槽位21的直徑R3是22mm。在本實施例中,第一槽位21的孔深H4範圍為0.5mm至3mm。優選地,第一槽位21的孔深H4是1mm。
圖3是依據本發明一實施例之第二盤體12的示意圖。如圖1實施例所述,第二盤體12的形狀、尺寸對應第一盤體11的形狀、尺寸,並且,第二槽位22的形狀、位置對應第一槽位21的形狀、位置。在本實施例中,第二盤體12的直徑範圍為300mm至480mm,第二盤體12的厚度H5範圍為1mm至4mm。第二盤體12的厚度H5若偏小則托盤1容易破碎,厚度H5若偏大則托盤1的重量過重,不易操作。優選地,第二盤體12的直徑與第一盤體11的直徑相同是300mm,厚度H5是2mm。
與第一槽位21相對應,在本實施例中,第二槽位22的直徑R4範圍為10mm至50mm,孔深H6範圍為0.5mm至3mm。優選地,第二槽位22的直徑R4與第一槽位21的直徑R3相同是22mm,並且,第二槽位22的孔深H6與第一槽位21的孔深H4相同是1mm。
在本實施例中,第一盤體11的下表面有6個均勻分佈的第一槽位21。相應地,第二盤體12的上表面有6個均勻分佈的第二槽位22。然而,本技術領域具有通常知識者應能輕易理解,只要能穩定的連接第一盤體11與第二盤體12,第一槽位21與第二槽位22的數量並非本發明的一限制。
連接組件13以卡榫的形式位於第一槽位21和第二槽位22之間以使第一盤體11與第二盤體12固定連接形成托盤1。參考圖4,圖4是依據本發明一實施例之連接組件13的示意圖。作為卡榫的連接組件13若其直徑R5偏小則第一盤體11與第二盤體12之間容易滑動,若直徑R5偏大則不容易卡入第一槽位21和第二槽位22之間。在本實施例中,連接組件13的直徑R5範圍為21.6mm至21.8mm。優選地,連接組件13的直徑R5是21.8mm。在本實施例中,連接組件13的高度H7範圍為2mm至3mm。依據設計上的需要,托盤1可具有多組不同高度的連接組件13,並且依照製程需要更換連接組件13來進行高度調整,進而調整晶圓與靶材之間的距離,擴大了製程調試窗口。
需注意的是,在上述實施例中連接組件13是圓柱狀,且第一槽位21與第二槽位22也相應地為圓柱狀空間。然而,本技術領域具有通常知識者應能輕易理解,作為卡榫的連接組件13可以是其他柱狀,而第一槽位21與第二槽位22也可以有相應的變化,此並非本發明的一限制。
再次參考圖1,第一盤體11以及第二盤體12的上表面具有一標識符號(例如圖示中的三角形),第一盤體11以及第二盤體12的標識符號對齊後即可通過連接組件13將第一盤體11以及第二盤體12固定連接。圖5所示的托盤1是將第一盤體11與第二盤體12以連接組件13組合後的樣式。在本實施例中,組合後的托盤1的直徑R0與第一盤體11的直徑、第二盤體12的直徑相同。優選地,組合後的托盤1的直徑R0是300mm。在本實施例中,組合後的托盤1的厚度H0範圍為4mm至6mm。
申請人通過實驗發現,托盤強度隨著製程次數的增多將會有所改變,進而影響薄膜結晶的品質。參考圖6,圖6顯示托盤強度相對於製程次數的變化圖。從圖6可觀察到,傳統單一材質(如碳化矽)的托盤隨著進行製程次數的增多,使用X射線衍射儀測量到的002強度逐漸下降,最終002強度下降達15%。此數據表明,隨著製程次數的增多,使用單一材質(如碳化矽)的托盤承載晶圓所生長的氮化鋁晶體品質略差,其導致發光二極體外延生長氮化鎵時生長反射率較低,表面粗糙不起振,進而有霧化的風險。另一方面,本發明所提出的複合結構的托盤1隨著製程次數的增多,002強度僅有約5%的波動。換句話說,使用托盤1進行薄膜沉積製程將改善氮化鋁的晶體品質,進而拓寬發光二極體外延生長的製程窗口。
另外,申請人檢測使用複合結構托盤1與傳統單一材質(如碳化矽)的托盤生成的薄膜結晶的表徵,並得到下方表2。由表2數據可知,利用複合托盤1進行濺射製備的氮化鋁薄膜晶體品質有一定的提升。從X射線衍射儀測試結果來看,複合托盤1所製備的氮化鋁薄膜的002和102強度數值可以提升10%以上,晶體品質優於使用傳統單一材質(如碳化矽)的托盤生成的薄膜結晶。 表2
   氮化鋁002 氮化鋁102
半峰全寬 (arcsec) 強度 (CPS) 半峰全寬 (arcsec) 強度 (CPS)
傳統單一材質托盤 - - - -
複合托盤1 ↓1% ↑15% ↓10% ↑10%
接著,申請人比較使用複合托盤1以及傳統單一材質(如碳化矽)的托盤產生的氮化鎵發光二極體芯片的性能,並得到下方表3。由表3可知,由於複合托盤1所增加的倒角結構300和通孔111在生長製程中可降低薄膜的應力,從而改善了外延過程中的氮化鎵的翹曲現象,因此,使用複合托盤1所生成的氮化鋁薄膜來作為緩衝層時,氮化鎵波長均勻性(STD)相比使用傳統單一材質(如碳化矽)的托盤所生成的氮化鋁薄膜更加一致,並且,反向電壓和抗靜電通過率等都有大幅度的提升;同時,使用複合托盤1所生長的氮化鋁薄膜的結晶品質要優於使用傳統單一材質(如碳化矽)的托盤所生成的氮化鋁薄膜的結晶品質,進而促成了發光二極體外延氮化鎵品質的提升。 表3
   波長均勻性 (STD) 亮度 (LOP) 正向電壓 (VF) 反向電壓 (VR) 抗靜電通過率 (ESD)
傳統單一材質托盤 1.3-1.9 正常 正常 正常 正常
複合托盤1 0.9-1.3 正常 正常 增高 增高
前述內容概括數項實施例之特徵,使得熟習此項技術者可更佳地理解本揭露之態樣。熟習此項技術者應瞭解,其等可容易地使用本揭露作為用於設計或修改用於實行本文中介紹之實施例之相同目的及/或達成相同優點之其他製程及結構之一基礎。熟習此項技術者亦應瞭解,此等等效構造不背離本揭露之精神及範疇,且其等可在不背離本揭露之精神及範疇之情況下在本文中作出各種改變、置換及更改。
1:托盤 11:第一盤體 12:第二盤體 13:連接組件 21:第一槽位 22:第二槽位 111:通孔 111_1:通孔上部 111_2:通孔下部 R0、R1、R2、R3、R4、R5:直徑 H0、H1:厚度 H2、H3、H4、H5、H6:孔深 H7:高度
當結合附圖閱讀時,從以下詳細描述最佳理解本揭露之態樣。應注意,根據產業中之標準實踐,各種構件未按比例繪製。事實上,為了論述的清楚起見可任意增大或減小各種構件之尺寸。 圖1是依據本發明一實施例之托盤的示意圖。 圖2是依據本發明一實施例之第一盤體的示意圖。 圖3是依據本發明一實施例之第二盤體的示意圖。 圖4是依據本發明一實施例之連接組件的示意圖。 圖5是依據本發明一實施例之組合後托盤的示意圖。 圖6是依據本發明一實施例之托盤的002強度相對製程次數的變化示意圖。
1:托盤
11:第一盤體
12:第二盤體
13:連接組件
21:第一槽位
22:第二槽位
111:通孔

Claims (11)

  1. 一種應用於一薄膜沉積裝置的托盤,包括: 一第一盤體,該第一盤體包括用於承載一晶圓的多個通孔,且該第一盤體的一下表面設置有多個第一槽位; 一第二盤體,該第二盤體的尺寸與該第一盤體的尺寸相對應,且該第二盤體的一上表面設置有多個第二槽位,其中該多個第二槽位的形狀及位置與該多個第一槽位的形狀及位置相對應;以及 一連接組件,位於一一對應的該第一槽位及該第二槽位之間,用於實現該第一盤體和第二盤體的固定連接; 其中該第一盤體採用一第一材質製備,該第二盤體採用一第二材質製備,且該第一材質的熱膨脹係數與一待沉積薄膜的熱膨脹係數的相對偏差值小於20% ,以減少對該晶圓沉積薄膜時的應力影響; 其中該第一材質的體積電阻率大於該第二材質的體積電阻率,以使在對該晶圓沉積該薄膜時該第一盤體形成一絕緣體。
  2. 如請求項1所述的托盤,其中該第二材質的熱傳導係數大於該第一材質的熱傳導係數。
  3. 如請求項1所述的托盤,其中該第一盤體的該上表面在鄰近該通孔處設置有一倒角結構。
  4. 如請求項3所述的托盤,其中該倒角結構與該第一盤體的上表面之間的夾角的範圍為30度至60度,該倒角結構的直角邊長度範圍為0.3毫米至2毫米。
  5. 如請求項4所述的托盤,其中該倒角結構與該第一盤體的該上表面之間的夾角為45度,該倒角結構的直角邊長度為0.5毫米。
  6. 如請求項1所述的托盤,其中該第一盤體的高度範圍為2毫米至4毫米。
  7. 如請求項1所述的托盤,其中該通孔具有一上部及一下部,該上部的直徑大於該下部的直徑。
  8. 如請求項7所述的托盤,其中該上部的直徑範圍為100.5毫米至102毫米,該上部的縱深範圍為1毫米至3毫米。
  9. 如請求項7所述的托盤,其中該下部的直徑範圍為80毫米至98毫米,該下部的縱深範圍為1毫米至3毫米。
  10. 如請求項1所述的托盤,其中該連接組件的高度範圍為2毫米至3毫米。
  11. 如請求項1所述的托盤,其中該第一材質為氮化鋁,該第二材質為碳化矽。
TW109142231A 2019-12-16 2020-12-01 應用於薄膜沉積裝置的托盤 TWI760950B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201911292324.6A CN111128845B (zh) 2019-12-16 2019-12-16 应用于薄膜沉积装置的托盘
CN201911292324.6 2019-12-16

Publications (2)

Publication Number Publication Date
TW202125696A true TW202125696A (zh) 2021-07-01
TWI760950B TWI760950B (zh) 2022-04-11

Family

ID=70500054

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109142231A TWI760950B (zh) 2019-12-16 2020-12-01 應用於薄膜沉積裝置的托盤

Country Status (4)

Country Link
KR (1) KR102476631B1 (zh)
CN (1) CN111128845B (zh)
TW (1) TWI760950B (zh)
WO (1) WO2021121024A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111128845B (zh) * 2019-12-16 2022-10-21 北京北方华创微电子装备有限公司 应用于薄膜沉积装置的托盘
CN113235072A (zh) * 2021-04-13 2021-08-10 拓荆科技股份有限公司 一种可用于机械手传输的托盘
CN114921631A (zh) * 2022-04-12 2022-08-19 苏州芯默科技有限公司 一种防粘黏效果好的热处理炉载盘
CN114990467B (zh) * 2022-05-09 2023-09-01 西安鑫垚陶瓷复合材料有限公司 一种涡轮外环涂层制备工装及其使用方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5169684A (en) * 1989-03-20 1992-12-08 Toyoko Kagaku Co., Ltd. Wafer supporting jig and a decompressed gas phase growth method using such a jig
KR100660416B1 (ko) * 1997-11-03 2006-12-22 에이에스엠 아메리카, 인코포레이티드 개량된 저질량 웨이퍼 지지 시스템
US6490146B2 (en) * 1999-05-07 2002-12-03 Applied Materials Inc. Electrostatic chuck bonded to base with a bond layer and method
EP1359466A1 (en) * 2002-05-01 2003-11-05 ASML Netherlands B.V. Chuck, lithographic projection apparatus, method of manufacturing a chuck and device manufacturing method
US7589950B2 (en) * 2006-10-13 2009-09-15 Applied Materials, Inc. Detachable electrostatic chuck having sealing assembly
EP2321846A4 (en) * 2008-08-12 2012-03-14 Applied Materials Inc ELECTROSTATIC FODDER ASSEMBLY
CN202246834U (zh) * 2011-09-16 2012-05-30 北京京东方光电科技有限公司 一种薄膜沉积设备和均热板
US10008404B2 (en) * 2014-10-17 2018-06-26 Applied Materials, Inc. Electrostatic chuck assembly for high temperature processes
CN204644466U (zh) * 2015-02-06 2015-09-16 中微半导体设备(上海)有限公司 晶片托盘
US10438795B2 (en) * 2015-06-22 2019-10-08 Veeco Instruments, Inc. Self-centering wafer carrier system for chemical vapor deposition
CN107591354A (zh) * 2016-07-06 2018-01-16 苏州能讯高能半导体有限公司 一种可适用于多尺寸样片的样片托盘
TWI656235B (zh) * 2017-07-28 2019-04-11 漢民科技股份有限公司 化學氣相沉積系統
WO2019188496A1 (ja) * 2018-03-26 2019-10-03 日本碍子株式会社 ウエハ支持台
CN208861953U (zh) * 2018-08-23 2019-05-14 安徽三安光电有限公司 一种刻蚀承载盘
CN111128845B (zh) * 2019-12-16 2022-10-21 北京北方华创微电子装备有限公司 应用于薄膜沉积装置的托盘

Also Published As

Publication number Publication date
CN111128845B (zh) 2022-10-21
KR102476631B1 (ko) 2022-12-12
WO2021121024A1 (zh) 2021-06-24
CN111128845A (zh) 2020-05-08
TWI760950B (zh) 2022-04-11
KR20220050243A (ko) 2022-04-22

Similar Documents

Publication Publication Date Title
TWI760950B (zh) 應用於薄膜沉積裝置的托盤
CN103915537B (zh) 硅衬底上化合物半导体外延层生长方法及其器件结构
US8183086B2 (en) Diamond GaN devices and associated methods
JP6063035B2 (ja) 成膜方法、半導体発光素子の製造方法、半導体発光素子、照明装置
KR101564251B1 (ko) 에피텍셜 막 형성방법, 스퍼터링 장치, 반도체 발광소자 제조방법, 반도체 발광소자, 및 조명장치
US20150102371A1 (en) Epitaxial film forming method, sputtering apparatus, manufacturing method of semiconductor light-emitting element, semiconductor light-emitting element, and illumination device
JPWO2011136016A1 (ja) エピタキシャル膜形成方法、真空処理装置、半導体発光素子の製造方法、半導体発光素子、照明装置
TW202030355A (zh) 高溫陶瓷部件的原子層沉積塗佈
JP2020050963A (ja) 窒化ガリウム系膜ならびにその製造方法
CN104018214A (zh) 一种用于GaN半导体材料外延的矩形图形化Si衬底AlN模板及其制备方法
US8461666B2 (en) Gallium nitride-based semiconductor device and method for manufacturing the same
JP6450919B2 (ja) ダイヤモンド基板及びダイヤモンド基板の製造方法
US20180277411A1 (en) Substrate processing apparatus
TW201816204A (zh) 使用熱匹配基板的磊晶氮化鎵材料的生長
JP6736005B2 (ja) 薄膜基板および半導体装置およびGaNテンプレート
CN115377196A (zh) 一种以金刚石为衬底的外延GaN及其制备方法
TW202029291A (zh) 雲母片上異質磊晶半導體材料之製程方法
TW202039914A (zh) 碳化矽材料及其製備方法
CN106893999B (zh) 一种GaN‑on‑Si晶圆的制备方法
KR20060095268A (ko) 결함이 적은 고품질의 탄화규소 단결정 성장 방법
KR20170095025A (ko) 탄화규소 에피 웨이퍼 및 이를 포함하는 반도체 소자
JP6671161B2 (ja) 炭化珪素エピタキシャル成長用基板ホルダー及びエピタキシャル炭化珪素単結晶ウェハの製造方法
CN115404544A (zh) 空心盘
KR20200098176A (ko) 탄화규소 증착 장치
TW202331817A (zh) 氮化物半導體基板及其製造方法