TW202123334A - 電漿處理方法及電漿處理設備 - Google Patents

電漿處理方法及電漿處理設備 Download PDF

Info

Publication number
TW202123334A
TW202123334A TW109137527A TW109137527A TW202123334A TW 202123334 A TW202123334 A TW 202123334A TW 109137527 A TW109137527 A TW 109137527A TW 109137527 A TW109137527 A TW 109137527A TW 202123334 A TW202123334 A TW 202123334A
Authority
TW
Taiwan
Prior art keywords
etching
mask
organic film
gas
film
Prior art date
Application number
TW109137527A
Other languages
English (en)
Other versions
TWI843909B (zh
Inventor
寺嶋亮
酒井譲
Original Assignee
日商東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東京威力科創股份有限公司 filed Critical 日商東京威力科創股份有限公司
Publication of TW202123334A publication Critical patent/TW202123334A/zh
Application granted granted Critical
Publication of TWI843909B publication Critical patent/TWI843909B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31127Etching organic layers
    • H01L21/31133Etching organic layers by chemical means
    • H01L21/31138Etching organic layers by chemical means by dry-etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • H01J37/32449Gas control, e.g. control of the gas flow
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31144Etching the insulating layers by chemical or physical means using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • H01L21/32137Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas of silicon-containing layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2237/00Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
    • H01J2237/32Processing objects by plasma generation
    • H01J2237/33Processing objects by plasma generation characterised by the type of processing
    • H01J2237/334Etching
    • H01J2237/3341Reactive etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Drying Of Semiconductors (AREA)
  • Plasma Technology (AREA)

Abstract

本文提供一種穿過具有開口之遮罩蝕刻有機膜的電漿處理方法。該遮罩係形成於該有機膜上並係由一含矽膜製成。該方法包含矯正該遮罩之形狀。對該遮罩之形狀進行之該矯正步驟包含精製化該遮罩之該開口的一側壁,以及蝕刻該遮罩之一上表面。

Description

電漿處理方法及電漿處理設備
本揭露內容係關於電漿處理方法以及電漿處理設備。
例如,在3D NAND裝置的蝕刻處理中,例如非晶碳膜的有機膜係用來作為遮罩以蝕刻SiOX 膜及SiN膜之分層膜。藉由使用例如SiON膜的無機膜作為遮罩來蝕刻有機膜,而在該有機膜之遮罩中形成圖案。
專利文件1描述了一種方法,該方法係透過在官能化有機遮罩層之開口中形成包含COS之開放氣體的電漿,來控制設置在該官能化有機遮罩層下方之蝕刻層中的蝕刻特徵的臨界尺寸(CD),該官能化有機遮罩層係設置在光阻遮罩下方之中間遮罩層下方。 [相關技術文件]
[專利文件] [專利文件1 ]日本公開專利申請案公開號第2010-109373號。
[本發明要解決的問題]
在一實施態樣中,本揭露內容提供了一種用於抑制有機膜之蝕刻輪廓缺陷的電漿處理方法和電漿處理設備。 [解決問題的手段]
為了解決上述問題,根據一實施態樣,本文提供了一種穿過具有開口的遮罩蝕刻有機膜的電漿處理方法。遮罩係形成在有機膜上,並由含矽膜製成。本方法包含矯正遮罩的形狀。遮罩形狀的矯正步驟包含精製化遮罩之開口的側壁,以及蝕刻該遮罩的上表面。 [發明效果]
根據一實施態樣,可以提供一種用於抑制有機膜之蝕刻輪廓缺陷的電漿處理方法和電漿處理設備。
在下文中,將參考所附圖示來描述用於執行本揭露內容的實施例。在每一圖示中,具有相同特徵的元件係被賦予相同的參照標記,並可能省略重複描述。
根據實施例將參考圖1來描述基板處理設備1 (也可以稱為「電漿處理設備1」)。圖1為一橫剖面視圖,說明根據本實施例之電漿處理設備之一例。
基板處理設備1包含腔室10。於腔室10中提供一內部空間10s。腔室10包含腔室主體12。腔室主體12為大致圓筒狀。腔室主體12係由例如鋁所形成。在腔室主體12的內壁上設置有耐腐蝕膜。該膜可以由例如鋁氧化物和釔氧化物的陶瓷形成。
在腔室主體12的側壁上形成通道12p。基板W係穿過通道12p而在內部空間10s和腔室10外部之間被傳送。通道12p係由沿著腔室主體12之側壁設置的閘閥12g打開和關閉。
支撐件13設置在腔室主體12的底部。支撐件13係由絕緣材料所形成。支撐件13通常是圓柱形。支撐件13係在內部空間10s中從腔室主體12的底部向上延伸。在支撐件13的上部設有支撐平台(站台)14。支撐平台14係配置用以支撐在內部空間10s的基板W。
支撐平台14包含下部電極18和靜電卡盤20。支撐平台14可進一步包含電極板16。電極板16係由例如鋁的導體所形成,且是通常為圓盤狀。下部電極18係設置在電極板16上。下部電極18係由例如鋁的導體所形成,且是通常為圓盤狀。下部電極18乃電連接到電極板16。
靜電卡盤20係設置在下部電極18上。在靜電卡盤20之上表面上放置基板W。靜電卡盤20包含一主體以及一電極。靜電卡盤20之主體通常為圓盤狀,且由介電材料形成。靜電卡盤20之電極為薄膜狀電極而設置在靜電卡盤20的主體內。靜電卡盤20之電極係經由開關20s而連接到直流(DC)電源20p。當將來自DC電源20p的電壓施加到靜電卡盤20的電極,在靜電卡盤20與基板W之間便產生靜電引力。藉由該靜電引力,靜電卡盤20便能夾持住基板W。
邊緣環25係設置在下部電極18的外緣上以包圍基板W的邊緣。邊緣環25提高了施加到基板W之電漿處理的平面內均勻性。邊緣環25可以由矽、矽碳化物、石英等形成。
在下部電極18內提供了流動通道18f。一種熱交換介質(例如製冷劑)係從設置在腔室10外部的冷卻單元(未顯示)透過管道22a而提供至流動通道18f。供應到流動通道18f的熱交換介質係經由管道22b而返回到冷卻單元。在基板處理設備1中,放置在靜電卡盤20上之基板W的溫度係透過熱交換介質與下部電極18之間的熱交換來調整。
基板處理設備1中設有一氣體供應管線24。氣體供應管線24係供應來自傳熱氣體供應機構的傳熱氣體(例如He氣體)至靜電卡盤20之上表面與基板W之底表面之間的間隙處。
基板處理設備1還包含上部電極30。上部電極30係設置在支撐平台14上方。上部電極30係經由構件32而受支撐於腔室主體12之頂部上。構件32係由絕緣材料所形成。上部電極30及構件32閉合了腔室主體12的頂部開口。
上部電極30可包含頂板34以及支撐件36。頂板34的下表面係暴露於內部空間10s,且限定了內部空間10s。頂板34可由具有低焦耳熱生成的低電阻導體或半導體形成。頂板34具有在頂板34的厚度方向上貫通頂板34的多個排氣孔34a。
支撐件36係可移除式地支撐頂板34。支撐件36係由例如鋁的導電材料形成。在支撐件36內係設有氣體擴散室36a。支撐件36具有從氣體擴散室36a向下延伸的多個氣孔36b。多個氣孔36b係分別與多個排氣孔34a連通。氣體入口36c係形成在支撐件36中。氣體入口36c係連接到氣體擴散室36a。氣體供應管線38連接到氣體入口36c。
多個閥42、多個流量控制器44、以及多個氣體源40均連接到氣體供應管線38。氣體源40、閥42、以及流量控制器44係構成一氣體供給部。每一閥42可以是開啟/關閉閥。每一流量控制器44為質量流量控制器或壓力控制流量控制器。每一氣體源40係透過多個閥42中之相對應的開啟/關閉以及多個流量控制器44中之相對應的流量控制器而連接到氣體供應管線38。
在基板處理設備1中,防護罩46係可移除式地設置在沿著腔室主體12之內壁表面以及支撐件13的外周緣處。防護罩46係防止反應副產物附著到腔室主體12上。防護罩46係例如透過在由鋁形成之構件的表面上形成一耐腐蝕膜而建構成。耐腐蝕膜可以由例如釔氧化物的陶瓷形成。
擋板48係設置在支撐件13之外側壁與腔室主體12之內側壁之間。擋板48係例如透過在由鋁形成之構件的表面上形成一耐腐蝕膜(例如釔氧化物等的膜)而建構成。在擋板48中形成有多個通孔。於腔室主體12之底部處,在擋板48的下方係設有排氣口12e。排氣裝置50係經由排氣管52而連接到排氣口12e。排氣裝置50包含壓力調節閥以及例如渦輪分子泵的真空泵。
基板處理設備1包含第一射頻電源62和第二射頻電源64。第一射頻電源62是產生第一射頻功率的功率源。第一射頻功率具有適合於產生電漿的頻率。第一射頻功率的頻率係例如在27MHz至100MHz範圍內的頻率。第一射頻電源62係經由匹配器66而連接到下部電極18以及電極板16。匹配器66包含電路,用於使第一射頻電源62的輸出阻抗與負載側之阻抗(下部電極18側)相匹配。第一射頻電源62可以經由匹配器66連接到上部電極30。
第二射頻電源64是產生第二射頻功率的功率源。第二射頻功率的頻率乃低於第一射頻功率的頻率。在第二射頻功率與第一射頻功率一同使用的情況下,第二射頻功率係用來作為用以偏置的射頻功率,以吸引離子進入基板W。第二頻率的射頻功率例如是在400kHz至13.56MHz範圍內的頻率。第二射頻電源64係通過匹配器68及電極板16而連接到下部電極18。匹配器68包含電路,用於使第二射頻電源64的輸出阻抗與負載側之阻抗(下部電極18側)相匹配。
吾人應當注意,電漿可以使用第二射頻功率產生,而無需使用第一射頻功率。亦即,可以僅使用單一射頻功率來產生電漿。在這種情況下,第二射頻功率的頻率可以大於13.56MHz,例如40MHz。在這種情況下,基板處理設備1可以不包含第一射頻電源62和匹配器66。第一射頻電源62、第二射頻電源64、上部電極30和下部電極18構成電漿產生器的一個例子。
在基板處理設備1中,氣體係從氣體供給部供應至內部空間10s以產生電漿。且,隨著第一射頻功率和/或第二射頻功率的供應,在上部電極30和下部電極18之間便產生射頻電場。所產生之射頻電場便產生電漿。
基板處理設備1包含電源70。電源70係連接至上部電極30。電源70施加電壓到上部電極30來吸引存在於內部空間10s中的正離子到頂板34內。
基板處理設備1可以進一步包含控制器80。控制器80可以是電腦,其包含處理器、例如記憶體的儲存裝置、輸入裝置設備、顯示裝置、信號的輸入/輸出介面等。控制器80係控制基板處理設備1的每個部分。透過使用控制器80的輸入裝置,操作員可以執行指令的輸入操作來管理基板處理設備1。控制器80還可以在顯示裝置上呈現基板處理設備1的操作狀態。此外,控制程式和配方資料係儲存在儲存裝置中。控制程式係由處理器執行以使基板處理設備1執行多種不同處理。處理器執行控制程式,並根據配方資料來控制基板處理設備1的各部分。
接著將參照圖2至圖4E來描述在基板處理設備1中執行的電漿處理方法(基板處理方法)。圖2和圖3顯示使用含矽膜120作為遮罩而藉由電漿在基板W中蝕刻有機膜110之處理範例的流程圖。圖4A至圖4E為各自顯示基板W之結構的示意圖。
圖4A顯示蝕刻處理開始之前的基板W結構。基板W包含下層膜100、有機膜110、以及含矽膜120。
含矽膜120具有例如孔或溝槽之開口121的圖案,且在蝕刻有機膜110時用來當作遮罩。在下面的描述中,含矽膜120是一種至少包含Si-O的膜。且,在以下的描述中會以含矽膜120為SiON膜的情況進行說明。然而,含矽膜120並不限於SiON膜,並且可以是SiO2 膜、SiARC等。
有機膜110係設置在含矽膜120的下方。下面將描述透過圖2所示之蝕刻處理並藉由使用含矽膜120(具有作為遮罩之開口121的圖案)來蝕刻有機膜110,以形成開口111的圖案。有開口111的圖案(見下面即將描述的圖4E)形成於其中之有機膜110於當蝕刻下層膜100時係用作遮罩。在下面的描述中,有機膜110將被描述為非晶碳膜。有機膜110並不限於非晶碳膜。有機膜110可以是其中碳(C)原子為主要成分之旋塗碳(SOC)膜、摻雜碳膜、CF膜(摻氟碳膜)、低介電常數有機膜等。有機膜110可以是由多種類型的有機膜形成的多層膜。
在有機膜110的下方設置有下層膜100。使用有機膜110作為遮罩來對下層膜100進行蝕刻,其中開口111的圖案係透過圖2所示之有機膜110的蝕刻處理而形成。下層膜100可以是例如SiOx 和SiN膜的多層膜。然而,下層膜100不限於此。
在圖2所示的蝕刻處理開始之前,先將基板W經由通道12p裝載到腔室10的內部空間10s中,且放置在支撐平台14上。控制器80控制開關20s以使得基板W被吸引到靜電卡盤20上。接著,控制器80關閉了閘閥12g。控制器80還控制排氣裝置50以將內部空間10s設定為期望的壓力。此外,藉由從氣體供應管線24供應傳熱氣體並且藉由從冷卻單元(未顯示)向流動通道18f供應熱交換介質,將基板W的溫度調節至期望溫度。
在圖2的步驟S1中,使用含矽膜120作為遮罩來蝕刻有機膜110(有機膜蝕刻)。具體地,控制器80控制了氣體源40、閥42以及流量控制器44以將蝕刻氣體(第四處理氣體)從氣孔36b供應至內部空間10s。可以使用O2 氣體作為蝕刻氣體。蝕刻氣體並不限於O2 氣體。蝕刻氣體可以是CO氣體、CO2 氣體、O3 氣體或這些氣體的混合氣體。另外,可以添加COS氣體、Cl2 氣體和HBr氣體中的至少一種。控制器80還控制第一射頻電源62,以將第一射頻功率施加到下部電極18以產生電漿。控制器80還控制第二射頻電源64,以將第二射頻功率施加至下部電極18,以將離子吸引至基板W。
下面顯示步驟S1中之合適參數的示例。 壓力:10至50 mTorr 第一射頻功率:1000至5000 W 第二射頻功率:50至500 W 基板溫度:-10至20˚C
因此,如圖4B所示,藉由電漿中的氧離子(O+ )以及氧自由基(O*),有機膜110便通過作為遮罩的含矽膜120而被電漿蝕刻,且在有機膜110中形成開口111。當有機膜110被電漿蝕刻時,作為反應產物的CO係透過排氣裝置50而從內部空間10s排出。
含矽膜120也被電漿中的氧離子(O+ )和氧自由基(O*)蝕刻和磨損。此處,已知含矽膜120的蝕刻產出率係取決於離子的入射角,且當入射角接近預定角度(例如約60°至75°,儘管取決於膜類型或施加的電壓)時,蝕刻產出率最高。因此,在形成有具有凹凸圖案的含矽膜120中,在肩部(凸部的邊緣或開口121的邊緣)與平坦部(凸部的上表面)之間的蝕刻速度存在差異。因此,如圖4B所示,含矽膜120的肩部較早磨損,並且形成了斜面122。且由於斜面122和平坦部之間的蝕刻速率的差異,斜面122便擴張了。
為SiON膜的含矽膜120的表面係被氧離子(O+ )和氧自由基(O*)氧化。因此,在含矽膜120的表面上形成為SiO2 膜的氧化膜123。
在步驟S2中,矯正作為遮罩的含矽膜120的形狀。亦即,使已經磨損肩部且已形成斜面122的含矽膜120矩形化。因此,在本實施例中,步驟S2也可以被稱為「遮罩矯正步驟」。具體地,控制器80控制氣體源40、閥42和流量控制器44以將第一處理氣體和第二處理氣體從氣孔36b供應到內部空間10s。控制器80還控制第一射頻電源62,以將第一射頻功率施加到下部電極18以產生電漿。控制器80還控制第二射頻電源64以將第二射頻功率施加至下部電極18,以將離子吸引至基板W。
第一處理氣體為至少包含氫(H)的含氫氣體。在以下描述中,第一處理氣體被描述為H2 。第一處理氣體並不限於H2 。第一處理氣體可以是CH4 、CH3 F、CH2 F2 、H2 O等。第一處理氣體也可以是這些氣體的混合氣體。
第二處理氣體為至少包含鹵素的含鹵氣體。且,第二處理氣體可以是至少具有鹵素和氫的含鹵氣體。在下面的描述中,第二處理氣體被描述為CF4 。但是,第二處理氣體不限於CF4 。第二處理氣體可以是CHF3 、C4 F8 、C4 F6 、NF3 、HBr、Cl2 等。第二處理氣體也可以是這些氣體的混合氣體。
下面顯示步驟S2中之合適參數的示例。 壓力:10至50mTorr 第一射頻功率:1000至2000 W 第二射頻功率:50至500 W 氣體流量比(第二處理氣體/第一處理氣體):0.11至2 基板溫度:-10至20˚C
將參照圖3進一步描述步驟S2的遮罩矯正步驟。圖3為顯示遮罩矯正步驟之處理的流程圖。
在步驟S21中,透過使用第一處理氣體來對遮罩(含矽膜120)之開口121的側壁進行精製。如圖4C所示,藉由從第一處理氣體所產生之氫離子(H+ )和氫自由基(H*),將含矽膜120作為遮罩而對有機膜110之開口111的底表面進行電漿蝕刻。此時,當有機膜110被氫電漿蝕刻時,在有機膜110的開口111中會產生反應產物(CH4 以及具有懸掛鍵的中間CHx),並吸附在含矽膜120之開口121的側壁上。
接著,在開口121的側壁處,隨著促進還原的氫離子從內部空間10s中產生之電漿供應,且能量從內部空間10s中產生之電漿的UV輻射供給,吸附在開口121之側壁上的反應產物(CH4 、CHx )係與SiO2 反應,SiO2 是含矽膜120之表面上的氧化膜123。或者,吸附在含矽膜120之表面上的氧化膜123上的反應產物係在反應產物(CH4 、CHx )被熱解之後與SiO2 反應。這會增加將SiO2 變為SiC的碳化還原速率,其由以下化學式(1)所示,其精製化了為SiO2 的含矽膜120(氧化物膜123)的側壁,並形成SiC、CO和H2 O(也就是在將SiO2 精製化SiC的處理中產生的反應產物)的精製膜124,而藉由排氣裝置50從內部空間10s排出。
SiO2 + 3C→SiC + 2CO...(1)
此處,反應產物(CH4 、CHx )係從有機膜110的開口111供應到含矽膜120之開口121的側壁。因此,在將SiO2 精製成SiC時,係主要使含矽膜120之開口121的側壁精製化,並且抑制含矽膜120之斜面122以及上表面的精製化。
在步驟S22中,使用第二處理氣體對遮罩(含矽膜120)的上表面進行電漿蝕刻。如圖4D所示,有機膜110之開口111的底表面係透過使用含矽膜120作為遮罩並藉由第二處理氣體所產生之離子(例如CFx + )和自由基(例如CFx * )來進行電漿蝕刻。含矽膜120的頂表面係藉由離子(例如CFx + )和自由基(例如CFx * )來進行電漿蝕刻。在步驟S22中,配方的設定係使得精製膜124(SiC)的蝕刻速率低於含矽膜120(SiON,以及在SiON之上表面上之作為氧化膜123的SiO2 )的蝕刻速率。即, SiON和SiO2 相對於SiC的蝕刻速率選擇性提高了。也就是說,藉由使用第二處理氣體對含矽膜120進行電漿蝕刻,同時用精製膜124(SiC)保護含矽膜120之側壁,從而蝕刻含矽膜120之上表面俾使含矽膜120的肩部矩形化。
在步驟S2的上述說明中,說明了同時供給第一處理氣體和第二處理氣體以使遮罩(含矽膜120)之開口121的側壁精製化的情況(步驟S21),並且同時電漿蝕刻遮罩(含矽膜120)的上表面(步驟S22)。然而,本發明不限於此。在執行了提供第一處理氣體以精製化遮罩(含矽膜120)之開口121的側壁的處理(步驟S21)之後,便可以執行提供第二處理氣體以電漿蝕刻遮罩(含矽膜120)之上表面的處理(步驟S22)。
返回圖2,在步驟S3中,使用其肩部被矩形化的含矽膜120作為遮罩來蝕刻有機膜110(有機膜蝕刻)。具體地,控制器80控制氣體源40、閥42和流量控制器44以將蝕刻氣體(第三處理氣體)從氣孔36b供應到內部空間10s。可以使用O2 氣體作為蝕刻氣體。蝕刻氣體並不限於O2 氣體。蝕刻氣體可以是CO氣體、CO2 氣體、O3 氣體或這些氣體的混合氣體。另外,可以添加COS氣體、Cl2 氣體和HBr氣體中的至少一種。另外,控制器80控制第一射頻電源62以施加第一射頻功率電源到下部電極18以產生電漿。控制器80還控制第二射頻電源64以施加第二射頻功率至下部電極18,以將離子吸引至基板W。
下面顯示步驟S3中之合適參數的示例。 壓力:10至50mTorr 第一射頻功率:1000至5000 W 第二射頻功率:50至500 W 基板溫度:-10至20˚C
在步驟S3中進行之有機膜蝕刻的處理條件可以與在步驟S1中進行之有機膜蝕刻的處理條件相同或不同。在步驟S1中使用的蝕刻氣體(第四處理氣體)與在步驟S3中使用的蝕刻氣體(第三處理氣體)可以相同也可以不同。
因此,如圖4E所示,使用含矽膜120作為遮罩對有機膜110進行電漿蝕刻,且形成在有機膜110中之開口111的深度變深。含矽膜120亦被蝕刻。由於之前含矽膜120的肩部已被磨損,因此形成了斜面125。另外,在含矽膜120的表面上形成為SiO2 膜的氧化膜126。
在步驟S4中,確定有機膜蝕刻步驟是否被執行了預定次數。預定次數可以是例如認為對於有機膜110之開口111達到目標蝕刻深度(例如到達下層膜100)所需的次數。如果有機膜蝕刻步驟尚未執行到預定次數(步驟S4中為「否」),則控制器80的處理返回至步驟S2,且重複執行將作為遮罩之含矽膜120矩形化的遮罩矯正步驟(步驟S2)以及蝕刻有機膜110的有機膜蝕刻步驟(步驟S3),直到執行了預定次數的有機膜蝕刻步驟為止。當有機膜蝕刻步驟的執行次數達到預定次數時(步驟S4中為「是」),控制器80便終止該處理。
透過上述處理,在有機膜110中形成開口111的圖案。接著,使用有機膜110作為遮罩來蝕刻下層膜100。
接下來,將參考圖5A和5B 進一步描述根據本實施例之蝕刻有機膜110的處理。
圖5A顯示了在含矽膜120的肩部處形成斜面122的情況下氧離子之行為的示意圖。藉由將第二射頻功率施加到下部電極18,氧離子垂直進入基板W。此時,入射在斜面122上的一部分氧離子從斜面122反彈,並通過開口121和開口111而與有機膜110的側壁碰撞,從而蝕刻有機膜110的側壁。因此,在其上產生彎曲的開口111便在有機膜110中形成。
圖5B係說明當含矽膜120的肩部矩形化時氧離子行為的示意圖。透過將第二射頻功率施加到下部電極18,氧離子便被吸引至基板W。此時,由於含矽膜120被矩形化,因此可以防止氧離子從含矽膜120反彈並與有機膜110的側壁碰撞。因此,可以防止在有機膜110中發生彎曲。
如上所述,根據本實施例之對有機膜110進行蝕刻的處理,由於是在對含矽膜120的肩部進行矯正(矩形化)之後才對有機膜110進行蝕刻,因此可能防止離子與有機膜110之側壁碰撞而反彈,且可以抑制有機膜110之開口111中發生彎曲。因此,可以抑制有機膜110的蝕刻形狀缺陷的發生。
另外,因為可以抑制有機膜110之開口111的蝕刻形狀缺陷的發生,所以當使用有機膜110作為遮罩對下層膜100進行蝕刻時,可能抑制下層膜100的蝕刻形狀缺陷的發生。
圖6顯示第一處理氣體和第二處理氣體的流量比與含矽膜120之形狀之間的關係圖。在圖6的例子中,(a)欄(初始)顯示了在進行遮罩矯正步驟之前之含矽膜120的形狀。(b)欄顯示了第一參考例,其中僅供應了CF4 氣體。(c)欄顯示了以CF4 與H2 的流量比為2:1來供給CF4 氣體和H2 氣體的情況。(d)欄表示以CF4 與H2 的流量比為0.5:1來供給CF4 氣體和H2 氣體的情況。(e)欄顯示了以CF4 與H2 氣體的流量比為0.11:1來供給CF4 氣體和H2 氣體的情況。(f)欄顯示第二參考例,其中僅供應H2 氣體。
如圖6的(a)欄所示,在遮罩矯正步驟之前,在含矽膜120的肩部上形成斜面。
如圖6的(b)欄所示,在僅供應CF4 氣體的情況下,含矽膜120的厚度因電漿蝕刻而降低。且,含矽膜120的上表面並非製成平坦。換句話說,含矽膜120並未被矩形化,且在含矽膜120的肩部處形成斜面。
另外,如圖6的(f)欄所示,在僅供應H2 氣體的情況下,含矽膜120的形狀不變,且含矽膜120的上表面並非製成平坦。換句話說,含矽膜120並未被矩形化,且在含矽膜120的肩部處形成斜面。
此外,如圖6的(c)欄至(e)欄所示,證實了透過以CF4 氣體和H2 氣體的流量比在0.11至2的範圍內供應CF4 氣體和H2 氣體,可以適當地使含矽膜120的肩部矩形化。
儘管已經描述了電漿處理設備和電漿處理方法的實施例,但是本揭露內容並不限於上述實施例,並且可以在所要求保護之本揭露內容的主旨範圍內進行多種修改和增強。
1:基板處理設備 10:腔室 10s:內部空間 12:腔室主體 12e:排氣口 12g:閘閥 12p:通道 13:支撐件 14:支撐平台(站台) 16:電極板 18:下部電極(電漿產生器) 18f:流動通道 20:靜電卡盤 20p:DC電源 20s:開關 22a:管道 22b:管道 24:氣體供應管線 25:邊緣環 30:上部電極(電漿產生器) 32:構件 34:頂板 34a:排氣孔 36:支撐件 36a:氣體擴散室 36b:氣孔 36c:氣體入口 38:氣體供應管線 40:氣體源(氣體供應部) 42:閥 44:流量控制器 46:防護罩 48:擋板 50:排氣裝置 52:排氣管 62:第一射頻電源(電漿產生器) 64:第二射頻電源(電漿產生器) 66:匹配器 68:匹配器 70:電源 80:控制器 100:下層膜 110:有機膜 111:開口 120:含矽膜 121:開口 122:斜面 123:氧化膜 124:精製膜 125:斜面 126:氧化膜 W:基板
圖1為一橫剖面視圖,說明根據一實施例之電漿處理設備之一例; 圖2為一流程圖,說明使用無機膜作為遮罩來蝕刻有機膜之處理的一例; 圖3為一流程圖,說明一遮罩矯正步驟中的一處理; 圖4A至圖4E為示意性圖示,分別說明基板W的結構; 圖5A和5B為示意性圖示,說明氧離子的行為;以及 圖6為說明第一及第二處理氣體之流量比與含矽膜形狀之間的關係圖。
100:下層膜
110:有機膜
111:開口
120:含矽膜
121:開口
122:斜面
123:氧化膜
124:精製膜
125:斜面
126:氧化膜

Claims (18)

  1. 一種蝕刻有機膜的方法,其係通過具有一開口的遮罩藉由一電漿來進行,該遮罩係形成於該有機膜上並係由一含矽膜製成,該方法包含矯正該遮罩的一形狀; 其中對該遮罩之該形狀進行之該矯正步驟包含: 精製化該遮罩之該開口的一側壁,以及 蝕刻該遮罩之一上表面。
  2. 如請求項1之蝕刻有機膜的方法,其中於該遮罩之該開口之該側壁的該精製化步驟中,該遮罩之該開口之該側壁係變更為SiC。
  3. 如請求項2之蝕刻有機膜的方法,其中對該遮罩之該開口之該側壁進行之該精製化步驟包含使用包括含氫氣體之一第一處理氣體來執行電漿處理。
  4. 如請求項3之蝕刻有機膜方法,其中對該遮罩之該開口之該側壁進行之該精製化步驟包含: 使用由該第一處理氣體形成之一電漿來蝕刻該有機膜,以及 藉由使用由該第一處理氣體形成之該電漿對該有機膜進行之該蝕刻所產生之反應產物使該側壁精製化。
  5. 如請求項2到4中任一項之蝕刻有機膜的方法,其中於該遮罩之該上表面之該蝕刻步驟中,SiC之一蝕刻率係小於一部分之未變更為SiC之該含矽膜的一蝕刻率。
  6. 如請求項5之蝕刻有機膜的方法,其中對該遮罩之該上表面進行之該蝕刻步驟包含使用包括含鹵氣體之一第二處理氣體來執行電漿處理。
  7. 如請求項6之蝕刻有機膜的方法,其中該第二處理氣體包括含氫氣體。
  8. 如請求項1之蝕刻有機膜的方法,其中對該遮罩之該上表面進行之該蝕刻步驟包含使用包括含鹵氣體之一第二處理氣體來執行電漿處理。
  9. 如請求項1到8中任一項之蝕刻有機膜的方法,其中對該遮罩之該開口之該側壁進行之該精製化步驟以及對該遮罩之該上表面進行之該蝕刻步驟係同時執行。
  10. 如請求項1到8中任一項之蝕刻有機膜的方法,其中對該遮罩之該上表面進行之該蝕刻步驟係於對該遮罩之該開口之該側壁進行之該精製化步驟之後執行。
  11. 如請求項1到10中任一項之蝕刻有機膜的方法,其進一步包含: 於該遮罩之該形狀之該矯正步驟之後,使用由含氧之一第三處理氣體所形成之一電漿來蝕刻該有機膜。
  12. 如請求項11之蝕刻有機膜的方法,其中對該遮罩之該形狀進行之該矯正步驟以及使用由該第三處理氣體所形成之該電漿對該有機膜進行之該蝕刻步驟兩者至少重複一次。
  13. 如請求項11或12中任一項之蝕刻有機膜的方法,其進一步包含: 於該遮罩之該形狀之該矯正步驟之前,使用由含氧之一第四處理氣體所形成之一電漿對該遮罩之一表面進行氧化。
  14. 如請求項13之蝕刻有機膜的方法,其中該第三處理氣體係與該第四處理氣體為相同氣體。
  15. 如請求項13之蝕刻有機膜的方法,其中該第三處理氣體係與該第四處理氣體為不同氣體。
  16. 如請求項13到15中任一項之蝕刻有機膜的方法,其中對該遮罩之該表面進行之該氧化步驟包含使用由該第四處理氣體所形成之該電漿對該有機膜進行蝕刻。
  17. 如請求項16之蝕刻有機膜的方法,其中於對該遮罩之該表面進行之該氧化步驟中,由該第四處理氣體所形成之該電漿係磨損了該遮罩之該開口的一肩部。
  18. 一種用以施加電漿處理至基板的設備,該基板包含一有機膜以及形成於該有機膜上之一遮罩,該遮罩係具有一開口且係由一含矽膜所製成,該設備包含: 一支撐平台,該基板係放置於其上; 容納該支撐平台之一腔室; 一氣體供應部,用以供應一處理氣體至該腔室; 一電漿產生器,用以在該腔室內產生一電漿;以及 一控制器,用以執行下列處理: 蝕刻該有機膜,以及 矯正該遮罩之一形狀; 其中對該遮罩之該形狀進行之該矯正步驟包含: 精製化該遮罩之該開口之一側壁,以及 蝕刻該遮罩之一上表面。
TW109137527A 2019-11-06 2020-10-29 電漿處理方法及電漿處理設備 TWI843909B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019201668A JP7321059B2 (ja) 2019-11-06 2019-11-06 プラズマ処理方法及びプラズマ処理装置
JP2019-201668 2019-11-06

Publications (2)

Publication Number Publication Date
TW202123334A true TW202123334A (zh) 2021-06-16
TWI843909B TWI843909B (zh) 2024-06-01

Family

ID=75687964

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109137527A TWI843909B (zh) 2019-11-06 2020-10-29 電漿處理方法及電漿處理設備

Country Status (5)

Country Link
US (1) US11380547B2 (zh)
JP (1) JP7321059B2 (zh)
KR (1) KR20210055015A (zh)
CN (1) CN112786442A (zh)
TW (1) TWI843909B (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004055781A (ja) * 2002-07-19 2004-02-19 Sony Corp 半導体装置の製造方法
KR100780944B1 (ko) * 2005-10-12 2007-12-03 삼성전자주식회사 탄소함유막 식각 방법 및 이를 이용한 반도체 소자의 제조방법
US8394722B2 (en) 2008-11-03 2013-03-12 Lam Research Corporation Bi-layer, tri-layer mask CD control
JP6331452B2 (ja) * 2014-02-19 2018-05-30 愛知製鋼株式会社 有機膜のエッチング方法
JP6438831B2 (ja) * 2015-04-20 2018-12-19 東京エレクトロン株式会社 有機膜をエッチングする方法
JP2017092376A (ja) * 2015-11-16 2017-05-25 東京エレクトロン株式会社 エッチング方法

Also Published As

Publication number Publication date
TWI843909B (zh) 2024-06-01
KR20210055015A (ko) 2021-05-14
JP2021077709A (ja) 2021-05-20
JP7321059B2 (ja) 2023-08-04
US20210134596A1 (en) 2021-05-06
US11380547B2 (en) 2022-07-05
CN112786442A (zh) 2021-05-11

Similar Documents

Publication Publication Date Title
US11664236B2 (en) Method of etching film and plasma processing apparatus
TW201611080A (zh) 電漿處理方法及電漿處理裝置
US11637003B2 (en) Method for etching film and plasma processing apparatus
CN110010466B (zh) 蚀刻方法
US10811274B2 (en) Etching method and plasma processing apparatus
JP2022034956A (ja) エッチング方法及びプラズマ処理装置
US20220246440A1 (en) Substrate processing method and substrate processing apparatus
US20220139719A1 (en) Etching method and plasma processing apparatus
TW202123334A (zh) 電漿處理方法及電漿處理設備
JP7296277B2 (ja) エッチングする方法、デバイス製造方法、及びプラズマ処理装置
KR20210023738A (ko) 에칭 방법 및 기판 처리 장치
JP2021118347A (ja) エッチング方法、基板処理装置、及び基板処理システム
US20240234097A1 (en) Etching method and plasma processing apparatus
JP7220603B2 (ja) 膜をエッチングする方法及びプラズマ処理装置
US20210098234A1 (en) Substrate processing method, method for manufacturing semiconducor device, and plasma processing apparatus
JP2024001464A (ja) エッチング方法及びプラズマ処理装置
KR20220029478A (ko) 기판 처리 방법 및 플라즈마 처리 장치
JP2020177958A (ja) 基板処理方法及び基板処理装置