TW202038234A - 具抹除抑制能力的多次編程記憶胞及其記憶胞陣列 - Google Patents

具抹除抑制能力的多次編程記憶胞及其記憶胞陣列 Download PDF

Info

Publication number
TW202038234A
TW202038234A TW108139715A TW108139715A TW202038234A TW 202038234 A TW202038234 A TW 202038234A TW 108139715 A TW108139715 A TW 108139715A TW 108139715 A TW108139715 A TW 108139715A TW 202038234 A TW202038234 A TW 202038234A
Authority
TW
Taiwan
Prior art keywords
voltage
line
erase
transistor
ground voltage
Prior art date
Application number
TW108139715A
Other languages
English (en)
Other versions
TWI717083B (zh
Inventor
陳志欣
Original Assignee
力旺電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 力旺電子股份有限公司 filed Critical 力旺電子股份有限公司
Publication of TW202038234A publication Critical patent/TW202038234A/zh
Application granted granted Critical
Publication of TWI717083B publication Critical patent/TWI717083B/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C14/00Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down
    • G11C14/0009Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a DRAM cell
    • G11C14/0018Digital stores characterised by arrangements of cells having volatile and non-volatile storage properties for back-up when the power is down in which the volatile element is a DRAM cell whereby the nonvolatile element is an EEPROM element, e.g. a floating gate or metal-nitride-oxide-silicon [MNOS] transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0433Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • G11C16/16Circuits for erasing electrically, e.g. erase voltage switching circuits for erasing blocks, e.g. arrays, words, groups
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/24Bit-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/10Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/40Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
    • H10B41/42Simultaneous manufacture of periphery and memory cells
    • H10B41/43Simultaneous manufacture of periphery and memory cells comprising only one type of peripheral transistor
    • H10B41/44Simultaneous manufacture of periphery and memory cells comprising only one type of peripheral transistor with a control gate layer also being used as part of the peripheral transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)

Abstract

一種多次編程記憶胞,包括一浮動閘電晶體、一第一電容器、一第二電容器與一第三電容器。浮動閘電晶體具有一浮動閘極。浮動閘電晶體的一第一端耦接至一源極線。浮動閘電晶體的一第二端耦接至一位元線。第一電容器的一第一端連接至浮動閘極。第一電容器的一第二端連接至一抹除線。第二電容器的一第一端連接至浮動閘極。第二電容器的一第二端連接至一控制線。第三電容器的一第一端連接至浮動閘極。第三電容器的一第二端連接至一抑制線。

Description

具抹除抑制能力的多次編程記憶胞及其記憶胞陣列
本發明是有關於一種記憶胞與記憶胞陣列,且特別是有關於一種具抹除抑制能力的多次編程記憶胞及其記憶胞陣列。
請參照第1A圖與第1B圖,其所繪示為習知MTP記憶胞的上視圖及其等效電路。此MTP記憶胞揭露於美國專利US 8,355,282。
如第1A圖所示,在半導體基板(substrate)上形成N型井區NW1、NW2以及P型井區PW。接著,利用多晶矽層(polysilicon)形成三個閘極結構471、400、472。其中,閘極結構400同時覆蓋於N型井區NW1、NW2以及P型井區PW。閘極結構471、472覆蓋於P型井區PW且位於閘極結構400的二側。另外,閘極結構400係作為浮動閘極(floating gate,FG)。
接著,於P型井區PW形成n摻雜區(n-doped region)461、462、463、464。其中,n摻雜區461位於閘極結構471的一側,n摻雜區462位於閘極結構471與閘極結構400之間,n摻雜區463位於閘極結構400與閘極結構472之間,n摻雜區464位於閘極結構472的一側。
再者,於N型井區NW1與NW2形成p摻雜區(p-doped region)421、422、481、482。其中,p摻雜區421、422形成於N型井區NW2內,分別位於閘極結構400的二側。p摻雜區481、482形成於N型井區NW1內,分別位於閘極結構400的二側。
另外,在MTP記憶胞40中,閘極結構471連接至字元線WL,閘極結構472連接至選擇閘極線SG,p摻雜區421與422連接至控制線CL,p摻雜區481與482連接至抹除線EL,n摻雜區461連接至源極線SL,n摻雜區464連接至位元線BL。
如第1B圖所示,n摻雜區461、閘極結構471與n摻雜區462形成電晶體530。n摻雜區462、閘極結構400與n摻雜區463形成浮動閘電晶體(floating gate transistor)510。n摻雜區463、閘極結構472與n摻雜區464形成電晶體540。 閘極結構400與p摻雜區421、422形成一電容器500。閘極結構400與p摻雜區481、482形成一電容器520。
因此,MTP記憶胞40的等效電路中,電晶體530的閘極連接至字元線WL,電晶體530的第一端連接至源極線SL,電晶體530的第二端連接至浮動閘電晶體510的第一端。電晶體540的閘極連接至選擇閘極線SG,電晶體540的第一端連接至位元線BL,電晶體540的第二端連接至浮動閘電晶體510的第二端。
再者,電容器500的第一端連接至浮動閘電晶體510的浮動閘極,電容器500的第二端連接至控制線CL。電容器520的第一端連接至浮動閘電晶體510的浮動閘極,電容器520的第二端連接至抹除線EL。
習知MTP記憶胞40的閘極結構400除了作為浮動閘電晶體510的浮動閘極FG之外,更包括一耦合閘極(coupling gate)與一抹除閘極(erase gate)。其中,耦合閘極的作用區(active region)在p摻雜區421、422之間;浮動閘極FG的作用區在n摻雜區462、463之間;抹除閘極的作用區在p摻雜區481、482之間。在實際的設計上,耦合閘極的作用區面積最大、浮動閘極FG的作用區面積次之、抹除閘極的作用區面積最小,其面積的配置比率大約為85%、10%、5%。
再者,提供適當的偏壓至習知MTP記憶胞40後,即可對MTP記憶胞40進行編程運作(program operation)、編程抑制運作(program inhibit operation)、抹除運作(erase operation)以及讀取運作(read operation)。然而,習知MTP記憶胞40無法進行抹除抑制運作(erase inhibit operation)。
本發明係有關於一種多次編程記憶胞,包括:一浮動閘電晶體,具有一浮動閘極,其中該浮動閘電晶體的一第一端耦接至一源極線,該浮動閘電晶體的一第二端耦接至一位元線;一第一電容器,其中該第一電容器的一第一端連接至該浮動閘極,且該第一電容器的一第二端連接至一抹除線;一第二電容器,其中該第二電容器的一第一端連接至該浮動閘極,且該第二電容器的一第二端連接至一控制線;以及一第三電容器,其中該第三電容器的一第一端連接至該浮動閘極,且該第三電容器的一第二端連接至一抑制線。
本發明係有關於一種多次編程記憶胞,包括:一第一井區;一第二井區;一第三井區;一第四井區;一第一閘極結構,覆蓋於該第四井區;一第二閘極結構,覆蓋於該第一井區、該第二井區、該第三井區與該第四井區;一第三閘極結構,覆蓋於該第四井區;一第一摻雜區、一第二摻雜區、一第三摻雜區與一第四摻雜區形成於該第四井區,其中該第一摻雜區位於該第一閘極結構的一側,該第二摻雜區位於該第一閘極結構與該第二閘極結構之間,該第三摻雜區位於該第二閘極結構與該第三閘極結構之間,該第四摻雜區位於第三閘極結構的另一側;一第五摻雜區與一第六摻雜區形成於該第一井區,其中該第五摻雜區與該第六摻雜區位於該第二閘極結構的二側,且該第五摻雜區與該第六摻雜區連接至一抹除線;一第七摻雜區與一第八摻雜區形成於該第二井區,其中該第七摻雜區與該第八摻雜區位於該第二閘極結構的二側,且該第七摻雜區與該第八摻雜區連接至一控制線;以及一第九摻雜區與一第十摻雜區形成於該第三井區,其中該第九摻雜區與該第十摻雜區位於該第二閘極結構的二側,且該第九摻雜區與該第十摻雜區連接至一抑制線。
本發明係有關於一種記憶胞陣列,包括:一第一列的M個多次編程記憶胞,其中該第一列的M個多次編程記憶胞連接至一第一選擇閘極線、一第一字元線、一第一控制線與一第一抹除線,該第一列的M個多次編程記憶胞連接至對應的M條源極線,該第一列的M個多次編程記憶胞連接至對應的M條位元線,該第一列的N個多次編程記憶胞連接至一第一抑制線,且該第一列的(M-N)個多次編程記憶胞連接至一第二抑制線。
本發明係有關於一種記憶胞陣列,包括:一第一列的M個多次編程記憶胞,其中該第一列的M個多次編程記憶胞連接至一第一選擇閘極線、一第一字元線與一第一控制線,該第一列的M個多次編程記憶胞連接至對應的M條源極線,該第一列的M個多次編程記憶胞連接至對應的M條位元線,該第一列的N個多次編程記憶胞連接至一第一抑制線與一第一抹除線,且該第一列的(M-N)個多次編程記憶胞連接至一第二抑制線與一第二抹除線。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下:
請參照第2A圖與第2B圖,其所繪示為本發明MTP記憶胞的上視圖及其等效電路。
如第2A圖所示,在半導體基板上形成N型井區NW1、NW2、NW3以及P型井區PW。接著,利用多晶矽層形成三個閘極結構671、600、672。其中,閘極結構600同時覆蓋於N型井區NW1、NW2、NW3以及P型井區PW。閘極結構671、672覆蓋於P型井區PW且位於閘極結構600的二側。
接著,於P型井區PW形成n摻雜區661、662、663、664。其中,n摻雜區661位於閘極結構671的一側,n摻雜區662位於閘極結構671與閘極結構600之間,n摻雜區663位於閘極結構600與閘極結構672之間,n摻雜區664位於閘極結構672的另一側。
再者,於N型井區NW1、NW2、NW3形成p摻雜區611、612、621、622、681、682。其中, p摻雜區621、622形成於N型井區NW2內,分別位於閘極結構600的二側。p摻雜區681、682形成於N型井區NW1內,分別位於閘極結構600的二側。p摻雜區611、612形成於N型井區NW3內,分別位於閘極結構600的二側。
另外,在MTP記憶胞60中,閘極結構672連接至字元線WL,閘極結構671連接至選擇閘極線SG,p摻雜區621與622連接至控制線CL,p摻雜區681與682連接至抹除線EL, p摻雜區611與612連接至抑制線(inhibit line)IL,n摻雜區661連接至源極線SL,n摻雜區664連接至位元線BL。
如第2B圖所示,n摻雜區661、閘極結構671與n摻雜區662形成電晶體730。n摻雜區662、閘極結構600與n摻雜區663形成浮動閘電晶體710。n摻雜區663、閘極結構672與n摻雜區664形成電晶體740。 閘極結構600與p摻雜區621、622形成一電容器700。閘極結構600與p摻雜區681、682形成一電容器720。閘極結構600與p摻雜區611、612形成一電容器750。
因此,MTP記憶胞60的等效電路中,電晶體730的閘極連接至選擇閘極線SG,電晶體730的第一端連接至源極線SL,電晶體730的第二端連接至浮動閘電晶體710的第一端。電晶體740的閘極連接至字元線WL,電晶體740的第一端連接至位元線BL,電晶體740的第二端連接至浮動閘電晶體710的第二端。
再者,電容器700的第一端連接至浮動閘電晶體710的浮動閘極,電容器700的第二端連接至控制線CL。電容器720的第一端連接至浮動閘電晶體710的浮動閘極,電容器720的第二端連接至抹除線EL。電容器750的第一端連接至浮動閘電晶體710的浮動閘極,電容器750的第二端連接至抑制線IL。
根據本發明的實施例,MTP記憶胞60的閘極結構600包括一浮動閘極、一耦合閘極、一抹除閘極與一抑制閘極(inhibit gate)。其中,抑制閘極的作用區A在p摻雜區611、612之間;耦合閘極的作用區B在p摻雜區621、622之間;浮動閘極的作用區C在n摻雜區662、663之間;抹除閘極的作用區D在p摻雜區681、682之間。在實際的設計上,抑制閘極的作用區A之面積大約相等耦合閘極的作用區B之面積、浮動閘極的作用區C面積次之、抹除閘極的作用區D面積最小,其面積的配置比率大約為43%、43%、10%、4%。
根據本發明的實施例,提供適當的偏壓至本發明MTP記憶胞60後,即可對MTP記憶胞60進行編程運作、編程抑制運作、抹除運作、抹除抑制運作與讀取運作。詳細說明如下:
請參照第3A圖至第3E圖,其所繪示為本發明MTP記憶胞進行各種運作的偏壓示意圖。其中,P型井區PW接收接地電壓(0V)。
如第3A圖與第3B圖所示,當MTP記憶胞60的選擇閘極線SG接收接地電壓(0V)、字元線WL接收第一電壓Vdd時,MTP記憶胞60為選定記憶胞(selected cell)。此時,根據源極線SL、位元線BL、抹除線EL、控制線CL與抑制線IL所接收的電壓,可對選定記憶胞進行編程運作或者編程抑制運作。
如第3A圖所示,字元線WL接收第一電壓Vdd,位元線BL接收接地電壓(0V)。再者,抹除線EL、控制線CL與抑制線IL接收編程電壓Vpp,使得浮動閘極耦合(couple)至一第一耦合電壓(coupling voltage),該第一耦合電壓接近於編程電壓Vpp。另外,由於位元線BL為接地電壓(0V),所以浮動閘電晶體710之閘極氧化層二側的電壓差造成電子注入浮動閘極。亦即,MTP記憶胞60進行編程運作。
如第3B圖所示,字元線WL接收第一電壓Vdd,位元線BL接收第一電壓Vdd。再者,抹除線EL、控制線CL與抑制線IL接收編程電壓Vpp,使得浮動閘極耦合至該第一耦合電壓,該第一耦合電壓接近於編程電壓Vpp。另外,由於位元線BL為第一電壓(Vdd),所以浮動閘電晶體710之閘極氧化層二側的電壓差無法造成電子注入浮動閘極。亦即,MTP記憶胞60進行編程抑制運作。
根據本發明的實施例,編程電壓Vpp大於第一電壓Vdd。舉例來說,編程電壓Vpp為10V,第一電壓Vdd為5V。
如第3C圖所示,當MTP記憶胞60的選擇閘極線SG與字元線WL接收第一電壓Vdd時,電晶體730與740開啟且MTP記憶胞60為選定記憶胞。此時,根據源極線SL、位元線BL、抹除線EL、控制線CL與抑制線IL所接收的電壓,可對選定記憶胞進行讀取運作。
再者,抹除線EL、控制線CL、抑制線IL與源極線SL接收接地電壓(0V),位元線BL接收讀取電壓Vr。因此,選定記憶胞產生一讀取電流由位元線BL流向源極線SL。換言之,於讀取運作時,根據位元線BL上的電流大小即可判斷選定記憶胞的儲存狀態。舉例來說,將感測放大器連接至位元線BL,當浮動閘極上儲存電子時,讀取電流較小,感測放大器判斷MTP記憶胞60為第一儲存狀態。反之,當浮動閘極上未儲存電子時,讀取電流較大,感測放大器判斷MTP記憶胞60為第二儲存狀態。
如第3D圖與第3E圖所示,當MTP記憶胞60的選擇閘極線SG接收接地電壓(0V)、字元線WL接收第一電壓Vdd或者接地電壓(0V)時,MTP記憶胞60為選定記憶胞。此時,根據源極線SL、位元線BL、抹除線EL、控制線CL與抑制線IL所接收的電壓,可對選定記憶胞進行抹除運作或者抹除抑制運作。
如第3D圖所示,源極線SL接收第一電壓Vdd,位元線BL接收接地電壓(0V)。再者,抹除線EL接收抹除電壓Vee,控制線CL與抑制線IL接收接地電壓(0V)。由於抑制閘極的作用區面積與耦合閘極的作用區面積大於抹除閘極的作用區面積,使得浮動閘極耦合至一第二耦合電壓,該第二耦合電壓接近於接地電壓(0V)。另外,由於抹除線EL為抹除電壓Vee,所以抹除閘極之閘極氧化層之間的電壓差造成電子經由電容器720退出浮動閘極。亦即,MTP記憶胞60進行抹除運作。
如第3E圖所示,源極線SL接收第一電壓Vdd,位元線BL接收接地電壓(0V)。再者,抹除線EL接收抹除電壓Vee,抑制線IL接收抑制電壓Vinh,控制線CL接收接地電壓(0V)。由於抑制閘極的作用區面積接近於耦合閘極的作用區面積,使得浮動閘極耦合至一第三耦合電壓,且第三耦合電壓大於第二耦合電壓。另外,由於抹除線EL為抹除電壓Vee,所以抹除閘極之閘極氧化層之間的電壓差無法造成電子退出浮動閘極。亦即,MTP記憶胞60進行抹除抑制運作。
根據本發明的實施例,抹除電壓Vee大於抑制電壓Vinh。舉例來說,抹除電壓Vee為10V,抑制電壓Vinh為5V。
請參照第4A圖與第4B圖,其所繪示為利用MTP記憶胞組成的第一實施例記憶胞陣列及其各種運作時的偏壓表。
如第4B圖所示,第一實施例記憶胞陣列800包括2×4個MTP記憶胞c00~c13。第一列的四個記憶胞c00~c03皆連接至字元線WL0、選擇閘極線SG0、抹除線 EL0與控制線CL0。另外,第一列的四個記憶胞c00~c03連接至對應的源極線SL0~SL3與位元線BL0~BL3。舉例來說,MTP記憶胞c00連接至源極線SL0以及位元線BL0,MTP記憶胞c01連接至源極線SL1以及位元線BL1,依此類推。
另外,根據本發明的第一實施例,第一列的四個MTP記憶胞c00~c03更被區分為二個部分,分別連接至不同的抑制線IL0、IL1。舉例來說,第一部分的二個MTP記憶胞c00、c01連接至抑制線IL0,第二部分的二個MTP記憶胞c02、c03連接至抑制線IL1。相同地,憶胞陣列中第二列的四個記憶胞c10~c13與第一列的連接關係類似,此處不再贅述。
在第一實施例記憶胞陣列800中,每一列僅以四個MTP記憶胞來說明。然而,本發明並不限定於此,每一列可以連接更多的MTP記憶胞。舉例來說,第一實施例記憶胞陣列中,每一列包括M個MTP記憶胞連接至相同的字元線WL、選擇閘極線SG、抹除線 EL與控制線CL,並且M個MTP記憶胞連接至對應的M條源極線SL與M條位元線BL。另外,M個MTP記憶胞中,第一部分的N個MTP記憶胞連接至第一抑制線IL0,第二部分的(M-N)個MTP記憶胞連接至另一抑制線IL1。其中,M與N為正整數,例如M為32,N為16。
另外,如第4B圖所示,記憶胞陣列800中,選擇閘極線SG1接收接地電壓(0V)且字元線WL1接收第一電壓Vdd或者接地電壓(0V)。因此,對應列即為選定列(selected row),選定列上的 MTP記憶胞c10~c13即為選定記憶胞。另外,選擇閘極線SG0接收第一電壓Vdd且字元線WL0接收接地電壓(0V)。因此,對應列為非選定列,非選定列上的MTP記憶胞c00~c03不會進行任何運作。
再者,源極線SL0~SL3接收第一電壓Vdd,位元線BL0~BL3接收接地電壓(0V)、抹除線EL1接收抹除電壓Vee,控制線CL1接收接地電壓(0V)。因此,選定列上的選定記憶胞c10~c13根據抑制線IL0與IL1來進行抹除運作或者抹除抑制運作。
另外,抑制線IL0接收接地電壓(0V),且抑制線IL1接收抑制電壓Vinh。因此,選定列上的第一部分MTP記憶胞c10~c11進行抹除運作,選定列上的第二部分MTP記憶胞c12~c13進行抹除抑制運作。
當然,第一實施例的記憶胞陣列800更可以根據第4A圖的偏壓表來對選定列的MTP記憶胞進行編程運作、編程抑制運作以及讀取運作,此處不再贅述。
另外,本發明的MTP記憶胞也可以用另外的偏壓來進行抹除運作與抹除抑制運作。
請參照第5A圖與第5B圖,其所繪示為本發明MTP記憶胞進行抹除運作與抹除抑制運作的另一偏壓示意圖。其中,P型井區PW接收接地電壓(0V)。
當MTP記憶胞60的選擇閘極線SG與字元線WL接收第一電壓Vdd時,MTP記憶胞60為選定記憶胞。此時,根據源極線SL、位元線BL、抹除線EL、控制線CL與抑制線IL所接收的電壓,可對選定記憶胞進行抹除運作或者抹除抑制運作。
如第5A圖所示,源極線SL與位元線BL接收接地電壓(0V)。再者,抹除線EL接收抹除電壓Vee,控制線CL與抑制線IL接收接地電壓(0V)。由於抑制閘極的作用區面積與耦合閘極的作用區面積大於抹除閘極的作用區面積,使得浮動閘極耦合至一第四耦合電壓,該第四耦合電壓接近於接地電壓(0V)。另外,由於抹除線EL為抹除電壓Vee,所以抹除閘極之閘極氧化層之間的電壓差造成電子經由電容器720退出浮動閘極。亦即,MTP記憶胞60進行抹除運作。
如第5B圖所示,由於源極線SL、位元線BL、抹除線EL、抑制線IL與控制線CL皆接收接地電壓(0V),所以抹除閘極之閘極氧化層之間沒有電子退出浮動閘極。亦即,MTP記憶胞60進行抹除抑制運作。
請參照第6A圖與第6B圖,其所繪示為利用MTP記憶胞組成的第二實施例記憶胞陣列及其進行各種運作的偏壓表。
如第6B圖所示,第二實施例記憶胞陣列850包括2×4個MTP記憶胞c00~c13。第一列的四個記憶胞c00~c03皆連接至字元線WL0、選擇閘極線SG0、抹除線EL0與控制線CL0。另外,第一列的四個記憶胞c00~c03連接至對應的源極線SL0~SL3與位元線BL0~BL3。舉例來說,MTP記憶胞c00連接至源極線SL0以及位元線BL0,MTP記憶胞c01連接至源極線SL1以及位元線BL1,依此類推。
另外,根據本發明的第二實施例,第一列的四個MTP記憶胞c00~c03更被區分為二個部分,分別連接至不同的抑制線IL0、IL1與抹除線 EL0、EL2。舉例來說,第一部分的二個MTP記憶胞c00、c01連接至抑制線IL0與抹除線EL0,第二部分的二個MTP記憶胞c02、c03連接至抑制線IL1與抹除線EL2。相同地,憶胞陣列中第二列的四個記憶胞c10~c13與第一列的連接關係類似,此處不再贅述。
在第二實施例記憶胞陣列850中,每一列僅以四個MTP記憶胞來說明。然而,本發明並不限定於此,每一列可以連接更多的MTP記憶胞。舉例來說,第二實施例記憶胞陣列中,每一列可以連接至M個MTP記憶胞,第一部分的N個MTP記憶胞連接至抑制線IL0與抹除線EL1,第二部分的(M-N)個MTP記憶胞連接至抑制線IL1與抹除線EL3。
另外,如第6B圖所示,記憶胞陣列850中,選擇閘極線SG1與字元線WL1接收第一電壓Vdd。因此,對應列即為選定列(selected row),選定列上的 MTP記憶胞c10~c13即為選定記憶胞。另外,選擇閘極線SG0與字元線WL0接收接地電壓(0V)。因此,對應列為非選定列,非選定列上的MTP記憶胞c00~c03不會進行任何運作。
再者,源極線SL0~SL3、位元線BL0~BL3、抑制線IL0~IL1、控制線CL1接收接地電壓(0V)。因此,選定列上的選定記憶胞c10~c13根據抹除線EL1與EL3來進行抹除運作或者抹除抑制運作。
另外,抹除線EL1接收抹除電壓Vee,且抹除線EL3接收接地電壓(0V)。因此,選定列上的第一部分MTP記憶胞c10~c11進行抹除運作,選定列上的第二部分MTP記憶胞c12~c13進行抹除抑制運作。
相同地,第二實施例的記憶胞陣列850更可以根據第6A圖的偏壓表來對選定列的MTP記憶胞進行編程運作、編程抑制運作以及讀取運作,此處不再贅述。
另外,本發明的MTP記憶胞中,三個電晶體730、710、740串接於源極線SL與位元線BL之間。然而,本發明並不限定於此,MTP記憶胞也可以僅由二個電晶體串接於源極線SL與位元線BL之間。舉例來說,源極線SL與位元線BL之間串接一選擇電晶體與一浮動閘電晶體,選擇電晶體的閘極連接至選擇閘極線SG,浮動閘極與抹除線EL、控制線CL與抑制線IL之間分別連接三個電容器。或者,源極線SL與位元線BL之間串接一浮動閘電晶體與一選擇電晶體,選擇電晶體的閘極連接至字元線WL,浮動閘極與抹除線EL、控制線CL與抑制線IL之間分別連接三個電容器。
另外,本發明的 MTP記憶胞係以n型電晶體730、710、740設計於P型井區PW為例來說明。當然本發明並不限定於此,在此領域的技術人員以可以將p型電晶體設計於N型井區,並實現本發明。同理,本發明的 MTP記憶胞中的三個N型井區NW1~NW3,也可以改為三個P型井區,或者三個不同類型的井區。
由以上的說明可知,本發明提出一種可進行抹除抑制運作的多次編程記憶胞及其記憶胞陣列。利用適當的偏壓,可以控制MTP記憶胞進行抹除運算或者抹除抑制運算。相同地,利用適當的偏壓,可對於記憶胞陣列中選定列的一部分複數個記憶胞進行抹除運算,而對選定列的另一部分複數個記憶胞進行抹除抑制運算。
綜上所述,雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
40、60:MTP記憶胞 400、471、472:閘極結構 422、421、481、482:p摻雜區 461、462、463、464:n摻雜區 500、520、700、720、750:電容器 510、530、540、710、730、740:電晶體 611、612、621、622、681、682:p摻雜區 661、662、663、664:n摻雜區 800、850:記憶胞陣列
第1A圖與第1B圖為習知MTP記憶胞的上視圖及其等效電路; 第2A圖與第2B圖為本發明MTP記憶胞的上視圖及其等效電路; 第3A圖至第3E圖為本發明MTP記憶胞進行各種運作的偏壓示意圖; 第4A圖與第4B圖為利用MTP記憶胞組成的第一實施例記憶胞陣列及其偏壓表; 第5A圖與第5B圖為本發明MTP記憶胞進行抹除運作與抹除抑制運作的另一偏壓示意圖;以及 第6A圖與第6B圖為利用MTP記憶胞組成的第二實施例記憶胞陣列及其偏壓表。
60:MTP記憶胞
700、720、750:電晶體
710、730、740:電晶體

Claims (26)

  1. 一種多次編程記憶胞,包括: 一浮動閘電晶體,具有一浮動閘極,其中該浮動閘電晶體的一第一端耦接至一源極線,該浮動閘電晶體的一第二端耦接至一位元線; 一第一電容器,其中該第一電容器的一第一端連接至該浮動閘極,且該第一電容器的一第二端連接至一抹除線; 一第二電容器,其中該第二電容器的一第一端連接至該浮動閘極,且該第二電容器的一第二端連接至一控制線;以及 一第三電容器,其中該第三電容器的一第一端連接至該浮動閘極,且該第三電容器的一第二端連接至一抑制線。
  2. 如申請專利範圍第1項所述之多次編程記憶胞,更包括一第一電晶體,該第一電晶體的一第一端連接至該源極線,該第一電晶體的一第二端連接至該浮動閘電晶體的該第一端,且該第一電晶體的一閘極連接至一選擇閘極線。
  3. 如申請專利範圍第1項所述之多次編程記憶胞,更包括一第一電晶體,該第一電晶體的一第一端連接至該浮動閘電晶體的該第二端,該第一電晶體的一第二端連接至該位元線,且該第一電晶體的一閘極連接至一字元線。
  4. 如申請專利範圍第1項所述之多次編程記憶胞,更包括一第一電晶體與一第二電晶體,該第一電晶體的一第一端連接至該源極線,該第一電晶體的一第二端連接至該浮動閘電晶體的該第一端,該第一電晶體的一閘極連接至一選擇閘極線,該第二電晶體的一第一端連接至該浮動閘電晶體的該第二端,該第二電晶體的一第二端連接至該位元線,且該第二電晶體的一閘極連接至一字元線。
  5. 如申請專利範圍第4項所述之多次編程記憶胞,其中於一抹除運作時,該源極線接收一第一電壓、該位元線接收一接地電壓、該選擇閘極線接收該接地電壓、該字元線接收該接地電壓或者該第一電壓、該抑制線接收該接地電壓、該控制線接收該接地電壓、該抹除線接收一抹除電壓,該抹除電壓大於該第一電壓,且該第一電壓大於該接地電壓。
  6. 如申請專利範圍第5項所述之多次編程記憶胞,其中於一抹除抑制運作時,該源極線接收該第一電壓、該位元線接收該接地電壓、該選擇閘極線接收該接地電壓、該字元線接收該接地電壓或者該第一電壓、該抑制線接收一抑制電壓、該控制線接收該接地電壓、該抹除線接收該抹除電壓,該抹除電壓大於該抑制電壓,且該抑制電壓大於該接地電壓。
  7. 如申請專利範圍第4項所述之多次編程記憶胞,其中於一抹除運作時,該源極線接收一接地電壓、該位元線接收該接地電壓、該選擇閘極線接收一第一電壓、該字元線接收該第一電壓、該抑制線接收該接地電壓、該控制線接收該接地電壓、該抹除線接收一抹除電壓,該抹除電壓大於該第一電壓,且該第一電壓大於該接地電壓。
  8. 如申請專利範圍第7項所述之多次編程記憶胞,其中於一抹除抑制運作時,該源極線接收該接地電壓、該位元線接收該接地電壓、該選擇閘極線接收該第一電壓、該字元線接收該第一電壓、該抑制線接收該接地電壓、該控制線接收該接地電壓、該抹除線接收該接地電壓。
  9. 一種多次編程記憶胞,包括: 一第一井區; 一第二井區; 一第三井區; 一第四井區; 一第一閘極結構,覆蓋於該第四井區; 一第二閘極結構,覆蓋於該第一井區、該第二井區、該第三井區與該第四井區; 一第三閘極結構,覆蓋於該第四井區; 一第一摻雜區、一第二摻雜區、一第三摻雜區與一第四摻雜區形成於該第四井區,其中該第一摻雜區位於該第一閘極結構的一側,該第二摻雜區位於該第一閘極結構與該第二閘極結構之間,該第三摻雜區位於該第二閘極結構與該第三閘極結構之間,該第四摻雜區位於第三閘極結構的另一側; 一第五摻雜區與一第六摻雜區形成於該第一井區,其中該第五摻雜區與該第六摻雜區位於該第二閘極結構的二側,且該第五摻雜區與該第六摻雜區連接至一抹除線; 一第七摻雜區與一第八摻雜區形成於該第二井區,其中該第七摻雜區與該第八摻雜區位於該第二閘極結構的二側,且該第七摻雜區與該第八摻雜區連接至一控制線;以及 一第九摻雜區與一第十摻雜區形成於該第三井區,其中該第九摻雜區與該第十摻雜區位於該第二閘極結構的二側,且該第九摻雜區與該第十摻雜區連接至一抑制線。
  10. 如申請專利範圍第9項所述之多次編程記憶胞,其中該第二閘極結構包括:一浮動閘極、一耦合閘極、一抹除閘極與一抑制閘極。
  11. 如申請專利範圍第10項所述之多次編程記憶胞,其中該抑制閘極的一第一作用區該第九摻雜區與該第十摻雜區之間,該耦合閘極的一第二作用區在該第七摻雜區與該第八摻雜區之間,該浮動閘極的一第三作用區在該第二摻雜區與該第三摻雜區之間,該抹除閘極一第四作用區在該第五摻雜區與該第六摻雜區之間。
  12. 如申請專利範圍第11項所述之多次編程記憶胞,其中該第一作用區之面積大於該第三作用區之面積,該第二作用區之面積大於該第三作用區之面積,該第三作用區之面積大於該第四作用區之面積。
  13. 如申請專利範圍第9項所述之多次編程記憶胞,其中於一抹除運作時,該源極線接收一第一電壓、該位元線接收一接地電壓、該選擇閘極線接收該接地電壓、該字元線接收該接地電壓或者該第一電壓、該抑制線接收該接地電壓、該控制線接收該接地電壓、該抹除線接收一抹除電壓,該抹除電壓大於該第一電壓,且該第一電壓大於該接地電壓。
  14. 如申請專利範圍第13項所述之多次編程記憶胞,其中於一抹除抑制運作時,該源極線接收該第一電壓、該位元線接收該接地電壓、該選擇閘極線接收該接地電壓、該字元線接收該接地電壓或者該第一電壓、該抑制線接收一抑制電壓、該控制線接收該接地電壓、該抹除線接收該抹除電壓,該抹除電壓大於該抑制電壓,且該抑制電壓大於該接地電壓。
  15. 如申請專利範圍第9項所述之多次編程記憶胞,其中於一抹除運作時,該源極線接收一接地電壓、該位元線接收該接地電壓、該選擇閘極線接收一第一電壓、該字元線接收該第一電壓、該抑制線接收該接地電壓、該控制線接收該接地電壓、該抹除線接收一抹除電壓,該抹除電壓大於該第一電壓,且該第一電壓大於該接地電壓。
  16. 如申請專利範圍第15項所述之多次編程記憶胞,其中於一抹除抑制運作時,該源極線接收該接地電壓、該位元線接收該接地電壓、該選擇閘極線接收該第一電壓、該字元線接收該第一電壓、該抑制線接收該接地電壓、該控制線接收該接地電壓、該抹除線接收該接地電壓。
  17. 一記憶胞陣列,包括: 一第一列的M個多次編程記憶胞,其中該第一列的M個多次編程記憶胞連接至一第一選擇閘極線、一第一字元線、一第一控制線與一第一抹除線,該第一列的M個多次編程記憶胞連接至對應的M條源極線,該第一列的M個多次編程記憶胞連接至對應的M條位元線,該第一列的N個多次編程記憶胞連接至一第一抑制線,且該第一列的(M-N)個多次編程記憶胞連接至一第二抑制線。
  18. 如申請專利範圍第17項所述之記憶胞陣列,更包括一第二列的M個多次編程記憶胞,該第二列的M個多次編程記憶胞連接至一第二選擇閘極線、一第二字元線、一第二控制線與一第二抹除線,該第二列的M個多次編程記憶胞連接至對應的M條源極線,該第二列的M個多次編程記憶胞連接至對應的M條位元線,該第二列的N個多次編程記憶胞連接至該第一抑制線,且該第二列的(M-N)個多次編程記憶胞連接至該第二抑制線。
  19. 如申請專利範圍第17項所述之記憶胞陣列,其中該第一列的M個多次編程記憶胞,具有一第一多次編程記憶胞,包括: 一第一電晶體,其中該第一電晶體的一第一端連接至該第一源極線,該第一電晶體的一閘極連接至該第一選擇閘極線; 一浮動閘電晶體,具有一浮動閘極,其中該浮動閘電晶體的一第一端連接至該第一電晶體的一第二端; 一第二電晶體,其中該第二電晶體一第一端連接至該浮動閘電晶體的一第二端,該第二電晶體的一第二端連接至該第一位元線,且該第二電晶體的一閘極連接至該第一字元線; 一第一電容器,其中該第一電容器的一第一端連接至該浮動閘極,且該第一電容器的一第二端連接至該第一抹除線; 一第二電容器,其中該第二電容器的一第一端連接至該浮動閘極,且該第二電容器的一第二端連接至該第一控制線;以及 一第三電容器,其中該第三電容器的一第一端連接至該浮動閘極,且該第三電容器的一第二端連接至該第一抑制線。
  20. 如申請專利範圍第17項所述之記憶胞陣列,其中該M條源極線接收一第一電壓、該M條位元線接收一接地電壓、該第一選擇閘極線接收該接地電壓、該第一字元線接收該接地電壓或者該第一電壓、該第一控制線接收該接地電壓、該第一抹除線接收一抹除電壓且該第一抑制線接收該接地電壓時,該第一列的N個多次編程記憶胞進行一抹除運算,該抹除電壓大於該第一電壓,且該第一電壓大於該接地電壓。
  21. 如申請專利範圍第20項所述之記憶胞陣列,其中該M條源極線接收該第一電壓、該M條位元線接收該接地電壓、該第一選擇閘極線接收該接地電壓、該第一字元線接收該接地電壓或者該第一電壓、該第一控制線接收該接地電壓、該第一抹除線接收該抹除電壓且該第二抑制線接收一抑制電壓時,該第一列的(M-N)個多次編程記憶胞進行一抹除抑制運算,該抹除電壓大於該抑制電壓,且該抑制電壓大於該接地電壓。
  22. 一記憶胞陣列,包括: 一第一列的M個多次編程記憶胞,其中該第一列的M個多次編程記憶胞連接至一第一選擇閘極線、一第一字元線與一第一控制線,該第一列的M個多次編程記憶胞連接至對應的M條源極線,該第一列的M個多次編程記憶胞連接至對應的M條位元線,該第一列的N個多次編程記憶胞連接至一第一抑制線與一第一抹除線,且該第一列的(M-N)個多次編程記憶胞連接至一第二抑制線與一第二抹除線。
  23. 如申請專利範圍第22項所述之記憶胞陣列,更包括一第二列的M個多次編程記憶胞,該第二列的M個多次編程記憶胞連接至一第二選擇閘極線、一第二字元線與一第二控制線,該第二列的M個多次編程記憶胞連接至對應的M條源極線,該第二列的M個多次編程記憶胞連接至對應的M條位元線,該第二列的N個多次編程記憶胞連接至該第一抑制線與一第三抹除線,且該第二列的(M-N)個多次編程記憶胞連接至該第二抑制線與一第四抹除線。
  24. 如申請專利範圍第22項所述之記憶胞陣列,其中該第一列的M個多次編程記憶胞,具有一第一多次編程記憶胞,包括: 一第一電晶體,其中該第一電晶體的一第一端連接至該第一源極線,該第一電晶體的一閘極連接至該第一選擇閘極線; 一浮動閘電晶體,具有一浮動閘極,其中該浮動閘電晶體的一第一端連接至該第一電晶體的一第二端; 一第二電晶體,其中該第二電晶體一第一端連接至該浮動閘電晶體的一第二端,該第二電晶體的一第二端連接至該第一位元線,且該第二電晶體的一閘極連接至該第一字元線; 一第一電容器,其中該第一電容器的一第一端連接至該浮動閘極,且該第一電容器的一第二端連接至該第一抹除線; 一第二電容器,其中該第二電容器的一第一端連接至該浮動閘極,且該第二電容器的一第二端連接至該第一控制線;以及 一第三電容器,其中該第三電容器的一第一端連接至該浮動閘極,且該第三電容器的一第二端連接至該第一抑制線。
  25. 如申請專利範圍第22項所述之記憶胞陣列,其中該M條源極線接收一接地電壓、該M條位元線接收該接地電壓、該第一選擇閘極線接收一第一電壓、該第一字元線接收該第一電壓、該第一控制線接收該接地電壓、該第一抑制線接收該接地電壓且該第一抹除線接收一抹除電壓時,該第一列的N個多次編程記憶胞進行一抹除運算,該抹除電壓大於該第一電壓,且該第一電壓大於該接地電壓。
  26. 如申請專利範圍第25項所述之記憶胞陣列,其中該M條源極線接收該接地電壓、該M條位元線接收該接地電壓、該第一選擇閘極線接收該第一電壓、該第一字元線接收該第一電壓、該第一控制線接收該接地電壓、該第一抑制線接收該接地電壓且該第一抹除線接收該接地電壓時,該第一列的(M-N)個多次編程記憶胞進行一抹除抑制運算。
TW108139715A 2018-12-13 2019-11-01 具抹除抑制能力的多次編程記憶胞及其記憶胞陣列 TWI717083B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862778900P 2018-12-13 2018-12-13
US62/778,900 2018-12-13
US16/661,603 2019-10-23
US16/661,603 US11017862B2 (en) 2018-12-13 2019-10-23 Multi-time programming memory cell and memory cell array with erase inhibit capability

Publications (2)

Publication Number Publication Date
TW202038234A true TW202038234A (zh) 2020-10-16
TWI717083B TWI717083B (zh) 2021-01-21

Family

ID=68696354

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108139715A TWI717083B (zh) 2018-12-13 2019-11-01 具抹除抑制能力的多次編程記憶胞及其記憶胞陣列

Country Status (4)

Country Link
US (1) US11017862B2 (zh)
EP (1) EP3667670B1 (zh)
CN (1) CN111326192B (zh)
TW (1) TWI717083B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11139006B1 (en) * 2020-03-12 2021-10-05 Ememory Technology Inc. Self-biased sense amplification circuit
KR20230056275A (ko) * 2021-10-20 2023-04-27 에스케이하이닉스 주식회사 반도체 메모리 장치

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62154786A (ja) * 1985-12-27 1987-07-09 Toshiba Corp 不揮発性半導体メモリ
US7671396B2 (en) * 2006-01-04 2010-03-02 Tower Semiconductor Ltd. Three-dimensional control-gate architecture for single poly EPROM memory devices fabricated in planar CMOS technology
US7514740B2 (en) 2006-07-10 2009-04-07 Taiwan Semiconductor Manufacturing Company, Ltd. Logic compatible storage device
US7663916B2 (en) * 2007-04-16 2010-02-16 Taiwan Semicondcutor Manufacturing Company, Ltd. Logic compatible arrays and operations
US7903465B2 (en) * 2007-04-24 2011-03-08 Intersil Americas Inc. Memory array of floating gate-based non-volatile memory cells
US8355282B2 (en) 2010-06-17 2013-01-15 Ememory Technology Inc. Logic-based multiple time programming memory cell
US9117530B2 (en) * 2013-03-14 2015-08-25 Sandisk Technologies Inc. Preserving data from adjacent word lines while programming binary non-volatile storage elements
US9041089B2 (en) * 2013-06-07 2015-05-26 Ememory Technology Inc. Nonvolatile memory structure
KR101459506B1 (ko) 2013-10-31 2014-11-07 창원대학교 산학협력단 Mtp 메모리 장치
KR102463920B1 (ko) * 2016-02-12 2022-11-07 에스케이하이닉스 주식회사 싱글 폴리 불휘발성 메모리 셀 및 메모리 셀 어레이, 동작 방법
CN106229005B (zh) * 2016-07-29 2020-03-13 中国人民解放军国防科学技术大学 一种非挥发性存储器单元、存储器及操作方法

Also Published As

Publication number Publication date
EP3667670A1 (en) 2020-06-17
CN111326192B (zh) 2022-04-19
US11017862B2 (en) 2021-05-25
US20200194079A1 (en) 2020-06-18
EP3667670B1 (en) 2021-05-19
TWI717083B (zh) 2021-01-21
CN111326192A (zh) 2020-06-23

Similar Documents

Publication Publication Date Title
JP6285001B2 (ja) 一つの共有されたディープドープ領域を備えたメモリアレイ
TWI570894B (zh) 單一多晶矽層非揮發性記憶體的陣列結構
US9805806B2 (en) Non-volatile memory cell and method of operating the same
TWI588829B (zh) 一次編程非揮發性記憶胞
TWI747608B (zh) 可編程可抹除的非揮發性記憶體
US11398259B2 (en) Memory cell array of multi-time programmable non-volatile memory
TWI694450B (zh) 可編程可抹除的非揮發性記憶體
TWI706412B (zh) 非揮發性記憶胞及其相關非揮發性記憶胞陣列
EP3232442B1 (en) Erasable programmable non-volatile memory
TWI717083B (zh) 具抹除抑制能力的多次編程記憶胞及其記憶胞陣列
US11049564B2 (en) Erasable programmable non-volatile memory
TWI785736B (zh) 非揮發性記憶體之記憶胞
TWI782541B (zh) 可編程的非揮發性記憶體之記憶胞陣列
TWI819457B (zh) 多次編程非揮發性記憶體的記憶胞陣列
TWI816341B (zh) 運用於多次編程非揮發性記憶體的差動記憶胞陣列結構
TWI832738B (zh) 可編程可抹除的非揮發性記憶胞