TW202025311A - 固態攝像元件 - Google Patents

固態攝像元件 Download PDF

Info

Publication number
TW202025311A
TW202025311A TW108131785A TW108131785A TW202025311A TW 202025311 A TW202025311 A TW 202025311A TW 108131785 A TW108131785 A TW 108131785A TW 108131785 A TW108131785 A TW 108131785A TW 202025311 A TW202025311 A TW 202025311A
Authority
TW
Taiwan
Prior art keywords
solid
transistor
gate
state imaging
insulating film
Prior art date
Application number
TW108131785A
Other languages
English (en)
Inventor
野本和生
Original Assignee
日商索尼半導體解決方案公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商索尼半導體解決方案公司 filed Critical 日商索尼半導體解決方案公司
Publication of TW202025311A publication Critical patent/TW202025311A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14634Assemblies, i.e. Hybrid structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • H01L27/14614Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor having a special gate structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • H01L27/14621Colour filter arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14638Structures specially adapted for transferring the charges across the imager perpendicular to the imaging plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/148Charge coupled imagers
    • H01L27/14831Area CCD imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/616Noise processing, e.g. detecting, correcting, reducing or removing noise involving a correlated sampling function, e.g. correlated double sampling [CDS] or triple sampling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/772Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/79Arrangements of circuitry being divided between different or multiple substrates, chips or circuit boards, e.g. stacked image sensors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1464Back illuminated imager structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Ceramic Engineering (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本技術之目的在於提供一種可降低攝像圖像之顯示不均的固態攝像元件。固態攝像元件具備第一基板,其具有光電轉換部、連接於光電轉換部之傳送閘極部、連接於傳送閘極部之FD部以及覆蓋光電轉換部、傳送閘極部及FD部之層間絕緣膜;及第二基板,其包含構成隔著層間絕緣膜連接於FD部之像素電晶體之一部分且具有後閘極部之放大電晶體,並與層間絕緣膜相鄰配置。

Description

固態攝像元件
本技術係關於一種固態攝像元件。
於專利文獻1中,揭示有可降低因漏電流所致之雜訊之固態攝像元件。 [先前技術文獻] [專利文獻]
專利文獻1:日本專利特開2014-41972號公報
[發明所欲解決之問題]
如專利文獻1所揭示,即使藉由抑制構成像素之抽樣電晶體及類比記憶體重設電晶體之後閘極來降低對記憶體之洩漏(雜訊),亦有無法充分獲得雜訊控制之效果之問題。
本技術之目的在於提供一種可降低攝像圖像之顯示不均之固態攝像元件。 [解決問題之技術手段]
為達成上述目的,本技術之一態樣之固態攝像元件具備:第一基板,其具有光電轉換部、連接於上述光電轉換部之傳送閘極部、連接於上述傳送閘極部之浮動擴散部以及覆蓋上述光電轉換部、上述傳送閘極部及上述浮動擴散部之絕緣膜;及第二基板,其包含構成隔著上述絕緣膜連接於上述浮動擴散部之電路之一部分且具有後閘極之第一電晶體,並與上述絕緣膜相鄰配置。
上述第一電晶體亦可具有SOI(Silicon On Insulator:絕緣層上覆矽)構造。
上述第一電晶體亦可具有連接於上述後閘極之前閘極。
亦可為上述後閘極具有後閘極電極及後閘極絕緣膜,上述前閘極具有前閘極電極及前閘極絕緣膜,且上述後閘極絕緣膜與上述前閘極絕緣膜之膜種或膜構造不同。
亦可為上述後閘極具有後閘極電極及後閘極絕緣膜,上述前閘極具有前閘極電極及前閘極絕緣膜,且上述後閘極絕緣膜與上述前閘極絕緣膜之膜質不同。
上述第二基板亦可具有連接於上述後閘極之開關部。
上述一態樣之固態攝像元件亦可具備第三基板,其與上述第二基板相鄰配置,且形成有具有後閘極且具有SOI構造之電晶體之比較器電路。
上述一態樣之固態攝像元件亦可具備第三基板,其與上述第二基板相鄰配置,且形成有具有後閘極且具有塊狀矽構造之電晶體之比較器電路。
上述第二基板亦可具有構成上述電路之一部分之第二電晶體、與形成於上述第一電晶體及上述第二電晶體間之層間絕緣膜。
亦可為上述第二基板具有複數個上述第一電晶體,且上述複數個第一電晶體之至少一部分設置成前閘極可相互連接。
上述第一基板亦可具有複數個上述光電轉換部及複數個上述傳送閘極部。
使用圖1,對本技術之各實施形態中共用之固態攝像元件之基板之概略構成進行說明。
如圖1所示,本技術之固態攝像元件IS具有積層第一基板1、第二基板2及第3基板之3個基板之基板積層構造。第一基板1係具有將入射光光電轉換成對應於其之光量之量的電荷(本技術中為電子)之複數個光電轉換部(未圖示)之光電轉換基板。第一基板1具有將光電轉換部2維陣列狀排列之光電轉換部形成區域1α。光電轉換部以例如光電二極體構成。對於光電轉換部之詳細構成於下文敘述。
第二基板2與第一基板1相鄰配置。第二基板2具有與設置於第一基板1之光電轉換部一起構成像素之像素電晶體(細節於下文敘述)。第二基板2具有形成有像素電晶體之像素電晶體形成區域2α。像素電晶體與光電轉換部對應設置複數個。像素電晶體以控制光電轉換部之複數個電晶體構成。對於像素電晶體之詳細構成於下文敘述。
第三基板3與第二基板2相鄰配置。第三基板3具有使用自設置於第二基板2之像素電晶體發送之類比之電氣信號執行特定之信號處理之邏輯電路(未圖示)。第三基板3具有形成有邏輯電路之邏輯電路形成區域3α。邏輯電路不僅具有執行該特定之信號處理之信號處理電路,亦具有該信號處理電路、設置於第一基板1之光電轉換部及設置於第二基板2之像素電晶體等之控制電路。又,第三基板3具有用以自固態攝像元件IS之外部輸入控制邏輯電路之控制信號之輸入端子(未圖示)。又,第三基板3具有用以將自邏輯電路輸出之輸出信號輸出至固態攝像元件IS之外部之輸出端子。
[第1實施形態] 使用圖2至圖18,對本技術之第1實施形態之固態攝像元件進行說明。圖2係設置於本實施形態之固態攝像元件IS1之複數個像素中之1個像素之剖視圖。另,圖2中,為易於理解,將光之入射側圖示為下側。
如圖2所示,本實施形態之固態攝像元件IS1具備第一基板1,其具有光電轉換部11、連接於光電轉換部11之傳送閘極部12G、連接於傳送閘極部12G之浮動擴散(以下,簡稱為「FD」)部13以及覆蓋光電轉換部11、傳送閘極部12G及FD部13之層間絕緣膜(絕緣膜之一例)14。光電轉換部11以例如由N型矽形成之光電二極體構成。
更具體而言,第一基板1具備之光電轉換部11具有第1導電型(p型)井區域111,及於井區域111上與井區域111相接設置之第2導電型(n型)電荷產生區域112。光電轉換部11以井區域111與電荷產生區域112構成pn接合。光電轉換部11具有p+型底部釘札層113,其與電荷產生區域112相接而設置於電荷產生區域112之上;及p+型側面釘札層114,其包圍電荷產生區域112之側壁。光電轉換部11之電荷產生區域112作為產生電荷(電子)之光電二極體之一部分發揮功能。即,可抑制光電轉換部11與電荷產生區域112之上表面側之底部釘札層113之界面、與側面側之側面釘札層114之界面、及與井區域111之界面中產生暗電流。
於第一基板1之內部,設有將矩陣狀配置之複數個像素之各者間電性分離之像素分離部15。於以像素分離部15劃分之複數個區域之各者設有光電轉換部11。於自第一基板1側,即光之入射側觀察圖2所示之固態攝像元件IS1之情形時,像素分離部15例如以介存於複數個像素間之方式格子狀形成。像素分離部15之形狀不限於矩形格子,亦可為六角形之蜂窩格子等其他拓撲。成為像素之光電轉換部11配置於以像素分離部15格子狀劃分之各個區域內。
本實施形態之固態攝像元件IS1之各像素具有自各像素之光電轉換部11傳送信號電荷之傳送閘極部12G。傳送閘極部12G之一部分以貫通井區域111到達至電荷產生區域112之方式設置。又,傳送閘極部12G之剩餘部分自井區域111突出而設置。
於傳送閘極部12G之兩側,設有n+型源極部12S及n+型汲極部12D。由傳送閘極部12G、源極部12S及汲極部12D構成傳送電晶體12。
於第一基板1,於傳送閘極部12G附近且一部分與汲極部12D重疊地設有FD部13。FD部13暫時蓄積自光電轉換部11傳送之信號電荷。FD部13之剩餘部分埋入至井區域111。FD部13以浮動擴散區域等成為電性浮動狀態之半導體區域構成。
層間絕緣膜14與FD部13、傳送閘極部12G、源極部12S及汲極部12D接觸而設置。於層間絕緣膜14,形成有露出FD部13之一部分之開口部,於該開口部埋入有連接配線131。連接配線131連接於設置於第二基板2之放大電晶體21及重設電晶體22(細節於下文敘述)。
於第一基板1,與底部釘札層113相接地設有平坦化膜19。本實施形態之固態攝像元件IS1具有背面照射型構造。因此,平坦化膜19使用SiO2 等透過光之絕緣材料形成。像素分離部15以絕緣膜被覆掘入之像素分離溝槽之內側,且隔著絕緣膜於像素分離溝槽埋入鎢(W)等遮光性金屬而設置。另,作為被覆像素分離溝槽之內側之絕緣膜,可使用氧化鉿膜(HfO2 膜)等「固定電荷膜」,於像素分離溝槽填充絕緣膜等而構成像素分離部15。作為構成像素分離部15之固定電荷膜,除了HfO2 外,亦可使用包含Hf、鋯(Zr)、鋁(Al)、鉭(Ta)、鈦(Ti)、鎂(Mg)、釔(Y)、鑭系元素等之氧化物之至少1者之絕緣膜。以固定電荷膜構成像素分離部15之情形時,可省略構成與光電轉換部11之電荷產生區域112之側面側之界面之側面釘札層114。
第一基板1具有設置於光電轉換部11之光入射側之平坦化膜19、彩色濾光片(CF)18及微透鏡17。由平坦化膜19、彩色濾光片(CF)18及微透鏡17構成光入射部。依序經由微透鏡17、彩色濾光片18及平坦化膜19入射之光由光電轉換部11受光並進行光電轉換。
固態攝像元件IS1具備第二基板2,其包含構成隔著層間絕緣膜14連接於FD部13之像素電晶體(電路之一例)之一部分且具有後閘極21BG之放大電晶體(第一電晶體之一例)21,並與層間絕緣膜14相鄰配置。放大電晶體21以例如N型MOSFET構成。放大電晶體21之詳細構成於下文敘述。第一基板1與第二基板2於確保特定區域之電氣連接之狀態下,以例如接著劑貼合。
第二基板2具有連接於放大電晶體21之重設電晶體22,及連接於放大電晶體21之選擇電晶體23(圖2中未圖示,參照圖3)。再者,第二基板2具有包含配線電極241、絕緣膜242及接合電極243之積層部249。配線電極241與絕緣膜242交替積層而形成。接合電極243係一部分露出於積層部249之表面而形成。積層部249具有埋入於絕緣膜242所形成之通孔之連接電極244。連接電極244設置於特定部位,將配線電極241彼此電性連接,或將配線電極241與接合電極243連接。
固態攝像元件IS1具備具有邏輯電路之第三基板3。圖3中,圖示構成邏輯電路之一部分之比較器電路31。比較器電路31設置於將經光電轉換部11光電轉換之類比之電氣信號轉換成數位信號之ADC(類比-數位轉換裝置)。本實施形態之固態攝像元件IS1具有就每像素設置ADC之構成。又,第三基板3具有包含配線電極341、絕緣膜342及接合電極343之積層部349。配線電極341與絕緣膜342交替積層而形成。接合電極343係一部分露出於積層部349之表面而形成。積層部349具有埋入於絕緣膜342所形成之通孔之連接電極344。連接電極344設置於特定部位,將配線電極341彼此電性連接,或將配線電極341與接合電極343連接。
第二基板2及第三基板3使接合電極24及接合電極34相對而配置。第二基板2及第三基板3於固態攝像元件IS1之製造過程之熱處理步驟中,藉由接合電極24及接合電極34彼此、絕緣膜242及絕緣膜342彼此接合。
<像素之構成例> 接著,對設置於本實施形態之固態攝像元件IS1之像素之電路構成,參照圖2且使用圖3進行說明。設置於固態攝像元件IS1之複數個像素具有彼此相同之電路構成。因此,圖3中,圖示複數個像素中之1個像素P之電路構成。又,圖3中,將各電晶體之閘極部、源極部及汲極部之參照符號記作「G」、「S」及「D」。又,將放大電晶體之前閘極部、後閘極部、源極部及汲極部之參照符號記作「FG」、「BG」、「G」、「S」及「D」。
如圖3所示,設置於固態攝像元件IS1之像素P具有例如以光電二極體構成之光電轉換部11。相對於光電轉換部11,像素P具有傳送電晶體12、放大電晶體21、選擇電晶體23及重設電晶體22之4個電晶體作為主動元件。傳送電晶體12設置於第一基板1,放大電晶體21、選擇電晶體23及重設電晶體22設置於第二基板2。如此,固態攝像元件IS1中,遍及積層之基板構成1個像素。又,由設置於第二基板2之放大電晶體21、選擇電晶體23及重設電晶體22構成像素電晶體。另,雖形成之基板不同,但像素電晶體中亦可包含傳送電晶體12。
傳送電晶體12連接於光電轉換部11與FD部13間。傳送電晶體12之源極部12S連接於構成光電轉換部11之光電二極體之陰極。傳送電晶體12之傳送閘極部12G連接於被輸入驅動信號TRG之輸入端子(未圖示)。傳送電晶體12之汲極部12D連接於FD部13。傳送電晶體12藉由自構成設置於第三基板3之邏輯電路之垂直掃描電路(未圖示)供給之驅動信號TRG而成為接通狀態時,將蓄積於光電轉換部11之電荷傳送至FD部13。
於FD部13之陰極經由傳送電晶體12及連接配線131連接有放大電晶體21之前閘極12FG。FD部13之陽極連接於地面GND。
放大電晶體21之前閘極FG21經由連接配線241a連接於重設電晶體22之源極部22S。放大電晶體21之汲極部21D連接於電源VDD。放大電晶體21之源極部21S連接於選擇電晶體23之汲極部23D。放大電晶體21之源極部21S及選擇電晶體23之汲極部23D藉由N型雜質區域被共用。於放大電晶體21之後閘極部21BG連接有被輸入後閘極電壓VBG之輸入端子(未圖示)。該輸入端子配置於設置於第三基板3之輸入端子部。細節於下文敘述,但放大電晶體21根據後閘極電壓VBG控制施加於後閘極部21BG之電壓,藉此,控制像素P中產生之雜訊。
選擇電晶體23之源極部23S連接於信號線VSL。選擇電晶體23之閘極部23G連接於被輸入驅動信號SEL之輸入端子(未圖示)。放大電晶體21經由選擇電晶體23連接於信號線VSL。放大電晶體21構成設置於第三基板3之恆定電流源30與源極隨耦器。若藉由自構成設置於第三基板3之邏輯電路之掃描電路(未圖示)供給之驅動信號SEL,選擇電晶體23變為接通狀態,則放大電晶體21將FD部13之電位放大,將表示對應於該電位之電壓之像素信號Vout輸出至信號線VSL。將自像素P輸出之像素信號Vout經由信號線VSL供給於與像素P對應設置之ADC(未圖示)之比較器電路31(參照圖2)。
重設電晶體22連接於電源VDD與FD部13間。重設電晶體22之汲極部22D連接於電源VDD。重設電晶體22之源極部22S連接於FD部13。重設電晶體22之閘極部22G連接於被輸入驅動信號RST之輸入端子(未圖示)。若重設電晶體22藉由自掃描電路(未圖示)供給之驅動信號RST變為接通狀態,則FD部13之電位被重設為電源VDD之電位。
FD部13形成於傳送電晶體12、放大電晶體21及重設電晶體22之電氣連接點。傳送電晶體12、放大電晶體21、重設電晶體22及選擇電晶體23以例如N型金屬-氧化物-半導體場效電晶體(Metal-Oxide-Semiconductor Field-Effect TransIS1tor:MOSFET)構成。
(像素電晶體之配線佈局之構成)。 接著,使用圖4對設置於第二基板2之像素電晶體之配線佈局之構成例進行說明。圖4係圖示設置於圖3所示之像素P之像素電晶體之配線佈局。
如圖4所示,於放大電晶體21之前閘極部21FG之兩側之一側,配置有汲極部21D,於該兩側之另一側,配置有與選擇電晶體23之汲極部23D共用之源極部21S。汲極部21D及源極部21S以N型雜質區域構成。前閘極部21FG之前閘極電極211f以例如多晶矽形成。放大電晶體21之後閘極部21BG隔著元件分離區域25配置於汲極部21D附近。構成後閘極部21BG之後閘極電極211b以例如高濃度雜質區域形成。元件分離區域25使用例如STI(Shallow Trench Is1olation:淺溝槽隔離)技術形成。
於選擇電晶體23之閘極部23G之兩側之一側配置有汲極部23D,於該兩側之另一側配置有源極部23S。構成選擇電晶體23之閘極部23G之閘極電極231g以例如多晶矽形成。源極部23S以例如N型雜質區域構成。選擇電晶體23與放大電晶體21配置於大致一條直線上。
於重設電晶體22之閘極部22G之兩側之一側配置有源極部22S,於該兩側之另一側配置有汲極部22D。重設電晶體22之閘極部22G之閘極電極221g以例如多晶矽形成。源極部22S及汲極部22D以例如N型雜質區域構成。重設電晶體22與放大電晶體21及選擇電晶體23並行配置。
於放大電晶體21之前閘極部21FG之前閘極電極211f與重設電晶體22之汲極部22D間,形成有具有彎曲形狀之連接配線241a。連接配線241a之一端連接於放大電晶體21之前閘極部21FG上所形成之接點區域21Cf。連接配線241a之另一端連接於重設電晶體22之閘極部22D上所形成之接點區域22Cd。接點區域21Cf具有將金屬(例如銅)電極埋入至使放大電晶體21之前閘極電極211f上之一部分露出且形成於層間絕緣膜26(參照圖2)之開口部的構成。接點區域22Cd具有將金屬(例如銅)電極埋入至使重設電晶體22之閘極部22D上之一部分露出且形成於層間絕緣膜26(參照圖2)之開口部的構成。連接配線241a之一端及另一端連接於該等金屬電極。
於連接配線241a之彎曲部,形成有連接於第一基板1所形成之FD部13之連接配線131。連接配線131貫通層間絕緣膜26、構成第二基板2之塊狀矽及形成於第一基板1之層間絕緣膜14,且埋入於使FD部13上之一部分開口之開口部而形成。
於放大電晶體21之汲極部21D上,形成有與接點區域21Cf相同構成之接點區域21Cd。藉此,汲極部21D與電源VDD連接,而可被施加電源電壓。於放大電晶體21之後閘極部21BG之後閘極電極211b上,形成有與接點區域21Cf相同構成之接點區域21Cb。藉此,後閘極部21BG連接於被輸入後閘極電壓VBG之輸入端子,而可施加後閘極電壓VBG。
於選擇電晶體23之閘極部23G上,形成有與接點區域21Cf相同構成之接點區域23Cg。藉此,選擇電晶體23之閘極部23G可連接於被輸入驅動信號SEL之輸入端子,而以驅動信號SEL控制接通/斷開狀態。又,於選擇電晶體23之源極部23S上,形成有與接點區域21Cf相同構成之接點區域23Cs。藉此,選擇電晶體23之源極部23S可連接於信號線VSL,而對設置於第三基板3之邏輯電路輸出像素信號Vout。
於重設電晶體22之閘極部22G上,形成有與接點區域21Cf相同構成之接點區域22Cg。藉此,重設電晶體22之閘極部22G可連接於被輸入驅動信號TRG之輸入端子,而以驅動信號TRG控制接通/斷開狀態。又,於重設電晶體22之源極部22S上,形成有連接於第一基板1所形成之側面釘札層114之接點區域22Cs。接點區域22Cs貫通層間絕緣膜26、構成第二基板2之塊狀矽及形成於第一基板1之層間絕緣膜14,且於使源極部22S上之一部分開口之開口部埋入金屬(例如銅)電極而形成。藉此,重設電晶體22之源極部22S連接於構成光電轉換部11之光電二極體之陽極。
(放大電晶體之構成) 接著,對設置於本實施形態之固態攝像元件IS1之放大電晶體21之構成,使用圖5進行說明。
如圖5所示,放大電晶體21具有P型矽基板214、形成於矽基板214上之後閘極絕緣膜212b、及形成於後閘極絕緣膜212b上之矽層213。如此,放大電晶體21具有於後閘極絕緣膜212b上具有矽層213之SOI構造。後閘極絕緣膜212b以例如埋入氧化膜(BOX:Buried Oxide)構成。矽層213由雜質濃度為例如5×1017 至1×1020 (/cm3 )之P型矽膜形成。
又,放大電晶體21具有形成於矽層213上之前閘極部21FG。放大電晶體21具有形成於前閘極部21FG兩側之一側之矽層213之源極部21S、與形成於該兩側之另一側之矽層213之汲極部21D。前閘極部21FG具有形成於矽層213上之前閘極絕緣膜212f、與形成於前閘極絕緣膜212f上之前閘極電極211f。
放大電晶體21具有形成於矽基板214之後閘極電極211b。後閘極電極211b以形成於矽基板214之高濃度雜質區域構成。後閘極電極211b藉由元件分離區域25與汲極部21D分離。由後閘極電極211b與後閘極絕緣膜212b構成後閘極部21BG。
本實施形態之固態攝像元件IS1中,亦可為能夠就每像素調整施加於放大電晶體21之後閘極部21BG之後閘極電壓VBG。又,本實施形態之固態攝像元件IS1中,亦可為能夠就特定區域所含之每像素調整施加於放大電晶體21之後閘極部21BG之後閘極電壓VBG。
(放大電晶體之製造方法) 接著,使用圖6至圖17對設置於本實施形態之固態攝像元件IS1之放大電晶體21之製造方法進行說明。本實施形態中,於1個晶圓上同時形成複數個放大電晶體,但圖6至圖17中,圖示該等複數個放大電晶體中之1個放大電晶體之製造步驟。又,圖9至圖17中,為易於理解,省略第一基板1之圖示。
雖省略詳細之說明,但如圖6所示,形成具備光電轉換部11、傳送閘極部12G、FD部13及層間絕緣膜14之第一基板1。
接著,如圖7所示,於晶圓狀之矽基板214之一面上形成絕緣膜27,於矽基板214之另一面上形成將來會成為後閘極絕緣膜212b之絕緣膜215,於絕緣膜215上形成形成有矽層213之SOI基板2a。
接著,如圖8所示,於使絕緣膜27面對形成於第一基板1之層間絕緣膜14之狀態下,使用例如接著劑(未圖示)將SOI基板2a與第一基板1接合。
接著,如圖9所示,於SOI基板2a之特定區域,使用STI技術形成元件分離區域25。
接著,如圖10所示,於SOI基板2a上,形成將來會成為前閘極絕緣膜212f之氧化膜216。氧化膜216使用熱氧化處理或特定之成膜技術而製膜。
接著,於氧化膜216上塗布抗蝕劑而圖案化,形成使後閘極電極211b之形成區域開口之光阻圖案(未圖示)。接著,如圖11所示,將該光阻圖案作為遮罩,依序蝕刻藉由光阻圖案而開口之氧化膜216、矽層213及絕緣膜215並去除。藉此,於形成有後閘極電極211之區域形成開口部217。接著,將該光阻圖案去除。
接著,於包含絕緣膜215及開口部217之SOI基板2a上形成多晶矽。接著,於該多晶矽上塗布抗蝕劑而圖案化,於形成有前閘極絕緣膜212f之區域,形成保留抗蝕劑之光阻圖案(未圖示)。接著,如圖12所示,將該光阻圖案作為遮罩,蝕刻未由光阻圖案覆蓋之區域之多晶矽並去除。藉此,形成前閘極電極211f。接著,將該光阻圖案去除。
接著,如圖13所示,將前閘極電極211f作為遮罩,蝕刻未由前閘極電極211f覆蓋之區域之氧化膜216並去除。藉此,形成前閘極絕緣膜212f,且形成前閘極部21FG。
接著,如圖14所示,對SOI基板2a注入雜質,在露出於前閘極部21FG之兩側之矽層213及露出於開口部217之矽基板214,形成高濃度雜質區域。視需要將該高濃度雜質區域進行熱處理而使其活性化。藉此,於前閘極部21FG兩側之一側形成源極部21S,於該兩側之另一側形成汲極部21D。又,在露出於開口部217之矽基板214形成後閘極電極211b。藉此,形成後閘極部21BG。
接著,如圖15所示,於包含前閘極部21FG及後閘極電極211b之SOI基板2a上形成層間絕緣膜26。
接著,如圖16所示,形成露出前閘極電極211f、後閘極電極211b及FD部13(參照圖2)之至少一部分之開口部,於該開口部形成金屬電極。藉此,形成連接於前閘極電極211f之連接配線231,形成連接於後閘極電極211b之連接配線232a,形成連接於FD部13之連接配線131。雖省略圖示,但形成露出源極部21S及汲極部21D之至少一部分之開口部,於該開口部形成金屬電極。藉此,可對源極部21S及汲極部21D之一者施加特定電壓,可自另一者輸出特定電壓。
接著,於包含層間絕緣膜26及連接配線131、232、232a上之SOI基板2a上形成金屬膜並圖案化。藉此,如圖17所示,形成連接連接配線131與連接配線231之連接配線234a,形成連接於連接配線232a之連接配線234b。另,雖於圖17中省略圖示,但亦於重設電晶體22之汲極部22D上,與連接配線231同時形成連接配線,連接配線232a亦連接於該連接配線。藉此,放大電晶體21完成。如此,放大電晶體21可不使用特別之製造技術形成。
(固態攝像元件之效果) 接著,對本實施形態之固態攝像元件之效果,參照圖5且使用圖18進行說明。圖18中所示之「N×0」表示未將後閘極電壓VBG施加於後閘極部21BG時之灰階顯示之模擬圖像。圖18中所示之「N×2」表示為使像素中產生之雜訊成為2倍,而將後閘極電壓VBG施加於後閘極部21BG時之灰階顯示之模擬圖像。圖18中所示之「N×3」表示為使像素中產生之雜訊成為3倍,而將後閘極電壓VBG施加於後閘極部21BG時之灰階顯示之模擬圖像。圖18中所示之「N×4」表示為使像素中產生之雜訊成為4倍,而將後閘極電壓VBG施加於後閘極部21BG時之灰階顯示之模擬圖像。
如圖5所示,經由設置於後閘極電極211b上之連接配線232a,對後閘極部21BG施加後閘極電壓VBG。可藉由對後閘極部21BG施加後閘極電壓VBG,而調整放大電晶體21之互導。設置於固態攝像元件IS1之像素所產生之雜訊可表示為放大電晶體21之互導之函數,且與該互導之倒數成比例。因此,對於產生雜訊之像素,以使放大電晶體21之互導變小之方式,對後閘極部21BG施加後閘極電壓VBG,藉此可增強像素中產生之雜訊。
雖省略詳細說明,但固態攝像元件IS1藉由取得D相之信號位準及P相之信號位準之差分,進行相關雙重取樣(Correlated Double Samping:CDS),而將像素中產生之雜訊去除。此處,D相之信號位準係基於光電轉換部11之光電轉換之像素信號之信號位準。P相之信號位準將FD部13重設為電源VDD之電壓之信號位準。因此,藉由增強像素中產生之雜訊,相關雙重取樣之雜訊靈敏度提高,且易去除雜訊。
如圖18之「N×0」所示,即使使用相關雙重取樣,亦無法去除像素中產生之雜訊,而於灰階顯示之圖像中產生階梯狀之灰階跳變(條帶狀)。又,如圖18之「N×2」所示,即使以使像素中產生之雜訊成為2倍之方式,對後閘極部21BG施加後閘極電壓VBG,於灰階顯示之圖像中亦略微產生階梯狀之灰階跳變(條帶狀)。
相對於此,如圖18之「N×3」及「N×4」所示,若以使像素中產生之雜訊成為3倍或4倍之方式,對後閘極部21BG施加後閘極電壓VBG,則未於灰階顯示之圖像中產生階梯狀之灰階跳變(條帶狀)。即,可藉由後閘極電壓VBG增強像素中產生之雜訊,而提高相關雙重取樣之雜訊之靈敏度,去除像素中產生之雜訊。
如上所說明,本實施形態之固態攝像元件IS1具備第一基板1,其具有光電轉換部11、連接於光電轉換部11之傳送閘極部12G、連接於傳送閘極部12G之FD部13以及覆蓋光電轉換部11、傳送閘極部12G及FD部13之層間絕緣膜14;及第二基板2,其包含構成隔著層間絕緣膜14連接於FD部13之像素電晶體之一部分且具有後閘極部21BG之放大電晶體21,並與層間絕緣膜14相鄰配置。
具備該構成之固態攝像元件IS1可藉由調整施加於後閘極部21BG之後閘極電壓VBG,而調整像素中產生之雜訊,防止攝像圖像之顯示不均。
[第2實施形態] 使用圖19至圖22,對本技術之第2實施形態之固態攝像元件進行說明。另,對於發揮與上述第1實施形態之固態攝像元件IS1相同之作用、功能之構成要素,標註相同符號,省略其之說明。
(固態攝像元件之1個像素之概略構成)。 首先,使用圖19,對本實施形態之固態攝像元件IS2之1個像素之概略構成進行說明。另,圖20中,圖示複數個像素中之1個像素P之電路構成。又,圖20中,將各電晶體之閘極部、源極部及汲極部之參照符號記作「G」、「S」及「D」。又,將放大電晶體之前閘極部、後閘極部、源極部及汲極部之參照符號記作「FG」、「BG」、「G」、「S」及「D」。
如圖19及圖20所示,本實施形態之固態攝像元件IS2具備第一基板1,其具有光電轉換部11、連接於光電轉換部11之傳送閘極部12G、連接於傳送閘極部12G之FD部13以及覆蓋光電轉換部11、傳送閘極部12G及FD部13之層間絕緣膜(絕緣膜之一例)14;及第二基板4,其包含構成隔著層間絕緣膜14連接於FD部13之像素電晶體(電路之一例)之一部分且具有後閘極部21BG之放大電晶體41,並與層間絕緣膜14相鄰配置。
再者,設置於第二基板4之放大電晶體41具有連接於後閘極部21BG之前閘極部21FG。更具體而言,放大電晶體41具有連接後閘極部21BG及前閘極部21FG之連接配線411。連接配線411亦連接於連接配線131及重設電晶體22之源極部22S。因此,連接配線411經由連接配線131連接於FD部13。
(像素電晶體之構成) 接著,使用圖21及圖22,對設置於第二基板4之像素電晶體之構成進行說明。圖21中圖示設置於圖20所示之像素P之像素電晶體之配線佈局。圖22中顯示設置於圖20所示之像素P之放大電晶體41之剖視圖。
如圖21所示,固態攝像元件IS2中,與上述第1實施形態之固態攝像元件IS1同樣地,將放大電晶體41與選擇電晶體23並排配置於大致一條直線上。又,固態攝像元件IS2中,與上述第1實施形態之固態攝像元件IS1同樣地,放大電晶體41及選擇電晶體23與重設電晶體22並排配置。
如圖21所示,連接配線411配置於放大電晶體41之前閘極部21FG與放大電晶體41之後閘極部21BG間。連接配線411之一端連接於前閘極部21FG,連接配線411之另一端連接於後閘極部21BG。
更具體而言,如圖22所示,連接配線411之一端連接於前閘極電極211f上所形成之連接配線231。又,連接配線411之另一端連接於後閘極電極211b上所形成之連接配線232a。藉此,前閘極電極211f及後閘極電極211b經由連接配線231、連接配線411及連接配線232a相互電性連接。其結果,放大電晶體41之前閘極部FG電性連接於放大電晶體41之後閘極部21BG。
如上所說明,本實施形態之固態攝像元件IS2除放大電晶體41具有連接於後閘極部21BG之前閘極部21FG之點外,具有與上述第1實施形態之固態攝像元件IS1相同之構成。固態攝像元件IS2可對後閘極部21BG施加與前閘極部21FG相同電壓之後閘極電壓VBG。藉此,固態攝像元件IS2獲得與上述第1實施形態之固態攝像元件IS1相同之效果。
[第3實施形態] 使用圖23至圖26,對本技術之第3實施形態之固態攝像元件進行說明。另,對於發揮與上述第1實施形態之固態攝像元件IS1相同作用、功能之構成要素,標註相同符號,省略其之說明。
(固態攝像元件之1個像素之概略構成)。 首先,使用圖23至圖25,對本實施形態之固態攝像元件IS3之1個像素之概略構成進行說明。另,圖24中,圖示複數個像素中之1個像素P之電路構成。又,圖24中,將各電晶體之閘極部、源極部及汲極部之參照符號記作「G」、「S」及「D」。又,將放大電晶體之前閘極部、後閘極部、源極部及汲極部之參照符號記作「FG」、「BG」、「G」、「S」及「D」。
如圖23所示,本實施形態之固態攝像元件IS3具備第一基板1,其具有光電轉換部11、連接於光電轉換部11之傳送閘極部12G、連接於傳送閘極部12G之FD部13以及覆蓋光電轉換部11、傳送閘極部12G及FD部13之層間絕緣膜(絕緣膜之一例)14;及第二基板5,其包含構成隔著層間絕緣膜14連接於FD部13之像素電晶體(電路之一例)之一部分且具有後閘極部21BG之放大電晶體21,並與層間絕緣膜14相鄰配置。
又,如圖24所示,第二基板5具有連接於放大電晶體21之後閘極部21BG之開關部51。開關部51之源極部51S連接於後閘極部21BG。開關部51之汲極部51D連接於被輸入後閘極電壓VBG之輸入端子(未圖示)。該輸入端子配置於第三基板3所設置之輸入端子部。開關部51之閘極部51G連接於被輸入控制開關部51之接通/斷開狀態之控制信號之輸入端子(未圖示)。該控制信號係在設置於第三基板3之邏輯電路中產生。當開關部51變為接通狀態時,後閘極部21BG與開關部51之汲極部51D成為導通狀態。藉此,對後閘極部21BG,施加輸入於汲極部21D之後閘極電壓VBG。
如圖25所示,固態攝像元件IS3中,與上述第1實施形態之固態攝像元件IS1同樣地,將放大電晶體21與選擇電晶體23並排配置於大致一條直線上。又,固態攝像元件IS3中,與上述第1實施形態之固態攝像元件IS1同樣地,放大電晶體21及選擇電晶體23與重設電晶體22並排配置。再者,固態攝像元件IS3中,將放大電晶體21、選擇電晶體23及開關部51並排配置於大致一條直線上。
如圖25所示,放大電晶體21之後閘極部21BG與開關部51之源極部51S藉由共用而連接。更具體而言,構成後閘極部21BG之後閘極電極211b與源極部51S被共用。源極部51S配置於開關部51之閘極部51G之兩側之一側。於開關部51之閘極部51G之兩側之另一側,配置有汲極部51D。
於構成開關部51之閘極部51G之閘極電極511g上,形成有與接點區域21Cf相同構成之接點區域51Cg。藉此,閘極部51G與被輸入控制開關部51之接通/斷開之控制信號之輸入端子連接,而可被施加該控制信號之電壓。於開關部51之汲極部51D上,形成有與接點區域21Cf相同構成之接點區域51Cd。藉此,汲極部51D與被輸入後閘極電壓VBG之輸入端子連接,而可經由開關部51對後閘極部21BG施加後閘極電壓VBG。
(開關部之控制時序) 接著,對設置於本實施形態之固態攝像元件IS3之開關部51之控制時序,使用圖26進行說明。圖26中所示之「SEL」表示驅動信號SEL,「RST」表示驅動信號RST,「TRG」表示驅動信號TRG。圖26中所示之「BGS1」表示輸入於開關部51之閘極部51G之控制信號之第1例,圖26中所示之「BGS2」表示輸入於開關部51之閘極部51G之控制信號之第2例。圖26中所示之「Vfd」表示FD部13之電壓。圖26中所示之「VSL」表示輸出至信號線VSL之像素信號Vout。圖26中所示之「H」表示信號位準為高位準,圖26中所示之「L」表示信號位準為低位準。圖26中自左往右表示時間之經過。
如圖26所示,輸入於開關部51之閘極部51G之控制信號可於與輸入於傳送電晶體12之傳送閘極部12G之驅動信號TGR相同之時序,輸入於閘極部51G(第1例)。或,輸入於開關部51之閘極部51G之控制信號亦可於較輸入於傳送電晶體12之傳送閘極部12G之驅動信號TGR略早地成為高位準,且較驅動信號TGR略晚地成為低位準之時序輸入於閘極部51G(第2例)。因此,第1例及第2例之任一者之控制時序,開關部51皆於傳送閘極部12G為接通狀態時成為接通狀態。
如上所說明,本實施形態之固態攝像元件IS3除具有開關部51之點外,具有與第1實施形態之固態攝像元件IS1相同之構成。固態攝像元件IS3係傳送閘極部12G為接通狀態時開關部51亦為接通狀態,且可對後閘極部21BG施加後閘極電壓VBG。藉此,固態攝像元件IS3獲得與上述第1實施形態之固態攝像元件IS1相同之效果。
[第4實施形態] 使用圖27至圖30,對本技術之第4實施形態之固態攝像元件進行說明。另,對於發揮與上述第1實施形態之固態攝像元件IS1相同作用、功能之構成要素,標註相同符號,省略其之說明。
(固態攝像元件之1個像素之概略構成)。 如圖27所示,本實施形態之固態攝像元件IS4具備第一基板1,其具有光電轉換部11、連接於光電轉換部11之傳送閘極部12G、連接於傳送閘極部12G之FD部13以及覆蓋光電轉換部11、傳送閘極部12G及FD部13之層間絕緣膜(絕緣膜之一例)14;及第二基板2,其包含構成隔著層間絕緣膜14連接於FD部13之像素電晶體(電路之一例)之一部分且具有後閘極部21BG之放大電晶體21,並與層間絕緣膜14相鄰配置。
又,本實施形態之固態攝像元件IS4具備第三基板6,其與第二基板2相鄰配置,且形成有具有後閘極部61BG(後閘極之一例)且具有SOI構造之MOSFET611a(電晶體之一例)的比較器電路61。比較器電路61構成設置於第三基板6之邏輯電路之電路之一部分。比較器電路61隔著絕緣膜33與積層部349對向配置。
(比較器電路之構成) 接著,使用圖28及圖29,對設置於第三基板6之比較器電路61之構成進行說明。圖29中,圖示比較器電路61之一部分配線佈局。圖28中,將構成比較器電路61之各電晶體之閘極部、源極部及汲極部之參照符號記作「G」、「S」及「D」。又,將放大電晶體之前閘極部、後閘極部、源極部及汲極部之參照符號記作「FG」、「BG」、「G」、「S」及「D」。
如圖28所示,比較器電路61具有差動輸入電路611、連接於差動輸入電路611之電流鏡電路612及尾電流源615。差動輸入電路611具有包含後閘極部61BG之MOSFET611a、611c。MOSFET611a、611c以N型MOSFET構成。電流鏡電路612具有P型MOSFET612a、612c。尾電流源615以N型MOSFET構成。
差動輸入電路611之MOSFET611a構成非反轉輸入端子(+),MOSFET611c構成反轉輸入端子(-)。MOSFET611a之前閘極部61FG連接於選擇電晶體23之源極部22S(圖27中未圖示,參照圖3)所連接之信號線VSL。MOSFET611c之前閘極部61FG輸入參照信號(例如斜坡信號)。比較器電路61比較經由信號線VSL輸入之像素信號及參照信號之信號位準,若像素信號之信號位準高於參照信號之信號位準,則輸出信號位準為低位準之輸出信號Vout。具有比較器電路61之ADC基於輸出信號Vout之信號位準變為低位準時之計數值,將類比之像素信號轉換成數位之像素信號。
如圖29所示,於差動輸入電路611之MOSFET611a之前閘極部FG61兩側之一側配置有源極部61S,於該兩側之另一側配置有汲極部61D。於MOSFET611a之源極部61S之未設置前閘極部61FG側之附近,隔著元件分離區域35配置有後閘極部61BG。於前閘極部61FG上,形成有用以連接於信號線VSL之連接配線631。
於構成電流鏡電路612之MOSFET612a之閘極部61G兩側之一側配置有源極部61S,於該兩側之另一側配置有汲極部61D。MOSFET612a之源極部61S與MOSFET611a之汲極部61D被共用。
(差動輸入電路611之MOSFET之構成) 接著,使用圖30,對設置於本實施形態之固態攝像元件IS4之差動輸入電路611之MOSFET611a之構成進行說明。
如圖30所示,MOSFET611a具有P型矽基板614、形成於矽基板614上之後閘極絕緣膜612b及形成於後閘極絕緣膜612b上之矽層613。如此,MOSFET611a具有於後閘極絕緣膜612b上具有矽層613之SOI構造。後閘極絕緣膜212b以例如埋入氧化膜(BOX:Buried Oxide)構成。矽層613由雜質濃度為例如5×1017 至1×1020 (/cm3 )之P型矽膜形成。
又,MOSFET611a具有形成於矽層613上之前閘極部61FG。MOSFET611a具有形成於前閘極部61FG之兩側之一側之矽層613之源極部61S,與形成於該兩側之另一側之矽層613之汲極部61D。前閘極部61FG具有形成於矽層613上之前閘極絕緣膜612f與形成於前閘極絕緣膜612f上之前閘極電極611f。
MOSFET611a具有形成於矽基板614之後閘極電極611b。後閘極電極611b以形成於矽基板614之高濃度雜質區域構成。後閘極電極611b藉由元件分離區域35與汲極部61S分離。由後閘極電極611b與後閘極絕緣膜612b構成後閘極部61BG。雖省略圖示,但差動輸入電路611之MOSFET611c具有與MOSFET611a相同之構成。
本實施形態之固態攝像元件IS4中,可調整施加於構成設置於每像素之比較器電路61之差動輸入電路611之差動輸入部之MOSFET611a、611c之各者之後閘極部61BG的後閘極電壓VBG。又,本實施形態之固態攝像元件IS4中,亦可依特定區域所含之每像素調整施加於差動輸入電路611之MOSFET611a、611c之各者之後閘極部61BG之後閘極電壓VBG。
可藉由調整施加於構成比較器電路61之差動輸入電路611之差動輸入部之MOSFET611a、611c之各者之後閘極部61BG的後閘極電壓VBG,而調整MOSFET611a、611c之互導。藉此,調整設置於第三基板6之ADC之雜訊。其結果,固態攝像元件IS4可防止攝像圖像之顯示不均。
如上所說明,本實施形態之固態攝像元件IS4除於比較器電路61設有具有後閘極部61BG之MOSFET611a、611c之點外,具有與上述第1實施形態之固態攝像元件IS1相同之構成。藉此,固態攝像元件IS4與上述第1實施形態之固態攝像元件IS1同樣地,除調整像素中產生之雜訊外,亦可調整ADC之雜訊,因此,可更有效防止攝像圖像之顯示不均。
[第4實施形態之變化例] 再次使用圖2與圖31一起對本技術之第4實施形態之變化例之固態攝像元件進行說明。另,對於發揮與上述第1實施形態之固態攝像元件IS1相同作用、功能之構成要素,標註相同符號,省略其之說明。
本變化例之固態攝像元件具備第三基板3,其與第二基板2相鄰配置,形成具有後閘極部61BG(後閘極之一例)且具有塊狀矽構造之MOSFET311a(電晶體之一例)之比較器電路31。比較器電路31構成設置於第三基板3之邏輯電路之電路之一部分。比較器電路31隔著層間絕緣膜33與積層部349對向配置。
又,比較器電路31亦可除不具有後閘極部之點外,具有與比較器電路61相同之構成。如圖2所示,比較器電路31具有差動輸入電路、連接於差動輸入電路之電流鏡電路及尾電流源。差動輸入電路具有不包含後閘極部之2個MOSFET。圖2中圖示該等2個MOSFET中之1個即MOSFET311a。該等2個MOSFET以N型MOSFET構成。電流鏡電路具有P型之2個MOSFET。圖2中圖示該等2個MOSFET中之1個即MOSFET312a。尾電流源以N型MOSFET構成。
(比較器電路31之構成) 如圖31所示,在設置於本變化例之比較器電路31之差動輸入電路之MOSFET311a之閘極部31G之兩側之一側配置有源極部31S,於該兩側之另一側配置有汲極部31D。於MOSFET311a之閘極部31G上,形成有用以連接於信號線VSL之連接配線331。
於構成設置於本變化例之比較器電路31之電流鏡電路之MOSFET312a之閘極部31G之兩側之一側配置有源極部31S,於該兩側之另一側配置有汲極部31D。MOSFET312a之源極部31S與MOSFET311a之汲極部31D被共用。
如上所說明,由於本變化例之固態攝像元件具有與上述第1實施形態之固態攝像元件IS1相同之構成,故獲得與上述第1實施形態之固態攝像元件IS1相同之效果。
[第5實施形態] 再次使用圖5對本技術之第5實施形態之固態攝像元件進行說明。本實施形態之固態攝像元件特徵在於:構成放大電晶體之後閘極部之後閘極絕緣膜、與構成該放大電晶體之前閘極部之前閘極絕緣膜之膜種或膜構造不同。
如圖5所示,設置於本實施形態之固態攝像元件之後閘極部21BG具有後閘極電極211b及後閘極絕緣膜212b。又,設置於本實施形態之固態攝像元件之前閘極部21FG具有前閘極電極211f及前閘極絕緣膜212f。後閘極絕緣膜212b與前閘極絕緣膜212f係膜種或膜構造不同。
本實施形態中,後閘極絕緣膜212b可與前閘極絕緣膜212f之膜構造不同,以缺陷密度較高之HK及SiO2 之積層膜形成。又,後閘極絕緣膜212b亦可與前閘極絕緣膜212f之膜種類不同,以缺陷密度較高之SiN形成。
放大電晶體21之後閘極絕緣膜212b之缺陷密度愈高,像素中產生之雜訊愈發增加。藉此,由於相關雙重取樣之雜訊靈敏度提高,故本實施形態之固態攝像元件易去除像素中產生之雜訊。其結果,本實施形態之固態攝像元件可獲得與上述第1實施形態之固態攝像元件IS1相同之效果。
[第6實施形態] 再次使用圖5對本技術之第6實施形態之固態攝像元件進行說明。本實施形態之固態攝像元件之特徵在於:構成放大電晶體之後閘極部之後閘極絕緣膜與構成該放大電晶體之前閘極部之前閘極絕緣膜之膜質不同。
如圖5所示,設置於本實施形態之固態攝像元件之後閘極部21BG具有後閘極電極211b及後閘極絕緣膜212b。又,設置於本實施形態之固態攝像元件之前閘極部21FG具有前閘極電極211f及前閘極絕緣膜212f。後閘極絕緣膜212b與前閘極絕緣膜212f係膜質不同。
本實施形態中,前閘極絕緣膜212f可與後閘極絕緣膜212b之膜質不同,而藉由氫退火等以缺陷位準較低之SiO2 形成。
放大電晶體21之前閘極絕緣膜212f具有與後閘極絕緣膜212b相比缺陷位準更低之膜質等效於後閘極絕緣膜212b之缺陷位準高於前閘極絕緣膜212f。因此,若放大電晶體21之前閘極絕緣膜212f具有與後閘極絕緣膜212b相比缺陷位準更低之膜質,則像素中產生之雜訊增加。藉此,由於相關雙重取樣之雜訊靈敏度提高,故本實施形態之固態攝像元件易去除像素中產生之雜訊。其結果,本實施形態之固態攝像元件可獲得與上述第1實施形態之固態攝像元件IS1相同之效果。
本技術中,亦可為構成放大電晶體之後閘極部之後閘極絕緣膜、與構成該放大電晶體之前閘極部之前閘極絕緣膜之膜種或膜構造不同,且構成放大電晶體之後閘極部之後閘極絕緣膜、與構成該放大電晶體之前閘極部之前閘極絕緣膜之膜質不同。於該情形時,需要以後閘極絕緣膜之缺陷位準高於前閘極絕緣膜之缺陷位準之方式,使該膜種或膜構造及該膜質不同。
[第7實施形態] 使用圖32,對本技術之第7實施形態之固態攝像元件進行說明。圖32中,省略具有與上述第1實施形態之固態攝像元件IS1具備之第一基板1相同之構成之第一基板1之層間絕緣膜14以外之圖示。另,對於發揮與上述第1實施形態之固態攝像元件IS1相同作用、功能之構成要素,標註相同符號,省略其之說明。
如圖32所示,本實施形態之固態攝像元件IS5具備之第二基板7具有構成像素電晶體(電路之一例)之一部分之重設電晶體22(第二電晶體之一例)及選擇電晶體23(第二電晶體之一例)。又,固態攝像元件IS5具有形成於放大電晶體21(第一電晶體之一例)與重設電晶體22及選擇電晶體23間之層間絕緣膜71。
如此,固態攝像元件IS5可藉由將放大電晶體21、重設電晶體22及選擇電晶體23設為積層構造,而降低高位元動作時之雜訊位準。又,固態攝像元件IS5可藉由將放大電晶體21、重設電晶體22及選擇電晶體23設為積層構造,而謀求像素電晶體之設計自由度之提高。
又,由於固態攝像元件IS5具有放大電晶體21,其具有與設置於上述第1實施形態之固態攝像元件IS1之放大電晶體21相同之,故可獲得與上述第1實施形態之固態攝像元件IS1相同之效果。
[第8實施形態] 使用圖33,對本技術之8實施形態之固態攝像元件進行說明。圖33中,省略具有與上述第1實施形態之固態攝像元件IS1具備之第一基板1相同之構成之第一基板1之層間絕緣膜14以外之圖示。另,對於發揮與上述第1實施形態之固態攝像元件IS1相同作用、功能之構成要素,標註相同符號,省略其之說明。
如圖33所示,本實施形態之固態攝像元件IS6具備之第二基板8具有構成像素電晶體(電路之一例)之一部分之重設電晶體22(第二電晶體之一例)及選擇電晶體23(第二電晶體之一例)。又,固態攝像元件IS6具有形成於放大電晶體21(第一電晶體之一例)與重設電晶體22及選擇電晶體23間之層間絕緣膜71。
再者,固態攝像元件IS6具備之第二基板8具有複數個(本實施形態中為2個)放大電晶體21a、21b。複數個放大電晶體21a、21b之至少一部分(本實施形態中為全部)設置成前閘極部FG(前閘極之一例)可相互連接。圖33所示之固態攝像元件IS6中,放大電晶體21a之前閘極部21FG與放大電晶體21a之前閘極部21FG以連接配線81連接。又,固態攝像元件IS6亦可藉由開關電路(例如電晶體),將放大電晶體21a之前閘極部21FG與放大電晶體21a之前閘極部21FG切換連接狀態及切斷狀態。
如此,藉由設置複數個並聯連接之放大電晶體21,而等效於使放大電晶體21之面積增大。藉此,可謀求放大電晶體21之驅動能力之提高。
又,可藉由切換複數個放大電晶體21之連接狀態及切斷狀態,而增大將類比之像素信號轉換成數位之像素信號之動態範圍。藉此,可切換像素信號之AD轉換之轉換效率。
又,由於本實施形態之固態攝像元件IS6與上述第5實施形態之固態攝像元件IS5同樣地具有像素電晶體之積層構造,故可獲得與上述第5實施形態之固態攝像元件IS5相同之效果。再者,由於固態攝像元件IS6包含具有與設置於上述第1實施形態之固態攝像元件IS1之放大電晶體21相同構成之放大電晶體21,故可獲得與上述第1實施形態之固態攝像元件IS1相同之效果。
[第9實施形態] 使用圖34,對本技術之第9實施形態之固態攝像元件進行說明。另,對於發揮與上述第1實施形態之固態攝像元件IS1相同作用、功能之構成要素,標註相同符號,省略其之說明。
如圖34所示,設置於本實施形態之固態攝像元件IS7之第一基板9具有複數個(本實施形態中為2個)光電轉換部11a、11b及複數個(本實施形態中為2個)傳送閘極部12Ga、12Gb。即,固態攝像元件IS7具有共用像素構造。
儘管固態攝像元件IS7具有共用像素構造,亦具有與上述第1實施形態之像素電晶體相同構成之像素電晶體。即,固態攝像元件IS7具有設有後閘極部BG21之放大電晶體21。藉此,固態攝像元件IS7可獲得與上述第1實施形態之固態攝像元件IS1相同之效果。
本技術可進行各種變化。例如,上述第1實施形態至上述第9實施形態之固態攝像元件中,放大電晶體具有SOI構造,但亦可具有塊狀矽構造。
本揭示之技術可應用於如上之固態攝像元件。
另,本技術之實施形態並非限定於上述實施形態者,於不脫離本技術之主旨之範圍內,可進行各種變更。又,本說明書中記載之效果僅為例示,並非限定者,又,亦可有其他之效果。
例如,本技術可採取如下之構成。
(1) 一種固態攝像元件,其具備: 第一基板,其具有光電轉換部、連接於上述光電轉換部之傳送閘極部、連接於上述傳送閘極部之浮動擴散部以及覆蓋上述光電轉換部、上述傳送閘極部及上述浮動擴散部之絕緣膜;及 第二基板,其包含構成隔著上述絕緣膜連接於上述浮動擴散部之電路之一部分且具有後閘極之第一電晶體,並與上述絕緣膜相鄰配置。 (2) 如上述(1)記載之固態攝像元件,其中 上述第一電晶體具有SOI構造。 (3) 如上述(1)或(2)記載之固態攝像元件,其中 上述第一電晶體具有連接於上述後閘極之前閘極。 (4) 如上述(3)記載之固態攝像元件,其中 上述後閘極具有後閘極電極及後閘極絕緣膜, 上述前閘極具有前閘極電極及前閘極絕緣膜,且 上述後閘極絕緣膜與上述前閘極絕緣膜之膜種或膜構造不同。 (5) 如上述(3)記載之固態攝像元件,其中 上述後閘極具有後閘極電極及後閘極絕緣膜, 上述前閘極具有前閘極電極及前閘極絕緣膜,且 上述後閘極絕緣膜與上述前閘極絕緣膜之膜質不同。 (6) 如上述(1)至(5)中任一項記載之固態攝像元件,其中 上述第二基板具有連接於上述後閘極之開關部。 (7) 如上述(1)至(6)中任一項記載之固態攝像元件,其具備: 第三基板,其與上述第二基板相鄰配置,且形成有具有後閘極且具有SOI構造之電晶體之比較器電路。 (8) 如上述(1)至(6)中記載任一項之固態攝像元件,其具備: 第三基板,其與上述第二基板相鄰配置,且形成有具有後閘極且具有塊狀矽構造之電晶體之比較器電路。 (9) 如上述(1)至(8)中任一項記載之固態攝像元件,其中 上述第二基板具有: 第二電晶體,其構成上述電路之一部分;及 層間絕緣膜,其形成於上述第一電晶體及上述第二電晶體間。 (10) 如上述(9)記載之固態攝像元件,其中 上述第二基板具有複數個上述第一電晶體,且 上述複數個第一電晶體之至少一部分設置成前閘極可相互連接。 (11) 如上述(1)至(10)中任一項記載之固態攝像元件,其中 上述第一基板具有複數個上述光電轉換部及複數個上述傳送閘極部。
1:第一基板 1α:光電轉換部形成區域 2:第二基板 2a:SOI基板 2α:像素電晶體形成區域 3:第三基板 3α:邏輯電路形成區域 4:第二基板 5:第二基板 6:第三基板 7:第二基板 8:第二基板 9:第一基板 11:光電轉換部 11a:光電轉換部 11b:光電轉換部 11:光電轉換部 12:傳送電晶體 12D:汲極部 12FG:前閘極部 12G:傳送閘極部 12Ga:傳送閘極部 12Gb:傳送閘極部 12S:源極部 13:FD部 14:層間絕緣膜 15:像素分離部 17:微透鏡 18:彩色濾光片 19:平坦化膜 21:放大電晶體 21a:放大電晶體 21b:放大電晶體 21BG:後閘極部 21Cb:接點區域 21Cd:接點區域 21Cf:接點區域 21Cs:接點區域 21D:汲極部 21FG:前閘極部 21S:源極部 22:重設電晶體 22Cd:接點區域 22Cg:接點區域 22Cs:接點區域 22D:汲極部 22G:閘極部 22S:源極部 23:選擇電晶體 23Cg:接點區域 23Cs:接點區域 23D:汲極部 23G:閘極部 23S:汲極部 24:接合電極 25:元件分離區域 26:層間絕緣膜 27:絕緣膜 30:恆定電流源 31:比較器電路 31D:汲極部 31G:閘極部 31S:源極部 33:層間絕緣膜 34:接合電極 35:元件分離區域 41:放大電晶體 51:開關部 51Cd:接點區域 51Cg:接點區域 51D:汲極部 51G:閘極部 51S:源極部 61:比較器電路 61BG:後閘極部 61D:汲極部 61FG:前閘極部 61G:閘極部 61S:源極部 71:層間絕緣膜 81:連接配線 111:井區域 112:電荷產生區域 113:底部釘札層 114:側面釘札層 131:連接配線 211b:後閘極電極 211f:前閘極電極 212b:後閘極絕緣膜 212f:前閘極絕緣膜 213:矽層 214:矽基板 215:絕緣膜 216:氧化膜 217:開口部 221g:閘極電極 231:連接配線 231g:閘極電極 232a:連接配線 234a:連接配線 234b:連接配線 241:配線電極 241a:連接配線 242:絕緣膜 243:接合電極 244:連接電極 249:積層部 311a:MOSFET 312a:MOSFET 331:連接配線 341:配線電極 342:絕緣膜 343:接合電極 344:連接電極 349:積層部 411:連接配線 511g:閘極電極 611:差動輸入電路 611a:MOSFET 611b:後閘極電極 611c:MOSFET 611f:前閘極電極 612:電流鏡電路 612a:MOSFET 612b:後閘極絕緣膜 612f:前閘極電極 613:矽層 614:矽基板 615:尾電流源 631:連接配線 BG:後閘極 BGS1:控制信號 BGS2:控制信號 D:汲極 FD:傳送閘極部 FD部13:傳送閘極部 FD部13:後閘極電極 FG:前閘極部 FG21:前閘極 FG61:前閘極部 G:閘極 GND:地面 H:高位準 IS:固態攝像元件 IS1~IS7:固態攝像元件 L:低位準 P:像素 RST:驅動信號 S:源極 SEL:驅動信號 TRG:驅動信號 VBG:後閘極電壓 VDD:電源 Vfd:電壓 Vout:像素信號 VSL:信號線
圖1係顯示本技術之固態攝像元件之基板之構成例之圖。 圖2係顯示本技術之第1實施形態之固態攝像元件之1個像素之概略構成的剖視圖。 圖3係顯示本技術之第1實施形態之固態攝像元件之1個像素之電路構成例的圖。 圖4係顯示設置於本技術之第1實施形態之固態攝像元件之像素電晶體之配線佈局之一例的圖。 圖5係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之概略構成的剖視圖。 圖6係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其1)。 圖7係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其2)。 圖8係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其3)。 圖9係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其4)。 圖10係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其5)。 圖11係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其6)。 圖12係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其7)。 圖13係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其8)。 圖14係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其9)。 圖15係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其10)。 圖16係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其11)。 圖17係顯示設置於本技術之第1實施形態之固態攝像元件之放大電晶體之製造步驟剖視圖(其12)。 圖18係說明本技術之第1實施形態之固態攝像元件之效果之圖。 圖19係顯示本技術之第2實施形態之固態攝像元件之1個像素之概略構成的剖視圖。 圖20係顯示本技術之第2實施形態之固態攝像元件之1個像素之電路構成例之圖。 圖21係顯示設置於本技術之第2實施形態之固態攝像元件之像素電晶體之配線佈局之一例的圖。 圖22係顯示設置於本技術之第2實施形態之固態攝像元件之放大電晶體之概略構成的剖視圖。 圖23係顯示本技術之第3實施形態之固態攝像元件之1個像素之電路構成例的圖。 圖24係顯示本技術之第3實施形態之固態攝像元件之1個像素之電路構成例之圖。 圖25係顯示設置於本技術之第3實施形態之固態攝像元件之像素電晶體之配線佈局之一例的圖。 圖26係顯示設置於本技術之第3實施形態之固態攝像元件之開關部之控制時序的時序圖。 圖27係顯示本技術之第4實施形態之固態攝像元件之1個像素之概略構成的剖視圖。 圖28係顯示設置於本技術之第4實施形態之固態攝像元件之比較器電路之電路構成例的圖。 圖29係顯示設置於本技術之第4實施形態之固態攝像元件之比較器電路之配線佈局之一例的圖。 圖30係顯示構成設置於本技術之第4實施形態之固態攝像元件之比較器電路之MOSFET之概略構成的剖視圖。 圖31係顯示設置於本技術之第4實施形態之變化例之固態攝像元件之比較器電路之配線佈局之一例的圖。 圖32係顯示本技術之第7實施形態之固態攝像元件之1個像素之電路構成例的圖。 圖33係顯示本技術之第8實施形態之固態攝像元件之1個像素之電路構成例的圖。 圖34係顯示本技術之第9實施形態之固態攝像元件之1個像素之電路構成例的圖。
1:第一基板
2:第二基板
3:第三基板
11:光電轉換部
12:傳送電晶體
12D:汲極部
12G:傳送閘極部
12S:源極部
13:FD部
14:層間絕緣膜
15:像素分離部
17:微透鏡
18:彩色濾光片
19:平坦化膜
21:放大電晶體
21BG:後閘極部
22:重設電晶體
22D:汲極部
22G:閘極部
22S:源極部
27:絕緣膜
31:比較器電路
33:絕緣膜
111:井區域
112:電荷產生區域
113:底部釘札層
114:側面釘札層
131:連接配線
241:配線電極
241a:連接配線
242:絕緣膜
243:接合電極
244:連接電極
249:積層部
311a:MOSFET
312a:MOSFET
341:配線電極
342:絕緣膜
343:接合電極
344:連接電極
349:積層部
IS1:固態攝像元件

Claims (11)

  1. 一種固態攝像元件,其具備: 第一基板,其具有光電轉換部、連接於上述光電轉換部之傳送閘極部、連接於上述傳送閘極部之浮動擴散部以及覆蓋上述光電轉換部、上述傳送閘極部及上述浮動擴散部之絕緣膜;及 第二基板,其包含構成隔著上述絕緣膜連接於上述浮動擴散部之電路之一部分且具有後閘極之第一電晶體,並與上述絕緣膜相鄰配置。
  2. 如請求項1之固態攝像元件,其中 上述第一電晶體具有SOI構造。
  3. 如請求項1之固態攝像元件,其中 上述第一電晶體具有連接於上述後閘極之前閘極。
  4. 如請求項3之固態攝像元件,其中 上述後閘極具有後閘極電極及後閘極絕緣膜, 上述前閘極具有前閘極電極及前閘極絕緣膜,且 上述後閘極絕緣膜與上述前閘極絕緣膜之膜種或膜構造不同。
  5. 如請求項3之固態攝像元件,其中 上述後閘極具有後閘極電極及後閘極絕緣膜, 上述前閘極具有前閘極電極及前閘極絕緣膜,且 上述後閘極絕緣膜與上述前閘極絕緣膜之膜質不同。
  6. 如請求項1之固態攝像元件,其中 上述第二基板具有連接於上述後閘極之開關部。
  7. 如請求項1之固態攝像元件,其具備: 第三基板,其與上述第二基板相鄰配置,且形成有具有後閘極且具有SOI構造之電晶體之比較器電路。
  8. 如請求項1之固態攝像元件,其具備: 第三基板,其與上述第二基板相鄰配置,且形成有具有後閘極且具有塊狀矽構造之電晶體之比較器電路。
  9. 如請求項1之固態攝像元件,其中 上述第二基板具有: 第二電晶體,其構成上述電路之一部分;及 層間絕緣膜,其形成於上述第一電晶體及上述第二電晶體間。
  10. 如請求項9之固態攝像元件,其中 上述第二基板具有複數個上述第一電晶體,且 上述複數個第一電晶體之至少一部分設置成前閘極可相互連接。
  11. 如請求項1之固態攝像元件,其中 上述第一基板具有複數個上述光電轉換部及複數個上述傳送閘極部。
TW108131785A 2018-09-11 2019-09-04 固態攝像元件 TW202025311A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018-169725 2018-09-11
JP2018169725 2018-09-11

Publications (1)

Publication Number Publication Date
TW202025311A true TW202025311A (zh) 2020-07-01

Family

ID=69777497

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108131785A TW202025311A (zh) 2018-09-11 2019-09-04 固態攝像元件

Country Status (6)

Country Link
US (1) US11955502B2 (zh)
JP (1) JPWO2020054282A1 (zh)
KR (1) KR20210049103A (zh)
CN (1) CN112640109A (zh)
TW (1) TW202025311A (zh)
WO (1) WO2020054282A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3105576B1 (fr) * 2019-12-20 2023-07-28 Commissariat Energie Atomique Pixel à faible bruit pour capteur d'image
JPWO2022080125A1 (zh) * 2020-10-16 2022-04-21
US11624653B2 (en) 2020-12-03 2023-04-11 Artilux, Inc. Multi-application optical sensing apparatus and method thereof
JP2021103793A (ja) * 2021-03-31 2021-07-15 ソニーセミコンダクタソリューションズ株式会社 受光素子及び電子機器
KR20230067338A (ko) * 2021-11-09 2023-05-16 삼성전자주식회사 이미지 센서

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0846145A (ja) * 1994-08-04 1996-02-16 Nippondenso Co Ltd 半導体回路装置
JPH097906A (ja) 1995-06-16 1997-01-10 Hitachi Ltd 半導体素子の製造方法および装置
US6218703B1 (en) 1995-07-23 2001-04-17 Ricoh Company, Ltd. Semiconductor device with control electrodes formed from semiconductor material
JP3337599B2 (ja) 1995-07-24 2002-10-21 株式会社リコー 半導体装置およびインバータ回路並びにコンパレータ並びにa/dコンバータ回路
US6765430B2 (en) 2002-07-22 2004-07-20 Yoshiyuki Ando Complementary source follower circuit controlled by back bias voltage
JP4442578B2 (ja) 2006-03-14 2010-03-31 ソニー株式会社 Ad変換装置、物理量分布検出装置および撮像装置
JP4911158B2 (ja) * 2008-10-30 2012-04-04 ソニー株式会社 半導体装置および固体撮像装置
JP2012015400A (ja) 2010-07-02 2012-01-19 Canon Inc 固体撮像装置
JP5581954B2 (ja) 2010-10-07 2014-09-03 ソニー株式会社 固体撮像装置、固体撮像装置の製造方法、及び電子機器
JP5903772B2 (ja) 2011-04-11 2016-04-13 ソニー株式会社 固体撮像素子およびカメラシステム
JP6083977B2 (ja) 2012-08-23 2017-02-22 オリンパス株式会社 固体撮像装置および撮像装置
JP2015032687A (ja) * 2013-08-02 2015-02-16 ソニー株式会社 撮像素子、電子機器、および撮像素子の製造方法
JP2016009739A (ja) 2014-06-24 2016-01-18 ソニー株式会社 撮像素子、電子機器
WO2016055909A1 (en) * 2014-10-10 2016-04-14 Semiconductor Energy Laboratory Co., Ltd. Imaging device
US10163948B2 (en) * 2015-07-23 2018-12-25 Semiconductor Energy Laboratory Co., Ltd. Imaging device and electronic device
US9876946B2 (en) 2015-08-03 2018-01-23 Semiconductor Energy Laboratory Co., Ltd. Imaging device and electronic device
WO2017057277A1 (ja) 2015-09-30 2017-04-06 株式会社ニコン 撮像素子および撮像装置
US10020336B2 (en) * 2015-12-28 2018-07-10 Semiconductor Energy Laboratory Co., Ltd. Imaging device and electronic device using three dimentional (3D) integration
JP6543419B2 (ja) * 2016-05-31 2019-07-10 ソニーセミコンダクタソリューションズ株式会社 撮像装置および撮像方法、カメラモジュール、並びに電子機器
CN109478557B (zh) * 2016-08-03 2023-07-28 株式会社半导体能源研究所 摄像装置、摄像模块、电子设备及摄像系统

Also Published As

Publication number Publication date
JPWO2020054282A1 (ja) 2021-09-24
WO2020054282A1 (ja) 2020-03-19
US11955502B2 (en) 2024-04-09
US20210351223A1 (en) 2021-11-11
KR20210049103A (ko) 2021-05-04
CN112640109A (zh) 2021-04-09

Similar Documents

Publication Publication Date Title
US11843023B2 (en) Member for solid-state image pickup device and method for manufacturing solid-state image pickup device
TW202025311A (zh) 固態攝像元件
US8319867B2 (en) Solid-state imager device, drive method of solid-state imager device and camera apparatus
US8013369B2 (en) Photoelectric conversion apparatus and imaging system using photoelectric conversion apparatus
US8120686B2 (en) Solid-state image pickup apparatus
US7973342B2 (en) CMOS image sensor and method for manufacturing the same
TW201119017A (en) Solid-state imaging device, manufacturing method of the same, and electronic apparatus
US9331121B2 (en) Method of manufacturing photoelectric conversion apparatus including pixel well contact
JP6025750B2 (ja) 撮像装置
US20230005981A1 (en) Solid-state image sensor and electronic device
TWI548073B (zh) Solid-state imaging devices and electronic equipment
CN104347658B (zh) 成像装置、电子设备以及制造成像装置的方法
US8129765B2 (en) CMOS image sensor with photo-detector protecting layers
US20070145443A1 (en) CMOS Image Sensor and Method of Manufacturing the Same
US20070145440A1 (en) CMOS Image Sensor and Method for Fabricating the Same
JP4115446B2 (ja) Cmosイメージセンサの製造方法
WO2021187422A1 (ja) 固体撮像素子及び電子機器
JP4474829B2 (ja) 固体撮像素子
KR100731066B1 (ko) 씨모스 이미지 센서 및 그 제조방법
JP2010080739A (ja) 固体撮像装置、半導体装置、および、その製造方法
TW201030959A (en) Solid-state imaging device, imaging apparatus, and manufacturing method of solid-state imaging device