WO2021187422A1 - 固体撮像素子及び電子機器 - Google Patents

固体撮像素子及び電子機器 Download PDF

Info

Publication number
WO2021187422A1
WO2021187422A1 PCT/JP2021/010393 JP2021010393W WO2021187422A1 WO 2021187422 A1 WO2021187422 A1 WO 2021187422A1 JP 2021010393 W JP2021010393 W JP 2021010393W WO 2021187422 A1 WO2021187422 A1 WO 2021187422A1
Authority
WO
WIPO (PCT)
Prior art keywords
solid
state image
image sensor
conductor portion
embedded conductor
Prior art date
Application number
PCT/JP2021/010393
Other languages
English (en)
French (fr)
Inventor
信 岩淵
智美 伊藤
敦 正垣
義治 工藤
Original Assignee
ソニーセミコンダクタソリューションズ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ソニーセミコンダクタソリューションズ株式会社 filed Critical ソニーセミコンダクタソリューションズ株式会社
Priority to JP2022508347A priority Critical patent/JPWO2021187422A1/ja
Priority to EP21771296.7A priority patent/EP4123691A4/en
Priority to US17/910,476 priority patent/US20230197753A1/en
Priority to CN202180013417.XA priority patent/CN115053348A/zh
Priority to KR1020227027763A priority patent/KR20220155264A/ko
Publication of WO2021187422A1 publication Critical patent/WO2021187422A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1463Pixel isolation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14689MOS based technologies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1464Back illuminated imager structures

Definitions

  • the present disclosure relates to a solid-state image sensor and an electronic device.
  • the contact electrode is in close contact with or close to the impurity region that is the source / drain of the transistor, which is the region where the impurity concentration is high, in order to reduce the size of the element. Therefore, a strong electric field is generated between the impurity region and the contact electrode.
  • This technology has been made in view of such a situation, and makes it possible to provide a solid-state image sensor and an electronic device that can suppress the generation of a strong electric field in the vicinity of a transistor while being compact. be.
  • the solid-state image sensor on one side of the present technology penetrates from the first main surface to the second main surface of the substrate and is completely penetrated between the photoelectric conversion element that performs photoelectric conversion and the pixel including the photoelectric conversion element. It includes a mold element separation and a conductor portion provided in close contact with the first main surface side of the completely penetrating type element separation.
  • the electronic device on one aspect of the present technology is a completely penetrating type formed between a photoelectric conversion element that performs photoelectric conversion and a pixel that penetrates from the first main surface to the second main surface of the substrate and includes the photoelectric conversion element.
  • a solid-state image sensor including a solid-state image sensor having element separation and a conductor portion provided in close contact with the first main surface side of the completely penetrating element separation, and the solid-state image sensor that captures image light from a subject. It is provided with an optical lens for forming an image on the image pickup surface of the above, and a signal processing circuit for processing a signal output from the solid-state image pickup device.
  • a photoelectric conversion element that performs photoelectric conversion and a complete penetration formed between a pixel that penetrates from the first main surface to the second main surface of the substrate and includes the photoelectric conversion element.
  • a type element separation and a conductor portion provided in close contact with the first main surface side of the completely penetrating type element separation are provided.
  • the electronic device on one side of the present technology is provided with the solid-state image sensor.
  • FIGS. 1 to 29 an example of an optical element, an optical element array, an electronic device, and a method for manufacturing the optical element according to the embodiment of the present disclosure will be described with reference to FIGS. 1 to 29.
  • Embodiments of the present disclosure will be described in the following order. The present disclosure is not limited to the following examples.
  • the effects described herein are exemplary and not limited, and may have other effects.
  • Solid-state image sensor (1.1) Overall configuration of solid-state image sensor (1.2) Configuration of solid-state image sensor (1.3) Method for manufacturing solid-state image sensor (1.4) Modification 2 ..
  • Second Embodiment Solid-state image sensor (2.1) First example of solid-state image sensor 200 (2.2) Second example of solid-state image sensor 200 (2.3) Third example of solid-state image sensor 200 Example 3.
  • Third Embodiment Solid-state image sensor (3.1) Configuration of solid-state image sensor 4.
  • Fourth Embodiment Solid-state image sensor (4.1) Configuration of solid-state image sensor 5.
  • Fifth Embodiment Solid-state image sensor (5.1) Configuration of solid-state image sensor 6.
  • Solid-state image sensor (6.1) Configuration of solid-state image sensor (6.1.1) First example of solid-state image sensor 600 (6.1.2) Second solid-state image sensor 600 Example 7. 7. Seventh Embodiment: Solid-state image sensor (7.1) Configuration of solid-state image sensor (7.2) Method for manufacturing solid-state image sensor 8. Eighth Embodiment: Electronic device
  • Solid-State Image Sensor (1.1) Overall Configuration of Solid-State Image Sensor The solid-state image sensor 1 according to the first embodiment of the present disclosure will be described.
  • FIG. 1 is a schematic configuration diagram showing the entire solid-state image sensor 1 according to the first embodiment of the present disclosure.
  • the solid-state image sensor 1 shown in FIG. 1 is a back-illuminated CMOS (Complementary Metal Oxide Semiconductor) image sensor.
  • the solid-state imaging device 1 captures image light (incident light 1006) from a subject through an optical lens 1002, and transmits the amount of light of the incident light 1006 imaged on the imaging surface to a signal processing circuit. In 1005, it is converted into an electric signal in pixel units and output as a video signal (pixel signal).
  • the solid-state image sensor 1 of the first embodiment includes a substrate 2, a pixel region 3, a vertical drive circuit 4, a column signal processing circuit 5, a horizontal drive circuit 6, and an output circuit. 7 and a control circuit 8 are provided.
  • the pixel region 3 has a plurality of pixels 9 regularly arranged in a two-dimensional array on the substrate 2.
  • the pixel 9 has a photoelectric conversion unit 23 shown in FIG. 3 and a plurality of pixel transistors (not shown).
  • the plurality of pixel transistors for example, four transistors such as a transfer transistor, a reset transistor, a selection transistor, and an amplifier transistor can be adopted. Further, for example, three transistors excluding the selection transistor may be adopted.
  • the vertical drive circuit 4 is composed of, for example, a shift register, selects a desired pixel drive wiring L1, supplies a pulse for driving the pixel 9 to the selected pixel drive wiring L1, and transfers each pixel 9 in rows. Drive. That is, the vertical drive circuit 4 selectively scans each pixel 9 in the pixel region 3 in a row-by-row manner in the vertical direction, and produces a pixel signal based on the signal charge generated by the photoelectric conversion unit 23 of each pixel 9 according to the amount of received light. , Supply to the column signal processing circuit 5 through the vertical signal line L2.
  • the column signal processing circuit 5 is arranged for each column of the pixel 9, for example, and performs signal processing such as noise removal for each pixel string for the signal output from the pixel 9 for one row.
  • the column signal processing circuit 5 performs signal processing such as CDS (Correlated Double Sampling) and AD (Analog Digital) conversion for removing fixed pattern noise peculiar to pixels.
  • the horizontal drive circuit 6 is composed of, for example, a shift register, sequentially outputs horizontal scanning pulses to the column signal processing circuit 5, selects each of the column signal processing circuits 5 in order, and from each of the column signal processing circuits 5.
  • the pixel signal for which signal processing has been performed is output to the horizontal signal line L3.
  • the output circuit 7 processes and outputs the pixel signals sequentially supplied from each of the column signal processing circuits 5 through the horizontal signal line L3.
  • the signal processing for example, buffering, black level adjustment, column variation correction, various digital signal processing and the like can be used.
  • the control circuit 8 Based on the vertical synchronization signal, the horizontal synchronization signal, and the master clock signal, the control circuit 8 transmits a clock signal or a control signal that serves as a reference for the operation of the vertical drive circuit 4, the column signal processing circuit 5, the horizontal drive circuit 6, and the like. Generate. Then, the control circuit 8 outputs the generated clock signal and control signal to the vertical drive circuit 4, the column signal processing circuit 5, the horizontal drive circuit 6, and the like.
  • FIG. 2 is a plan view showing an example of the layout of the solid-state image sensor 100 in the pixel region 3 of the solid-state image sensor 1.
  • FIG. 3 is a cross-sectional view of the pixel 9 of the solid-state image sensor 100 in the AA'cross section shown in FIG.
  • the solid-state image sensor 1 having the solid-state image sensor 100 shown in FIGS. 2 and 3 is a back-illuminated CMOS image sensor (CMOS type solid-state image sensor).
  • the solid-state image sensor 100 includes a transfer transistor Ttr, a reset transistor Trs, an amplification transistor Tam, and a select transistor Tsl.
  • the transfer transistor Ttr is a transistor that reads out the electric charge from the photoelectric conversion element 22 and transfers the electric charge to the floating diffusion 41.
  • the reset transistor Trs is a transistor that resets the potential of the floating diffusion 41 to the power supply voltage.
  • the amplification transistor Tam is a transistor that receives the potential of the floating diffusion 41 at the gate and outputs it to a vertical signal line (VSL) at the source follower.
  • the select transistor Tsl is a transistor that connects the amplification transistor Tam of the read line and the vertical signal line, and disconnects the amplification transistor Tam of the line not read and the vertical signal line.
  • the pixels 9 including the photoelectric conversion element (PD: Photo Diode) 22 that photoelectrically converts the incident light are completely separated into elements (FFTI: Front). It has a structure separated by Full Trench Isolation) 11.
  • the solid-state image sensor 100 is photoelectric from the second main surface (lower surface in FIG. 3) opposite to the first main surface (upper surface in FIG. 3) which is the transistor forming surface of the solid-state image sensor 100. Light is incident on the conversion element 22.
  • the first main surface may be referred to as an upper surface
  • the second main surface may be referred to as a lower surface.
  • the solid-state imaging device 100 includes a substrate 2, an FFTI 11, an embedded conductor portion 12, an insulating portion 13, a well layer 21, and a photoelectric conversion element 22. Further, the solid-state image sensor 100 includes a gate insulating film 31, gate electrodes 32, 33, 34 and 35, a floating diffusion 41 and a high-concentration impurity diffusion layer 42.
  • the gate electrode 32 is the gate electrode of the transfer transistor Ttr, and the gate electrode 33 is the gate electrode of the reset transistor Trs.
  • the gate electrode 34 is the gate electrode of the amplification transistor Tam, and the gate electrode 35 is the gate electrode of the select transistor Tsl.
  • a light collecting layer in which a color filter layer and a wafer lens (not shown) are laminated in this order is formed. Further, a wiring layer and a logic substrate (not shown) are laminated in this order on the transistor forming side surface (upper surface) of the substrate 2.
  • the substrate 2 is formed of, for example, silicon (Si).
  • a pixel region 3 in which a plurality of pixels 9 are arranged is formed on the substrate 2. As shown in FIG. 3, in the pixel region 3, a plurality of pixels 9 including a photoelectric conversion element 22 are formed on the substrate 2 and arranged in a two-dimensional matrix.
  • the completely penetrating element separation (FFTI) 11 is formed so as to penetrate from the transistor forming side surface (upper surface) to the lower surface of the substrate 2 and completely separate each pixel 9.
  • the FFTI 11 is provided so as to surround the pixel 9 in a plan view, and each pixel 9 is electrically separated from the adjacent pixel 9 by the FFTI 11.
  • the FFTI 11 has a structure in which an element separation film such as a silicon oxide film or a silicon nitride film is embedded in a trench formed in the substrate 2. Further, the FFTI 11 may have a two-layer structure of an element separation membrane formed so as to cover the inner wall of the trench and a semiconductor film such as silicon embedded in the trench in which the element separation film is formed.
  • an element separation film such as a silicon oxide film or a silicon nitride film is embedded in a trench formed in the substrate 2.
  • the FFTI 11 may have a two-layer structure of an element separation membrane formed so as to cover the inner wall of the trench and a semiconductor film such as silicon embedded in the trench in which the element separation film is formed.
  • the embedded conductor portion 12 functions as a contact electrode for GND contact with the substrate 2 (high-concentration impurity diffusion layer 42).
  • the embedded conductor portion 12 can be embedded in a trench formed on the upper surface of the substrate 2.
  • the embedded conductor portion 12 is formed by embedding all of the trenches provided in the upper part of the substrate 2 having the FFTI 11 as the bottom surface with a conductor film.
  • each pixel 9 is electrically separated by the FFTI 11. Therefore, in the solid-state image sensor 100, each separated pixel 9 needs to have a potential (reference potential) contact of the well layer 21.
  • a part of the FFTI 11 on the transistor forming surface side is used as an active region as an embedded conductor portion 12, and functions as a contact electrode.
  • the embedded conductor portion 12 By arranging the embedded conductor portion 12 closely above the FFTI 11 in this way, it is possible to suppress an increase in the area of the solid-state image sensor 100 in a plan view due to the formation of the contact electrode, and solid-state imaging can be performed. The area of the element 100 can be reduced.
  • the embedded conductor portion 12 is provided at all the boundaries between the pixels 9 as shown in FIG. Further, the GND contact 50 is provided so as to connect with a part of the embedded conductor portion 12 provided at the boundary between the pixels 9.
  • the embedded conductor portion 12 is formed above the FFTI 11 (transistor forming surface side) in a cross-sectional view. Since the embedded conductor portion 12 is formed deeper than the insulating portion 13, the embedded conductor portion 12 is arranged in close contact with the well layer 21 in a region deeper than the insulating portion 13.
  • the embedded conductor portion 12 is ohmic-bonded to the well layer 21 and electrically connected. As shown in FIGS. 2 and 3, the embedded conductor portion 12 is provided in close contact with the FFTI 11 provided between the pixels 9, and is shared as a contact electrode for GND contact between the two adjacent pixels 9. Will be done.
  • the embedded conductor portion 12 is formed by a conductor film.
  • silicon or other semiconductor material or metal doped with P-type or N-type impurities can be used.
  • silicon for example, polycrystalline silicon, amorphous silicon, epitaxially grown silicon, or the like can be used.
  • the insulating portion 13 is an insulating layer provided between the embedded conductor portion 12 and the high-concentration impurity diffusion layer 42 on the upper surface (transistor forming side surface) of the substrate 2.
  • the insulating portion 13 is formed by STI (Shallow Trench Isolation) or an insulating film.
  • the STI may be any material that is generally used, and for example, silicon oxide is used.
  • As the insulating film an oxide film is preferably used, and a silicon oxide film is particularly preferable.
  • the insulating portion 13 is formed by embedding, for example, an oxide film as an insulating film in a trench formed on the upper surface (transistor forming side surface) of the substrate 2.
  • the embedded conductor portion 12 and the high-concentration impurity diffusion layer 42 do not come into close contact with each other, and the distance between the embedded conductor portion 12 and the high-concentration impurity diffusion layer 42. Becomes larger. Therefore, a strong electric field is less likely to be generated between the embedded conductor portion 12 and the high-concentration impurity diffusion layer 42, and the stability of the output of the solid-state image sensor 100 is improved.
  • the embedded conductor portion 12 and the high-concentration impurity diffusion layer 42 are separated from each other in the vertical direction (the depth direction of the substrate 2). Therefore, the generation of a strong electric field between the embedded conductor portion 12 and the high-concentration impurity diffusion layer 42 is suppressed without increasing the size of the solid-state image sensor 100 in a plan view, and the solid-state image sensor 100 is small. It is possible to achieve both area reduction and improvement of output stability.
  • the well layer 21 is a P-type region in which P-type (an example of the first conductive type) impurities are diffused at a low concentration.
  • the well layer 21 is formed in a region deeper than the high-concentration impurity diffusion layer 42 described later.
  • the well layer 21 is arranged in close contact with the embedded conductor portion 12 in a region deeper than the insulating portion 13.
  • the well layer 21 forms a PN junction with the photoelectric conversion element 22 as described later.
  • the photoelectric conversion element 22 is a photodiode that converts incident light into an amount of electric charge corresponding to the amount of received light and stores it.
  • the photoelectric conversion element 22 receives light corresponding to the color of the color filter incident on the lower surface of the substrate via a lens and a color filter arranged with respect to the photoelectric conversion element 22.
  • the photoelectric conversion element 22 provided in each of the pixels 9 is separated by the FFTI 11.
  • the photoelectric conversion element 22 is a region formed in a region surrounded by a well layer 21, which is a P-shaped region, in each pixel 9.
  • the photoelectric conversion element 22 is an N-type region in which N-type (an example of a second conductive type) impurities different from the impurities diffused in the well layer 21 are diffused at a low concentration.
  • the photoelectric conversion element 22 has a photoelectric conversion function by forming a PN junction with the well layer 21.
  • the photoelectric conversion element 22 functions as a source region of the transfer transistor Ttr.
  • the gate insulating film 31 is an insulating film formed between the photoelectric conversion element 22 and the floating diffusion 41, and between the floating diffusion 41 and the high-concentration impurity diffusion layer 42.
  • the gate insulating film 31 is, for example, a silicon oxide film.
  • the gate electrodes 32, 33, 34 and 35 are the gate electrodes of the transfer transistor Ttr, the reset transistor Trs, the amplification transistor Tam and the select transistor Tsl, respectively.
  • the gate electrodes 32, 33, 34 and 35 are formed of a conductive film such as a polycrystalline silicon film.
  • the gate electrode 32 is formed in a trench formed so as to extend to the vicinity of the photoelectric conversion element 22 with respect to the well layer 21.
  • the gate electrode 32 is formed by embedding a conductive film in a trench provided with a gate insulating film 31 on the surface.
  • the floating diffusion 41 is a region formed on the surface of the substrate 2 on the transistor forming side (upper side) and temporarily holding the electric charge read by the transfer transistor Ttr.
  • the floating diffusion 41 is a region in which, for example, an N-type (an example of a second conductive type) impurities are diffused at a high concentration in a transistor-forming region on the upper surface of the substrate 2.
  • the floating diffusion 41 is formed in a region of the well layer 21 including a boundary between the channel region of the transfer transistor Ttr and the channel region of the reset transistor Trs.
  • the floating diffusion 41 functions as a drain region when the transfer transistor Ttr is driven, and functions as a source region when the reset transistor Trs is driven.
  • the high-concentration impurity diffusion layer 42 is formed on the transistor forming surface (upper surface) side of the substrate 2, and is, for example, a region in which N-type (an example of the second conductive type) impurities are diffused at a high concentration.
  • the high-concentration impurity diffusion layer 42 is formed shallower than the insulating portion 13.
  • the high-concentration impurity diffusion layer 42 functions as a drain region of the reset transistor Trs.
  • a trench is formed on the first main surface which is the transistor forming surface (upper surface in FIG. 3) of the substrate 2, and the insulating material is embedded to form STI13A.
  • silicon oxidation is performed after a trench is formed penetrating from the first main surface of the substrate 2 to the second main surface which is the opposite side surface (lower surface in FIG. 3) of the substrate 2.
  • An element separation film 11' such as a film or a silicon nitride film is embedded. At this time, the trench is formed so as to penetrate the STI.
  • a part of the first main surface of the element separation membrane 11'embedded in the trench is removed to form a trench.
  • the FFTI 11 is formed by the element separation membrane 11'.
  • An etching stopper film may be formed on the first main surface of the substrate 2 before a part of the first main surface of the element separation film 11'is removed.
  • a semiconductor film 12' such as polysilicon doped with impurities is formed so as to cover the formed trench and the first main surface of the substrate 2.
  • the semiconductor film 12' is formed by, for example, a chemical vapor deposition (CVD) method or the like.
  • the semiconductor film 12'deposited on the first main surface of the substrate 2 is flattened by chemical mechanical polishing (CMP). As a result, the embedded conductor portion 12 is formed.
  • CMP chemical mechanical polishing
  • a semiconductor element is formed in the pixel 9 separated by the FFTI 11.
  • the well layer 21, which is a P-type region is formed by ion-implanting P-type impurities into the substrate 2.
  • the photoelectric conversion element 22 which is an N-type region is formed by ion-implanting an N-type impurity into the region surrounded by the well layer 21.
  • a PN junction is formed between the well layer 21 and the photoelectric conversion element 22.
  • the substrate 2 is subjected to thermal oxidation treatment to form a trench extending from the upper surface of the substrate 2 to the vicinity of the upper surface of the photoelectric conversion element 22.
  • the gate insulating film 31 that covers the upper surface of the substrate 2 and the surface of the trench is formed.
  • the conductive film is embedded in the trench provided with the gate insulating film 31, and the conductive film is formed on the upper surface of the substrate 2.
  • a part of the conductive film is removed by using a lithography technique and an etching technique, and a gate electrode 32 of the transfer transistor Ttr and a gate electrode 33 of the reset transistor Trs are formed.
  • the ion-implanted region is activated by heat treatment. As a result, the floating diffusion 41 and the high-concentration impurity diffusion layer 42 are formed.
  • an interlayer insulating film is formed so as to cover the upper surface of the substrate 2 on which each transistor is formed. Further, a contact hole is formed which penetrates the interlayer insulating film and leads to the embedded conductor portion 12. Finally, the GND contact 50 is formed by embedding the conductive material in the contact hole. In FIG. 6B, the interlayer insulating film is not shown, and only the GND contact 50 is shown.
  • the solid-state image sensors 100A, 100B, 100C, 100D, 100E, 100F, and 100G which are seven examples of the solid-state image sensor 100, will be described with reference to FIGS. 7 to 13.
  • the solid-state image pickup devices 100A to 100G are different from the solid-state image pickup devices 100 according to the first embodiment in that the embedded conductor portions 12A to 12I are provided in place of the embedded conductor portions 12.
  • the portion having the same function as the solid-state image pickup device 100 according to the first embodiment will not be described in detail and shown in FIGS. 7 to 13. That is, the FFTI 11, the insulating portion 13, the well layer 21, the photoelectric conversion element 22, the gate insulating film 31, the gate electrodes 32, 33, 34 and 35, and the floating diffusion 41 formed in the pixels 9 of the solid-state image sensors 100A to 100G.
  • the detailed description of the high-concentration impurity diffusion layer 42 and the high-concentration impurity diffusion layer 42 will be omitted.
  • FIG. 7 is a cross-sectional view of a pixel 9 of a solid-state image sensor 100A, which is an example of a modified example of the solid-state image sensor 100.
  • FIG. 7 is a cross-sectional view corresponding to FIG. 3 in the first embodiment.
  • the embedded conductor portion 12A of the solid-state imaging device 100A is a conductor film formed on the surface of a trench provided on the upper portion of the substrate 2 having the FFTI 11 as the bottom surface.
  • the embedded conductor portion 12A may have a portion that is in close contact with the well layer 21. That is, the embedded conductor portion 12A may have a shape in which a part of the trench is embedded by the conductor material (the conductor material does not completely embed the trench).
  • the embedded conductor portion 12A is a conductive film formed on the surface of a trench formed on the upper surface of the substrate 2, and the trench is surrounded laterally and downwardly by the conductive film. There is an air layer.
  • the embedded conductor portion 12A may have a structure in which pure polysilicon or an oxide film is embedded in the trench.
  • FIG. 8 is a cross-sectional view of the pixel 9 of the solid-state image sensor 100B, which is an example of a modified example of the solid-state image sensor 100.
  • FIG. 8 is a cross-sectional view corresponding to FIG. 3 in the first embodiment.
  • the embedded conductor portion 12B of the solid-state imaging device 100B is a conductor film formed on the surface of a trench provided on the upper portion of the substrate 2 having the FFTI 11 as the bottom surface.
  • the embedded conductor portion 12B may have a portion that is in close contact with the well layer 21. That is, the embedded conductor portion 12A may have a shape in which a part of the trench is embedded by the conductor material (the conductor material does not completely embed the trench). That is, the embedded conductor portions 12A and 12B may have a shape in which the conductor material does not completely embed the trench.
  • the embedded conductor portion 12B is a conductive film formed on the surface of a trench formed on the upper surface of the substrate 2, and the trench is surrounded laterally and downwardly by the conductive film. There is an air layer.
  • the embedded conductor portion 12B may have a structure in which pure polysilicon or an oxide film is embedded in the trench.
  • FIGS. 9 and 10 are cross-sectional views of pixels 9 of the solid-state image sensor 100C, which is an example of a modification of the solid-state image sensor 100.
  • 9 and 10 are cross-sectional views corresponding to FIG. 3 in the first embodiment.
  • the embedded conductor portions 12C and 12D of the solid-state imaging device 100C are embedded in a trench formed near the upper surface of the substrate 2 having the FFTI 11 as the bottom surface.
  • the embedded conductor portions 12C and 12D have an inverted tapered shape or a tapered shape in a cross-sectional view.
  • FIG. 9 illustrates a configuration in which the embedded conductor portion 12C has a tapered shape in which the width decreases from the lower surface to the upper surface of the embedded conductor portion 12C.
  • FIG. 10 illustrates a configuration in which the embedded conductor portion 12D has a tapered shape in which the width decreases from the upper surface to the lower surface of the embedded conductor portion 12C.
  • a trench for forming the FFTI 11 and the embedded conductor portions 12C and 12D is formed so as to penetrate the STI formed on the upper surface of the substrate 2. Then, an insulating film is embedded in the trench to form the FFTI 11. Subsequently, the conductor film is embedded in the upper part of the FFTI 11 in the trench, so that the embedded conductor portions 12C and 12D are formed.
  • the shape of the trench may be tapered, and the cross-sectional shape of the embedded conductor portions 12C and 12D is also tapered.
  • FIG. 11 is a cross-sectional view of the pixel 9 of the solid-state image sensor 100D, which is an example of a modified example of the solid-state image sensor 100.
  • FIG. 11 is a cross-sectional view corresponding to FIG. 3 in the first embodiment.
  • the embedded conductor portion 12E and the insulating portion 13E of the solid-state image sensor 100D each have a tapered shape in which the width narrows from the lower surface to the upper surface in a cross-sectional view.
  • the embedded conductor portion 12E In order to form the embedded conductor portion 12E, first, for example, a trench is formed on the upper surface of the substrate 2, and an STI to be the insulating portion 13 is formed. Subsequently, a trench for forming the FFTI 11 and the embedded conductor portion 12E is formed so as to penetrate the STI, and an insulating film is embedded in the trench to form the FFTI 11.
  • the embedded conductor portion 12E is formed by embedding the conductor film in the upper part of the FFTI 11 in the trench.
  • the shape of the trench formed when the insulating portion 13 is formed and the shape of the trench formed when the embedded conductor portion 12E is formed may be changed. May also have a tapered shape. In such a case, the cross-sectional shapes of the insulating portion 13 and the embedded conductor portion 12E are similarly tapered.
  • FIG. 12 is a cross-sectional view of pixels 9 of the solid-state image sensor 100E, which is an example of a modification of the solid-state image sensor 100.
  • FIG. 12 is a cross-sectional view corresponding to FIG. 3 in the first embodiment.
  • the embedded conductor portion 12F of the solid-state imaging device 100E is embedded in a trench formed near the upper surface of the substrate 2 having the FFTI 11 as the bottom surface.
  • the embedded conductor portion 12F has a shape in which a plurality of cylinders whose diameters gradually increase toward the upper surface of the substrate 2 are laminated in a cross-sectional view.
  • the embedded conductor portion 12F In order to form the embedded conductor portion 12F, first, a trench for forming the FFTI 11 and the embedded conductor portion 12F is formed so as to penetrate the STI formed on the upper surface of the substrate 2. Then, an insulating film is embedded in the trench to form the FFTI 11. Subsequently, the conductor film is embedded in the upper part of the FFTI 11 in the trench, so that the embedded conductor portion 12F is formed.
  • the shape of the trench may be a shape in which a plurality of cylinders are stacked.
  • the cross-sectional shape of the embedded conductor portion 12F is also a shape in which a plurality of cylinders are stacked.
  • FIG. 13 is a cross-sectional view of the pixel 9 of the solid-state image sensor 100F, which is an example of a modification of the solid-state image sensor 100.
  • FIG. 13 is a cross-sectional view corresponding to FIG. 3 in the first embodiment.
  • the embedded conductor portion 12G of the solid-state imaging device 100F is embedded in a trench formed near the upper surface of the substrate 2 having the FFTI 11 as the bottom surface.
  • the embedded conductor portion 12G has a wider width than the FFTI 11 in cross-sectional view.
  • the width of the trench of the embedded conductor portion 12G forming portion may be wider than the width of the trench of the FFTI 11 forming portion. In such a case, the embedded conductor portion 12G has a wider width than the FFTI 11 in cross-sectional view.
  • the solid-state image sensor 1 and the solid-state image sensor 100, and the solid-state image sensors 100A to 100G according to the present embodiment have the following effects.
  • an embedded conductor portion 12 that functions as a contact electrode is provided in close contact with the completely penetrating element separation (FFTI) 11 that separates each pixel 9.
  • FFTI completely penetrating element separation
  • an insulating portion 13 is provided between the embedded conductor portion 12 and the high-concentration impurity diffusion layer 42 in a plan view.
  • the embedded conductor portion 12 formed deeper than the insulating portion 13 and the high density formed shallower than the insulating portion 13 near the surface of the transistor forming surface of the substrate 2.
  • An insulating portion 13 is provided between the impurity diffusion layer 42 and the impurity diffusion layer 42.
  • the embedded conductor portion 12 and the high-concentration impurity diffusion layer 42 are separated from each other in the vertical direction (the depth direction of the substrate 2). Therefore, the generation of a strong electric field between the embedded conductor portion 12 and the high-concentration impurity diffusion layer 42 is suppressed without increasing the size of the solid-state image sensor 100 in a plan view, and the solid-state image sensor 100 is small. It is possible to achieve both area reduction and improvement of output stability.
  • Solid-State Image Sensor 200 The solid-state image sensor 200 according to the second embodiment of the present disclosure will be described.
  • the solid-state image sensor 200 is a solid-state image sensor that can be used in place of the solid-state image sensor 100 of the solid-state image sensor 1 described in the first embodiment.
  • the solid-state image sensors 200A, 200B, and 200C which are three examples of the solid-state image sensor 200, will be described with reference to FIGS. 14 to 16.
  • the portion having the same function as the solid-state image sensor 100 according to the first embodiment will not be described in detail and shown in FIGS. 14 to 16. That is, the well layer 21, the photoelectric conversion element 22, the gate insulating film 31, the gate electrodes 32, 33, 34 and 35, the floating diffusion 41 and the high-concentration impurity diffusion layer 42 formed in the pixel 9 of the solid-state image sensor 200A. Omits a detailed description.
  • FIG. 14 is a plan view showing an example of the layout of the solid-state image sensor 200A, which is an example of the solid-state image sensor 200.
  • the solid-state image sensor 200A is first implemented in that the embedded conductor portion 12 is provided in close contact with a part of the surface of the FFTI 11 provided at the boundary between the pixels 9. It is different from the solid-state image sensor 100 according to the above embodiment.
  • the arrangement of the FFTI 11 and the embedded conductor portion 12 and the connection of the GND contact 50 will be described.
  • the FFTI 11 of the solid-state image sensor 200A is provided at all the boundaries between the pixels 9. Further, the embedded conductor portion 12 of the solid-state image sensor 200A separates the adjacent pixels 9 from a part of the boundary between the pixels 9, particularly the four pixels 9 arranged in 2 ⁇ 2. Is provided only at the intersection of (the central portion of the four pixels 9). That is, the embedded conductor portions 12 of the solid-state image sensor 200A are provided at the four corners of one pixel 9.
  • An embedded conductor portion 12 is provided adjacent to the upper side (front side in FIG. 14) of the FFTI 11 at the intersection of the four FFTI 11.
  • the embedded conductor portion 12 is formed closer to the well layer 21 by being formed deeper than the insulating portion 13.
  • the embedded conductor portion 12 is not provided above the FFTI 11 (front side in FIG. 14), and the transistor forming side surface of the substrate 2 (front side surface in FIG. 14) is not provided.
  • the FFTI 11 is provided to the lower surface (the back side surface in FIG. 14).
  • the embedded conductor portion 12 When the embedded conductor portion 12 is provided above a part of the FFTI 11 (four corners of one pixel 9), the embedded conductor portion 12 is removed from the upper part of the embedded semiconductor material after embedding the semiconductor material, for example, oxidation.
  • the upper part may be covered with an insulator such as silicon and sealed.
  • the embedded conductor portion 12 is shared as a contact electrode for GND contact between four adjacent pixels 9. Pixel 9 will have four contact electrodes at each of the four corners. Therefore, in the solid-state image sensor 200A, even if any of the embedded conductor portions 12 does not function as the contact electrode, the other embedded conductor portion 12 can function as the contact electrode. Therefore, the quality of the solid-state image sensor 1 having the solid-state image sensor 200A can be improved.
  • FIG. 15 is a plan view showing an example of the layout of the solid-state image sensor 200B, which is an example of the solid-state image sensor 200.
  • the solid-state image sensor 200B is first implemented in that the embedded conductor portion 12 is provided in close contact with a part of the surface of the FFTI 11 provided at the boundary between the pixels 9. It is different from the solid-state image sensor 100 according to the above embodiment. Further, in the solid-state image sensor 200B, the GND contact 50 is connected to a part of the formed embedded conductor portion 12, and only a part of the embedded conductor portion 12 functions as a contact electrode. It is different from the solid-state image sensor 200A.
  • the arrangement of the FFTI 11 and the embedded conductor portion 12 and the connection of the GND contact 50 will be described.
  • the FFTI 11 of the solid-state image sensor 200B is provided at all the boundaries between the pixels 9. Further, the embedded conductor portion 12 of the solid-state image sensor 200B is a part of the boundary between the pixels 9, particularly the four FFTI 11s that separate the adjacent pixels 9 out of the four pixels 9 arranged in 2 ⁇ 2. Is provided only at the intersection of (the central portion of the four pixels 9). That is, the embedded conductor portions 12 of the solid-state image sensor 200B are provided at the four corners of one pixel 9.
  • an embedded conductor portion 12 formed above the FFTI 11 (front side in FIG. 15) is provided deeper than the insulating portion 13 and in contact with the well layer 21. There is.
  • the GND contact 50 is connected to a part of the embedded conductor portion 12 provided at the intersection of the four FFTI 11.
  • the GND contact 50 may be electrically connected to the adjacent pixel 9. Therefore, for example, as shown in FIG. 15, the GND contact 50 may be connected to a pair of embedded conductor portions 12 provided at diagonal positions in one pixel 9.
  • the embedded conductor portion 12 arranged as described above is shared as a contact electrode for GND contact between four adjacent pixels 9.
  • the pixel 9 will have two contact electrodes at its two corners. Therefore, in the solid-state image sensor 200B, even if one embedded conductor portion 12 does not function as a contact electrode, the other embedded conductor portion 12 can function as a contact electrode. Therefore, the quality of the solid-state image sensor 1 having the solid-state image sensor 200B can be improved.
  • FIG. 16 is a plan view showing an example of the layout of the solid-state image sensor 200C, which is an example of the solid-state image sensor 200.
  • the solid-state image sensor 200C is the first embodiment in that the embedded conductor portion 12 is provided in close contact with a part of the surface of the FFTI 11 provided at the boundary between the pixels 9. It is different from the solid-state image sensor 100 according to the above embodiment. Further, the solid-state image sensor 200C is different from the solid-state image sensor 200A in that the embedded conductor portion 12 is provided only at diagonal positions (two corners) of one pixel 9.
  • the arrangement of the FFTI 11 and the embedded conductor portion 12 and the connection of the GND contact 50 will be described.
  • the FFTI 11 of the solid-state image sensor 200C is provided at all the boundaries between the pixels 9. Further, the embedded conductor portion 12 of the solid-state image sensor 200C is provided at a part of the boundary between the pixels 9. The embedded conductor portion 12 is provided at a pair of diagonal positions of one pixel 9.
  • an embedded conductor portion 12 formed deeper than the insulating portion 13 and in contact with the well layer 21 is provided. Has been done.
  • the GND contact 50 is connected to each of the embedded conductor portions 12 provided diagonally to the pixel 9.
  • the embedded conductor portion 12 arranged as described above is shared as a contact electrode for GND contact between four adjacent pixels 9.
  • the pixel 9 will have two contact electrodes at its two corners. Therefore, in the solid-state image sensor 200C, even if one embedded conductor portion 12 does not function as a contact electrode, the other embedded conductor portion 12 can function as a contact electrode. Therefore, the quality of the solid-state image sensor 1 having the solid-state image sensor 200C can be improved.
  • the characteristics of the solid-state image sensor 200C and the yield at the time of manufacturing the solid-state image sensor 200C can be increased. Can be done.
  • the solid-state imaging device 200 may have any of the embedded conductor portions 12A to 12G of the modified example of the first embodiment instead of the embedded conductor portion 12.
  • the solid-state image sensor 200 according to the present embodiment has the following effects in addition to the effects described in the first embodiment.
  • an embedded conductor portion 12 that functions as a contact electrode is provided at a corner portion of each pixel 9.
  • the embedded conductor portion 12 is shared as a contact electrode for GND contact between the four adjacent pixels 9, and even if any of the embedded conductor portions 12 does not function as a contact electrode, even if any of the embedded conductor portions 12 does not function as a contact electrode.
  • the other embedded conductor portion 12 can function as a contact electrode. Therefore, the quality of the solid-state image sensor 1 having the solid-state image sensor 200A is improved.
  • the embedded conductor portion 12 is provided only at the diagonal corners (two corners) of each pixel 9. As a result, the characteristics of the solid-state image sensor 200C and the yield at the time of manufacturing the solid-state image sensor 200C are improved as compared with the case where the embedded conductor portions 12 are provided at the four corners of each pixel 9.
  • the solid-state image sensor 300 is a solid-state image sensor that can be used in place of the solid-state image sensor 100 of the solid-state image sensor 1 described in the first embodiment.
  • the solid-state image sensor 300 will be described with reference to FIG.
  • the portion of the solid-state image sensor 300 that has the same function as the solid-state image sensor 100 according to the first embodiment will not be described in detail and shown in FIG. That is, the well layer 21, the photoelectric conversion element 22, the gate insulating film 31, the gate electrodes 32, 33, 34 and 35, the floating diffusion 41 and the high-concentration impurity diffusion layer 42 formed in the pixel 9 of the solid-state image sensor 300. Will omit detailed description and illustration.
  • FIG. 17 is a cross-sectional view of the pixel 9 of the solid-state image sensor 300.
  • FIG. 17 is a cross-sectional view corresponding to FIG. 3 in the first embodiment.
  • the solid-state image sensor 300 is different from the solid-state image sensor 100 according to the first embodiment in that it includes an insulating portion 313 instead of the insulating portion 13.
  • the insulating portion 313 includes an insulating film covering the surface of the trench provided between the embedded conductor portion 12 and the high-concentration impurity diffusion layer 42, and pure polysilicon or pure polysilicon embedded in the trench. It has a two-layer structure with oxides. Further, the insulating portion 313 may be provided with an air layer (air gap) instead of pure polysilicon or oxide. That is, at least the surface of the insulating portion 313 may be formed of an insulating material. By providing such an insulating portion 313, the width of the insulating portion 313 can be narrowed as compared with the insulating portion 13, which is effective for miniaturization of pixels.
  • the solid-state imaging device 300 may have any of the embedded conductor portions 12A to 12G of the modified example of the first embodiment instead of the embedded conductor portion 12.
  • the solid-state image sensor 300 according to the present embodiment has the following effects in addition to the effects described in the first embodiment.
  • the insulating portion 313 has two layers of an insulating film formed on the trench surface and pure polysilicon or an oxide film embedded in the trench in which the insulating film is formed, or an air layer. It is said to be a structure. As a result, the width of the insulating portion 313 can be formed to be narrower, which is further effective in reducing the area of the solid-state image sensor 300.
  • the solid-state image sensor 400 is a solid-state image sensor that can be used in place of the solid-state image sensor 100 of the solid-state image sensor 1 described in the first embodiment.
  • the solid-state image sensor 400 is different from the solid-state image sensor 100 according to the first embodiment in that it includes an embedded conductor portion 412 for connecting between pixels 9 instead of the embedded conductor portion 12. Further, the solid-state image sensor 400 is different from the solid-state image sensor 100 according to the first embodiment in that it includes an insulating portion 414. Further, the solid-state image sensor 400 is different from the solid-state image sensor 100 according to the first embodiment in that a contact electrode 460 and an embedded conductor portion 470 are provided.
  • the portion having the same function as the solid-state image sensor 100 according to the first embodiment is omitted in detail and shown in FIGS. 18 to 20. That is, the FFTI 11, the insulating portion 13, the well layer 21, the photoelectric conversion element 22, the gate insulating film 31, the gate electrodes 32, 33, 34 and 35, and the floating diffusion 41 and the height formed in the pixel 9 of the solid-state image sensor 400. A detailed description of the concentration impurity diffusion layer 42 will be omitted.
  • FIG. 18 is a plan view showing an example of the layout of the solid-state image sensor 400.
  • FIG. 19 is a cross-sectional view of the pixel 9 of the solid-state image sensor 400 in the BB'cross section shown in FIG.
  • FIG. 19 is a cross-sectional view of a portion including the transfer transistor Ttr and the reset transistor Trs.
  • FIG. 20 is a cross-sectional view of the pixel 9 of the solid-state image sensor 400 in the CC'cross section shown in FIG.
  • FIG. 20 is a cross-sectional view of a portion including the amplification transistor Tam and the select transistor Tsl.
  • the solid-state image sensor 400 has a contact electrode 460 in the pixel 9. Further, as shown in FIGS. 19 and 20, the solid-state imaging device 400 has an embedded conductor portion 412 provided on the upper portion of the FFTI 11 and an insulating portion 414 provided on the upper portion of the embedded conductor portion 412. ing.
  • the embedded conductor portion 412 is provided between the FFTI 11 and the insulating portion 414.
  • the embedded conductor portion 412 is formed to a position deeper than the insulating portion 13 of the substrate 2, and is arranged in close contact with the well layers 21 of both adjacent pixels 9. That is, the embedded conductor portion 412 has a function of electrically connecting each pixel 9.
  • the embedded conductor portion 412 of the present embodiment does not have a function as a contact electrode unlike the embedded conductor portion 12 of the first embodiment.
  • the embedded conductor portion 412 is formed of the same material as the embedded conductor portion 12.
  • the embedded conductor portion 412 is formed by embedding a conductor film in the upper part of the FFTI 11 and then removing the upper part of the embedded conductor.
  • the insulating portion 414 is provided above the embedded conductor portion 412 and has a function as a cap layer of the insulating portion 414.
  • the insulating portion 414 is formed of, for example, silicon oxide or silicon nitride, or other insulating material.
  • the insulating portion 414 is formed by embedding the insulating portion in the upper part of the embedded conductor portion 412 in the trench.
  • the contact electrode 460 is a region for connecting to and making contact with the GND contact 50. As shown in FIG. 20, the contact electrode 460 is connected to the well layer 21 and fixes the well layer 21 to the potential input from the GND contact 50. The contact electrode 460 is formed in the pixel 9 region. Further, the contact electrode 460 may be arranged inside the pixel 9 region and outside the pixel 9 region (outside the pixel region 3 shown in FIG. 1).
  • the contact electrode 460 When the contact electrode 460 is formed in the pixel 9 region, one contact electrode 460 is provided for several pixels 9.
  • the pixel 9 provided with the contact electrode 460 can be the pixel 9 provided with the blue (B) color filter.
  • the influence of the difference in the pattern of the transistor forming surface on the opposite side surface (upper surface in FIG. 19) of the light incident surface due to the optical characteristics of the blue light is suppressed. This is because it can be done. Therefore, when the contact electrode 460 is provided in the pixel 9 provided with the blue (B) color filter, it is possible to suppress the variation in the output between the pixels 9 and improve the output from each pixel 9 uniformly. can.
  • Pixels 9 are electrically connected by an embedded conductor portion 412. Therefore, one contact electrode 460 functions as a potential (reference potential) contact of the well layer 21 of each separated pixel 9.
  • the contact electrode 460 is a region where impurities are diffused at a high concentration, which is provided for making contact with the GND contact 50.
  • the contact electrode 460 is formed at a depth at which the lower surface is in electrical contact with the well layer 21.
  • the contact electrode 460 is formed by embedding a conductor film in a trench provided on the substrate 2.
  • a conductor film for example, silicon or other semiconductor material or metal doped with P-type impurities is used.
  • silicon for example, polycrystalline silicon, amorphous silicon, epitaxially grown silicon, and the like are used.
  • the solid-state image sensor 400 according to the present embodiment has the following effects.
  • each pixel 9 is electrically connected by an embedded conductor portion 412, and a contact electrode 460 is provided in one of several pixels 9.
  • the number of contact electrodes 460 can be reduced as compared with the case where the contact electrodes 460 are provided in each pixel 9, and the area of the solid-state image sensor 300 can be reduced.
  • a blue (B) color filter can be provided so that the contact electrode 460 is provided on the pixel 9 on which blue light having a short wavelength is incident. In this case, it is possible to suppress the variation in the output between the pixels 9 depending on the presence or absence of the contact electrode 460, and improve the output from each pixel 9 uniformly.
  • the solid-state image sensor 500 is a solid-state image sensor that can be used in place of the solid-state image sensor 100 of the solid-state image sensor 1 described in the first embodiment.
  • the solid-state image sensor 500 according to the fifth embodiment will be described with reference to FIGS. 21 to 23.
  • the solid-state image sensor 500 is the first embodiment in that the embedded conductor portion 512 is provided in close contact with a part of the surface of the FFTI 11 provided at the boundary between the pixels 9. It is different from the solid-state image sensor 100 according to the above embodiment.
  • the solid-state image sensor 500 includes an embedded conductor portion 512 in each region including the four corners of one pixel 9 in a plan view. Further, the solid-state image sensor 500 is different from the solid-state image sensor 100 according to the first embodiment in that it includes an embedded conductor portion 515 provided on the boundary between the two pixels 9.
  • the solid-state image sensor 500 a portion having the same function as the solid-state image sensor 100 according to the first embodiment will not be described in detail and shown in FIGS. 21 to 23. That is, the FFTI 11, the insulating portion 13, the well layer 21, the photoelectric conversion element 22, the gate insulating film 31, the gate electrodes 32, 33, 34 and 35, and the floating diffusion 41 and the height formed in the pixel 9 of the solid-state image sensor 500. A detailed description of the concentration impurity diffusion layer 42 will be omitted.
  • FIG. 21 is a plan view showing an example of the layout of the solid-state image sensor 500.
  • FIG. 22 is a cross-sectional view of the pixel 9 of the solid-state image sensor 500 in the DD'cross section shown in FIG. Further, FIG. 22 is a cross-sectional view of a region including the embedded conductor portion 515 having an electron trap function.
  • FIG. 23 is a cross-sectional view of the pixel 9 of the solid-state image sensor 500 in the EE cross section shown in FIG. Further, FIG. 23 is a cross-sectional view of a region including an embedded conductor portion 512 that functions as a contact electrode.
  • the embedded conductor portions 512 provided at the four corners of the pixel 9 function as contact electrodes for fixing the potential of the well layer 21, similarly to the embedded conductor portion 12 in the first embodiment.
  • the FFTI 11 of the solid-state image sensor 500 is provided at all the boundaries between the pixels 9.
  • the embedded conductor portion 512 of the solid-state image sensor 500 a part of the boundary between each pixel 9, particularly four FFTI 11s that separate adjacent pixels 9 among the four pixels 9 arranged in 2 ⁇ 2 intersect. It is provided in the area including the portion (the central portion of the four pixels 9). That is, the embedded conductor portions 512 of the solid-state image sensor 500 are provided at the four corners of one pixel 9.
  • the embedded conductor portion 512 is provided above the FFTI 11 (upper side of FIG. 22) in the region including the four corners of the pixel 9 so as to be deeper than the insulating portion 13 and in contact with the well layer 21.
  • FIG. 21 as an example, a cross-shaped embedded conductor portion 512 in a plan view is shown.
  • the embedded conductor portion 512 can be formed by the same material and manufacturing method as the embedded conductor portion 12 of the first embodiment.
  • the embedded conductor portion 515 provided on the boundary between the pixels 9 has an electron trap function for suppressing charge overflow to the adjacent pixel 9 via the embedded conductor portion 512 or 515 when the amount of light is large.
  • the embedded conductor portion 515 is provided above a part of the FFTI 11 (upper side in FIG. 22) located at the boundary between the pixels 9 so as to be deeper than the insulating portion 13 and in contact with the well layer 21.
  • silicon or other semiconductor material or metal doped with N-type impurities is used.
  • the silicon for example, polycrystalline silicon, amorphous silicon, epitaxially grown silicon, and the like are used.
  • the embedded conductor portion 512 is electrically connected to the GND contact 50. As a result, the embedded conductor portion 512 functions as a contact electrode.
  • the embedded conductor portion 512 is shared as a contact electrode for GND contact between four adjacent pixels 9. Pixel 9 will have four contact electrodes at each of the four corners. Therefore, in the solid-state image sensor 500, even if any of the embedded conductor portions 512 does not function as the contact electrode, the other embedded conductor portion 512 can function as the contact electrode. Therefore, the quality of the solid-state image sensor 1 having the solid-state image sensor 500 can be improved.
  • the embedded conductor portion 515 is electrically connected to the VDD contact 570 that applies a positive voltage to the embedded conductor portion 515.
  • the embedded conductor portion 515 is formed of, for example, an N-type semiconductor material, and traps electrons accumulated in the photoelectric conversion element 22 when a positive voltage is applied.
  • the solid-state image sensor 500 can suppress color mixing between adjacent pixels 9 in which color filters of different colors are arranged. Further, in the solid-state image sensor 500, it is preferable to make a difference in the strength between the barrier from the photoelectric conversion element 22 to the embedded conductor portion 515 and the barrier from the photoelectric conversion element 22 to each transistor such as the transfer transistor Ttr. As a result, it is possible to prevent the electrons overflowing from the photoelectric conversion element 22 from affecting each transistor when the amount of light is large.
  • the solid-state imaging device 500 may have any of the embedded conductor portions 12A to 12G of the modified example of the first embodiment instead of the embedded conductor portion 512. Further, in the solid-state image sensor 500, the embedded conductor portion 515 may have the same configuration as the embedded conductor portions 12A to 12G of the modified example of the first embodiment. Further, the solid-state image sensor 500 may have the insulating portion 313 of the third embodiment instead of the insulating portion 13.
  • the solid-state image sensor 500 according to the present embodiment exhibits the following effects in addition to the effects described in the first embodiment.
  • the solid-state image sensor 500 includes an embedded conductor portion 515 that is electrically connected to the VDD contact and traps electrons overflowing from the photoelectric conversion element 22 when a positive voltage is applied from the VDD contact. .. Therefore, it is possible to suppress the electrons overflowing from the photoelectric conversion element 22 from flowing to the adjacent pixels 9 at the time of a large amount of light, and to suppress the color mixing with the adjacent pixels 9.
  • the solid-state image sensor 600 is a solid-state image sensor that can be used in place of the solid-state image sensor 100 of the solid-state image sensor 1 described in the first embodiment.
  • the portion having the same function as the solid-state image sensor 100 according to the first embodiment is omitted in detail and shown in FIGS. 24 and 25. That is, the FFTI 11, the insulating portion 13, the well layer 21, the photoelectric conversion element 22, the gate insulating film 31, the gate electrodes 32, 33, 34 and 35, which are formed in the pixels 9 of the solid-state image sensor 600A and the solid-state image sensor 600B, and Detailed description of the floating diffusion 41 and the high-concentration impurity diffusion layer 42 will be omitted.
  • FIG. 24 is a plan view showing an example of the layout of the solid-state image sensor 600A, which is an example of the solid-state image sensor 600.
  • the solid-state imaging device 600A includes an embedded conductor portion 612A provided in a part of a region on the boundary sandwiched between the two pixels 9 instead of the embedded conductor portion 12. In that respect, it differs from the solid-state image sensor 100 according to the first embodiment. Further, the solid-state image sensor 600A according to the first embodiment is provided with the embedded conductor portion 615A in a region excluding the region where the embedded conductor portion 612A is formed on the FFTI 11 surrounding each pixel. Different from 100.
  • the arrangement of the FFTI 11, the embedded conductor portion 612A and the embedded conductor portion 615A, and the connection of the GND contact 50 will be described.
  • the solid-state image sensor 600A is a solid-state image sensor in which two adjacent pixels 9 are used as pixel sharing units.
  • One embedded conductor portion 612A is provided for two adjacent pixels 9.
  • the embedded conductor portion 612A is provided on the upper portion (front side in FIG. 24) of the FFTI 11 (not shown) provided at the boundary between the two adjacent pixels 9.
  • the embedded conductor portion 612A is provided near the center of the FFTI 11 sandwiched between the two pixels 9 in a plan view.
  • the upper surface of the embedded conductor portion 612A is exposed from the embedded conductor portion 615A described later, and the GND contact 50 is connected to the embedded conductor portion 612A.
  • the embedded conductor portion 612A functions as a contact electrode in the same manner as the embedded conductor portion 12 described in the first embodiment.
  • the embedded conductor portion 612A is formed in the same manner as the embedded conductor portion 12 except that the embedded conductor portion 612A is provided on a part of the FFTI 11 provided at the boundary between two adjacent pixels 9.
  • the embedded conductor portion 615A is provided above the FFTI 11 (not shown) provided at the boundary of each pixel 9.
  • the embedded conductor portion 615A is formed in a region excluding the region on which the embedded conductor portion 612A is formed on the FFTI 11. Similar to the embedded conductor portion 515 described in the fifth embodiment, the embedded conductor portion 615A suppresses the overflow of electric charge to the adjacent pixel 9 via the embedded conductor portion 612A or 615A when the amount of light is large. Has an electronic trap function for.
  • the embedded conductor portion 615A is formed in the same manner as the embedded conductor portion 515 except that it is provided in a region surrounding most of each pixel 9.
  • a VDD contact 670 that applies a positive voltage to the embedded conductor portion 615A is connected to the embedded conductor portion 615A.
  • the VDD contact 670 is formed of the same material and method as the VDD contact 570 of the fifth embodiment.
  • the embedded conductor portion 612A as a GND contact electrode is shared by each pixel sharing unit composed of two pixels 9.
  • a high-intensity light source is incident on the solid-state image sensor 600A and electrons overflow from the pixel 9 via the embedded conductor portion 612A, electrons are emitted to other pixels 9 in the shared pixel unit via the embedded conductor portion 612A.
  • it flows in it is possible to suppress the inflow of electrons into other pixels 9 outside the shared pixel unit. Therefore, deterioration of image quality can be suppressed by the same processing as pixel correction due to defects in the shared pixel unit.
  • FIG. 25 is a plan view showing an example of the layout of the solid-state image sensor 600B, which is an example of the solid-state image sensor 600.
  • the solid-state imaging device 600B includes an embedded conductor portion 612B provided in a region on the boundary surrounded by four pixels 9 instead of the embedded conductor portion 12. It is different from the solid-state image sensor 100 according to the first embodiment. Further, the solid-state image sensor 600B according to the first embodiment is provided with the embedded conductor portion 615B in a region excluding the region where the embedded conductor portion 612B is formed on the FFTI 11 surrounding each pixel. Different from 100.
  • the arrangement of the FFTI 11, the embedded conductor portion 612B and the embedded conductor portion 615B, and the connection of the GND contact 50 will be described.
  • the solid-state image sensor 600B is a solid-state image sensor in which four pixels 9 arranged in a 2 ⁇ 2 matrix are used as pixel sharing units.
  • One embedded conductor portion 612B is provided for each of the four pixels 9 arranged in a matrix.
  • the embedded conductor portion 612B is provided on the upper portion (front side in FIG. 25) of the FFTI 11 (not shown) located at the center of the four pixels 9.
  • the upper surface of the embedded conductor portion 612B is exposed from the embedded conductor portion 615B described later, and the GND contact 50 is connected to the embedded conductor portion 612B.
  • the embedded conductor portion 615B is provided above the FFTI 11 (not shown) provided at the boundary of each pixel 9.
  • the embedded conductor portion 615B is formed in a region excluding the region on which the embedded conductor portion 612B is formed on the FFTI 11.
  • the embedded conductor portion 615B has an electron trap function for suppressing the overflow of electrons to the adjacent pixel 9 via the embedded conductor portion 612B or 615B when the amount of light is large.
  • the embedded conductor portion 615B is formed in the same manner as the embedded conductor portion 515 except that it is provided in a region surrounding most of each pixel 9.
  • the embedded conductor portion 612B as a GND contact electrode is shared by each pixel sharing unit composed of two pixels 9.
  • a high-intensity light source is incident on the solid-state image sensor 600B and electrons overflow from the pixel 9 via the embedded conductor portion 612B, electrons are emitted to other pixels 9 in the shared pixel unit via the embedded conductor portion 612B.
  • it flows in it is possible to suppress the inflow of electrons into other pixels 9 outside the shared pixel unit. Therefore, deterioration of image quality can be suppressed by the same processing as pixel correction due to defects in the shared pixel unit.
  • the solid-state image sensor 600 according to the present embodiment has the following effects in addition to the effects described in the first embodiment.
  • the solid-state image sensor 600 includes embedded conductor portions 615A and 615B that are electrically connected to the VDD contact and trap the electrons overflowing from the photoelectric conversion element 22 when a positive voltage is applied from the VDD contact. ing. Therefore, the solid-state image sensor 600 can suppress the electrons overflowing from the photoelectric conversion element 22 from flowing to the adjacent pixels 9 at the time of a large amount of light, and can suppress the color mixing with the adjacent pixels 9.
  • the solid-state image sensor 600 can suppress the inflow of electrons into other pixels 9 outside the shared pixel unit even when electrons overflow from the pixel 9. Therefore, the solid-state image sensor 600 can suppress deterioration of image quality by the same processing as pixel correction due to defects in the shared pixel unit.
  • the solid-state image sensor 700 is a solid-state image sensor that can be used in place of the solid-state image sensor 100 of the solid-state image sensor 1 described in the first embodiment.
  • the solid-state image sensor 700 according to the seventh embodiment will be described with reference to FIG. 26. As shown in FIG. 26, the solid-state image sensor 700 differs from the solid-state image sensor 100 according to the first embodiment in that the GND contact 750 is provided up to the inside of the embedded conductor portion 712.
  • the solid-state image sensor 700 a portion having the same function as the solid-state image sensor 100 according to the first embodiment will not be described in detail and shown in FIG. 26. That is, the FFTI 11, the insulating portion 13, the well layer 21, the photoelectric conversion element 22, the gate insulating film 31, the gate electrodes 32, 33, 34 and 35, and the floating diffusion 41 and the height formed in the pixel 9 of the solid-state image sensor 500. A detailed description of the concentration impurity diffusion layer 42 will be omitted.
  • the GND contact 750 is provided up to a position where it penetrates the embedded conductor portion 712 and comes into contact with the FFTI 11.
  • the tip of the GND contact 750 may be formed so as to reach the inside of the FFTI 11.
  • the solid-state image sensor 700 according to the present embodiment has the following effects in addition to the effects described in the first embodiment.
  • FIG. 27 is an enlarged view of the vicinity of the GND contact 50 of the solid-state image sensor 100 (FIG. 3) according to the first embodiment.
  • the embedded conductor portion 12 is ohmic-bonded to the well layer 21 and electrically connected.
  • the embedded conductor portion 12 is formed of, for example, polysilicon, which is a material having a refractive index close to that of silicon in the photoelectric conversion element 22, the polysilicon portion (embedded conductor portion 12) is from an adjacent pixel. Light may be transmitted.
  • light may leak to adjacent pixels at a portion where the embedded conductor portion 12 and the well layer 21 come into contact with each other, and color mixing may occur.
  • the GND contact 750 is provided up to the inside of the embedded conductor portion 12. Therefore, even if a situation occurs in which the light leaks into the adjacent pixels at the portion where the embedded conductor portion 12 and the well layer 21 come into contact with each other, the light is reflected by the GND contact 750. Therefore, it does not leak to the adjacent pixel side. Therefore, color mixing can be prevented.
  • the seventh embodiment can be applied in combination with the first to sixth embodiments.
  • the photoelectric conversion element 22 is formed in the pixel 9 separated by the FFTI 11, and the gate electrode 32 of the transfer transistor Ttr and the gate electrode 33 of the reset transistor Trs are formed. It is in a state of being.
  • an interlayer insulating film 781 is formed so as to cover the upper surface of the substrate 2 on which each transistor is formed.
  • a contact hole is formed that penetrates the interlayer insulating film 781 and penetrates the embedded conductor portion 12.
  • the contact hole may be etched up to a part of FFTI11 such as a silicon oxide film or a silicon nitride film filled in FFTI11.
  • the GND contact 750 is formed by embedding the conductive material in the contact hole.
  • FIG. 29 is a schematic configuration diagram of the electronic device 1000 according to the eighth embodiment of the present disclosure.
  • the electronic device 1000 according to the eighth embodiment includes a solid-state imaging device 1, an optical lens 1002, a shutter device 1003, a drive circuit 1004, and a signal processing circuit 1005.
  • the electronic device 1000 of the eighth embodiment is a solid-state image sensor 1, and the embodiment of the case where the solid-state image sensor 1 according to the first embodiment of the present disclosure is used for an electronic device (for example, a camera) is used. show.
  • the optical lens 1002 forms an image of the image light (incident light 106) from the subject on the image pickup surface of the solid-state image pickup device 1.
  • the shutter device 1003 controls the light irradiation period and the light blocking period for the solid-state image sensor 1.
  • the drive circuit 1004 supplies a drive signal that controls the transfer operation of the solid-state image sensor 1 and the shutter operation of the shutter device 1003.
  • the signal transfer of the solid-state image sensor 1 is performed by the drive signal (timing signal) supplied from the drive circuit 1004.
  • the signal processing circuit 1005 performs various signal processing on the signal (pixel signal) output from the solid-state image sensor 1.
  • the signal-processed video signal is stored in a storage medium such as a memory or output to a monitor.
  • the electronic device 1000 to which the solid-state image sensor 1 can be applied is not limited to the camera, but can also be applied to other electronic devices.
  • it may be applied to an imaging device such as a camera module for mobile devices such as mobile phones and tablet terminals.
  • the solid-state image sensor 1 according to the first embodiment is used as the electronic device as the solid-state image sensor 1, but other configurations may be used.
  • the solid-state image sensor 1 according to the second embodiment and the solid-state image sensor 1 according to a modified example may be used for an electronic device.
  • the solid-state image sensor of the present disclosure may have the above-described configuration of the high-concentration impurity region, the embedded conductor, and the insulating portion provided in the FFTI and its vicinity, and the configuration of other parts is not limited. That is, the configuration of the semiconductor element in the pixel can be any configuration other than the configuration described above. Further, the conductive type of the impurity diffusion region of the solid-state imaging device of the present disclosure is an example, and the P-type region and the N-type region may be formed in opposite directions.
  • the present technology can have the following configurations.
  • a photoelectric conversion element that performs photoelectric conversion and Complete penetration type element separation that penetrates from the first main surface to the second main surface of the substrate and is formed between the pixels including the photoelectric conversion element.
  • a solid-state imaging device including a first conductor portion provided in close contact with the first main surface side of the completely penetrating element separation.
  • the first conductor portion is embedded in a trench formed on the first main surface of the substrate.
  • a high-concentration impurity diffusion layer formed on the first main surface of the substrate,
  • the first conductor portion is formed deeper than the insulating portion.
  • the solid-state image sensor according to (2) wherein the high-concentration impurity diffusion layer is formed shallower than the insulating portion.
  • a well layer formed in a region deeper than the high-concentration impurity diffusion layer is provided.
  • the solid-state imaging device according to (2) wherein the first conductor portion is arranged in close contact with the well layer in a region deeper than the insulating portion.
  • a cap layer provided in close contact with the first main surface side of the first conductor portion is provided.
  • a contact electrode electrically connected to the well layer and formed in the pixel is provided.
  • the solid-state imaging device according to (5), wherein the contact electrode fixes the well layer of the plurality of adjacent pixels to an input potential via the first conductor portion.
  • the completely penetrating element separation is provided so as to surround the pixel in a plan view.
  • the solid-state imaging device according to any one of (1) to (6) above, wherein the first conductor portion is arranged in close contact with the entire surface or a part of the surface above the completely penetrating element separation.
  • the first conductor portion is located above the completely penetrating element separation sandwiched between two adjacent pixels and at the center of four pixels arranged in a 2 ⁇ 2 matrix.
  • the solid-state imaging device according to (7) above, which is provided on at least one of the upper surfaces.
  • the solid-state imaging device according to any one of (1) to (8) above, wherein the first conductor portion has a shape in which a part or all of the trench having the completely penetrating element separation as the bottom surface is embedded with a conductor material. .. (10) The solid-state image sensor according to (2) above, wherein the insulating portion has at least a surface formed of an insulating material. (11) The insulating portion includes an insulating film covering the surface of the trench provided between the first conductor portion and the high-concentration impurity diffusion layer, and pure polysilicon or oxide or an air layer embedded in the trench.
  • the solid-state imaging device according to (10) above, which has a two-layer structure.
  • a solid-state image pickup device including a solid-state image pickup device having a first conductor portion provided in close contact with the first main surface side of the above.
  • An optical lens that forms an image of image light from a subject on the imaging surface of the solid-state image sensor, and
  • An electronic device including a signal processing circuit that processes a signal output from the solid-state image sensor.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

本開示は、小型でありながらトランジスタ近傍での強電界の発生を抑制可能な固体撮像素子及び電子機器を提供することができるようにする固体撮像素子及び電子機器に関する。 固体撮像素子は、光電変換を行う光電変換素子と、基板の第1主面から第2主面に貫通し、光電変換素子を含む画素の間に形成された素子分離と、素子分離の第1主面側に密着して設けられた導体部と、を備える。本技術は、例えば、固体撮像素子や固体撮像素子を含む電子機器に適用できる。

Description

固体撮像素子及び電子機器
 本開示は、固体撮像素子及び電子機器に関する。
 近年、完全貫通型素子分離(FFTI:Front Full Trench Isolation)を有する固体撮像素子が用いられている。FFTIを有する固体撮像素子は、画素間が絶縁物で分離されており、各画素が電気的に分離されている。このため、分離された個々の画素は、半導体基板を例えば接地電位とするためのコンタクト電極を備える必要がある。平面視におけるコンタクト電極の面積を小さくするために、FFTIの一部を活性領域として、コンタクト電極を形成した固体撮像素子が提案されている(例えば、特許文献1)。
特開2016-39315号公報
 このような固体撮像素子では、素子の小型化のために、不純物濃度が高い領域であるトランジスタのソース/ドレインとなる不純物領域と、コンタクト電極とが密着又は近接する。このため、不純物領域とコンタクト電極との間で強電界が発生してしまう。
 本技術は、このような状況に鑑みてなされたものであり、小型でありながらトランジスタ近傍での強電界の発生を抑制可能な固体撮像素子及び電子機器を提供することができるようにするものである。
 本技術の一側面の固体撮像素子は、光電変換を行う光電変換素子と、基板の第1主面から第2主面に貫通し、前記光電変換素子を含む画素の間に形成された完全貫通型素子分離と、前記完全貫通型素子分離の前記第1主面側に密着して設けられた導体部とを備える。
 本技術の一側面の電子機器は、光電変換を行う光電変換素子と、基板の第1主面から第2主面に貫通し、前記光電変換素子を含む画素の間に形成された完全貫通型素子分離と、前記完全貫通型素子分離の前記第1主面側に密着して設けられた導体部と、を有する固体撮像素子を含む固体撮像装置と、被写体からの像光を前記固体撮像装置の撮像面上に結像させる光学レンズと、前記固体撮像装置から出力される信号に信号処理を行う信号処理回路とを備える。
 本技術の一側面の固体撮像素子においては、光電変換を行う光電変換素子と、基板の第1主面から第2主面に貫通し、光電変換素子を含む画素の間に形成された完全貫通型素子分離と、完全貫通型素子分離の第1主面側に密着して設けられた導体部とが備えられる。
 本技術の一側面の電子機器においては、前記固体撮像素子が備えられている。
本開示の第1の実施の形態に係る固体撮像装置の全体構成を示す図である。 本開示の第1の実施の形態に係る固体撮像素子のレイアウトの一例を示す平面図である。 本開示の第1の実施の形態に係る固体撮像素子の構成の一例を示す断面図である。 本開示の第1の実施の形態に係る固体撮像素子の製造方法を説明する工程断面図である。 本開示の第1の実施の形態に係る固体撮像素子の製造方法を説明する工程断面図である。 本開示の第1の実施の形態に係る固体撮像素子の製造方法を説明する工程断面図である。 本開示の第1の実施の形態に係る固体撮像素子の構成の他の例を示す断面図である。 本開示の第1の実施の形態に係る固体撮像素子の構成の他の例を示す断面図である。 本開示の第1の実施の形態に係る固体撮像素子の構成の他の例を示す断面図である。 本開示の第1の実施の形態に係る固体撮像素子の構成の他の例を示す断面図である。 本開示の第1の実施の形態に係る固体撮像素子の構成の他の例を示す断面図である。 本開示の第1の実施の形態に係る固体撮像素子の構成の他の例を示す断面図である。 本開示の第1の実施の形態に係る固体撮像素子の構成の他の例を示す断面図である。 本開示の第2の実施の形態に係る固体撮像素子のレイアウトの一例を示す平面図である。 本開示の第2の実施の形態に係る固体撮像素子のレイアウトの一例を示す平面図である。 本開示の第2の実施の形態に係る固体撮像素子のレイアウトの一例を示す平面図である。 本開示の第3の実施の形態に係る固体撮像素子の構成の一例を示す断面図である。 本開示の第4の実施の形態に係る固体撮像素子のレイアウトの一例を示す平面図である。 本開示の第4の実施の形態に係る固体撮像素子の構成の一例を示す断面図である。 本開示の第4の実施の形態に係る固体撮像素子の構成の一例を示す断面図である。 本開示の第5の実施の形態に係る固体撮像素子のレイアウトの一例を示す平面図である。 本開示の第5の実施の形態に係る固体撮像素子の構成の一例を示す断面図である。 本開示の第5の実施の形態に係る固体撮像素子の構成の一例を示す断面図である。 本開示の第6の実施の形態に係る固体撮像素子のレイアウトの一例を示す平面図である。 本開示の第6の実施の形態に係る固体撮像素子のレイアウトの一例を示す平面図である。 本開示の第7の実施の形態に係る固体撮像素子の構成の一例を示す断面図である。 本開示の第7の実施の形態に係る固体撮像素子の効果について説明するための図である。 本開示の第7の実施の形態に係る固体撮像素子の製造方法を説明する工程断面図である。 本開示の第8の実施の形態に係る電子機器の概略構成図である。
 以下に、本開示の実施の形態に係る光学素子、光学素子アレイ、電子機器、及び光学素子の製造方法の一例を、図1至図29を参照しながら説明する。本開示の実施の形態は、以下の順序で説明する。なお、本開示は以下の例に限定されるものではない。また、本明細書に記載された効果は例示であって限定されるものではなく、また他の効果があってもよい。
 1.第1の実施の形態:固体撮像装置
(1.1)固体撮像装置の全体構成
(1.2)固体撮像素子の構成
(1.3)固体撮像素子の製造方法
(1.4)変形例
2.第2の実施の形態:固体撮像素子
(2.1)固体撮像素子200の第1の例
(2.2)固体撮像素子200の第2の例
(2.3)固体撮像素子200の第3の例
3.第3の実施の形態:固体撮像素子
(3.1)固体撮像素子の構成
4.第4の実施の形態:固体撮像素子
(4.1)固体撮像素子の構成
5.第5の実施の形態:固体撮像素子
(5.1)固体撮像素子の構成
6.第6の実施の形態:固体撮像素子
(6.1)固体撮像素子の構成
(6.1.1)固体撮像素子600の第1の例
(6.1.2)固体撮像素子600の第2の例
7.第7の実施の形態:固体撮像装置
(7.1)固体撮像素子の構成
(7.2)固体撮像素子の製造方法
8.第8の実施の形態:電子機器
 1.第1の実施の形態:固体撮像装置
 (1.1)固体撮像装置の全体構成
 本開示の第1の実施の形態に係る固体撮像装置1について説明する。
 図1は、本開示の第1の実施の形態に係る固体撮像装置1の全体を示す概略構成図である。図1に示す固体撮像装置1は、裏面照射型のCMOS(Complementary Metal Oxide Semiconductor)イメージセンサである。図29に示すように、固体撮像装置1は、光学レンズ1002を介して被写体からの像光(入射光1006)を取り込み、撮像面上に結像された入射光1006の光量を、信号処理回路1005において画素単位で電気信号に変換して映像信号(画素信号)として出力する。図1に示すように、第1の実施の形態の固体撮像装置1は、基板2と、画素領域3と、垂直駆動回路4と、カラム信号処理回路5と、水平駆動回路6と、出力回路7と、制御回路8とを備えている。
 画素領域3は、基板2上に、2次元アレイ状に規則的に配列された複数の画素9を有している。画素9は、図3に示した光電変換部23と、複数の画素トランジスタ(不図示)とを有している。複数の画素トランジスタとしては、例えば、転送トランジスタ、リセットトランジスタ、選択トランジスタ、アンプトランジスタの4つのトランジスタを採用できる。また、例えば、選択トランジスタを除いた3つのトランジスタを採用してもよい。
 垂直駆動回路4は、例えば、シフトレジスタによって構成され、所望の画素駆動配線L1を選択し、選択した画素駆動配線L1に画素9を駆動するためのパルスを供給し、各画素9を行単位で駆動する。即ち、垂直駆動回路4は、画素領域3の各画素9を行単位で順次垂直方向に選択走査し、各画素9の光電変換部23において受光量に応じて生成した信号電荷に基づく画素信号を、垂直信号線L2を通してカラム信号処理回路5に供給する。
 カラム信号処理回路5は、例えば、画素9の列毎に配置されており、1行分の画素9から出力される信号に対して画素列毎にノイズ除去等の信号処理を行う。例えばカラム信号処理回路5は、画素固有の固定パターンノイズを除去するためのCDS(Correlated Double Sampling:相関二重サンプリング)とAD(Analog Digital)変換等の信号処理を行う。
 水平駆動回路6は、例えば、シフトレジスタによって構成され、水平走査パルスをカラム信号処理回路5に順次出して、カラム信号処理回路5の各々を順番に選択し、カラム信号処理回路5の各々から、信号処理が行われた画素信号を水平信号線L3に出力させる。
 出力回路7は、カラム信号処理回路5の各々から水平信号線L3を通して、順次に供給される画素信号に対し信号処理を行って出力する。信号処理としては、例えば、バファリング、黒レベル調整、列ばらつき補正、各種デジタル信号処理等を用いることができる。
 制御回路8は、垂直同期信号、水平同期信号、及びマスタクロック信号に基づいて、垂直駆動回路4、カラム信号処理回路5、及び水平駆動回路6等の動作の基準となるクロック信号や制御信号を生成する。そして、制御回路8は、生成したクロック信号や制御信号を、垂直駆動回路4、カラム信号処理回路5、及び水平駆動回路6等に出力する。
 (1.2)固体撮像素子の構成
 次に、図1の固体撮像装置1の詳細構造について図2及び図3を参照して説明する。図2は、固体撮像装置1の画素領域3における固体撮像素子100のレイアウトの一例を示す平面図である。図3は、図2に示すA-A’断面における固体撮像素子100の画素9の断面図である。図2及び図3に示す固体撮像素子100を有する固体撮像装置1は、裏面照射型のCMOSイメージセンサ(CMOS型固体撮像装置)である。
 固体撮像素子100は、転送トランジスタTtr、リセットトランジスタTrs、増幅トランジスタTam、およびセレクトトランジスタTslを備えている。転送トランジスタTtrは、光電変換素子22から電荷を読み出し、電荷をフローティングディフュージョン41に転送するトランジスタである。
 リセットトランジスタTrsは、フローティングディフュージョン41の電位を電源電圧にリセットするトランジスタである。増幅トランジスタTamは、フローティングディフュージョン41の電位をゲートで受けて、ソースフォロアで垂直信号線(VSL:Vertical Signal Line)に出力するトランジスタである。
 セレクトトランジスタTslは、読み出す行の増幅トランジスタTamと垂直信号線とを接続し、読み出さない行の増幅トランジスタTamと垂直信号線との接続を解除するトランジスタである。
 図2、図3に示すように、固体撮像素子100は、入射された光を光電変換する光電変換素子(PD:Photo Diode)22を含む画素9間が、完全貫通型素子分離(FFTI:Front Full Trench Isolation)11で分離された構造とされている。
 固体撮像素子100は、固体撮像素子100のトランジスタ形成面である第1主面(図3中の上側の面)と反対側の第2主面(図3中の下側の面)側から光電変換素子22に光が入射する。以下、第1主面を上面、第2主面を下面と称する場合がある。
 図3に示すように、固体撮像素子100は、基板2、FFTI11、埋込導体部12、絶縁部13、ウェル層21、光電変換素子22を含む。また、固体撮像素子100は、ゲート絶縁膜31、ゲート電極32,33,34及び35、並びにフローティングディフュージョン41及び高濃度不純物拡散層42を含む。
 ゲート電極32は、転送トランジスタTtrのゲート電極であり、ゲート電極33は、リセットトランジスタTrsのゲート電極である。図2、図3では不図示だが、ゲート電極34は、増幅トランジスタTamのゲート電極とし、ゲート電極35は、セレクトトランジスタTslのゲート電極とする。
 図2、図3には、埋込導体部12と電気的に接続されるGNDコンタクト50も併せて示している。
 基板2の下面側には、カラーフィルタ層及びウエハレンズ(不図示)が、この順に積層された集光層が形成されている。さらに、基板2のトランジスタ形成側面(上面)には、配線層及びロジック基板(不図示)が、この順に積層されている。
 (基板)
 基板2は、例えば、シリコン(Si)により形成される。基板2上には、複数の画素9が配列された画素領域3が形成されている。画素領域3には、図3に示すように、基板2には、光電変換素子22を含む画素9が複数形成されて、二次元マトリクス状に配置されている。
 (完全貫通型素子分離)
 完全貫通型素子分離(FFTI)11は、基板2のトランジスタ形成側面(上面)から下面まで貫通し、各画素9を完全に分離するように形成される。FFTI11は、平面視で画素9を取り囲んで設けられており、FFTI11により、各画素9は、隣接する画素9と電気的に分離されている。
 FFTI11は、基板2に形成されたトレンチに、シリコン酸化膜又はシリコン窒化膜等の素子分離膜が埋め込まれた構造を有する。また、FFTI11は、トレンチの内壁を覆うように形成された素子分離膜と、素子分離膜が形成されたトレンチ内に埋め込まれたシリコン等の半導体膜との2層構造であってもよい。
 (埋込導体部)
 埋込導体部12は、基板2(高濃度不純物拡散層42)へのGNDコンタクト用のコンタクト電極として機能する。埋込導体部12は、基板2の上面に形成されたトレンチ内に埋め込まれえている。埋込導体部12は、FFTI11を底面とする基板2の上部に設けられたトレンチの全部が導体膜で埋め込まれて形成されている。
 上述したように、固体撮像素子100では、各画素9がFFTI11によって電気的に分離されている。このため、固体撮像素子100では、分離された個々の画素9がウェル層21の電位(基準電位)コンタクトを有する必要がある。固体撮像素子100では、FFTI11のトランジスタ形成面側の一部を活性領域として埋込導体部12とし、コンタクト電極として機能させる。
 このように、埋込導体部12をFFTI11の上方に密接して配置することにより、コンタクト電極を形成することによる固体撮像素子100の平面視での面積の増大を抑制することができ、固体撮像素子100の小面積化を図ることができる。
 本実施の形態において、埋込導体部12は、図2に示すように画素9同士の境界の全てに設けられる。また、GNDコンタクト50は、画素9同士の境界に設けられた埋込導体部12の一部と接続するように設けられる。
 埋込導体部12は、断面視でFFTI11の上方(トランジスタ形成面側)に形成されている。埋込導体部12は、絶縁部13よりも深く形成されることにより、絶縁部13よりも深い領域においてウェル層21と密接して配置される。
 これにより、埋込導体部12はウェル層21とオーミック接合されて電気的に接続される。図2、図3に示すように、埋込導体部12は、画素9間に設けられたFFTI11の上方に密接して設けられ、隣接する2つの画素9間でGNDコンタクト用のコンタクト電極として共用される。
 埋込導体部12は、導体膜によって形成される。導体膜としては、P型又はN型の不純物がドープされたシリコン又は他の半導体材料、もしくは金属を用いることができる。シリコンとしては、例えば多結晶シリコン、アモルファスシリコン、エピタキシャル成長させたシリコン等を用いることができる。
 (絶縁部)
 絶縁部13は、埋込導体部12は、基板2の上面(トランジスタ形成側面)において、埋込導体部12と高濃度不純物拡散層42との間に設けられる絶縁層である。埋込導体部12と高濃度不純物拡散層42との間に絶縁部13が設けられることにより、埋込導体部12と高濃度不純物拡散層42とが密着して埋込導体部12と高濃度不純物拡散層42との間で強電界が発生するようなことを抑制することができる。
 絶縁部13は、STI(Shallow Trench Isolation)又は絶縁膜によって形成される。STIとしては、一般的に用いられる材料であればよく、例えば酸化シリコンが用いられる。絶縁膜としては、酸化膜が用いられることが好ましく、特にシリコン酸化膜が用いられることが好ましい。絶縁部13は、基板2の上面(トランジスタ形成側面)に形成したトレンチ内に、絶縁膜として例えば酸化膜を埋め込むことによって形成される。
 このような絶縁部13が設けられることにより、埋込導体部12と、後述する高濃度不純物拡散層42とが密着せず、埋込導体部12と高濃度不純物拡散層42との間の距離が大きくなる。このため、埋込導体部12と高濃度不純物拡散層42との間に強電界が発生しにくくなり、固体撮像素子100の出力の安定性が向上する。
 また、このような絶縁部13が設けられることにより、埋込導体部12と高濃度不純物拡散層42が、縦方向(基板2の深さ方向)に対して離間する。このため、固体撮像素子100の平面視での大きさを増大させることなく、埋込導体部12と高濃度不純物拡散層42との間に強電界の発生を抑制し、固体撮像素子100の小面積化と出力の安定性の向上とを両立することができる。
 絶縁部13及び埋込導体部12の深さを深く形成する程、埋込導体部12と高濃度不純物拡散層42の縦方向の距離が大きくなる。このため、例えば固体撮像素子100に流す電流の大きさ等に応じた深さの絶縁部13及び埋込導体部12を形成して、強電界の発生を抑制することができる。
 (ウェル層)
 ウェル層21は、P型(第1導電型の一例)の不純物が低濃度で拡散されたP型領域である。ウェル層21は、後述する高濃度不純物拡散層42よりも深い領域に形成されている。ウェル層21は、絶縁部13よりも深い領域において埋込導体部12と密接して配置されている。ウェル層21は、後述するように、光電変換素子22との間にPN接合を形成する。
 (光電変換素子)
 光電変換素子22は、入射光を受光量に応じた量の電荷へ変換して蓄積するフォトダイオードである。光電変換素子22は、基板の下面において光電変換素子22に対して配置されたレンズ及びカラーフィルタを介して入射された、カラーフィルタの色に対応する光を受光する。画素9のそれぞれに設けられた光電変換素子22は、FFTI11によって分離されている。
 光電変換素子22は、各画素9内において、P型領域であるウェル層21で囲まれる領域に形成された領域である。光電変換素子22は、ウェル層21に拡散された不純物とは異なるN型(第2導電型の一例)の不純物が低濃度で拡散されたN型領域である。これにより、光電変換素子22は、ウェル層21との間にPN接合が形成されて、光電変換機能を有することとなる。光電変換素子22は、転送トランジスタTtrのソース領域として機能する。
 (ゲート絶縁膜)
 ゲート絶縁膜31は、光電変換素子22とフローティングディフュージョン41との間、及びフローティングディフュージョン41と高濃度不純物拡散層42との間に形成された絶縁膜である。ゲート絶縁膜31は、例えばシリコン酸化膜である。
 (ゲート電極)
 ゲート電極32,33,34及び35は、それぞれ、転送トランジスタTtr、リセットトランジスタTrs、増幅トランジスタTam及びセレクトトランジスタTslのゲート電極である。図3に示すように、ゲート電極32,33,34及び35は、多結晶シリコン膜等の導電膜により形成される。特に、ゲート電極32は、ウェル層21に対して光電変換素子22近傍まで伸びるように形成されたトレンチ内に形成されている。ゲート電極32は、表面にゲート絶縁膜31が設けられたトレンチ内に導電膜を埋め込むことによって形成される。
 (フローティングディフュージョン)
 フローティングディフュージョン41は、基板2のトランジスタ形成側(上側)の表面に形成され、転送トランジスタTtrによって読み出された電荷を一時的に保持する領域である。フローティングディフュージョン41は、基板2の上面のトランジスタ形成領域に例えばN型(第2導電型の一例)の不純物が高濃度で拡散された領域である。フローティングディフュージョン41は、ウェル層21のうち転送トランジスタTtrのチャネル領域とリセットトランジスタTrsのチャネル領域との境界を含む領域に形成される。フローティングディフュージョン41は、転送トランジスタTtrの駆動時にはドレイン領域として機能し、リセットトランジスタTrsの駆動時にはソース領域として機能する。
 (高濃度不純物拡散層)
 高濃度不純物拡散層42は、基板2のトランジスタ形成面(上面)側に形成され、例えばN型(第2導電型の一例)の不純物が高濃度で拡散された領域である。高濃度不純物拡散層42は、絶縁部13よりも浅く形成される。高濃度不純物拡散層42は、リセットトランジスタTrsのドレイン領域として機能する。
 以上説明した第1の実施の形態に係る固体撮像素子100では、固体撮像素子100の平面視での大きさを増大させることなく、埋込導体部12と高濃度不純物拡散層42との間に強電界の発生を抑制し、固体撮像素子100の小面積化と出力の安定性の向上とを両立することができる。
 (1.3)固体撮像素子の製造方法
 図4乃至図6を参照して、第1の実施の形態に係る固体撮像素子100の製造方法について説明する。図4乃至図6は、固体撮像素子100の製造方法を示す工程断面図である。図4乃至図6では、画素9(単位画素)の工程断面図を示している。
 図4のAに示すように、基板2のトランジスタ形成面(図3中の上面)となる第1主面にトレンチが形成され、絶縁材料が埋め込まれることにより、STI13Aが形成される。続いて、図4のBに示すように、基板2の第1主面から基板2の反対側面(図3中の下面)である第2主面に貫通するトレンチが形成された後、シリコン酸化膜又はシリコン窒化膜等の素子分離膜11’が埋め込まれる。このとき、トレンチは、STIを貫通するように形成される。
 続いて、図4のCに示すように、トレンチに埋め込んだ素子分離膜11’の第1主面の一部が除去され、トレンチが形成される。これにより、素子分離膜11’によりFFTI11が形成される。なお、素子分離膜11’の第1主面の一部が除去される前に、基板2の第1主面にエッチングストッパ膜が形成されても良い。
 図5のAに示すように、形成されたトレンチと基板2の第1主面とが覆われるように、例えば不純物がドープされたポリシリコン等の半導体膜12’が形成される。半導体膜12’は、例えば化学気相成長(CVD:Chemical Vapor Deposition)法等により形成される。
 図5のBに示すように、化学機械研磨(CMP:Chemical Mechanical Polishing)により、基板2の第1主面に堆積された半導体膜12’が平坦化される。これにより、埋込導体部12が形成される。
 図6のAに示すように、FFTI11で分離された画素9内に、半導体素子が形成される。まず、基板2にP型不純物がイオン注入されることにより、P型領域であるウェル層21が形成される。また、ウェル層21に囲まれた領域にN型不純物がイオン注入されることにより、N型領域である光電変換素子22が形成される。ウェル層21と光電変換素子22との間には、PN接合が形成される。
 次に、基板2が熱酸化処理されることにより、基板2の上面から光電変換素子22の上面近傍まで伸びるトレンチが形成される。このあと、基板2の上面及びトレンチの表面を被覆するゲート絶縁膜31が形成される。続いて、ゲート絶縁膜31が設けられたトレンチ内に導電膜が埋め込まれるとともに、基板2上面に導電膜が形成される。
 この後、リソグラフィ技術及びエッチング技術が用いられて導電膜の一部が除去され、転送トランジスタTtrのゲート電極32と、リセットトランジスタTrsのゲート電極33とが形成される。最後に、基板2の上面の所定の領域にN型不純物がイオン注入されたあと熱処理によりイオン注入領域が活性化される。これにより、フローティングディフュージョン41と高濃度不純物拡散層42が形成される。
 図6のBに示すように、各トランジスタが形成された基板2の上面を覆うように層間絶縁膜が形成される。また、層間絶縁膜を貫通して埋込導体部12に通じるコンタクトホールが形成される。最後に、コンタクトホール内に導電性材料が埋め込まれることにより、GNDコンタクト50が形成される。図6のBでは、層間絶縁膜を図示せず、GNDコンタクト50のみを示している。
 (1.4)変形例
 以下、固体撮像素子100の7つの例である固体撮像素子100A、100B、100C、100D、100E、100F、および100Gについて、図7から図13を参照して説明する。固体撮像素子100A乃至100Gは、埋込導体部12に代えて、埋込導体部12A乃至12Iをそれぞれ備える点で第1の実施の形態に係る固体撮像素子100と相違する。
 なお、固体撮像素子100A乃至100Gうち、第1の実施の形態に係る固体撮像素子100と同様の機能を有する部分は、詳細な説明及び図7から図13への図示を省略する。すなわち、固体撮像素子100A乃至100Gの画素9内に形成されるFFTI11、絶縁部13、ウェル層21、光電変換素子22、ゲート絶縁膜31、ゲート電極32,33,34及び35、並びにフローティングディフュージョン41及び高濃度不純物拡散層42については、詳細な説明を省略する。
 (1.4.1)第1変形例
 図7は、固体撮像素子100の変形例の一例である固体撮像素子100Aの画素9の断面図である。図7は、第1の実施の形態における図3に対応する断面図である。
 図7に示すように、固体撮像素子100Aの埋込導体部12Aは、FFTI11を底面とする基板2の上部に設けられたトレンチの表面に形成された導体膜である。埋込導体部12Aは、ウェル層21と密着している部分があればよい。すなわち、埋込導体部12Aは、トレンチの一部が導体材料によって埋め込まれている(導体材料がトレンチを完全に埋め込んでいない)形状であってもよい。
 図7に示すように、埋込導体部12Aは、基板2の上側の表面に形成されたトレンチの表面に形成された導電膜であり、トレンチ内には導電膜で側方及び下方を囲まれた空気層が存在する。埋込導体部12Aは、トレンチ内に純ポリシリコン又は酸化膜が埋め込まれた構成であっても良い。
 (1.4.2)第2変形例
 図8は、固体撮像素子100の変形例の一例である固体撮像素子100Bの画素9の断面図である。図8は、第1の実施の形態における図3に対応する断面図である。
 図8に示すように、固体撮像素子100Bの埋込導体部12Bは、FFTI11を底面とする基板2の上部に設けられたトレンチの表面に形成された導体膜である。埋込導体部12Bは、ウェル層21と密着している部分があればよい。すなわち、埋込導体部12Aは、トレンチの一部が導体材料によって埋め込まれている(導体材料がトレンチを完全に埋め込んでいない)形状であってもよい。すなわち、埋込導体部12A、12Bは、導体材料がトレンチを完全に埋め込んでいない形状であってもよい。
 図8に示すように、埋込導体部12Bは、基板2の上側の表面に形成されたトレンチの表面に形成された導電膜であり、トレンチ内には導電膜で側方及び下方を囲まれた空気層が存在する。埋込導体部12Bは、トレンチ内に純ポリシリコン又は酸化膜が埋め込まれた構成であっても良い。
 (1.4.3)第3変形例
 図9、図10は、固体撮像素子100の変形例の一例である固体撮像素子100Cの画素9の断面図である。図9、図10は、第1の実施の形態における図3に対応する断面図である。
 図9、図10に示すように、固体撮像素子100Cの埋込導体部12C,12Dは、FFTI11を底面とする基板2の上面近傍に形成されたトレンチ内に埋め込まれている。埋込導体部12C,12Dは、断面視で逆テーパ形状又はテーパ形状を有する。ここで、図9は、埋込導体部12Cが埋込導体部12Cの下面から上面に向けて幅が細くなるテーパ形状である場合の構成を例示している。図10は、埋込導体部12Dが埋込導体部12Cの上面から下面に向けて幅が細くなるテーパ形状である場合の構成を例示している。
 埋込導体部12C,12Dを形成するために、まず、基板2の上面に形成されたSTIを貫通するようにFFTI11及び埋込導体部12C,12Dを形成するためのトレンチが形成される。そして、トレンチ内に絶縁膜が埋め込まれてFFTI11が形成される。続いて、トレンチ内のFFTI11の上部に導体膜が埋め込まれることにより、埋込導体部12C,12Dが形成される。埋込導体部12C,12Dの形成時におけるエッチング等のプロセスによっては、トレンチの形状がテーパ形状となる場合があり、埋込導体部12C,12Dの断面形状もテーパ形状となる。
 (1.4.4)第4変形例
 図11は、固体撮像素子100の変形例の一例である固体撮像素子100Dの画素9の断面図である。図11は、第1の実施の形態における図3に対応する断面図である。
 図11に示すように、固体撮像素子100Dの埋込導体部12E及び絶縁部13Eは、それぞれ断面視で下面から上面に向けて幅が細くなるテーパ形状を有する。
 埋込導体部12Eを形成するために、まず、基板2の上面に例えばトレンチが形成され、絶縁部13となるSTIが形成される。続いて、FFTI11と埋込導体部12Eを形成するためのトレンチが、STIを貫通するように形成され、トレンチ内に絶縁膜が埋め込まれてFFTI11が形成される。
 最後に、トレンチ内のFFTI11の上部に導体膜が埋め込まれることにより、埋込導体部12Eが形成される。埋込導体部12Eの形成時におけるエッチング等のプロセスによっては、絶縁部13を形成する際に形成されるトレンチの形状及び埋込導体部12Eを形成する際に形成されるトレンチの形状が、いずれもテーパ形状となる場合がある。このような場合、絶縁部13及び埋込導体部12Eの断面形状も同様にテーパ形状となる。
 (1.4.5)第5変形例
 図12は、固体撮像素子100の変形例の一例である固体撮像素子100Eの画素9の断面図である。図12は、第1の実施の形態における図3に対応する断面図である。
 図12に示すように、固体撮像素子100Eの埋込導体部12Fは、FFTI11を底面とする基板2の上面近傍に形成されたトレンチ内に埋め込まれている。埋込導体部12Fは、断面視で基板2の上面に向かって径が徐々に大きくなる円柱が複数段積層された形状を有する。
 埋込導体部12Fを形成するために、まず、基板2の上面に形成されたSTIを貫通するようにFFTI11及び埋込導体部12Fを形成するためのトレンチが形成される。そして、トレンチ内に絶縁膜が埋め込まれてFFTI11が形成される。続いて、トレンチ内のFFTI11の上部に導体膜が埋め込まれることにより、埋込導体部12Fが形成される。このとき、FFTI11及び埋込導体部12Fを形成するためのトレンチを、複数回のエッチングを行うことにより形成することで、トレンチの形状が、円柱が複数段積層された形状となる場合がある。この場合、埋込導体部12Fの断面形状も円柱が複数段積層された形状となる。
 (1.4.6)第6変形例
 図13は、固体撮像素子100の変形例の一例である固体撮像素子100Fの画素9の断面図である。図13は、第1の実施の形態における図3に対応する断面図である。
 図13に示すように、固体撮像素子100Fの埋込導体部12Gは、FFTI11を底面とする基板2の上面近傍に形成されたトレンチ内に埋め込まれている。埋込導体部12Gは、断面視でFFTI11よりも広い幅を有している。埋込導体部12Gの形成時におけるエッチング等のプロセスによっては、埋込導体部12G形成部分のトレンチの幅がFFTI11形成部分のトレンチの幅よりも広くなる場合がある。このような場合、埋込導体部12Gは、断面視でFFTI11よりも広い幅を有することとなる。
 <第1の実施の形態の効果>
 本実施の形態に係る固体撮像装置1及び固体撮像素子100、並びに固体撮像素子100A乃至100Gでは、以下の効果を奏する。
 (1)固体撮像素子100では、各画素9を分離する完全貫通型素子分離(FFTI)11の上方に密接して、コンタクト電極として機能する埋込導体部12を設ける。これにより、固体撮像素子100の画素9内にコンタクト電極を設ける必要がなく、各画素9の平面視での面積の増大を抑制することができるため、固体撮像素子100の小面積化を図ることができる。
 (2)固体撮像素子100では、平面視において埋込導体部12と高濃度不純物拡散層42との間に絶縁部13が設けられている。これにより、固体撮像素子100では、埋込導体部12と高濃度不純物拡散層42とが互いに密着せず、埋込導体部12と高濃度不純物拡散層42との間の距離が大きくなる。このため、埋込導体部12と高濃度不純物拡散層42との間に強電界が発生しにくくなり、固体撮像素子100の出力の安定性が向上する。
 (3)固体撮像素子100では、断面視において、絶縁部13よりも深く形成された埋込導体部12と、基板2のトランジスタ形成面の表面近傍に絶縁部13よりも浅く形成された高濃度不純物拡散層42との間に絶縁部13が設けられている。これにより、埋込導体部12と高濃度不純物拡散層42が縦方向(基板2の深さ方向)に離間する。このため、固体撮像素子100の平面視での大きさを増大させることなく、埋込導体部12と高濃度不純物拡散層42との間に強電界の発生を抑制し、固体撮像素子100の小面積化と出力の安定性の向上とを両立することができる。
 2.第2の実施の形態:固体撮像素子
 本開示の第2の実施の形態に係る固体撮像素子200について説明する。固体撮像素子200は、第1の実施の形態において説明した固体撮像装置1の固体撮像素子100に代えて使用可能な固体撮像素子である。
 第2の実施の形態では、固体撮像素子200の3つの例である固体撮像素子200A、200B及び200Cについて、図14乃至図16を参照して説明する。
 なお、固体撮像素子200のうち、第1の実施の形態に係る固体撮像素子100と同様の機能を有する部分は、詳細な説明及び図14乃至図16への図示を省略する。すなわち、固体撮像素子200Aの画素9内に形成されるウェル層21、光電変換素子22、ゲート絶縁膜31、ゲート電極32,33,34及び35、並びにフローティングディフュージョン41及び高濃度不純物拡散層42については、詳細な説明を省略する。
 (2.1)固体撮像素子200の第1の例
 図14は、固体撮像素子200の一例である固体撮像素子200Aのレイアウトの一例を示す平面図である。図14に示すように、固体撮像素子200Aは、埋込導体部12が、画素9同士の境界に設けられたFFTI11の一部の面に密接して設けられている点で、第1の実施の形態に係る固体撮像素子100と相違する。以下、FFTI11及び埋込導体部12の配置、並びにGNDコンタクト50の接続について説明する。
 図14に示すように、固体撮像素子200AのFFTI11は、画素9同士の境界の全てに設けられている。また、固体撮像素子200Aの埋込導体部12は、各画素9同士の境界の一部、特に2×2で配置された4つの画素9のうち、隣接する画素9同士を分離する4つのFFTI11が交差する部分(4つの画素9の中心部分)にのみ設けられている。すなわち、固体撮像素子200Aの埋込導体部12は、1つの画素9の四隅に設けられている。
 4つのFFTI11が交差する部分において、FFTI11の上方(図14における手前側)に隣接して埋込導体部12が設けられている。埋込導体部12は、絶縁部13よりも深く形成されることにより、ウェル層21と密接して配置される。一方、4つのFFTI11が交差する部分以外の部分において、FFTI11の上方(図14における手前側)には埋込導体部12が設けられておらず、基板2のトランジスタ形成側面(図14における手前側面)から下面(図14における奥側面)まで貫通するFFTI11が設けられている。
 埋込導体部12がFFTI11の一部の上方(1つの画素9の四隅)に設けられる場合、埋込導体部12は、半導体材料の埋め込み後に、埋め込んだ半導体材料の上部が除去され、例えば酸化シリコン等の絶縁体で上部が覆われて封止されても良い。
 埋込導体部12は、隣接する4つの画素9間でGNDコンタクト用のコンタクト電極として共用される。画素9は、それぞれの四隅に4つのコンタクト電極を有することとなる。このため、固体撮像素子200Aでは、いずれかの埋込導体部12がコンタクト電極として機能しなくなった場合であっても、他の埋込導体部12がコンタクト電極として機能させることができる。よって、固体撮像素子200Aを有する固体撮像装置1の品質を向上させることができる。
 (2.2)固体撮像素子200の第2の例
 図15は、固体撮像素子200の一例である固体撮像素子200Bのレイアウトの一例を示す平面図である。
 図15に示すように、固体撮像素子200Bは、埋込導体部12が、画素9同士の境界に設けられたFFTI11の一部の面に密接して設けられている点で、第1の実施の形態に係る固体撮像素子100と相違する。また、固体撮像素子200Bは、形成された埋込導体部12のうちの一部に対してGNDコンタクト50が接続されて、埋込導体部12の一部のみがコンタクト電極として機能する点で、固体撮像素子200Aと相違する。以下、FFTI11及び埋込導体部12の配置、並びにGNDコンタクト50の接続について説明する。
 図15に示すように、固体撮像素子200BのFFTI11は、画素9同士の境界の全てに設けられている。また、固体撮像素子200Bの埋込導体部12は、各画素9同士の境界の一部、特に2×2で配置された4つの画素9のうち、隣接する画素9同士を分離する4つのFFTI11が交差する部分(4つの画素9の中心部分)にのみ設けられている。すなわち、固体撮像素子200Bの埋込導体部12は、1つの画素9の四隅に設けられている。
 4つのFFTI11が交差する部分において、FFTI11の上方(図15における手前側)には、絶縁部13よりも深く、かつウェル層21と接触するように形成された埋込導体部12が設けられている。GNDコンタクト50は、4つのFFTI11が交差する部分に設けられた埋込導体部12のうちの一部と接続される。GNDコンタクト50は、隣接した画素9と電気的に接続できればよい。このため、例えば図15に示すように、1つの画素9において、対角の位置に設けられた一対の埋込導体部12に対してGNDコンタクト50が接続されていればよい。
 上述したように配置された埋込導体部12は、隣接する4つの画素9間でGNDコンタクト用のコンタクト電極として共用される。画素9は、それぞれの二隅に2つのコンタクト電極を有することとなる。このため、固体撮像素子200Bでは、1つの埋込導体部12がコンタクト電極として機能しなくなった場合であっても、他の埋込導体部12をコンタクト電極として機能させることができる。よって、固体撮像素子200Bを有する固体撮像装置1の品質を向上させることができる。
 (2.3)固体撮像素子200の第3の例
 図16は、固体撮像素子200の一例である固体撮像素子200Cのレイアウトの一例を示す平面図である。
 図16に示すように、固体撮像素子200Cは、埋込導体部12が、画素9同士の境界に設けられたFFTI11の一部の面に密接して設けられている点で、第1の実施の形態に係る固体撮像素子100と相違する。また、固体撮像素子200Cは、1つの画素9の対角の位置(二隅)のみに埋込導体部12が設けられている点で、固体撮像素子200Aと相違する。以下、FFTI11及び埋込導体部12の配置、並びにGNDコンタクト50の接続について説明する。
 図16に示すように、固体撮像素子200CのFFTI11は、画素9同士の境界の全てに設けられている。また、固体撮像素子200Cの埋込導体部12は、各画素9同士の境界の一部に設けられている。埋込導体部12は、1つの画素9の一対の対角上の位置に設けられている。
 1つの画素9の対角の位置において、FFTI11の上方(図16における手前側)には、絶縁部13よりも深く、かつウェル層21と接触するように形成された埋込導体部12が設けられている。GNDコンタクト50は、画素9の対角に設けられた埋込導体部12のそれぞれと接続される。
 上述したように配置された埋込導体部12は、隣接する4つの画素9間でGNDコンタクト用のコンタクト電極として共用される。画素9は、それぞれの二隅に2つのコンタクト電極を有することとなる。このため、固体撮像素子200Cでは、1つの埋込導体部12がコンタクト電極として機能しなくなった場合であっても、他の埋込導体部12をコンタクト電極として機能させることができる。よって固体撮像素子200Cを有する固体撮像装置1の品質を向上させることができる。
 また、固体撮像素子200Cのように、GNDコンタクト50を配置しない部分には埋込導体部12を設けないことにより、固体撮像素子200Cの特性や、固体撮像素子200C製造時における歩留まりを高くすることができる。
 なお、固体撮像素子200は、埋込導体部12に代えて、第1の実施の形態の変形例の埋込導体部12A乃至12Gのいずれかを有していても良い。
 <第2の実施の形態の効果>
 本実施の形態に係る固体撮像素子200では、第1の実施の形態に記載の効果に加えて、以下の効果を奏する。
 (4)固体撮像素子200では、各画素9の角部にコンタクト電極として機能する埋込導体部12が設けられている。これにより、埋込導体部12は、隣接する4つの画素9間でGNDコンタクト用のコンタクト電極として共用され、いずれかの埋込導体部12がコンタクト電極として機能しなくなった場合であっても、他の埋込導体部12をコンタクト電極として機能させることができる。このため、固体撮像素子200Aを有する固体撮像装置1の品質が向上する。
 (5)固体撮像素子200では、各画素9の対角の角部(二隅)のみに埋込導体部12が設けられている。これにより、各画素9の四隅に埋込導体部12が設けられた場合と比較して、固体撮像素子200Cの特性や固体撮像素子200C製造時における歩留まりが向上する。
 3.第3の実施の形態:固体撮像素子
 本開示の第3の実施の形態に係る固体撮像素子300について説明する。固体撮像素子300は、第1の実施の形態において説明した固体撮像装置1の固体撮像素子100に代えて使用可能な固体撮像素子である。
 (3.1)固体撮像素子の構成
 第3の実施の形態では、固体撮像素子300について図17を参照して説明する。なお、固体撮像素子300のうち、第1の実施の形態に係る固体撮像素子100と同様の機能を有する部分は、詳細な説明及び図17への図示を省略する。すなわち、固体撮像素子300の画素9内に形成されるウェル層21、光電変換素子22、ゲート絶縁膜31、ゲート電極32,33,34及び35、並びにフローティングディフュージョン41及び高濃度不純物拡散層42については、詳細な説明及び図示を省略する。
 図17は、固体撮像素子300の画素9の断面図である。図17は、第1の実施の形態における図3に対応する断面図である。
 固体撮像素子300は、絶縁部13に代えて、絶縁部313を備える点で第1の実施の形態に係る固体撮像素子100と相違する。図17に示すように、絶縁部313は、埋込導体部12と高濃度不純物拡散層42との間に設けられたトレンチの表面を覆う絶縁膜と、トレンチ内に埋め込まれた純ポリシリコン又は酸化物との二層構造となっている。また、絶縁部313は、純ポリシリコン又は酸化物に代えて空気層(エアギャップ)が設けられていても良い。すなわち、絶縁部313は、少なくとも表面が絶縁材料で形成されていればよい。このような絶縁部313を設けることにより、絶縁部13と比較して絶縁部313の幅を狭くすることができ、画素の微細化に有効である。
 なお、固体撮像素子300は、埋込導体部12に代えて、第1の実施の形態の変形例の埋込導体部12A乃至12Gのいずれかを有していても良い。
 <第3の実施の形態の効果>
 本実施の形態に係る固体撮像素子300では、第1の実施の形態に記載の効果に加えて、以下の効果を奏する。
 (6)固体撮像素子300では、絶縁部313が、トレンチ表面に形成された絶縁膜と、絶縁膜が形成されたトレンチ内に埋め込まれた純ポリシリコン又は酸化膜、もしくは空気層との二層構造とされている。これにより、絶縁部313の幅をより狭く形成することができ、固体撮像素子300の小面積化にさらに有効となる。
 4.第4の実施の形態:固体撮像素子
 本開示の第4の実施の形態に係る固体撮像素子400について説明する。固体撮像素子400は、第1の実施の形態において説明した固体撮像装置1の固体撮像素子100に代えて使用可能な固体撮像素子である。
 (4.1)固体撮像素子の構成
 第4の実施の形態では、固体撮像素子400について、図18乃至図20を参照して説明する。
 固体撮像素子400は、埋込導体部12に代えて画素9間接続用の埋込導体部412を備える点で第1の実施の形態に係る固体撮像素子100と相違する。また、固体撮像素子400は、絶縁部414を備える点で第1の実施の形態に係る固体撮像素子100と相違する。さらに、固体撮像素子400は、コンタクト電極460と埋込導体部470が設けられる点で第1の実施の形態に係る固体撮像素子100と相違する。
 なお、固体撮像素子400のうち、第1の実施の形態に係る固体撮像素子100と同様の機能を有する部分は、詳細な説明及び図18乃至図20への図示を省略する。すなわち、固体撮像素子400の画素9内に形成されるFFTI11、絶縁部13、ウェル層21、光電変換素子22、ゲート絶縁膜31、ゲート電極32,33,34及び35、並びにフローティングディフュージョン41及び高濃度不純物拡散層42については、詳細な説明を省略する。
 図18は、固体撮像素子400のレイアウトの一例を示す平面図である。図19は、図18に示すB-B’断面における固体撮像素子400の画素9の断面図である。図19は、転送トランジスタTtr及びリセットトランジスタTrsを含む部分における断面図である。図20は、図18に示すC-C’断面における固体撮像素子400の画素9の断面図である。図20は、増幅トランジスタTam及びセレクトトランジスタTslを含む部分における断面図である。
 図18に示すように、固体撮像素子400は、画素9内にコンタクト電極460を有している。また、図19、図20に示すように、固体撮像素子400は、FFTI11の上部に設けられた埋込導体部412と、埋込導体部412の上部に設けられた絶縁部414とを有している。
 埋込導体部412は、FFTI11と絶縁部414との間に設けられる。埋込導体部412は、基板2の絶縁部13よりも深い位置まで形成され、隣接する画素9双方のウェル層21と密接して配置されている。すなわち、埋込導体部412は、各画素9間を電気的に接続する機能を有する。
 一方、本実施の形態の埋込導体部412は、第1の実施の形態の埋込導体部12と異なり、コンタクト電極としての機能は有していない。埋込導体部412は、埋込導体部12と同様の材料により形成される。埋込導体部412は、FFTI11の上部に導体膜を埋め込んだ後、埋め込んだ導体の上部を除去して形成される。
 絶縁部414は、埋込導体部412の上部に設けられ、絶縁部414のキャップ層としての機能を有する。絶縁部414は、例えば酸化シリコン又は窒化シリコン、もしくはその他の絶縁材料により形成される。絶縁部414は、トレンチ内の埋込導体部412上部に絶縁部を埋め込むことにより形成される。
 図18に示すように、コンタクト電極460は、GNDコンタクト50と接続されてコンタクトを取るための領域である。図20に示すように、コンタクト電極460は、ウェル層21と接続され、ウェル層21をGNDコンタクト50から入力された電位に固定する。コンタクト電極460は、画素9領域内に形成される。また、コンタクト電極460は、画素9領域内とともに画素9領域の外(図1に示す画素領域3の外)に配置されてもよい。
 コンタクト電極460が画素9領域内に形成される場合、コンタクト電極460は、数個の画素9に1つ設けられる。この場合、コンタクト電極460が設けられる画素9は、青色(B)のカラーフィルタが設けられた画素9とすることができる。短波長である青色光が入射される画素9では、青色光の光学特性に起因して光入射面の反対側面(図19の上面)となるトランジスタ形成面のパターンの違いの影響を抑制することができるためである。このため、青色(B)のカラーフィルタが設けられた画素9にコンタクト電極460を設けた場合、画素9間の出力のバラつきを抑制し、各画素9からの出力を均一性に向上させることができる。
 画素9は、埋込導体部412により電気的に接続されている。このため、1つのコンタクト電極460が、分離された個々の画素9のウェル層21の電位(基準電位)コンタクトとして機能する。コンタクト電極460は、GNDコンタクト50とコンタクトを取るために設けられた、不純物が高濃度で拡散された領域である。
 図20に示すように、コンタクト電極460は、下面がウェル層21と電気的に接触する深さに形成される。コンタクト電極460は、基板2に設けられたトレンチ内に導体膜が埋め込まれて形成される。導体膜は、例えばP型の不純物がドープされたシリコン又は他の半導体材料、もしくは金属が用いられる。シリコンとしては、例えば多結晶シリコン、アモルファスシリコン、エピタキシャル成長させたシリコン等が用いられる。
 <第4の実施の形態の効果>
 本実施の形態に係る固体撮像素子400では、以下の効果を奏する。
 (7)固体撮像素子400では、各画素9間が埋込導体部412で電気的に接続されるとともに、コンタクト電極460が数個の画素9のうちの1つの画素9に設けられる。これにより、各画素9にコンタクト電極460を設ける場合と比較してコンタクト電極460の数を減少させることができ、固体撮像素子300の小面積化することができる。
 (8)固体撮像素子400では、青色(B)のカラーフィルタが設けられ波長の短い青色光が入射する画素9にコンタクト電極460が設けられるようにすることができる。この場合、コンタクト電極460の有無による画素9間の出力のバラつきを抑制し、各画素9からの出力を均一性に向上させることができる。
 5.第5の実施の形態:固体撮像素子
 本開示の第5の実施の形態に係る固体撮像素子500について説明する。固体撮像素子500は、第1の実施の形態において説明した固体撮像装置1の固体撮像素子100に代えて使用可能な固体撮像素子である。
 (5.1)固体撮像素子の構成
 第5の実施の形態である固体撮像素子500について、図21乃至図23を参照して説明する。図21に示すように、固体撮像素子500は、埋込導体部512が、画素9同士の境界に設けられたFFTI11の一部の面に密接して設けられている点で、第1の実施の形態に係る固体撮像素子100と相違する。
 固体撮像素子500は、平面視で1つの画素9の四隅を含む領域にそれぞれ埋込導体部512を備えている。また、固体撮像素子500は、2つの画素9に挟まれた境界上にそれぞれ設けられた埋込導体部515を備える点で第1の実施の形態に係る固体撮像素子100と相違する。
 なお、固体撮像素子500のうち、第1の実施の形態に係る固体撮像素子100と同様の機能を有する部分は、詳細な説明及び図21乃至図23への図示を省略する。すなわち、固体撮像素子500の画素9内に形成されるFFTI11、絶縁部13、ウェル層21、光電変換素子22、ゲート絶縁膜31、ゲート電極32,33,34及び35、並びにフローティングディフュージョン41及び高濃度不純物拡散層42については、詳細な説明を省略する。
 図21は、固体撮像素子500のレイアウトの一例を示す平面図である。図22は、図21に示すD-D’断面における固体撮像素子500の画素9の断面図である。また図22は、電子トラップ機能を有する埋込導体部515を含む領域の断面図である。図23は、図2に示すE-E’断面における固体撮像素子500の画素9の断面図である。また図23は、コンタクト電極として機能する埋込導体部512を含む領域の断面図である。
 画素9の四隅に設けられた埋込導体部512は、第1の実施の形態における埋込導体部12と同様に、ウェル層21の電位を固定するコンタクト電極として機能する。図21に示すように、固体撮像素子500のFFTI11は、画素9同士の境界の全てに設けられている。
 固体撮像素子500の埋込導体部512は、各画素9同士の境界の一部、特に2×2で配置された4つの画素9のうち、隣接する画素9同士を分離する4つのFFTI11が交差する部分(4つの画素9の中心部分)を含む領域に設けられている。すなわち、固体撮像素子500の埋込導体部512は、1つの画素9の四隅に設けられている。
 図22に示すように、埋込導体部512は、画素9の四隅を含む領域のFFTI11の上方(図22の上側)に、絶縁部13よりも深く、かつウェル層21と接触するように設けられている。図21では、一例として、平面視で十字形状の埋込導体部512が図示されている。埋込導体部512は、第1の実施の形態の埋込導体部12と同様の材料及び製法により形成することができる。
 画素9間の境界上に設けられた埋込導体部515は、大光量時に埋込導体部512又は515を介した隣接する画素9への電荷のオーバーフローを抑制するための電子トラップ機能を有する。埋込導体部515は、画素9同士の境界に位置するFFTI11の一部の上方(図22の上側)に、絶縁部13よりも深くかつウェル層21と接触するように設けられている。埋込導体部515は、例えばN型の不純物がドープされたシリコン又は他の半導体材料、もしくは金属が用いられる。シリコンとしては、例えば多結晶シリコン、アモルファスシリコン、エピタキシャル成長させたシリコン等が用いられる。
 埋込導体部512は、GNDコンタクト50と電気的に接続される。これにより、埋込導体部512は、コンタクト電極として機能する。埋込導体部512は、隣接する4つの画素9間でGNDコンタクト用のコンタクト電極として共用される。画素9は、それぞれの四隅に4つのコンタクト電極を有することとなる。このため、固体撮像素子500では、いずれかの埋込導体部512がコンタクト電極として機能しなくなった場合であっても、他の埋込導体部512をコンタクト電極として機能させることができる。よって、固体撮像素子500を有する固体撮像装置1の品質を向上させることができる。
 一方、埋込導体部515は、埋込導体部515に正電圧を印加するVDDコンタクト570と電気的に接続される。埋込導体部515は、例えばN型半導体材料で形成され、正電圧が印加されることで光電変換素子22内に蓄積した電子をトラップする。
 これにより、大光量により光電変換素子22内に蓄積した電子が隣接画素へオーバーフローしそうな場合であっても、隣接する画素9に電子が流れないようにすることができる。これにより、固体撮像素子500は、異なる色のカラーフィルタが配置された隣接する画素9間での混色を抑制することができる。また、固体撮像素子500では、光電変換素子22から埋込導体部515へのバリアと、光電変換素子22から転送トランジスタTtr等の各トランジスタへのバリアとの強度に差をつけることが好ましい。これにより、大光量時に光電変換素子22からあふれ出した電子が各トランジスタに対して影響を与えることを抑制することができる。
 なお、固体撮像素子500は、埋込導体部512に代えて、第1の実施の形態の変形例の埋込導体部12A乃至12Gのいずれかを有していても良い。また、固体撮像素子500では、埋込導体部515が、第1の実施の形態の変形例の埋込導体部12A乃至12Gと同様の構成とされていても良い。更に、固体撮像素子500は、絶縁部13に代えて、第3の実施の形態の絶縁部313を有していても良い。
 <第5の実施の形態の効果>
 本実施の形態に係る固体撮像素子500では、第1の実施の形態に記載の効果に加えて、以下の効果を奏する。
 (9)固体撮像素子500は、VDDコンタクトと電気的に接続され、VDDコンタクトから正電圧が印加されることで光電変換素子22からあふれ出した電子をトラップする埋込導体部515を備えている。このため、大光量時において、光電変換素子22からあふれ出した電子が隣接する画素9に流れることを抑制し、隣接する画素9との混色を抑制することができる。
 6.第6の実施の形態:固体撮像素子
 本開示の第6の実施の形態に係る固体撮像素子600について説明する。固体撮像素子600は、第1の実施の形態において説明した固体撮像装置1の固体撮像素子100に代えて使用可能な固体撮像素子である。
 (6.1)固体撮像素子の構成
 第6の実施の形態では、固体撮像素子600の2つの例である固体撮像素子600A及び600Bについて、図24、図25を参照して説明する。
 なお、固体撮像素子600のうち、第1の実施の形態に係る固体撮像素子100と同様の機能を有する部分は、詳細な説明及び図24、図25への図示を省略する。すなわち、固体撮像素子600Aと固体撮像素子600Bの画素9内に形成されるFFTI11、絶縁部13、ウェル層21、光電変換素子22、ゲート絶縁膜31、ゲート電極32,33,34及び35、並びにフローティングディフュージョン41及び高濃度不純物拡散層42については、詳細な説明を省略する。
 (6.1.1)固体撮像素子600の第1の例
 図24は、固体撮像素子600の一例である固体撮像素子600Aのレイアウトの一例を示す平面図である。
 図24に示すように、固体撮像素子600Aは、埋込導体部12に代えて、2つの画素9に挟まれた境界上の領域の一部に設けられた埋込導体部612Aを備えている点で第1の実施の形態に係る固体撮像素子100と相違する。また、固体撮像素子600Aは、各画素を取り囲むFFTI11上の埋込導体部612Aが形成された領域を除いた領域に埋込導体部615Aを備える点で第1の実施の形態に係る固体撮像素子100と相違する。以下、FFTI11、埋込導体部612A及び埋込導体部615Aの配置、並びにGNDコンタクト50の接続について説明する。
 固体撮像素子600Aは、隣接する2つの画素9を画素共有単位とした固体撮像素子である。埋込導体部612Aは、隣接する2つの画素9に対して1つ設けられる。埋込導体部612Aは、隣接する2つの画素9の境界に設けられたFFTI11(不図示)の上部(図24中の手前側)に設けられている。
 埋込導体部612Aは、平面視で、2つの画素9に挟まれたFFTI11の中央近傍に設けられている。埋込導体部612Aの上面は、後述する埋込導体部615Aから露出しており、GNDコンタクト50が接続される。埋込導体部612Aは、第1の実施の形態に記載の埋込導体部12と同様に、コンタクト電極として機能する。埋込導体部612Aは、隣接する2つの画素9の境界に設けられたFFTI11上の一部に設けられた以外は埋込導体部12と同様にして形成される。
 埋込導体部615Aは、各画素9の境界に設けられたFFTI11(不図示)の上部に設けられる。埋込導体部615Aは、FFTI11上の埋込導体部612Aが形成された領域を除いた領域に形成される。埋込導体部615Aは、第5の実施の形態に記載の埋込導体部515と同様に、大光量時に埋込導体部612A又は615Aを介した隣接する画素9への電荷のオーバーフローを抑制するための電子トラップ機能を有する。埋込導体部615Aは、各画素9のほとんどを取り囲む領域に設けられた以外は埋込導体部515と同様にして形成される。
 埋込導体部615Aには、埋込導体部615Aに正電圧を印加するVDDコンタクト670が接続される。VDDコンタクト670を介して正電圧が印加されることにより、埋込導体部615Aは光電変換素子22からあふれ出した電子をトラップする。VDDコンタクト670は、第5の実施の形態のVDDコンタクト570と同様の材料及び方法により形成される。
 このような固体撮像素子600Aでは、2つの画素9で構成される画素共有単位ごとにGNDコンタクト用電極としての埋込導体部612Aを共有する。固体撮像素子600Aに高輝度の光源が入射して埋込導体部612Aを介して画素9から電子が溢れた場合、埋込導体部612Aを介して共有画素単位内の他の画素9に電子が流入するものの、共有画素単位外の他の画素9への電子の流入を抑制することができる。このため、共有画素単位での欠陥による画素補正と同等の処理で画質の低下を抑制することができる。
 (6.1.2)固体撮像素子600の第2の例
 図25は、固体撮像素子600の一例である固体撮像素子600Bのレイアウトの一例を示す平面図である。
 図25に示すように、固体撮像素子600Bは、埋込導体部12に代えて、4つの画素9に囲まれた境界上の領域に設けられた埋込導体部612Bを備えている点で第1の実施の形態に係る固体撮像素子100と相違する。また、固体撮像素子600Bは、各画素を取り囲むFFTI11上の埋込導体部612Bが形成された領域を除いた領域に埋込導体部615Bを備える点で第1の実施の形態に係る固体撮像素子100と相違する。以下、FFTI11、埋込導体部612B及び埋込導体部615Bの配置、並びにGNDコンタクト50の接続について説明する。
 固体撮像素子600Bは、2×2のマトリクス状に配列された4つの画素9を画素共有単位とした固体撮像素子である。埋込導体部612Bは、マトリクス状に配列された4つの画素9に対して1つ設けられる。埋込導体部612Bは、4つの画素9の中心に位置するFFTI11(不図示)の上部(図25中の手前側)に設けられている。埋込導体部612Bの上面は、後述する埋込導体部615Bから露出しており、GNDコンタクト50が接続される。
 埋込導体部615Bは、各画素9の境界に設けられたFFTI11(不図示)の上部に設けられる。埋込導体部615Bは、FFTI11上の埋込導体部612Bが形成された領域を除いた領域に形成される。埋込導体部615Bは、埋込導体部615Aと同様に、大光量時に埋込導体部612B又は615Bを介した隣接する画素9への電子のオーバーフローを抑制するための電子トラップ機能を有する。埋込導体部615Bは、各画素9のほとんどを取り囲む領域に設けられた以外は埋込導体部515と同様にして形成される。
 このような固体撮像素子600Bでは、2つの画素9で構成される画素共有単位ごとにGNDコンタクト用電極としての埋込導体部612Bを共有する。固体撮像素子600Bに高輝度の光源が入射して埋込導体部612Bを介して画素9から電子が溢れた場合、埋込導体部612Bを介して共有画素単位内の他の画素9に電子が流入するものの、共有画素単位外の他の画素9への電子の流入を抑制することができる。このため、共有画素単位での欠陥による画素補正と同等の処理で画質の低下を抑制することができる。
 <第6の実施の形態の効果>
 本実施の形態に係る固体撮像素子600では、第1の実施の形態に記載の効果に加えて、以下の効果を奏する。
 (10)固体撮像素子600は、VDDコンタクトと電気的に接続され、VDDコンタクトから正電圧が印加されることで光電変換素子22からあふれ出した電子をトラップする埋込導体部615A,615Bを備えている。このため、固体撮像素子600は、大光量時において、光電変換素子22からあふれ出した電子が隣接する画素9に流れることを抑制し、隣接する画素9との混色を抑制することができる。
 (11)固体撮像素子600は、画素9から電子が溢れた場合でも、共有画素単位外の他の画素9への電子の流入を抑制することができる。このため、固体撮像素子600は、共有画素単位での欠陥による画素補正と同等の処理で画質の低下を抑制することができる。
 7.第7の実施の形態:固体撮像装置
 本開示の第7の実施の形態に係る固体撮像素子700について説明する。固体撮像素子700は、第1の実施の形態において説明した固体撮像装置1の固体撮像素子100に代えて使用可能な固体撮像素子である。
 (7.1)固体撮像素子の構成
 第7の実施の形態である固体撮像素子700について、図26を参照して説明する。図26に示すように、固体撮像素子700は、GNDコンタクト750が、埋込導体部712中まで設けられている点で、第1の実施の形態に係る固体撮像素子100と相違する。
 なお、固体撮像素子700のうち、第1の実施の形態に係る固体撮像素子100と同様の機能を有する部分は、詳細な説明及び図26への図示を省略する。すなわち、固体撮像素子500の画素9内に形成されるFFTI11、絶縁部13、ウェル層21、光電変換素子22、ゲート絶縁膜31、ゲート電極32,33,34及び35、並びにフローティングディフュージョン41及び高濃度不純物拡散層42については、詳細な説明を省略する。
 GNDコンタクト750は、埋込導体部712を貫通し、FFTI11に接する位置まで設けられている。GNDコンタクト750の先端は、FFTI11内にまで到達するように形成されていても良い。
 <第7の実施の形態の効果>
 本実施の形態に係る固体撮像素子700では、第1の実施の形態に記載の効果に加えて、以下の効果を奏する。
 (12)図27は、第1の実施の形態である固体撮像素子100(図3)のGNDコンタクト50付近を拡大した図である。埋込導体部12は、ウェル層21とオーミック接合されて電気的に接続される。埋込導体部12が、光電変換素子22内のシリコンと屈折率が近い材質である例えばポリシリコンで形成されていると、このポリシリコンの部分(埋込導体部12)で、隣接画素からの光が透過してしまう可能性がある。
 図27に矢印で示したように、埋込導体部12とウェル層21とが接触する部分で、光が、隣接する画素に漏れ込み、混色が発生する可能性がある。
 図26に示した第7の実施の形態における固体撮像素子700は、GNDコンタクト750が、埋込導体部12内まで設けられている。よって、埋込導体部12とウェル層21とが接触する部分で、光が、隣接する画素に漏れ込むような状況が発生したような場合であっても、その光は、GNDコンタクト750により反射され、隣接画素側に漏れ込むようなことはない。よって混色を防ぐことができる。
 第7の実施の形態は、第1乃至第6の実施の形態と組み合わせて適用することができる。
 (7.2)固体撮像素子の製造方法
 図28を参照して、第7の実施の形態に係る固体撮像素子700の製造方法について説明する。固体撮像素子700は、第1の実施の形態に係る固体撮像素子100と比較して、GNDコンタクト750が、埋込導体部712を貫通し、FFTI11に接する位置(FFTI11内)まで形成されている点が異なり、他の点は同一であるため、このGNDコンタクト750の形成に係わる工程について説明を加える。
 図4乃至図6のAまでの工程により、FFTI11で分離された画素9内に、光電変換素子22が形成され、転送トランジスタTtrのゲート電極32や、リセットトランジスタTrsのゲート電極33が形成されている状態である。
 図28のAに示すように、各トランジスタが形成された基板2の上面を覆うように層間絶縁膜781が形成される。
 図28のBに示すように、層間絶縁膜781を貫通し、埋込導体部12を貫通するコンタクトホールが形成される。コンタクトホールは、FFTI11内に充填されているシリコン酸化膜又はシリコン窒化膜等のFFTI11の一部までエッチングされても良い。
 図28のCに示すように、コンタクトホール内に導電性材料が埋め込まれることにより、GNDコンタクト750が形成される。
 このようにして、埋込導体部712を貫通したGNDコンタクト750が形成され、そのようなGNDコンタクト750を備える固体撮像素子700が製造される。
 8.第8の実施の形態:電子機器
 次に、本開示の第8の実施の形態に係る電子機器について説明する。図29は、本開示の第8の実施の形態に係る電子機器1000の概略構成図である。
 第8の実施の形態に係る電子機器1000は、固体撮像装置1と、光学レンズ1002と、シャッタ装置1003と、駆動回路1004と、信号処理回路1005とを備えている。第8の実施の形態の電子機器1000は、固体撮像装置1として、本開示の第1の実施の形態に係る固体撮像装置1を電子機器(例えば、カメラ)に用いた場合の実施の形態を示す。
 光学レンズ1002は、被写体からの像光(入射光106)を固体撮像装置1の撮像面上に結像させる。これにより、固体撮像装置1内に一定期間にわたって信号電荷が蓄積される。シャッタ装置1003は、固体撮像装置1への光照射期間及び遮光期間を制御する。駆動回路1004は、固体撮像装置1の転送動作及びシャッタ装置1003のシャッタ動作を制御する駆動信号を供給する。駆動回路1004から供給される駆動信号(タイミング信号)により、固体撮像装置1の信号転送を行なう。信号処理回路1005は、固体撮像装置1から出力される信号(画素信号)に各種信号処理を行う。信号処理が行われた映像信号は、メモリ等の記憶媒体に記憶され、或いはモニタに出力される。
 なお、固体撮像装置1を適用できる電子機器1000としては、カメラに限られるものではなく、他の電子機器にも適用することができる。例えば、携帯電話機やタブレット端末等のモバイル機器向けカメラモジュール等の撮像装置に適用してもよい。また、第7の実施の形態では、固体撮像装置1として、第1の実施の形態に係る固体撮像装置1を電子機器に用いる構成としたが、他の構成としてもよい。例えば、第2の実施の形態に係る固体撮像装置1や、変形例に係る固体撮像装置1を電子機器に用いてもよい。
 本開示の固体撮像素子は、FFTIとその近傍に設けられた高濃度不純物領域、埋込導電体及び絶縁部の配置が上述した構成となっていればよく、他の部分の構成は問わない。すなわち、画素内の半導体素子の構成は、上述した構成以外の任意の構成とすることができる。また、本開示の固体撮像素子の不純物拡散領域の導電型は例示であり、P型領域とN型領域とを反対に形成しても良い。
 本発明の範囲は、図示され記載された例示的なの実施の形態に限定されるものではなく、本発明が目的とするものと均等な効果をもたらす全ての実施の形態をも含む。さらに、本発明の範囲は、請求項により画される発明の特徴の組み合わせに限定されるものではなく、全ての開示されたそれぞれの特徴のうち特定の特徴のあらゆる所望する組み合わせによって画されうる。
 なお、本技術は、以下のような構成を取ることができる。
(1)
 光電変換を行う光電変換素子と、
 基板の第1主面から第2主面に貫通し、前記光電変換素子を含む画素の間に形成された完全貫通型素子分離と、
 前記完全貫通型素子分離の前記第1主面側に密着して設けられた第1導体部と
 を備える固体撮像素子。
(2)
 前記第1導体部は、前記基板の前記第1主面に形成されたトレンチ内に埋め込まれており、
 前記基板の前記第1主面に形成された高濃度不純物拡散層と、
 前記第1導体部と前記高濃度不純物拡散層との間に設けられた絶縁部と
 をさらに備える
 前記(1)に記載の固体撮像素子。
(3)
 前記第1導体部は、前記絶縁部よりも深く形成され、
 前記高濃度不純物拡散層は、前記絶縁部よりも浅く形成される
 前記(2)に記載の固体撮像素子。
(4)
 前記高濃度不純物拡散層よりも深い領域に形成されたウェル層を備え、
 第1導体部は、前記絶縁部よりも深い領域において前記ウェル層と密接して配置されている
 前記(2)に記載の固体撮像素子。
(5)
 前記第1導体部の前記第1主面側に密着して設けられたキャップ層を備え、
 前記第1導体部は、隣接する複数の画素の前記ウェル層と密接して配置されている
 前記(4)に記載の固体撮像素子。
(6)
 前記ウェル層と電気的に接続され、前記画素内に形成されたコンタクト電極を備え、
 前記コンタクト電極は、前記第1導体部を介して、隣接する前記複数の画素の前記ウェル層を入力された電位に固定する
 前記(5)に記載の固体撮像素子。
(7)
 前記完全貫通型素子分離は、平面視で前記画素を取り囲んで設けられており、
 前記第1導体部は、前記完全貫通型素子分離の上方の全面又は一部の面に密接して配置される
 前記(1)乃至(6)のいずれかに記載の固体撮像素子。
(8)
 前記第1導体部は、隣接する2つの画素に挟まれた前記完全貫通型素子分離の上方及び2×2のマトリクス状に配列された4つの画素の中心に位置する前記完全貫通型素子分離の上方の少なくとも一方に設けられる
 前記(7)に記載の固体撮像素子。
(9)
 前記第1導体部は、前記完全貫通型素子分離を底面とするトレンチの一部又は全部が導体材料によって埋め込まれた形状である
 前記(1)乃至(8)のいずれかに記載の固体撮像素子。
(10)
 前記絶縁部は、少なくとも表面が絶縁材料で形成されている
 前記(2)に記載の固体撮像素子。
 (11)
 前記絶縁部は、前記第1導体部と前記高濃度不純物拡散層との間に設けられたトレンチの表面を覆う絶縁膜と、トレンチ内に埋め込まれた純ポリシリコン又は酸化物、もしくは空気層との二層構造である
 前記(10)に記載の固体撮像素子。
(12)
 前記第1導体部は、隣接する画素間で共用されるコンタクト電極である
 前記(1)乃至(11)のいずれかに記載の固体撮像素子。
(13)
 前記完全貫通型素子分離の上方の全面又は一部の面に密接して配置され、前記絶縁部よりも深くかつ前記ウェル層と接触するように設けられており、正電圧が印加されることで前記光電変換素子に蓄積された電子を引き寄せてトラップする第2導体部を備える
 前記(4)に記載の固体撮像素子。
(14)
 前記第1導体部を貫通して設けられているコンタクト電極をさらに備える
 前記(1)乃至(13)のいずれかに記載の固体撮像素子。
(15)
 光電変換を行う光電変換素子と、基板の第1主面から第2主面に貫通し、前記光電変換素子を含む画素の間に形成された完全貫通型素子分離と、前記完全貫通型素子分離の前記第1主面側に密着して設けられた第1導体部と、を有する固体撮像素子を含む固体撮像装置と、
 被写体からの像光を前記固体撮像装置の撮像面上に結像させる光学レンズと、
 前記固体撮像装置から出力される信号に信号処理を行う信号処理回路と
 を備える電子機器。
 1 固体撮像装置, 2 基板, 3 画素領域, 4 垂直駆動回路, 5 カラム信号処理回路, 6 水平駆動回路, 7 出力回路, 8 制御回路, 9 画素, 11 素子分離膜, 12 埋込導体部, 13 絶縁部, 21 ウェル層, 22 光電変換素子, 23 光電変換部, 31 ゲート絶縁膜, 32 ゲート電極, 33 ゲート電極, 34 ゲート電極, 35 ゲート電極, 41 フローティングディフュージョン, 42 高濃度不純物拡散層, 50 GNDコンタクト, 100 固体撮像素子, 106 入射光, 200 固体撮像素子, 300 固体撮像素子, 313 絶縁部, 400 固体撮像素子, 412 埋込導体部, 414 絶縁部, 460 コンタクト電極, 470 埋込導体部, 500 固体撮像素子, 512 埋込導体部, 515 埋込導体部, 570 VDDコンタクト, 600 固体撮像素子, 612 埋込導体部, 615 埋込導体部, 670 VDDコンタクト, 700 固体撮像素子, 712 埋込導体部, 750 GNDコンタクト, 781 層間絶縁膜

Claims (15)

  1.  光電変換を行う光電変換素子と、
     基板の第1主面から第2主面に貫通し、前記光電変換素子を含む画素の間に形成された完全貫通型素子分離と、
     前記完全貫通型素子分離の前記第1主面側に密着して設けられた第1導体部と
     を備える固体撮像素子。
  2.  前記第1導体部は、前記基板の前記第1主面に形成されたトレンチ内に埋め込まれており、
     前記基板の前記第1主面に形成された高濃度不純物拡散層と、
     前記第1導体部と前記高濃度不純物拡散層との間に設けられた絶縁部と
     をさらに備える
     請求項1に記載の固体撮像素子。
  3.  前記第1導体部は、前記絶縁部よりも深く形成され、
     前記高濃度不純物拡散層は、前記絶縁部よりも浅く形成される
     請求項2に記載の固体撮像素子。
  4.  前記高濃度不純物拡散層よりも深い領域に形成されたウェル層を備え、
     第1導体部は、前記絶縁部よりも深い領域において前記ウェル層と密接して配置されている
     請求項2に記載の固体撮像素子。
  5.  前記第1導体部の前記第1主面側に密着して設けられたキャップ層を備え、
     前記第1導体部は、隣接する複数の画素の前記ウェル層と密接して配置されている
     請求項4に記載の固体撮像素子。
  6.  前記ウェル層と電気的に接続され、前記画素内に形成されたコンタクト電極を備え、
     前記コンタクト電極は、前記第1導体部を介して、隣接する前記複数の画素の前記ウェル層を入力された電位に固定する
     請求項5に記載の固体撮像素子。
  7.  前記完全貫通型素子分離は、平面視で前記画素を取り囲んで設けられており、
     前記第1導体部は、前記完全貫通型素子分離の上方の全面又は一部の面に密接して配置される
     請求項1に記載の固体撮像素子。
  8.  前記第1導体部は、隣接する2つの画素に挟まれた前記完全貫通型素子分離の上方及び2×2のマトリクス状に配列された4つの画素の中心に位置する前記完全貫通型素子分離の上方の少なくとも一方に設けられる
     請求項7に記載の固体撮像素子。
  9.  前記第1導体部は、前記完全貫通型素子分離を底面とするトレンチの一部又は全部が導体材料によって埋め込まれた形状である
     請求項1に記載の固体撮像素子。
  10.  前記絶縁部は、少なくとも表面が絶縁材料で形成されている
     請求項2に記載の固体撮像素子。
  11.  前記絶縁部は、前記第1導体部と前記高濃度不純物拡散層との間に設けられたトレンチの表面を覆う絶縁膜と、トレンチ内に埋め込まれた純ポリシリコン又は酸化物、もしくは空気層との二層構造である
     請求項10に記載の固体撮像素子。
  12.  前記第1導体部は、隣接する画素間で共用されるコンタクト電極である
     請求項1に記載の固体撮像素子。
  13.  前記完全貫通型素子分離の上方の全面又は一部の面に密接して配置され、前記絶縁部よりも深くかつ前記ウェル層と接触するように設けられており、正電圧が印加されることで前記光電変換素子に蓄積された電子を引き寄せてトラップする第2導体部を備える
     請求項4に記載の固体撮像素子。
  14.  前記第1導体部を貫通して設けられているコンタクト電極をさらに備える
     請求項1に記載の固体撮像素子。
  15.  光電変換を行う光電変換素子と、基板の第1主面から第2主面に貫通し、前記光電変換素子を含む画素の間に形成された完全貫通型素子分離と、前記完全貫通型素子分離の前記第1主面側に密着して設けられた第1導体部と、を有する固体撮像素子を含む固体撮像装置と、
     被写体からの像光を前記固体撮像装置の撮像面上に結像させる光学レンズと、
     前記固体撮像装置から出力される信号に信号処理を行う信号処理回路と
     を備える電子機器。
PCT/JP2021/010393 2020-03-16 2021-03-15 固体撮像素子及び電子機器 WO2021187422A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2022508347A JPWO2021187422A1 (ja) 2020-03-16 2021-03-15
EP21771296.7A EP4123691A4 (en) 2020-03-16 2021-03-15 SEMICONDUCTOR IMAGING ELEMENT AND ELECTRONIC APPARATUS
US17/910,476 US20230197753A1 (en) 2020-03-16 2021-03-15 Solid-state image element and electronic device
CN202180013417.XA CN115053348A (zh) 2020-03-16 2021-03-15 固态摄像元件和电子装置
KR1020227027763A KR20220155264A (ko) 2020-03-16 2021-03-15 고체 촬상 소자 및 전자 기기

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-045553 2020-03-16
JP2020045553 2020-03-16

Publications (1)

Publication Number Publication Date
WO2021187422A1 true WO2021187422A1 (ja) 2021-09-23

Family

ID=77770980

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2021/010393 WO2021187422A1 (ja) 2020-03-16 2021-03-15 固体撮像素子及び電子機器

Country Status (6)

Country Link
US (1) US20230197753A1 (ja)
EP (1) EP4123691A4 (ja)
JP (1) JPWO2021187422A1 (ja)
KR (1) KR20220155264A (ja)
CN (1) CN115053348A (ja)
WO (1) WO2021187422A1 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016039315A (ja) * 2014-08-08 2016-03-22 株式会社東芝 固体撮像素子
JP2019004090A (ja) * 2017-06-19 2019-01-10 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置および電子機器

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102553314B1 (ko) * 2018-08-29 2023-07-10 삼성전자주식회사 이미지 센서
US20230005981A1 (en) * 2019-12-09 2023-01-05 Sony Semiconductor Solutions Corporation Solid-state image sensor and electronic device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016039315A (ja) * 2014-08-08 2016-03-22 株式会社東芝 固体撮像素子
JP2019004090A (ja) * 2017-06-19 2019-01-10 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置および電子機器

Also Published As

Publication number Publication date
EP4123691A1 (en) 2023-01-25
CN115053348A (zh) 2022-09-13
JPWO2021187422A1 (ja) 2021-09-23
KR20220155264A (ko) 2022-11-22
US20230197753A1 (en) 2023-06-22
EP4123691A4 (en) 2023-11-01

Similar Documents

Publication Publication Date Title
US11343455B2 (en) Solid-state imaging device, method of manufacturing solid-state imaging device, and electronic apparatus
JP4224036B2 (ja) フォトダイオード領域を埋め込んだイメージセンサ及びその製造方法
KR101765913B1 (ko) 고체 촬상 장치와 그 제조 방법, 및 전자 기기
KR101683296B1 (ko) 고체 촬상 장치와 그 제조 방법, 및 전자기기
US8319867B2 (en) Solid-state imager device, drive method of solid-state imager device and camera apparatus
TWI497702B (zh) Solid state camera device
US20160218138A1 (en) Solid-state image pickup device and method for manufacturing a solid-state image pickup device
JP4282049B2 (ja) 半導体装置、光電変換装置及びカメラ
WO2021117523A1 (ja) 固体撮像素子及び電子機器
JP2012199489A (ja) 固体撮像装置、固体撮像装置の製造方法、及び電子機器
JP5151371B2 (ja) 固体撮像装置並びにカメラ
JP2014192348A (ja) 固体撮像装置およびその製造方法、並びに電子機器
KR20090014122A (ko) 고체 촬상 소자, 고체 촬상 소자 제조 방법, 및 전자 정보기기
JP2010206174A (ja) 光電変換装置およびその製造方法ならびにカメラ
TWI725484B (zh) 固態成像裝置,用於製造固態成像裝置的方法和電子設備
KR20210049103A (ko) 고체 촬상 소자
US9343496B2 (en) Solid-state imaging device, production method thereof and camera
JP2010103316A (ja) 固体撮像装置およびその製造方法、並びに電子情報機器
KR20170111594A (ko) 이미지 센서 및 그 제조방법
US11183526B2 (en) Image sensor
JP2009188380A (ja) イメージセンサ及びその製造方法
WO2021187422A1 (ja) 固体撮像素子及び電子機器
JP2013162077A (ja) 固体撮像装置
JP2012204492A (ja) 固体撮像装置
JP4863517B2 (ja) 光電変換装置及びカメラ

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 21771296

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2022508347

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 2021771296

Country of ref document: EP

Effective date: 20221017