TW202005282A - 時脈產生電路及時脈產生方法 - Google Patents

時脈產生電路及時脈產生方法 Download PDF

Info

Publication number
TW202005282A
TW202005282A TW107119377A TW107119377A TW202005282A TW 202005282 A TW202005282 A TW 202005282A TW 107119377 A TW107119377 A TW 107119377A TW 107119377 A TW107119377 A TW 107119377A TW 202005282 A TW202005282 A TW 202005282A
Authority
TW
Taiwan
Prior art keywords
current
voltage
control
resistive element
clock generation
Prior art date
Application number
TW107119377A
Other languages
English (en)
Other versions
TWI668965B (zh
Inventor
吳旻庭
Original Assignee
円星科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 円星科技股份有限公司 filed Critical 円星科技股份有限公司
Priority to TW107119377A priority Critical patent/TWI668965B/zh
Priority to US16/104,071 priority patent/US10396806B1/en
Priority to US16/268,625 priority patent/US10686454B2/en
Priority to TW108110262A priority patent/TWI684329B/zh
Priority to CN201910226200.1A priority patent/CN110572154B/zh
Priority to CN201910288710.1A priority patent/CN110572150B/zh
Application granted granted Critical
Publication of TWI668965B publication Critical patent/TWI668965B/zh
Publication of TW202005282A publication Critical patent/TW202005282A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • H03F3/45188Non-folded cascode stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/06Frequency selective two-port networks including resistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • H03L7/0893Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump the up-down pulses controlling at least two source current generators or at least two sink current generators connected to different points in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • H03L7/0895Details of the current generators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/129Indexing scheme relating to amplifiers there being a feedback over the complete amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/144Indexing scheme relating to amplifiers the feedback circuit of the amplifier stage comprising a passive resistor and passive capacitor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/165A filter circuit coupled to the input of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45116Feedback coupled to the input of the differential amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45512Indexing scheme relating to differential amplifiers the FBC comprising one or more capacitors, not being switched capacitors, and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45526Indexing scheme relating to differential amplifiers the FBC comprising a resistor-capacitor combination and being coupled between the LC and the IC
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/06Phase locked loops with a controlled oscillator having at least two frequency control terminals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0807Details of the phase-locked loop concerning mainly a recovery circuit for the reference signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/087Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using at least two phase detectors or a frequency and phase detector in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

一種時脈產生電路包含一電荷幫浦單元、一低通濾波單元、一電壓至電流轉換單元及一電流控制時脈產生器,可應用於鎖相迴路、鎖頻迴路、時脈資料回復電路或延遲鎖定迴路。該電荷幫浦單元產生一第一幫浦電流。該低通濾波單元產生一第一控制電壓且提供一第一電阻值。該電壓至電流轉換單元產生一控制電流且提供一第二電阻值。該電流控制時脈產生器產生一輸出時脈信號。藉由該第一幫浦電流與該控制電流的大小的比值,及該第二電阻值對該第一電阻值的比值保持常數,使得該時脈產生電路的迴路頻寬能夠不受製程、溫度及電壓的影響保持固定。

Description

時脈產生電路及時脈產生方法
本發明是有關於一種時脈產生電路及方法,特別是指一種具有不受製程、電壓及溫度(簡稱PVT)影響的迴路頻寬之時脈產生電路及時脈產生方法。
鎖相迴路(Phase-Locked Loop;PLL)、鎖頻迴路(Frequency-Locked Loop;FLL)、時脈資料回復電路(Clock and Data Recovery Circuit;CDR)、或延遲鎖定迴路(Delay-Locked Loop;DLL)等時脈產生器已廣泛應用於各種不同領域的積體電路的設計中。在設計上述時脈產生器時,其迴路頻寬(Loop Bandwidth)是一項重要的設計參數,迴路頻寬會影響迴路的各項表現,如穩定度、鎖定速度、雜訊等,通常會將迴路頻寬設計在輸入時脈信號頻率的十分之一到百分之一之間。因此,在每個不同的應用規格中,設計者都必須重新設計迴路參數來滿足迴路頻寬的要求,增加了許多設計上的負擔。再者,當積體電路在生產及運作時,都會面臨製程(Process)、電壓(Voltage)及溫度(Temperature)等三種PVT參數的漂移(Variation)問題,導致迴路頻寬因漂移而影響迴路表現,甚至超出允許的範圍,使得迴路不穩定而無法運作。因此,如何解決習知的各種時脈產生器的迴路頻寬的設計問題,便成為一個重要的課題。
因此,本發明的目的,即在提供一種具有不受製程、電壓及溫度影響的迴路頻寬之時脈產生電路。
於是,本發明之一觀點揭示一種時脈產生電路,一種時脈產生電路,其相關的迴路頻寬不受製程、電壓、溫度(PVT)的影響,該時脈產生電路包含一電荷幫浦單元、一低通濾波單元、一電流控制時脈產生器、及一電壓至電流轉換單元。
該電荷幫浦單元在其一第一輸出端上提供一第一幫浦電流。該低通濾波單元耦接該電荷幫浦單元的該第一輸出端,該低通濾波單元在其第一輸出端上根據該第一幫浦電流建立一第一控制電壓。該電壓至電流轉換單元耦接該低通濾波單元的該第一輸出端、該電流控制時脈產生器及該電荷幫浦單元,並提供一控制電流至該電流控制時脈產生器。其中,該低通濾波單元包括一第一電阻性元件,該電壓至電流轉換單元包括一第二電阻性元件。
在一些實施態樣中,該控制電流的大小由該第一控制電壓及該電壓至電流轉換單元的該第二電阻性元件所決定。
在另一些實施態樣中,該電壓至電流轉換單元更進一步提供一第一參考電流,其中,該第一參考電流的大小及該控制電流的大小保持在一常數比值。
在另一些實施態樣中,該低通濾波單元的該第一電阻性元件的電阻值及該電壓至電流轉換單元的該第二電阻性元件的電阻值保持在一常數比值。
在另一些實施態樣中,該第一幫浦電流的大小及該第一參考電流的大小保持在一常數比值。
在另一些實施態樣中,該電荷幫浦單元還接收一第一差值信號,且回應該第一差值信號及該第一參考電流產生該第一幫浦電流,該第一幫浦電流的大小及該第一參考電流的大小保持在一常數比值。該低通濾波單元的該第一電阻性元件提供一與該時脈產生電路相關的迴路頻寬相關的第一電阻值。
該電壓至電流轉換單元根據該第一控制電壓及該第二電阻性元件產生該控制電流及該第一參考電流,其中,該第一參考電流的大小對該控制電流的大小之比值是常數,再者,該第二電阻性元件提供一與該時脈產生電路的迴路頻寬相關的第二電阻值,且該第二電阻值對該第一電阻值的比值是常數。該電流控制時脈產生器耦接該電壓至電流轉換單元以接收該控制電流,且根據該控制電流產生一輸出時脈信號。
於是,本發明之另一觀點,提供一種時脈產生方法,適用於一時脈產生電路,其相關的迴路頻寬不受製程、電壓、溫度(PVT)影響,該時脈產生電路包含一電荷幫浦單元、一低通濾波單元、一電壓至電流轉換單元、及一電流控制時脈產生器。
該低通濾波單元耦接該電荷幫浦單元的一第一輸出端,且包括一第一電阻性元件。該電壓至電流轉換單元耦接該電荷幫浦單元及該低通濾波單元的一第一輸出端,且包括一第二電阻性元件。該電流控制時脈產生器耦接該電壓至電流轉換單元。
該時脈產生方法包含:藉由該電荷幫浦單元接收一第一差值信號,且在其第一輸出端上提供一第一幫浦電流;藉由該低通濾波單元在其第一輸出端上根據該第一幫浦電流建立一第一控制電壓;藉由該電壓至電流轉換單元提供一控制電流。
在一些實施態樣中,該控制電流係根據該第一控制電壓及該電壓至電流轉換單元的該第二電阻性元件而產生。
在另一些實施態樣中,該低通濾波單元的該第一電阻性元件及該電壓至電流轉換單元的該第二電阻性元件的電阻值保持在一常數比值。
在另一些實施態樣中,該第一幫浦電流的大小及該控制電流的大小保持在一常數比值。
在另一些實施態樣中,該電荷幫浦單元接收一第一差值信號並提供一第一幫浦電流,該第一幫浦電流的大小與該控制電流的大小保持在一常數比值;該低通濾波單元的該第一電阻性元件提供一與該時脈產生電路相關的迴路頻寬的第一電阻值,並根據該第一幫浦電流建立一第一控制電壓;該電壓至電流轉換單元根據該第一控制電壓及該第二電阻性元件產生該控制電流;該第二電阻性元件提供一與該時脈產生電路相關的迴路頻寬的第二電阻值;其中,該第二電阻值對該第一電阻值的比值是常數;及藉由該電流控制時脈產生器根據該控制電流產生一輸出時脈信號。
本發明的功效在於:該時脈產生電路及該時脈產生方法藉由該電壓至電流轉換單元的該第二電阻性元件,及該低通濾波單元的該第一電阻性元件的設計,使得其迴路頻寬不受製程、電壓、溫度(PVT)的影響。更詳細地說,藉由該第二電阻性元件的該第二電阻值及該第一電阻性元件的該第一電阻值的比值保持常數,且該第一幫浦電流所根據的該第一參考電流及該電壓至電流轉換單元的該控制電流的大小的比值保持常數,使得該時脈產生電路所應用的鎖相迴路、鎖頻迴路、時脈資料回復電路、或延遲鎖定迴路的迴路頻寬都能保持常數的關係因而不受製程、溫度及電壓之影響。
在本發明被詳細描述之前,應當注意在以下的說明內容中,相同功能的元件是以相同的編號來表示。
第一實施例
請參閱圖1,係為本發明時脈產生電路100的第一實施例,包含一電荷幫浦(Charge Pump;CP)單元1、一個低通濾波(Low-Pass Filter; LPF)單元2、一個電壓至電流轉換單元(V-I Converter)3、及一個電流控制振盪器(Current Controlled Oscillator;CCO)4,其中該電荷幫浦單元1可耦接一個相位偵測器(Phase Detector;PD)6,且該電流控制振盪器4可耦接一個除頻電路(Frequency Divider)5,據以形成一個鎖相迴路(PLL)。
該除頻電路5接收一輸出時脈信號FOUT ,並產生一除頻時脈信號FFBK ,且該輸出時脈信號FOUT 的頻率除以該除頻時脈信號FFBK 的頻率等於一預定數值,該預定數值例如是一正整數或是分數。該相位偵測器6接收一輸入時脈信號FIN (即時脈參考信號),並耦接該除頻電路5以接收該除頻時脈信號FFBK ,且該相位偵測器6比較該輸入時脈信號FIN 及該除頻時脈信號FFBK 之間的相位差,以產生一與該相位差大小有關的一第一差值信號VD1
請參閱圖1與圖2,該電荷幫浦單元1包括一第一電荷幫浦11及一輸出端10,並接收該第一差值信號VD1 及一第一參考電流 Iref1 ,且回應該第一差值信號VD1 及該第一參考電流Iref1 在其輸出端10上提供一第一幫浦電流ICP1 。該低通濾波單元2包括一輸出端20,並耦接該電荷幫浦單元1的該輸出端10。該第一幫浦電流ICP1 在該低通濾波單元2的該輸出端20上建立一第一控制電壓VC1 。該電壓至電流轉換單元3耦接該低通濾波單元2的該輸出端20,並提供一控制電流ICCO 至該電流控制振盪器4,且提供該第一參考電流Iref1 至該電荷幫浦單元1。更詳細地說,該第一幫浦電流ICP1 的大小對該第一參考電流Iref1的大小之比值是常數。
該低通濾波單元2還包括一第一濾波器21。該第一濾波器21包含一第一電阻性元件RZ 、一第一電容性元件CZ 、及一第二電容性元件CP ,以接收該第一幫浦電流ICP1 ,並輸出產生該第一控制電壓VC 。該第一電阻性元件RZ 的電阻值等於一第一電阻值。
請再參考圖2,在本實施例中,該第一濾波器21的該第一電阻性元件RZ 及該第一電容性元件CZ 串聯於該第一電荷幫浦11及一接地點之間,且該第二電容性元件CP 與串聯的該第一電阻性元件RZ 及該第一電容性元件CZ 並聯。在本實施例中,由於該低通濾波單元2的該輸出端20耦接到該電荷幫浦單元1的該輸出端10,所以該輸出端10上的一第一輸出電壓VCP 相同於該輸出端20上的該第一控制電壓VC 。而在其他實施例中,例如因為該第一濾波器21所包含的元件不同,該低通濾波單元2的該輸出端20亦可以沒有耦接到該電荷幫浦單元1的該輸出端10,使得該輸出端10上的第一輸出電壓VCP 可以不同於該輸出端20上的該第一控制電壓VC
請再參考圖2,在本實施例中,該電壓至電流轉換單元3包括一第一電壓至電流轉換器31,該第一電壓至電流轉換器31耦接該低通濾波單元1的該輸出端20,以接收來自該低通濾波單元2輸出之該第一控制電壓VC ,並根據該第一控制電壓VC ,以產生該控制電流ICCO 及該第一參考電流Iref1 ,並將該第一參考電流Iref1 回饋給該電荷幫浦單元1。該第一電壓至電流轉換器31包含一第一電晶體M11 、一第二電阻性元件KVI1 、及一電流鏡311。
其中,該第一電晶體M11 包括一閘極端、一汲極端、及一源極端,該閘極端耦接該低通濾波單元2的該第一濾波器21的輸出端20以接收該第一控制電壓VC 。該第二電阻性元件KVI1 耦接於該第一電晶體M11 的該源極端及該接地點之間,其電阻值等於該第二電阻值。該電流鏡311耦接該第一電晶體M11 的該汲極端,並產生該控制電流ICCO 及該第一參考電流Iref1 。舉例來說,該電流鏡311至少包括一第二電晶體M12 、一第三電晶體M13 、及一第四電晶體M14 ,但不在此限。
其中,該第二電晶體M12 包括一閘極端、一接收一電源電壓的源極端、及一耦接該閘極端的汲極端,該汲極端還耦接該第一電晶體M11 的該汲極端。其中該第三電晶體M13 包括一耦接該第二電晶體M12 的該閘極端的閘極端、一接收該電源電壓的源極端、及一耦接該電流控制振盪器4且提供該控制電流ICCO 的汲極端。其中該第四電晶體M14 包括一耦接該第三電晶體M13 的該閘極端的閘極端、一接收該電源電壓的源極端、及一耦接該電荷幫浦單元1且提供該第一參考電流Iref1 的汲極端。
因此,該第一參考電流Iref1 的大小及該控制電流ICCO 的大小都取決於該第一控制電壓VC 的大小及該第二電阻性元件KVI1 的電阻值,且該第一參考電流Iref1 的大小被設計成對該控制電流ICCO 的大小之比值是常數。更詳細地說,在積體電路的設計中,藉由將該電流鏡311的該第二電晶體M12 、該第三電晶體M13 、及該第四電晶體M14 作適當的佈局(Layout),例如可以同單位大小的電晶體作佈局,則該第一參考電流Iref1 的大小對該控制電流ICCO 的大小的比值就能夠不受製程、電壓及溫度(PVT)影響而保持是固定的常數。
再者,在本實施例中,該第一電壓至電流轉換器31的該第二電阻性元件KVI1 與該低通濾波單元2的該第一電阻性元件RZ 都是同一種類型的主動式或被動式的電阻器,且兩者皆具有與該鎖相迴路的迴路頻寬(Loop Bandwidth)相關的電阻值。只要在積體電路的設計中,藉由將該第一電阻性元件RZ 及該第二電阻性元件KVI1 作適當的佈局,例如以同單位大小的電阻作佈局,則兩者的電阻比值就能夠不受製程、溫度及電壓影響而保持是固定的常數。
另要補充說明的是:雖然在本實施例中,該第一電晶體M11 是一種NMOS電晶體,該第二至該第四電晶體M12 ~M14 則是一種PMOS電晶體,但孰悉該技術領域之通常知識者亦明瞭該第一電晶體M11 亦可以是PMOS電晶體,而該第二至該第四電晶體M12 ~M14 則是NMOS電晶體,且亦可將所耦接的電源電壓及接地作簡單地改變,或者,該第一至第四電晶體M11 ~M14 也可以是其他種類的電晶體元件,不在此限。此外,該第一電容性元件CZ 及該第二電容性元件CP 在積體電路的設計中,例如可以採用金屬與金屬之間的平板電容,或者,採用以電晶體為等效電容等方式來實現,但不限於此。
再者,在本實施例中,該電流控制振盪器4耦接該電壓至電流轉換單元3的該第一電壓至電流轉換器31,以接收該控制電流ICCO ,且該電流控制振盪器4根據該控制電流ICCO 產生該輸出時脈信號FOUT 。舉例來說,該輸出時脈信號FOUT 的頻率大小正比於該控制電流ICCO 的大小,當該控制電流ICCO 越大時,該輸出時脈信號FOUT 的頻率越高,反之亦然。
該鎖相迴路(PLL)的迴路頻寬fBW 如下列公式(1),其中,ICP1 是該第一幫浦電流,N是該除頻電路5的除數,即該輸出時脈信號FOUT 的頻率除以該除頻時脈信號FFBK 的頻率所等於的該預定數值,KCCO 是該電流控制振盪器4的轉換增益(即該輸出時脈信號FOUT 的頻率大小對該控制電流ICCO 的大小之比值),RZ 是該第一電阻性元件,KVI1 是該第二電阻性元件,FIN 是該輸入時脈信號,M及β都是常數。
Figure 02_image001
...(1)
Figure 02_image003
Figure 02_image005
由上列的公式(1)可知,M是該控制電流ICCO 的大小對該第一幫浦電流ICP1 的大小之電流比值,β是該第一電阻性元件RZ 對該第二電阻性元件KVI1 的電阻比值。在本實施例中,由於M及β皆不受製程、溫度及電壓影響而保持常數,所以使得該迴路頻寬fBW 也不受製程、溫度及電壓影響而與該輸入時脈信號FIN 的頻率保持固定的常數關係。
第二實施例
請參閱圖1與圖3,是本發明的第二實施例,係自第一實施例衍生而來,其中該電壓至電流轉換單元3包含一第一電壓至電流轉換器32,其包含一第一運算放大器(Operational Amplifier;OP)321及一第二電阻性元件KVI1
該第一運算放大器321包括一正輸入端、一負輸入端、及一耦接該負輸入端的輸出端,並還耦接到該電荷幫浦單元1的該第一電荷幫浦11。該第一運算放大器321是作為一單增益緩衝器來使用,透過該正輸入端耦接該低通濾波單元2的該第一濾波器21,以接收該第一控制電壓VC ,並透過其輸出端耦接該第二電阻性元件KVI1 以產生該控制電流ICCO ,並產生供該電荷幫浦單元1接收的該第一參考電流Iref1
請再參閱圖3與圖4,圖4係進一步地說明該第一運算放大器321可屬於一種兩級式運算放大器,該第一運算放大器321包含一第一級電路322、一第二級電路323、及一電晶體M36 。該第一級電路322的作用在於提供高增益(High Gain),且該第二級電路323的作用在於提供高擺幅(High Swing)。舉例來說,該第一級電路322包括多個電晶體M31 ~M34 及一參考電流源ISS ,該等電晶體M31 ~M32 的該等閘極端分別是該第一運算放大器321的該正輸入端Vinp 及該負輸入端Vinn ,以分別接收圖3所示的該第一控制電壓VC 及一電壓VC '。該第二級電路323包括一補償電容器C1 、一電晶體M35 、及一參考電流源Ibias 。該電晶體M35 所產生的電流分流成該控制電流ICCO 及流過該參考電流源Ibias 的電流,因此,藉由電路設計的安排,使得該控制電流ICCO 遠大於流過該參考電流源Ibias 的電流,則該電晶體M35 所產生的電流可以被視為等於該控制電流ICCO 。再藉由該二電晶體M35 、M36 在積體電路中作適當的佈局,例如以同單位大小的電晶體作佈局,則該第一參考電流Iref1 的大小對該控制電流ICCO 的大小的比值就能夠不受製程、溫度及電壓影響而保持是固定的常數。
請參閱圖3,該第二電阻性元件KVI1 包括一耦接該第一運算放大器321的該輸出端的第一端,及一耦接該電流控制振盪器4的第二端。該控制電流ICCO 經由該第二電阻性元件KVI1 流到該電流控制振盪器4。在本實施例中,該第二電阻性元件KVI1 的電阻值等於該第二電阻值。
在本實施例中,該迴路頻寬與該第一實施例相同。此外,該第二電阻性元件KVI1 及該第一電阻性元件RZ 都是類型相同的電阻器。此外,只要能夠提供高增益及高擺幅功用的運算放大器,都能滿足本發明的需求。
第三實施例
請參閱圖1與圖5,圖5是本發明的第三實施例,係自第二實施例衍生而來,在本實施例中,該低通濾波單元2的該第一濾波器21與該電壓至電流轉換單元3的該第一電壓至電流轉換器33是共用同一個運算放大器,即該第一運算放大器331,其設計方式與該第二實施例的該第一運算放大器321相同。雖本實施例係揭露共用同一運算放大器,然該第一濾波器21及該第一電壓至電流轉換器33也可以分別使用不同的運算放大器,其設計方式與本實施例的該第一運算放大器321相同。
該第一運算放大器331包括一接收一參考電壓的正輸入端與一耦接該第一電荷幫浦11以接收該第一輸出電壓VCP 的負輸入端及一輸出端。該參考電壓通常介於該電源電壓及該接地點的電位之間,以使該第一運算放大器331操作在一預定的偏壓條件。
請再參閱圖1與圖5,該第二電阻性元件KVI1 包括一耦接該第一運算放大器331的該輸出端的第一端,及一耦接該電流控制振盪器4的第二端,該控制電流ICCO 經由該第二電阻性元件KVI1 流到該電流控制振盪器4。在本實施例中,該第二電阻性元件KVI1 的電阻值等於該第二電阻值。
請再參閱圖5,該低通濾波單元2的該第一濾波器21的該第一電阻性元件RZ 及該第一電容性元件CZ 串聯於該第一運算放大器331的該負輸入端及該輸出端之間,該第二電容性元件CP 也耦接於該第一運算放大器331的該負輸入端及該輸出端之間。在本實施例中,該迴路頻寬與該第一實施例相同。
第四實施例
請參閱圖1與圖6,圖6是本發明的第四實施例,係自第一實施例衍生而來,在本實施例中,該電荷幫浦單元1包含兩個電荷幫浦單元,也就是說,除了包括該第一電荷幫浦11及該輸出端10之外,還包括另一第二電荷幫浦12及另一輸出端13。該低通濾波單元2還包含另一個輸出端23,且將原第一實施例中的濾波器拆解成本實施例的一第一濾波器21及一第二濾波器22,並分別在該二輸出端20、23上建立一第一控制電壓VC1 與一第二控制電壓VC2 ,且如圖6所示該兩濾波器21、22所包含的元件也不相同。此外,該電壓至電流轉換單元3包括一第一電壓至電流轉換器34與一第二電壓至電流轉換器35,分別耦接上述對應之兩濾波器22、21。該兩電壓至電流轉換器34、35分別產生一第一控制電流ICCO1 及一第二控制電流ICCO2 ,而該電流控制振盪器4所接收的該控制電流ICCO 等於該第一控制電流ICCO1 加上該第二控制電流ICCO2
在本實施例中,該第二電荷幫浦12與該第一電荷幫浦11的作用方式相似,並耦接該相位偵測器6,以接收該第一差值信號VD1 ,該第二電荷幫浦12還接收一第二參考電流Iref2 ,且回應該第一差值信號VD1 及該第二參考電流Iref2 產生該第二幫浦電流ICP2 ,該第一電荷幫浦11在此不再贅述。另外,該第二參考電流Iref2 等於第一參考電流Iref1 ,然本發明亦適用於兩個不同大小的參考電流Iref2 、Iref1 分別流入該第二電荷幫浦12與該第一電荷幫浦11。
該低通濾波單元2的該第一濾波器21包含該第一電阻性元件RZ 及該第二電容性元件CP ,且兩者相互並聯且位於該電荷幫浦單元1的該輸出端10及一接地點之間,以接收該第一幫浦電流ICP1 ,並產生該第一控制電壓VC1 。該第一電阻性元件RZ 的電阻值等於該第一電阻值。該第二濾波器22的該第一電容性元件CZ 耦接於該電荷幫浦單元1的該輸出端13及該接地點之間,以接收該第二幫浦電流ICP2 ,並產生該第二控制電壓VC2
該第一電壓至電流轉換器34耦接該低通濾波單元2的該輸出端23,以接收該第二控制電壓VC2 ,並產生該第一控制電流ICCO1 及該第一參考電流Iref1 。此外,該第一電壓至電流轉換器34包含一第一電晶體M21 、一第二電阻性元件KVI1 及一第一電流鏡341。其中該第一電晶體M21 包括一閘極端、一汲極端、及一源極端,該閘極端耦接該低通濾波單元2的該第二濾波器22的輸出端23,以接收該第二控制電壓VC2 。其中該第二電阻性元件KVI1 耦接於該第一電晶體M21 的該源極端及該接地點之間,該第二電阻性元件KVI1 的電阻值等於該第二電阻值。其中該第一電流鏡341耦接該第一電晶體M21 的該汲極端,並產生該第一控制電流ICCO1 及該第一參考電流Iref1 。舉例來說,該第一電流鏡341包括一第二電晶體M22 、一第三電晶體M23 及一第四電晶體M24 ,但不在此限。在本實施例中,由於該第一電流鏡341與該第一實施例的該電流鏡311的設計方式相同,在此不再贅述。
該第二電壓至電流轉換器35耦接該低通濾波單元2的該輸出端20,以接收該第一控制電壓VC1 ,並產生該第二控制電流ICCO2 。該第二電壓至電流轉換器35包含一第五電晶體M25 、一第三電阻性元件KVI2 、及一第二電流鏡351。其中該第五電晶體M25 包括一閘極端、一汲極端、及一源極端,該閘極端耦接該低通濾波單元2的輸出端20,以接收該第一控制電壓VC1 。其中該第三電阻性元件KVI2 耦接於該第五電晶體M25 的該源極端及該接地點之間。其中該第二電流鏡351耦接該第五電晶體M25 的該汲極端,並產生該第二控制電流ICCO2 。舉例來說,該第二電流鏡311包括一第六電晶體M26 及一第七電晶體M27 ,但不在此限。該第六電晶體M26 包括一閘極端、一接收該電源電壓的源極端、及一耦接該閘極端的汲極端,該汲極端還耦接該第五電晶體M25 的該汲極端。該第七電晶體M27 ,包括一耦接該第六電晶體M26 的該閘極端的閘極端、一接收該電源電壓的源極端、及一產生該第二控制電流ICCO2 的汲極端。
該電流控制振盪器4根據該第一控制電流ICCO1 及該第二控制電流ICCO2 產生該輸出時脈信號FOUT 。舉例來說,該輸出時脈信號FOUT 的頻率大小正比於該第一控制電流ICCO1 及該第二控制電流ICCO2 之和(即ICCO )的大小,當該第一控制電流ICCO1 及該第二控制電流ICCO2 之和越大時,該輸出時脈信號FOUT 的頻率越高,反之亦然。在該第四實施例中,該鎖相迴路的迴路頻寬是與公式(1)相同,最重要的是只要同樣地保持M與β都是不受製程、溫度及電壓影響的常數時,則該輸入時脈信號FIN 的頻率及該迴路頻寬就能保持固定的常數關係。
另外要補充說明的是:因為該第二電荷幫浦12所接收的該第二參考電流Iref2 及該第二電壓至電流轉換器35的該第三電阻性元件KVI2 隨著製程、溫度及電壓的影響,並不會改變該迴路頻寬,因此,該第二參考電流Iref2 可以如同該第一參考電流Iref1 的方式來設計而產生,或者,也可以藉由其他的偏壓電路或偏壓電流源來產生。同樣地,該第三電阻性元件KVI2 可以如同該第二電阻性元件KVI1 的方式來設計,或者,不與該第二電阻性元件KVI1 的設計方式一樣。另外再次說明的是,不論是採用前述哪種方式的設計來產生該第二參考電流Iref2 ,該第二參考電流Iref2 的大小可以等於該第一參考電流Iref1 (如同本實施例),該第二參考電流Iref2 的大小也可以與該第一參考電流Iref1 的大小不同。
第五實施例
請參閱圖1與圖7,圖7是本發明的第五實施例,係自第二及第四實施例衍生而來,其中,該電荷幫浦單元1包含兩電荷幫浦單元11、12,其電路結構與耦接方式相同於該第四實施例所述;該低通濾波單元2包含兩濾波器21、22,其電路結構與耦接方式相同於該第四實施例所述;該電壓至電流轉換單元3包含兩運算放大器36、37,其電路結構與耦接方式相同於該第二實施例所述,在此不再贅述。
第六實施例
請參閱圖1與圖8,圖8是本發明的第六實施例,係自第四實施例與第三實施例衍生而來,其中,該電荷幫浦單元1包含兩電荷幫浦單元11、12,其電路結構與耦接方式相同於該第四實施例所述(如圖6所示);該低通濾波單元2包含兩濾波器,即一第一濾波器21及一第二濾波器22,其電路結構與耦接方式相同於該第三實施例所述(如圖5所示);該電壓至電流轉換單元3至少包含兩電壓至電流轉換器38、39,且各電壓至電流轉換器38、39包含對應之電阻性元件KVI1 、KVI2 ;各電壓至電流轉換器38、39與耦接之濾波器22、21共用一運算放大器381、391,其電路結構與耦接方式相同於該第三實施例所述(如圖5所示),在此不再贅述。
第七實施例
請參閱圖1與圖9,圖9是本發明的第七實施例,該電荷幫浦單元1包含一第一電荷幫浦11、一輸出端10,一第二電荷幫浦12、及一輸出端13,該電荷幫浦單元1的該第二電荷幫浦12在該輸出端13上提供一第二幫浦電流ICP2 ,其電路結構與耦接方式相同於該第四實施例所述。該第一電壓至電流轉換器30是包含一第一運算放大器301及一第二電阻性元件KVI1 ,該第一運算放大器301及該第二電阻性元件KVI1 相同於第三實施例所述。該低通濾波單元2包含一第一濾波器21,而該第一濾波器21包含該運算放大器301,換言之,如圖9所示,該運算放大器301同時被該低通濾波單元2的該第一濾波器21與該電壓至電流轉換單元30的該第一電壓至電流轉換器301共同使用。
該第一濾波器21進一步包括一第一電容性元件CZ 、一第一電阻性元件RZ 與一第二電容性元件CP ,其中該第一電容性元件CZ 耦接於該電荷幫浦單元1的該輸出端13,以接收該第二幫浦電流ICP2 ,該第一電阻性元件RZ 與該第二電容性元件CP 耦接該電荷幫浦單元1的該輸出端10,以接收該第一幫浦電流ICP1 ,進而產生該第一控制電壓VC
該第一電壓至電流轉換器30耦接該第一電阻性元件RZ 與該第二電容性元件CP 及該第一電容性元件CZ ,以接收該第一控制電壓VC ,並產生該控制電流ICCO 及該第一參考電流Iref1 ,且提供該第二電阻值。更詳細地說,該第一運算放大器301包括一接收該第一控制電壓的正輸入端、一接收該第二控制電壓的負輸入端、及一耦接該低通濾波單元2的該輸出端20的輸出端,並產生該第一參考電流Iref1
該第二電阻性元件KVI1 包括一耦接該第一運算放大器301的該輸出端的第一端,及一耦接該電流控制振盪器4的第二端,該控制電流ICCO 經由該第二電阻性元件KVI1 流到該電流控制振盪器4。該第二電阻性元件KVI1 的電阻值等於該第二電阻值。該第一電阻性元件RZ 及該第二電容性元件CP 並聯於該第一運算放大器301的該正輸入端及該接地點之間,該第一電容性元件CZ 耦接於該第一運算放大器301的該負輸入端及該輸出端之間。在該第七實施例中,該鎖相迴路的迴路頻寬是與公式(1)相同,最重要的是只要同樣地保持M與β都是不受製程、溫度及電壓影響的常數時,則該輸入時脈信號FIN 的頻率及該迴路頻寬就能保持固定的常數關係。
請參閱圖1與圖10,圖10是一時脈資料回復電路(Clock and Data Recovery,簡稱CDR)的方塊圖,亦屬於本發明所揭示的一種迴路頻寬不受影響的時脈產生電路100,其包含一電荷幫浦單元1、一低通濾波單元2、一電壓至電流轉換單元3、及一電流控制振盪器4,該電荷幫浦單元1包括一第一電荷幫浦11與一第二電荷幫浦12,其中該第一電荷幫浦11耦接一相位偵測器6,且該第二電荷幫浦12耦接一頻率偵測器(Frequency Detector;FD)7。該電流控制振盪器4用以產生一輸出時脈信號FOUT 。此外,該電流控制振盪器4耦接一除頻電路5,據以形成該時脈資料回復電路。
該相位偵測器6並未耦接該除頻電路5,而是接收一資料信號D及來自該電流控制振盪器4所生之該輸出時脈信號FOUT ,並比較該資料信號D及該輸出時脈信號FOUT 的一相位差,以產生指示該相位差大小的該第一差值信號VD1 。該頻率偵測器7耦接該除頻電路5,以接收來自該除頻電路5所生之一除頻時脈信號FFBK ,並比較該輸入時脈信號FIN 及該除頻時脈信號FFBK 的一頻率差,以產生一指示該頻率差大小的一第二差值信號VD2
再者,該第一電荷幫浦11、該第二電荷幫浦12、該低通濾波單元2、該電壓至電流轉換單元3、及該電流控制振盪器4的設計可以通過該第四實施例至該第七實施例(參考圖6~圖9)各種態樣的實現,使得其M及β都是不受製程、溫度及電壓影響的常數,所以該時脈資料回復電路的迴路頻寬也不受製程、溫度及電壓影響而與該輸入時脈信號FIN 的頻率保持固定的常數關係。
請參閱圖1與圖11,圖11是一延遲鎖定迴路(Delay Lock Loop,簡稱DLL)的方塊圖,亦屬於本發明所揭示的一種迴路頻寬不受影響的時脈產生電路100,其包含一電荷幫浦單元1、一低通濾波單元2、一電壓至電流轉換單元3及一電流控制延遲線路(Current Controlled Delay Line)8。其中該電荷幫浦單元1、該低通濾波單元2、及該電壓至電流轉換單元3的設計可以通過該第一實施例至該第七實施例(參考圖2~3、圖5~9)各種態樣的實現,使得其M及β都是不受製程、電壓及溫度影響的常數,所以該延遲鎖定迴路的該迴路頻寬也不受製程、電壓及溫度影響而與該輸入時脈信號FIN 的頻率保持固定的常數關係。
請參閱圖1與圖12,圖12是一鎖頻迴路(Frequency Locked Loop,簡稱FLL)的方塊圖,亦屬於本發明所揭示的一種迴路頻寬不受影響的時脈產生電路100,其包含一電荷幫浦單元1、一低通濾波單元2、一電壓至電流轉換單元3及一電流控制振盪器4,其中,該電荷幫浦單元1耦接一頻率偵測器7,該電流控制振盪器4耦接一除頻電路5,據以形成該鎖頻迴路。
該電荷幫浦單元1、該低通濾波單元2、及該電壓至電流轉換單元3的設計可以通過該第一實施例至該第七實施例(參考圖2~3、圖5~9)各種態樣的實現,使得其M及β都是不受製程、溫度及電壓影響的常數,所以該鎖頻迴路的該迴路頻寬也不受製程、溫度及電壓影響而與該輸入時脈信號FIN 的頻率保持固定的常數關係。
參閱圖1與圖13,圖13係為本發明時脈產生方法的一個流程圖,該時脈產生方法適用於一其相關的迴路頻寬不受製程、電壓、溫度(PVT)影響的時脈產生電路。該時脈產生電路包含一電荷幫浦單元、一低通濾波單元、一電壓至電流轉換單元及一電流控制時脈產生器,該時脈產生方法包含以下步驟S1~S5: S1:設定該電荷幫浦單元接收一第一差值訊號,並根據一控制電流建立一第一幫浦電流,兩者之間須保持常數關係; S2:設定該低通濾波單元接收該第一幫浦電流以在其輸出端建立一第一控制電壓,並且使該低通濾波單元應包含一第一電阻性元件;S3:設定該電壓至電流轉換單元應包含一第二電阻性元件,且根據該第一控制電壓與該第二電阻性元件以建立該控制電流; S4:使得該第一電阻性元件與該第二電阻性元件之電阻值須保持常數關係;及 S5:設定該電流控制震盪器至少根據該控制電流產生一輸出時脈信號。
其中,該電荷幫浦單元、該低通濾波單元、及該電壓至電流轉換單元的設計可以通過但不限該第一實施例至該第七實施例(參考圖2~3、圖5~9)的各種態樣實現。
以上本發明所有實施例提到的電阻性元件,都可以用主動或被動式的電阻性元件來實現,並且所述之第一電阻性元件與第二電阻性元件需使用同類型的電阻性元件以達到製程跟隨的目的。其中主動式的電阻性元件可以是將電晶體的汲極端與閘極端相連,或者,將電晶體的閘極端施加一預設的偏壓,或者,將一運算放大器接成單增益緩衝器(Unity Gain Buffer)以等效成一電阻器等各種方式;被動式的電阻性元件可以是多晶矽電阻(Poly Resistor)、N型井電阻(N-well Resistor)等。
惟以上所述者,僅為本發明的實施例而已,當不能以此限定本發明實施的範圍,凡是依本發明申請專利範圍及專利說明書內容所作的簡單的等效變化與修飾,皆仍屬本發明專利涵蓋的範圍內。
100‧‧‧時脈產生電路1‧‧‧電荷幫浦單元10‧‧‧輸出端11‧‧‧第一電荷幫浦12‧‧‧第二電荷幫浦13‧‧‧輸出端2‧‧‧低通濾波單元20‧‧‧輸出端21‧‧‧第一濾波器22‧‧‧第二濾波器23‧‧‧輸出端3‧‧‧電壓至電流轉換單元31‧‧‧第一電壓至電流轉換器311‧‧‧電流鏡32‧‧‧第一電壓至電流轉換器321‧‧‧第一運算放大器322‧‧‧第一級電路323‧‧‧第二級電路33‧‧‧第一電壓至電流轉換器331‧‧‧第一運算放大器34‧‧‧第一電壓至電流轉換器341‧‧‧第一電流鏡35‧‧‧第二電壓至電流轉換器351‧‧‧第二電流鏡36‧‧‧第一電壓至電流轉換器361‧‧‧第一運算放大器37‧‧‧第二電壓至電流轉換器371‧‧‧第二運算放大器38‧‧‧第一電壓至電流轉換器381‧‧‧第一運算放大器39‧‧‧第二電壓至電流轉換器391‧‧‧第二運算放大器30‧‧‧第一電壓至電流轉換器301‧‧‧第一運算放大器4‧‧‧電流控制振盪器5‧‧‧除頻電路6‧‧‧相位偵測器7‧‧‧頻率偵測器8‧‧‧電流控制延遲線路FIN‧‧‧輸入時脈信號FOUT‧‧‧輸出時脈信號FFBK‧‧‧除頻時脈信號D‧‧‧資料信號Iref1‧‧‧第一參考電流Iref2‧‧‧第二參考電流ICP1‧‧‧第一幫浦電流ICP2‧‧‧第二幫浦電流ICCO‧‧‧控制電流ICCO1‧‧‧第一控制電流ICCO2‧‧‧第二控制電流ISS‧‧‧參考電流源Ibias‧‧‧參考電流源VC‧‧‧第一控制電壓VC'‧‧‧電壓VC1‧‧‧第一控制電壓VC1'‧‧‧電壓VC2‧‧‧第二控制電壓VC2'‧‧‧電壓VD1‧‧‧第一差值信號VD2‧‧‧第二差值信號VCP‧‧‧第一輸出電壓VCP1‧‧‧第一輸出電壓VCP2‧‧‧第二輸出電壓Vinp‧‧‧閘極端Vinn‧‧‧閘極端RZ‧‧‧第一電阻性元件KVI1‧‧‧第二電阻性元件KVI2‧‧‧第三電阻性元件CZ‧‧‧第一電容性元件CP‧‧‧第二電容性元件C1‧‧‧補償電容器M11‧‧‧第一電晶體M12‧‧‧第二電晶體M13‧‧‧第三電晶體M14‧‧‧第四電晶體M21‧‧‧第一電晶體M22‧‧‧第二電晶體M23‧‧‧第三電晶體M24‧‧‧第四電晶體M25‧‧‧第五電晶體M26‧‧‧第六電晶體M27‧‧‧第七電晶體M31~M36‧‧‧電晶體S1~S5‧‧‧步驟
本發明的其他的特徵及功效,將於參照圖式的實施方式中清楚地呈現,其中: 圖1是一方塊圖,說明本發明迴路頻寬不受影響的時脈產生電路應用於一鎖相迴路的態樣; 圖2是一電路圖,說明本發明的一第一實施例; 圖3是一電路圖,說明本發明的一第二實施例; 圖4是一電路圖,示例性地說明該第二實施例的一第一運算放大器及一第二電阻性元件; 圖5是一電路圖,說明本發明的一第三實施例; 圖6是一電路圖,說明本發明的一第四實施例; 圖7是一電路圖,說明本發明的一第五實施例; 圖8是一電路圖,說明本發明的一第六實施例; 圖9是一電路圖,說明本發明的一第七實施例; 圖10是一方塊圖,說明本發明迴路頻寬不受影響的時脈產生電路應用於一時脈資料回復電路的態樣; 圖11是一方塊圖,說明本發明迴路頻寬不受影響的時脈產生電路應用於一延遲鎖定迴路的態樣; 圖12是一方塊圖,說明本發明迴路頻寬不受影響的時脈產生電路應用於一頻率鎖定迴路的態樣;及 圖13一流程圖,說明本發明時脈產生方法的步驟。
100‧‧‧時脈產生電路
1‧‧‧電荷幫浦單元
10‧‧‧輸出端
2‧‧‧低通濾波單元
20‧‧‧輸出端
3‧‧‧電壓至電流轉換單元
4‧‧‧電流控制振盪器
5‧‧‧除頻電路
6‧‧‧相位偵測器
FIN‧‧‧輸入時脈信號
FOUT‧‧‧輸出時脈信號
FFBK‧‧‧除頻時脈信號
Iref1‧‧‧第一參考電流
ICP1‧‧‧第一幫浦電流
ICCO‧‧‧控制電流
VCP‧‧‧第一輸出電壓
VC‧‧‧第一控制電壓
VD1‧‧‧第一差值信號

Claims (11)

  1. 一種時脈產生電路,包含: 一電荷幫浦單元,在其一第一輸出端上提供一第一幫浦電流; 一低通濾波單元,耦接該電荷幫浦單元的該第一輸出端,該低通濾波單元在其第一輸出端上根據該第一幫浦電流建立一第一控制電壓; 一電流控制時脈產生器; 一電壓至電流轉換單元,耦接該低通濾波單元的該第一輸出端、該電流控制時脈產生器及該電荷幫浦單元,並提供一控制電流至該電流控制時脈產生器; 其中,該低通濾波單元包括一第一電阻性元件;該電壓至電流轉換單元包括一第二電阻性元件。
  2. 如請求項1所述的時脈產生電路,其中,該控制電流的大小由該第一控制電壓及該電壓至電流轉換單元的該第二電阻性元件所決定。
  3. 如請求項1所述的時脈產生電路,其中,該電壓至電流轉換單元更進一步提供一第一參考電流,其中,該第一參考電流的大小及該控制電流的大小保持在一常數比值。
  4. 如請求項1所述的時脈產生電路,其中,該低通濾波單元的該第一電阻性元件的電阻值及該電壓至電流轉換單元的該第二電阻性元件的電阻值保持在一常數比值。
  5. 如請求項1所述的時脈產生電路,其中,該第一幫浦電流的大小及該第一參考電流的大小保持在一常數比值。
  6. 如請求項1所述的時脈產生電路,其中, 該電荷幫浦單元,還接收一第一差值信號,且回應該第一差值信號及該第一參考電流產生該第一幫浦電流,該第一幫浦電流的大小及該第一參考電流的大小保持在一常數比值; 該低通濾波單元的該第一電阻性元件提供一與該時脈產生電路相關的迴路頻寬相關的第一電阻值; 該電壓至電流轉換單元根據該第一控制電壓及該第二電阻性元件產生該控制電流及該第一參考電流,其中,該第一參考電流的大小對該控制電流的大小之比值是常數,再者,該第二電阻性元件提供一與該時脈產生電路的迴路頻寬相關的第二電阻值,且該第二電阻值對該第一電阻值的比值是常數;及 該電流控制時脈產生器,耦接該電壓至電流轉換單元以接收該控制電流,且根據該控制電流產生一輸出時脈信號。
  7. 一種時脈產生方法,適用於一時脈產生電路,該時脈產生電路包含: 一電荷幫浦單元, 一低通濾波單元,耦接該電荷幫浦單元的一第一輸出端,且包括一第一電阻性元件, 一電壓至電流轉換單元,耦接該電荷幫浦單元及該低通濾波單元的一第一輸出端,且包括一第二電阻性元件, 一電流控制時脈產生器,耦接該電壓至電流轉換單元, 該時脈產生方法包含: 藉由該電荷幫浦單元接收一第一差值信號,且在其第一輸出端上提供一第一幫浦電流; 藉由該低通濾波單元在其第一輸出端上根據該第一幫浦電流建立一第一控制電壓;及 藉由該電壓至電流轉換單元提供一控制電流。
  8. 如請求項7所述的時脈產生方法,其中,該控制電流係根據該第一控制電壓及該電壓至電流轉換單元的該第二電阻性元件而產生。
  9. 如請求項7所述的時脈產生方法,其中,該低通濾波單元的該第一電阻性元件及該電壓至電流轉換單元的該第二電阻性元件的電阻值保持在一常數比值。
  10. 請求項7所述的時脈產生方法,其中:該第一幫浦電流的大小及該控制電流的大小保持在一常數比值。
  11. 請求項7所述的時脈產生方法,其中: 該電荷幫浦單元接收一第一差值信號並提供一第一幫浦電流,該第一幫浦電流的大小與該控制電流的大小保持在一常數比值; 該低通濾波單元的該第一電阻性元件提供一與該時脈產生電路相關的迴路頻寬的第一電阻值,並根據該第一幫浦電流建立一第一控制電壓; 該電壓至電流轉換單元根據該第一控制電壓及該第二電阻性元件產生該控制電流; 該第二電阻性元件提供一與該時脈產生電路相關的迴路頻寬的第二電阻值; 其中,該第二電阻值對該第一電阻值的比值是常數;及藉由該電流控制時脈產生器根據該控制電流產生一輸出時脈信號。
TW107119377A 2018-06-05 2018-06-05 時脈產生電路及時脈產生方法 TWI668965B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
TW107119377A TWI668965B (zh) 2018-06-05 2018-06-05 時脈產生電路及時脈產生方法
US16/104,071 US10396806B1 (en) 2018-06-05 2018-08-16 Voltage regulator based loop filter for loop circuit and loop filtering method
US16/268,625 US10686454B2 (en) 2018-06-05 2019-02-06 Clock generator circuit and clock generating method
TW108110262A TWI684329B (zh) 2018-06-05 2019-03-25 用於迴路電路之基於電壓調節器的迴路濾波器以及迴路濾波方法
CN201910226200.1A CN110572154B (zh) 2018-06-05 2019-03-25 用于环路电路的基于电压调节器的环路滤波器以及环路滤波方法
CN201910288710.1A CN110572150B (zh) 2018-06-05 2019-04-11 时钟产生电路及时钟产生方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107119377A TWI668965B (zh) 2018-06-05 2018-06-05 時脈產生電路及時脈產生方法

Publications (2)

Publication Number Publication Date
TWI668965B TWI668965B (zh) 2019-08-11
TW202005282A true TW202005282A (zh) 2020-01-16

Family

ID=67700637

Family Applications (2)

Application Number Title Priority Date Filing Date
TW107119377A TWI668965B (zh) 2018-06-05 2018-06-05 時脈產生電路及時脈產生方法
TW108110262A TWI684329B (zh) 2018-06-05 2019-03-25 用於迴路電路之基於電壓調節器的迴路濾波器以及迴路濾波方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW108110262A TWI684329B (zh) 2018-06-05 2019-03-25 用於迴路電路之基於電壓調節器的迴路濾波器以及迴路濾波方法

Country Status (3)

Country Link
US (2) US10396806B1 (zh)
CN (2) CN110572154B (zh)
TW (2) TWI668965B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN209248374U (zh) * 2018-12-05 2019-08-13 北京矽成半导体有限公司 不受温度电压影响的固定延迟电路
US11411574B2 (en) 2020-04-06 2022-08-09 M31 Technology Corporation Clock and data recovery circuit with proportional path and integral path, and multiplexer circuit for clock and data recovery circuit
US11146262B1 (en) * 2020-07-16 2021-10-12 Xilinx, Inc. Low-noise reference voltage generator
US11870448B2 (en) * 2021-09-21 2024-01-09 Texas Instruments Incorporated Adjustable phase locked loop
US11588614B1 (en) * 2022-09-15 2023-02-21 Everpro Technologies Comp Any Limited Frequency search and error correction method in clock and data recovery circuit

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5334953A (en) * 1993-07-22 1994-08-02 Motorola, Inc. Charge pump bias control in a phase lock loop
JPH07170178A (ja) * 1993-09-10 1995-07-04 Sun Microsyst Inc Pll減衰回路
US5382922A (en) * 1993-12-23 1995-01-17 International Business Machines Corporation Calibration systems and methods for setting PLL gain characteristics and center frequency
US5594388A (en) * 1995-06-07 1997-01-14 American Microsystems, Inc. Self-calibrating RC oscillator
US6016332A (en) * 1997-08-15 2000-01-18 Texas Instruments Incorporated Method and apparatus for effecting analog phase-locked loop control of a signal frequency
JP3327271B2 (ja) * 1999-11-15 2002-09-24 日本電気株式会社 Pll回路及びデータ読み出し回路
JP3835666B2 (ja) * 2000-05-16 2006-10-18 株式会社ルネサステクノロジ 位相同期回路およびクロック発生回路
JP2003133949A (ja) * 2001-10-23 2003-05-09 Fujitsu Ltd Pll回路
US7148757B2 (en) * 2003-06-02 2006-12-12 National Semiconductor Corporation Charge pump-based PLL having dynamic loop gain
US7095287B2 (en) * 2004-12-28 2006-08-22 Silicon Laboratories Inc. Method and apparatus to achieve a process, temperature and divider modulus independent PLL loop bandwidth and damping factor using open-loop calibration techniques
US7268630B2 (en) * 2005-04-25 2007-09-11 International Business Machines Corporation Phase-locked loop using continuously auto-tuned inductor-capacitor voltage controlled oscillator
US7863945B2 (en) * 2005-07-05 2011-01-04 Nec Corporation Current converting method, transconductance amplifier and filter circuit using the same
US7764092B2 (en) * 2006-01-10 2010-07-27 Samsung Electronics Co., Ltd. Phase locked loop and phase locking method
US7710206B2 (en) * 2006-03-31 2010-05-04 International Business Machines Corporation Design structure for improved current controlled oscillation device and method having wide frequency range
KR100843200B1 (ko) * 2006-08-22 2008-07-02 삼성전자주식회사 전류 부스팅 회로를 구비하는 적응적 대역폭 위상 고정루프 장치
US7659782B2 (en) 2006-09-26 2010-02-09 Broadcom Corporation Apparatus and method to reduce jitter in a phase locked loop
JP2008135835A (ja) * 2006-11-27 2008-06-12 Fujitsu Ltd Pll回路
KR101065818B1 (ko) * 2007-01-09 2011-09-20 후지쯔 가부시끼가이샤 변동 보정 방법, pll 회로 및 반도체 집적 회로
CN101527567B (zh) * 2008-03-06 2011-11-09 瑞昱半导体股份有限公司 时钟和数据恢复电路
US7990225B1 (en) 2008-07-08 2011-08-02 Marvell International Ltd. Low-jitter phase-locked loop
KR101566417B1 (ko) 2008-08-29 2015-11-05 삼성전자주식회사 전압제어 발진기, 위상 고정 루프 회로, 클럭 생성기 및 에이치디엠아이 송신기의 파이
US8169265B2 (en) * 2009-04-29 2012-05-01 Mediatek Inc. Phase lock loop circuits
US8669808B2 (en) * 2009-09-14 2014-03-11 Mediatek Inc. Bias circuit and phase-locked loop circuit using the same
JP2011078054A (ja) * 2009-10-02 2011-04-14 Sony Corp 電流源、電子機器および集積回路
JP2011205202A (ja) * 2010-03-24 2011-10-13 Toshiba Corp 電圧電流変換回路及びこれを備えたpll回路
US8847642B1 (en) 2013-04-17 2014-09-30 Mstar Semiconductor, Inc. Charge pump phase-locked loop circuits
CN110729997B (zh) * 2015-09-16 2023-10-20 华为技术有限公司 锁相环电路、数据恢复电路及锁相环电路的控制方法
US10663993B2 (en) 2016-07-15 2020-05-26 Qualcomm Incorporated Low-dropout regulator with band-reject power supply rejection ratio for phase locked loop voltage controlled oscillator
US10574243B2 (en) 2017-01-24 2020-02-25 Intel Corporation Apparatus and method for generating stable reference current
JP2019165394A (ja) * 2018-03-20 2019-09-26 東芝メモリ株式会社 電圧制御発振器及び電圧制御発振器を備えた位相同期回路

Also Published As

Publication number Publication date
CN110572150B (zh) 2022-11-22
TWI668965B (zh) 2019-08-11
TWI684329B (zh) 2020-02-01
CN110572150A (zh) 2019-12-13
US20190372575A1 (en) 2019-12-05
US10686454B2 (en) 2020-06-16
TW202010263A (zh) 2020-03-01
US10396806B1 (en) 2019-08-27
CN110572154A (zh) 2019-12-13
CN110572154B (zh) 2022-11-25

Similar Documents

Publication Publication Date Title
TWI668965B (zh) 時脈產生電路及時脈產生方法
US7973612B2 (en) Supply-regulated phase-locked loop (PLL) and method of using
US7786771B2 (en) Phase lock loop (PLL) with gain control
CN1327617C (zh) 低通滤波电路、反馈系统及半导体集成电路
US9048849B2 (en) Supply regulated voltage controlled oscillator including active loop filter and phase locked loop using the same
US8558592B2 (en) Charge pump and active filter for a feedback circuit
US6873214B2 (en) Use of configurable capacitors to tune a self biased phase locked loop
US7719365B2 (en) Method and apparatus for reducing silicon area of a phase lock loop (PLL) filter without a noise penalty
US20080088379A1 (en) Current device and method for phase-locked loop
US20050068073A1 (en) Regulated adaptive-bandwidth PLL/DLL using self-biasing current from a VCO/VCDL
KR20050113969A (ko) 전원 전압의 노이즈에 둔감한 딜레이 셀
US6529084B1 (en) Interleaved feedforward VCO and PLL
Park et al. Two-stage feedback-looped charge-pump for spur reduction in CMOS PLL
US7750741B2 (en) PLL circuit and semiconductor device
CN108540129B (zh) 一种含双通路压控振荡器的锁相环电路
US20080238556A1 (en) Simple Technique For Reduction Of Gain In A Voltage Controlled Oscillator
US20090033431A1 (en) Oscillation Circuit
KR100604983B1 (ko) 전력소모가 적은 커패시턴스 체배기
US10985767B2 (en) Phase-locked loop circuitry having low variation transconductance design
US8610478B1 (en) Differential delay cell with low power, low jitter, and small area
US20100026397A1 (en) Pll circuit
Wu et al. A 0.8–3.2 GHz PLL with wide frequency division ratio range
Moazedi et al. A low-power multiphase-delay-locked loop with a self-biased charge pump and wide-range linear delay element
Vijayaraghavan et al. A 2.4-GHz frequency synthesizer based on process and temperature compensated ring ILFD
Kazanc High frequency low-jitter phase-locked loop design