TW201921629A - 積體電路裝置 - Google Patents

積體電路裝置

Info

Publication number
TW201921629A
TW201921629A TW107126640A TW107126640A TW201921629A TW 201921629 A TW201921629 A TW 201921629A TW 107126640 A TW107126640 A TW 107126640A TW 107126640 A TW107126640 A TW 107126640A TW 201921629 A TW201921629 A TW 201921629A
Authority
TW
Taiwan
Prior art keywords
type
bipolar junction
junction transistor
well
bidirectional
Prior art date
Application number
TW107126640A
Other languages
English (en)
Other versions
TWI693692B (zh
Inventor
傑發爾 阿樂娟德 沙勒都
何林峰
Original Assignee
美商美國亞德諾半導體公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美國亞德諾半導體公司 filed Critical 美商美國亞德諾半導體公司
Publication of TW201921629A publication Critical patent/TW201921629A/zh
Application granted granted Critical
Publication of TWI693692B publication Critical patent/TWI693692B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0259Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements
    • H01L27/0262Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements including a PNP transistor and a NPN transistor, wherein each of said transistors has its base coupled to the collector of the other transistor, e.g. silicon controlled rectifier [SCR] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0255Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using diodes as protective elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0288Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0296Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/404Multiple field plate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/87Thyristor diodes, e.g. Shockley diodes, break-over diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48145Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Bipolar Transistors (AREA)
  • Thyristors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Bipolar Integrated Circuits (AREA)

Abstract

一種積體電路裝置,用於保護電路不受暫態電性事件影響。一積體電路裝置包含第一雙極接面電晶體(BJT)及一第二BJT交叉耦合於第一BJT,以作為一第一半導體控制整流器(SCR)操作,其中該第一BJT之基極連接於該第二BJT之一集極,且該第二BJT之一基極連接於第一BJT之一射極或一集極。該積體電路裝置額外包含一觸發裝置,其具有一第一二極體,其具有連接於該第一BJT之該基極之一陰極。該積體電路裝置進一步包含一第三BJT交叉耦合於第二BJT,以作為一第二SCR操作,其中該第三BJT具有一集極,其連接於該第二BJT之該集極,及一基極,其連接於該第二BJT之該集極。

Description

用於通訊系統收發機介面之裝置
本案揭露技術係關於電子裝置,更詳而言之,係特指用於通訊系統收發機介面之保護裝置,以提供對於如過度電性應力或靜電放電等暫態電性事件之保護。
特定電子系統係可能暴露於其等持續時間相對較短並且具有急劇改變之電壓以及/或電流的暫態電性事件之下。暫態電性事件係可包括例如靜電放電(ESD),或者由物件或人體對於電子系統突然釋放電荷所產生的電磁干擾事件。
暫態電性事件可能在積體電路(IC)相對較小之面積內造成過電壓狀況以及/或高度功率消耗,因而損害電子系統內之積體電路。此種急劇且高度的功率消耗,可能造成核心電路因為例如閘極氧化物衝穿、接面損害、金屬損害、表面電荷累積以及其他傷害性現象而受損。再者,暫態電性事件係可能引發閂鎖效應(換言之,即意外產生低阻抗路徑),因而中斷積體電路之功能並造成積體電路永久損害。
於一方面,一積體電路裝置係包含一第一雙極接面電晶體(BJT)以及與第一雙極接面電晶體交叉耦合之一第二雙極接面電晶體,以作為一第一半導體控制整流器(SCR)操作,其中該第一雙極接面電晶體之一基極係連接於第二雙極接面電晶體之一集極,且第二雙極接面電晶體之一基極係連接於第一雙極接面電晶體之一射極或集極。積體電路裝置額外包含一觸發裝置,其具有一第一二極體,該第一二極體具有一陰極,其連接於第一雙極接面電晶體之該基極。積體電路裝置進一步包含一第三雙極接面電晶體,其交叉耦合於第二雙極接面電晶體,以作為一第二半導體控制整流器操作,其中第三雙極接面電晶體具有一集極,其連接於第二雙極接面電晶體之該基極,且同時具有一基極,其連接於第二雙極接面電晶體之該集極。
於另一方面,一積體電路裝置包含一半導體基板,其內部具有一雙向半導體控制整流器(SCR),其中雙向半導體控制整流器係形成於一第一端子及一第二端子間,且其中雙向半導體控制整流器具有一第一類型之一中央井,該中央井內具有一第二類型之中央重摻雜區域。積體電路裝置額外包含至少一金屬化層及一對二極體,該至少一金屬化層係形成於半導體基板之上,其中各該二極體之一陰極係經由該至少一金屬化層電性連接於該第一類型之該中央井。
於另一方面,一積體電路裝置包含一半導體基板,其內部具有至少三井,其等具有一第一類型之第一井,其插設於一第二類型之第一井以及一第二類型之一第二井之間。積體電路裝置額外包含至少一金屬化層,其形成於半導體基板之上。積體電路裝置額外包含複數雙極接面電晶體,其等形成於該等至少三井中,並且經設置以作為一雙向半導體控制整流器(SCR)操作,並且作為形成於該等至少三井中之半導體控制整流器,其中各雙向半導體控制整流器以及該半導體控制整流器具有一對雙極接面電晶體,其中各對雙極接面電晶體中一者具有一基極,其連接於該對雙極接面半導體中另一者之一集極。積體電路裝置額外包含一第一類型之第二井以及一第一類型之第三井,其等形成於半導體基板中,其等中並插設有該等等至少三井。一第一二極體係形成於該第一類型之該第二井以及第二類型之該第一井中,且一第二二極體係形成於該第一類型之該第三井以及第二類型之該第二井中。該等第一及第二二極體之陰極透過該至少一金屬化層電性連接於彼此。
以下實施例之詳細內容係表示對本發明特定實施例之描述。然而,本發明係可以申請專利範圍所定義與涵蓋之多種不同方式實施。於此描述中,圖示參照資料中之相似標號係指稱相同或具有相似功能之元件。
例如以上、以下、關於以及類似者等用語,係指如圖所示配置之裝置,並應依此理解。亦應理解,由於半導體裝置(例如一電晶體)中之區域係由摻雜有不同純度與不同濃度純度之半導體材料所定義,然而於完整裝置中,不同區域間不一定存在物理上之邊界,而可能係以過渡方式轉變。參考圖示中所表示之某些邊界係為此種類型,並僅以概略結構協助讀者理解。於下述實施例中,P型區域係可包含一P型半導體材質作為摻雜物,例如硼。再者,N型區域係可包含一N型半導體材質作為摻雜物,例如磷。精通技藝者係可理解下述區域中摻雜物之不同濃度。
揭露內容中不同用途之積體電路(IC)包含利用低電壓CMOS處理所生產之汽車應用與消費者電子裝置,其等愈漸利用能以高雙向電壓操作之輸入/輸出(I/O)介面接腳。此等積體電路通常係於相對較嚴厲環境中操作,並必須順服可應用之靜電放電(ESD)及電磁干擾(EMI)免疫規格。堅固之靜電放電與電磁干擾免疫係為理想,原因在於積體電路可能承受廣範圍之高電壓暫態電性事件,其等可能超過一般操作條件。
暫態電性事件係可為,例如一急劇改變之高能量訊號,例如一靜電放電(ESD)事件。暫態電性事件係可與由使用者接觸所導致之過電壓事件相關。於其他情況中,暫態電性事件係可能由製造者所產生,用以測試收發器積體電路於一特定壓力條件下之穩固性,其可以不同組織規範之標準描述,例如聯合電子裝置工程委員會(JEDEC)、國際電工委員會(IEC),以及汽車工程委員會(AEC)。
不同技術係可經實施以保護積體電路之核心或主要電路系統不受此等損害性暫態電性事件所影響。某些系統採用外部之晶片外保護裝置,以確保核心電子系統不會由於暫態靜電與電磁事件所損害。然而,由於效能、成本與空間考量,對於以單晶型態整合至欲保護的主電路系統的保護裝置需求日漸增加。
藉由對積體電路之接腳或接合墊提供保護裝置,可提升電子裝置電路之可靠度。保護裝置係可當暫態電性事件的電壓達到處發電壓時,藉由自高阻抗狀態轉變為低阻抗狀態,來維持接合墊之電壓位準於一預定安全範圍內。爾後,保護裝置係可於暫態電性事件之電壓達到可能導致至少一種常見積體電路損害的正失效電壓或負失效電壓之間,將與暫態電性事件相關之至少一部份電流加以分流。保護裝置係可經配置以例如保護內部電路不受超過積體電路高功率與低功率(例如接地)電壓供應位準之暫態訊號所影響。其可期望保護裝置可經配置用於不同電流及電壓(I-V)阻擋性質,並可於正常操作電壓條件下,以快速操作效率及低靜態功率消耗,提供對於正負暫態電性事件之保護者。
對於逐漸變為複雜的速度與電流及電壓處理能力相平衡的保護需求的一科技產業,係為利用系統單晶片(SOC)或系統級封裝(SIP)之科技產業。
圖1A係為根據實施例之一系統單晶片(SOC)或系統級封裝(SIP)示意圖,其中整合有一雙向保護裝置。該系統單晶片/系統級封裝100具有一訊號處理平台,其整合不同元件於不同用途,包括消費者通訊系統、健康照護生理訊號處理、機器人與關鍵任務產業、儀表應用、航太與汽車應用平台,以及其他用途。該系統單晶片/系統級封裝100包含至少一雙向保護裝置(例如以點線圈起之元件),其係可為收發器介面上之系統層級保護裝置,例如一多渠道收發器介面(RXA 、RXB 、TXA 、TXB 等),以保護不同元件。該系統單晶片/系統級封裝100一般係包含至少一主要中央數位訊號處理控制器,例如微處理器與記憶單元,其係可通訊耦合於一資料取得功能元件,用於類比資料取樣與資料轉換、用於遙控之無線收發器、用於交互感應關鍵參數如溫度、壓力、力量、氣體濃度、位置、光線強度或化學成分之感應庫、用以調節系統中電力條件之電力管理與能源獲取系統,以及其他功能元件。具有此等與其他功能元件之一系統級封裝或異質整合(heterogeneously integrated)系統單晶片,係可實施於至少一半導體處理技術中,並於其中整合雙向保護裝置,以於與不同終端應用相關之可變環境條件中達成可靠之操作。
圖1B係為根據實施例之一收發器積體電路150示意圖,其中整合有一雙向保護裝置156。收發器積體電路150包含一收發器介面電路154,其耦合於一核心電路152,例如一多目的資料處理控制電路,其係可用於不同用途,包括消費者通訊系統、健康照護生理訊號處理與關鍵任務產業、儀表應用、航太與汽車應用平台與其他用途中之資料取樣與雙工通訊用途。收發器介面電路154係設置以耦合於一收發器158,以於其間接收及/或發射訊號。當耦合於收發器158時,收發器介面電路154同時直接電性連接於雙向保護裝置156,以保護收發器介面電路154。核心電路152係設置以對收發器介面154產生控制訊號,藉以控制其訊號操作。
同樣參照圖1B,雙向保護裝置156係電性連接於收發器158以及一低功率電壓V1 之間,該低功率電壓V1 係可例如一低阻抗低功率電源,例如一接地。當收發器158例如透過介面接腳接收一暫態電性事件時,雙向保護裝置156可將與該暫態電性事件相關之電流轉移或分流至低功率電壓V1 ,例如系統接地(GND),藉以防止損害與介面接腳電性連接之內部電路元件。
收發器介面電路154係可以一多樣化常見模式電壓範圍於一輸入訊號上操作。於不同操作環境下之過電壓條件範圍,係可包含例如ISO-7637及ISO16750標準所定義之範圍。為響應於此等環境下,保護裝置156係期望設計為可於可變雙向阻擋電壓下操作,藉以快速響應(於2奈秒內)並處理巨大壓力電流,以安定預防於IEC61000-4-2或ISO10605標準所定義壓力條件下之系統損害。此外,亦期望可使保護裝置156於某些用途中具有可變以及/或非對稱觸發電壓,以及可變及/或非對稱保持電壓(holding voltage)。
圖1C係為根據實施例之系統級封裝(SIP)160以層疊配置並於其中整合有雙向保護裝置之示意圖。系統級封裝160係可包含複數系統單晶片(SOC),包含一第一系統單晶片162以及一第二系統單晶片164,其等係彼此通訊耦合,並利用一膠接層168以層疊配置來相互物理接合。根據實施例,第一系統單晶片162係可為,例如以一第一半導體製程技術實施之一高效能訊號處理、感測與通訊系統單晶片,且第二系統單晶片164係可包含以一第二半導體製程技術實施之雙向保護裝置。第二系統單晶片164係經配置以透過經整合之雙向保護裝置耦合於一外部接點引線172,藉以保護系統級封裝160不受暫態電性事件影響。
圖1D係為根據實施例之一系統級封裝(SIP)180平面示意圖,其係設置為一側向鄰接配置,其中整合有一雙向保護裝置。系統級封裝180包含複數系統單晶片,其包含一第一系統單晶片(SOC)184以及一第二系統單晶片(SOC)188,其等係彼此通訊耦合並側向鄰接。第二系統單晶片188係可為,例如以複數特定半導體製程技術實施的一高效能訊號處理器、隔離器、感測或通訊系統單晶片。根據實施例,第一系統單晶片184係可包含以不同半導體製程技術實施的複數雙向保護裝置186a至186c,其等。第二系統單晶片184係配置為透過整合於其中之雙向保護裝置耦合於複數外部接點引線,藉以保護系統級封裝180不受暫態電性事件所影響。系統單晶片中不同晶粒間或晶粒與封裝接腳間之複數連接結構,係可經適當形成以用於所揭露技術範圍內之用途。
圖2A及2B分別根據實施例描繪收發器介面200及250之電路圖,其等係可與雙向保護裝置一同實施。收發器介面200及250係可為例如一介面積體電路,例如半雙工或全雙工通訊收發器積體電路,其等之端子或接腳於正常操作環境中係直接暴露於一使用者,例如連接至車輛纜線或一工業機械之嚴酷環境。收發器介面200及250係可用以透過介面交換資料,例如透過利用低電壓差分訊號。
參照圖2A,收發器介面200包含第一及第二端子(左及右Tx_Rx)、一電源箝制204、第一至第四電路驅動器控制單元208a至208d、一第一箝制裝置202a、一第二箝制裝置202b、第一至第六N型金氧半導體(NMOS)電晶體216a至216f、第一至第四P型金氧半導體(PMOS)電晶體212a至212d、一第一電阻器R1以及一第二電阻器R2。
N型金氧半導體電晶體216a至216f以及P型金氧半導體電晶體212a至212d係可用於透過端子Tx_Rx電性傳輸訊號。舉例而言,電路驅動器控制單元208a至208d係可用以控制N型金氧半導體電晶體216a至216f及P型金氧半導體電晶體212a至212d之閘極電壓,以控制端子Tx_Rx間之差分電壓。該電壓係可具有正極性或負極性。
第一箝制裝置202a包含一第一端子,其電性連接於第一端子Tx_Rx(左),以及一第二端子,其電性連接於一低功率電壓,即基板電壓VSUB 。相似地,第二箝制裝置202b包含一第一端子,其電性連接於第二端子Tx_Rx(右),以及一第二端子,其電性連接於一基板電壓VSUB 。第一及第二箝制裝置202a及202b係可用以保護收發器介面200不受靜電放電以及/或電磁干擾事件所影響。箝制裝置202a及202b可保護收發器介面200之元件,其等包括例如與該等元件相關之寄生基板裝置。
圖2B係為根據實施例之另一收發器介面250電路圖,其可包含於此所述之至少一雙極性過電壓箝制裝置。收發器介面250包含一第一接腳1、一第二接腳2、一收發器電路(Tx/Rx)253、一第一箝制裝置257a、一第二箝制裝置257b、一第一N型金氧半導體(NMOS)電晶體258a、一第二N型金氧半導體電晶體258b、一P型金氧半導體(PMOS)電晶體259a、一第二P型晶氧半導體電晶體259b、一第一電阻器260a、一第二電阻器260b、一第三電阻260c、一第四電阻器260d、一第一二極體結構261a以及一第二二極體結構261b。
N型金氧半導體電晶體258a及258b以及P型金氧半導體電晶體259a及259b係可用以透過第一接腳1及第二接腳2電性發射訊號。舉例而言,收發器電路253係可用以控制N型金氧半導體電晶體258a及258b以及P型金氧半導體電晶體259a及259b之閘極電壓,以例如控制第一接腳1與第二接腳2間之差分電壓。該電壓係可具有正極性或負極性。
同樣參照圖2B,收發器介面250係可自高功率供給電壓V2 以及低功率供給電壓V1 接收電源。收發器介面250之特定元件,例如N型金氧半導體電晶體258a及258b、P型金氧半導體電晶體259a及259b、二極體結構261a及261b,以及箝制裝置257a及257b係可製造於利用一基板電壓VSUB 進行偏壓的一基板。
不同寄生基板裝置係可設置於收發器介面250中。寄生基板裝置係可包含電性連接於基板電壓VSUB 之端子。若缺乏保護,寄生基板裝置可能於靜電放電以及/或電磁干擾狀況中受損。
於圖所示配置中,N型金氧半導體電晶體258a及258b分別包含寄生基板雙極電晶體267a、267b。此外,P型金氧半導體電晶體259a及259b包含寄生基板二極體268a至268d。再者,二極體結構261a及261b分別包含寄生基板二極體268e及268f。雖然圖2B係表示特定寄生基板裝置,但仍可能有其他寄生基板裝置之配置。
第一箝制裝置257a包含電性連接於第一接腳1之一第一端子VH、電性連接於低功率電壓V1 之一第二端子VL,以及電性連接於基板電壓VSUB 之一基板端子。此外,第二箝制裝置257b包含電性連接於第二接腳2之一第一端子VH、電性連接於低功率電壓V1 之一第二端子VL,以及電性連接於基板電壓VSUB 之一基板端子。第一箝制裝置257a及第二箝制裝置257b係可用以保護收發器介面250不受靜電放電以及/或電磁干擾事件所影響。箝制裝置257a及257b可保護收發器介面250之元件,包含例如與該等元件相關之寄生基板裝置。
圖2A及2B分別所示之收發器介面200及250,係表示可與此處所述雙向保護裝置共同實施之收發器介面範例。然而,收發器介面亦可能以其他方式實施,以符合通訊協定限制。
此外,雖然該等箝制裝置係以收發器介面之背景條件下例示,但於此所述之箝制裝置係可用於廣泛的積體電路與其他電子裝置範圍,包括例如工業控制系統、介面系統、電力管理系統、微電機系統(MEMS)、感測器系統、汽車應用系統、無線基礎建設系統以及/或數位訊號處理(DSP)系統。此外,雖然收發器介面20之例示係包含兩訊號接腳以及兩箝制裝置,但亦可包括更多或更少箝制裝置與接腳,以符合系統規格。再者,箝制裝置係可以其他方式連接。舉例而言,箝制裝置之端子係可以其他方式連接,例如連接於其他節點以及/或電壓。
某些保護裝置包含至少一半導體控制整流器(SCR),其可對於具有相對較高電壓以及/或電流密度之過度電性應力(EOS)事件提供非對稱或對稱阻擋保護。然而,某些半導體控制整流器之響應時間較緩慢,其可能降低對於可能僅具有低輸入阻抗限制(例如< 20Ω)之電子系統的保護能力。保護裝置通常需要符合較高之需求,在提供高至足以預防閂鎖效應之保持電壓同時,提供對於具有高電壓之過度電性應力脈衝之保護,並且亦可經設置以快速響應暫態壓力。然而,欲同時符合此等高度需求相當困難,因為提高其中一者參數,通常會導致其他參數相對下降。例如,一半導體控制整流器兩端子間相對較長之間隔,可能提升阻擋與保持電壓。然而,此種方式可能導致於響應過度電性應力事件時較低的啟動速度以及較高之過衝電壓。目前提出解決過衝問題的某些選項包括,利用外部觸發電路加速啟動程序。然而,採用外部觸發電路將導致較大尺寸、較高成本,而且並無法全面適用於具有高雙極性電壓擺幅訊號之介面電路。因此,於下述內容中,所提供之保護裝置各實施例係較為小型,並且具有較快之反應時間。
圖3A係為根據實施例之雙向保護裝置400電路示意圖,其具有一觸發裝置以及一增益控制雙向半導體控制整流器(SCR)。參照圖3A,雙向保護裝置400包含一第一端子(T1)以及一第二端子(T2),其等經配置以接收其等間之一暫態電性訊號,例如可能超過該雙向保護裝置400觸發電壓之暫態正電壓或負電壓訊號。舉例而言,T1或T2其中一者係可為積體電路之一訊號接腳或接合墊,且T1或T2中之另一者係可為一低功率接腳或接合墊,例如與低功率電壓供給如VSS 或接地相關之接合墊。
圖3A之雙向保護裝置400包含經配置以提供一第一電流分流路徑之一觸發裝置402,以及經配置以提供一第二電流分流路徑之一雙向半導體控制整流器(SCR)404。觸發裝置402以及雙向半導體控制整流器404係彼此電性耦合,並經配置以使觸發裝置402於到達門檻或觸發時可放電或接收一第一電流,或放出一電荷載體(例如電子或電洞),其至少部分導致雙向半導體控制整流器404進行觸發以放出一第二電流。
雙向保護裝置400之觸發裝置402包含至少一NPN雙極接面電晶體(BJT)410、一PNP雙極接面電晶體406或一突崩PN二極體408。具有各種裝置的觸發裝置402之範例如下進一步描述。圖4A係描繪具有一NPN雙極接面電晶體之實施例,圖4B係描繪具有一突崩PN二極體之一例示性實施例,圖4C係描繪具有一PNP雙極接面電晶體之實施例。觸發裝置402具有一第一裝置端子t1與一第二裝置端子t2,其等各可為觸發裝置402之電晶體端子或二極體端子。觸發裝置402之t1電性連接,例如直接連接,於雙極保護裝置400之T1,而觸發裝置402之t2係電性連接(例如透過一第三電阻器(R3)連接)於雙向半導體控制整流器404,並經設置以向其供給電流或自其接收電流(例如提供一電荷載體)。於不同實施例中,觸發裝置之t2係可連接於雙向半導體控制整流器404之中央區域,例如一NPNPN雙向半導體控制整流器之中央N型區域。
應理解,雖然圖3A中未表示,但係可包含一額外觸發裝置,其具有一第三端子(t3,未表示),其係電性連接於,例如直接連接,於雙極保護裝置400之T2,並可透過於第三電阻器(R3)共同連接於雙向半導體控制整流器404。具有該額外觸發裝置之一實施例,係可如下於圖5之詳述內容中所示。
雙向半導體控制整流器404包含一第一NPN雙極接面電晶體(BJT)412、一PNP雙向雙極接面電晶體(BJT)414以及一第二NPN雙極接面電晶體(BJT)416。第一NPN雙極接面電晶體412之射極係透過一第一電阻器R1電性連接於T1,且第一NPN雙極接面電晶體412之基極係共同電性連接於T1,藉此該第一NPN雙極接面電晶體416之集極與基極透過R1彼此電性連接。第一NPN雙極接面電晶體412之基極係電性連接於PNP雙向雙極接面電晶體414之集極/射極(C/E),且第一NPN雙極接面電晶體412之集極係電性連接於PNP雙向雙極接面電晶體414之基極。近似地,第二NPN雙極接面電晶體416之射極係透過一第二電阻器R2電性連接於T2,且第二NPN雙極接面電晶體416之基極係共同電性連接於T2,藉此該第二NPN雙極接面電晶體416之集極與基極係透過R2彼此電性連接。第二NPN雙極接面電晶體之基極係電性連接於PNP雙向雙極接面電晶體414之射極/集極(E/C),且第二NPN雙極接面電晶體416之集極係電性連接於PNP雙向雙極接面電晶體414之基極。
現參照如圖3A所示觸發裝置402與雙向半導體控制整流器404間之電性連接,觸發裝置402之第一裝置端子t1係透過第一電阻器R1電性連接於第一NPN雙極接面電晶體412之射極。亦即,第一NPN雙極接面電晶體412之射極與觸發裝置402之第一裝置端子t1係共同電性連接於T1,以接收一暫態電性訊號。此外,觸發裝置402之第二裝置端子t2係透過第三電阻器R3電性連接於PNP雙向雙極接面電晶體414之基極,藉此一旦啟動時,觸發裝置402係經配置以向雙向半導體控制整流器404提供或自其接收觸發電流ITR ,以至少部分造成雙向半導體控制整流器404之啟動,下述將進行詳細探討。於所示實施例中,觸發裝置402係經配置以提供電子至PNP雙向雙極接面電晶體414之基極區域。於下述中,將描述雙向半導體控制整流器404之操作原理、觸發裝置402之操作原理、以及觸發裝置402至雙向半導體控制整流器404之電性耦合。
於所述層面之一,雙向半導體控制整流器404係可描述為包含PNP雙向雙極接面電晶體414以及第一NPN雙極接面電晶體412,其等係經設置為一第一NPNP半導體控制整流器,以響應於T2相對於T1所接收之一正電壓(或於T1相對於T2所接收之一負電壓)而受到啟動。雙向半導體控制整流器404係可描述為額外包含PNP雙向雙極接面電晶體414以及第二NPN雙極接面電晶體416,其等係經設置為一第二NPNP半導體控制整流器,以響應於T1相對於T2所接收之一正電壓(或於T2相對於T1所接收之一負電壓)而受到啟動。以此方式,雙向半導體控制整流器器404係可以T1及T2間電壓極性之其中一者觸發。
第一NPNP半導體控制整流器包括:一第一N區域,包含第一NPN雙極接面電晶體412之射極;一第一P區域,包含PNP雙向雙極接面電晶體414之集極/射極(C/E),其可相同於或連接於第一NPN雙極接面電晶體412之基極;一第二N區域,包含PNP雙向雙極接面電晶體414之基極,其可相同於或連接於第一NPN雙極接面電晶體412之集極;以及一第二P區域,包含PNP雙向雙極接面電晶體414之射極/集極(E/C)。如此所述,第一N區域、第二N區域以及第二P區域有時係可分別指第一NPNP半導體控制整流器之「陰極」、「閘極」以及「陽極」。
相似地,第二NPNP半導體控制整流器包含:一第一N區域,包含第二NPN雙極接面電晶體416之射極;一第一P區域,包含PNP雙向雙極接面電晶體414之射極/集極(E/C),其可相同於或連接於第二NPN雙極接面電晶體416之基極;一第二N區域,包含PNP雙向雙極接面電晶體414之基極,其可相同於或連接於第二NPN雙極接面電晶體416之集極;以及一第二P區域,包含PNP雙向雙極接面電晶體414之集極/射極(C/E)。如此所述,第一N區域、第二N區域以及第二P區域有時係可分別指第二NPNP半導體控制整流器之「陰極」、「閘極」以及「陽極」。
於不受任何理論拘束下,應理解為第一及第二NPNP半導體控制整流器係可以不同方式啟動。啟動模式之一係與施加於第一或第二NPNP半導體控制整流器的陰極與陽極間之電壓相關。此模式有時係指如電壓觸發,其係發生於當超過一門檻值的一順向電壓(例如一正電壓)設置於NPNP半導體控制整流器的陽極相對於陰極之間時。於一順向電壓低於第一NPNP半導體控制整流器之門檻電壓時,第一N型區域與第一P型區域間之第一NP接面,以及第二N型區域與第二P型區域間之第二NP接面係為順向偏壓,而第一P型區域與第二N型區域間之中間PN接面係為初始逆向偏壓。起初,由於跨越中間PN接面之小載體緣故,有小電流流經PNPN半導體控制整流器。然而,於順向電壓超越第一NPNP半導體控制整流器之第一門檻值同時或之前,由於中間PN接面之載體突崩倍增,第一NPNP半導體控制整流器開始於某種程度上導通。一旦崩潰開始時,第一P型區域與第二N型區域中之多數載體的增加,驅使中間PN接面順向偏壓,導致一低阻抗狀態,於其中第一NPNP半導體控制整流器之所有接面成為順向偏壓。當超過一門檻值的一順向電壓設置於第二NPNP半導體控制整流器之一陽極相對於陰極之間時,一類似狀況可能觸發第二NPNP半導體控制整流器進入一低阻抗狀態。
於電壓觸發模式,當暫態電性事件引起於T1上相對於T2之負電壓且其絕對值超越一第一觸發電壓(VTR1 )時,或於T2上相對於T1之負電壓且其絕對值超越一第二觸發電壓(VTR 2 )時,第一及第二NPNP半導體控制整流器皆可受到抑制,藉此該雙向半導體控制整流器204係受到啟動。如圖3A所描繪相對於雙向半導體控制整流器404之事件序列範例,響應於T1上相對於T2之負電壓超過VTR1 時,第一NPN雙極接面電晶體412係開始導通,造成其集極電位受到拉低,進而拉低PNP雙向雙極接面電晶體414之基極電位。此進一步導致中間NP接面之接面崩潰,致使PNP雙向雙極接面電晶體414導通。當PNP雙向雙極接面電晶體414開始導通時,其集極電位係受到拉高,進而拉高第二NPN雙極接面電晶體416之基極電位。或者,響應於T2上相對於T1之負電壓超越VTR2 時,一類似事件序列係可導致雙極半導體控制整流器404經觸發進入一導通狀態。一旦當雙向半導體控制整流器404經此方式觸發時,即進入一低阻抗模式,於其中係可經由第一及第二NPN雙極接面電晶體412、416其中一者與如上所述PNP雙向雙極接面電晶體414間所形成之回授回路來維持一低阻抗,即便跨越T1與T2之絕對電壓落至低於VTR1 、VTR2 時亦同。
除了上述啟動之電壓觸發模式外,雙極半導體控制整流器404之啟動,係可當多數載體經供給至上述第一及第二NPNP半導體控制整流器之閘極,亦即圖3A中PNP雙向雙極接面電晶體414之基極時,由另一啟動模式所導致。此第二模式,有時係指閘極觸發,其係當與跨越上述第一或第二NPNP半導體控制整流器順向電壓結合,供給電荷載體(例如電子)至閘極(例如第一或第二NPNP半導體控制整流器之PNP雙向雙極接面電晶體414之基極)時所發生。透過將多數載體供應至閘極區域,供給至NPNP半導體控制整流器之電荷載體加速低阻抗狀態,使中間PN接面之順向偏壓加速,藉此加速低阻抗狀態。於圖3A之雙向半導體控制整流器404中,觸發裝置402係經配置以供應電荷載體至第一及第二NPNP半導體控制整流器之閘極。
於操作時,於各其他因子中,當跨越t1與t2之電壓超越觸發裝置402之門檻電壓或觸發電壓時,觸發裝置402可受到啟動。於啟動時,觸發裝置402導致觸發電流ITR 之產生,其至少部分使雙向半導體控制整流器404啟動。觸發裝置402之例示性範例係可如下述圖4A至4C之說明所述。
圖3B係為描繪當觸發裝置並未連接以促成雙向半導體控制整流器之觸發操作時,可分別取得之觸發裝置與增益控制雙向半導體控制整流器之電流電壓(IV)曲線示意圖表300。更詳而言之,圖表304示意性描繪雙向半導體控制整流器404對於T1與T2間所接收之電壓訊號之準靜態響應,圖表308示意性描繪觸發裝置402對於t1與t2間所接收一電壓訊號之準靜態響應。X軸與Y軸分別代表準靜態電壓與對應電流。該IV曲線304與308具有個別之阻檔區域(「關閉」區域)304a與308a,其等介於原點與個別崩潰電壓VBD1 與VBD2 之間,且分別具有極高阻抗之特徵。當用於如圖3B所描繪之DC或準靜態響應背景條件中,VBD1 係可對應該半導體控制整流器之一DC或準靜態崩潰電壓,且VBD2 係可對應該觸發裝置之雙極接面電晶體或突崩二極體的DC或準靜態崩潰電壓。當跨越T1與T2之電壓達到VBD1 且跨越t1與t2之電壓達到VBD2 ,則dV/dI變為零,且各雙向半導體控制整流器404及觸發裝置402的切換發生。阻檔區域304a與308a之後,接續的分別係VBD1 及一第一保持電壓VH1 之間以及304b與VBD2 及一第二保持電壓VH2 之間的負電阻區域(亦指「歸位區域」(snap-back region))304b與308b,再接續的分別係由正電阻區域(「啟動」區域)304c與308c。於保持電壓VH1 及VH2 上,對應保持電流值係分別為IH1 及IH2 ,其等係可代表維持各裝置「啟動」狀態所需要之電流最小位準。根據實施例,雙向半導體控制整流器404及觸發裝置402係經配置,使得於準靜態條件下或響應具有相對較長持續時間之一電壓訊號時(例如,大於100奈秒或大於1微秒),雙向半導體控制整流器404之VBD1 低於觸發裝置402之VBD2 。舉例而言,雙向半導體控制整流器404係經配置以於準靜態條件下具有介於約5V至約25V之間,或介於約10V至約20V之間的VBD1 ,例如約15V,而觸發裝置402係經配置以使其具有介於約10V與約40V之間,或介於約15V至約35V之間,或介於約20V至約30V之間之VBD2 ,例如約25V。
圖3C係為描繪相似於圖3A所描述的單獨的(例如未彼此連接)一觸發裝置以及一增益控制雙向半導體控制整流器之暫態電壓時間(V-t)曲線之示意圖表,於此係為說明目的。更詳而言之,圖表314示意性描繪雙向半導體控制整流器404對於T1及T2間所接收一相對較短脈衝(例如小於大約1微米(µm)或短於大約100奈秒(ns))電壓訊號之響應,而圖表318示意性描繪觸發裝置402對於t1及t2間所接收一相似相對較短脈衝電壓訊號之響應。舉例而言,圖表320之X軸與Y軸分別代表時間與傳輸線脈衝(TLP)電壓。該等V-t曲線314及318各自具有阻檔區域(「關閉」區域)314a、318a,其等介於原點與對應於雙向半導體控制整流器404及觸發裝置402之個別崩潰時間tTR1 及tTR2 之間,且其具有極高阻抗之特徵。於tTR1 及tTR2 ,dV/dt達到零,且觸發裝置402發生切換,隨後雙向半導體控制整流器404發生切換。阻檔區域314a與318a之後,些續的分別係tBD1 與一第一保持時間tH1 間之負電阻區域314b以及tBD2 及一第二保持時間tH2 間之負電阻區域318b,再接續的分別係正電阻區域(「啟動」區域)314c與318c。於保持時間tH1 及tH2 上,對應電流值係分別為IH1 及IH2 。不同於上述對應圖3B敘述中個別裝置對準靜態電壓訊號之響應,雙向半導體控制整流器404及觸發裝置402係經配置,藉此於響應一較短持續時間,例如響應於T1與T2以及t1與t2間所接收之一傳輸線脈衝,雙向半導體控制整流器404之觸發或啟動電壓VTR1 係實質上高於觸發裝置402之觸發或啟動電壓VTR2 。舉例而言,雙向半導體控制整流器404係可經配置,以於具有極短暫態電壓持續時間之傳輸線脈衝條件下,例如其升高時間介於約100皮秒(ps) 至約10奈秒( ns)之間,例如600皮秒,以及/或其脈衝寬度介於約5奈秒至約500奈秒之間,例如100奈秒時,使該雙向半導體控制整流器404具有之VTR1 介於約50V至約150V之間,或介於約75V至約125V之間,例如約100V,而觸發裝置402係可經配置以使其VTR2 實質上較低,以介於約10V及約50V之間,或介於約20V至約40V之間,例如30V。
如圖3B及3C所示,雙向半導體控制整流器404及觸發裝置402可經啟動至低阻抗狀態之電壓,係可根據由個別裝置所接收之啟動訊號持續期間而定,例如其暫時寬度。相反地,雙向半導體控制整流器404及觸發裝置402所可經啟動至低阻抗狀態之速度,係可根據由個別裝置所接收之啟動訊號電壓而定。在不受任何理論約束下,此種降低有時係指如dV/dt效應,此種效應之強度,於其他因子中,係可根據逆向偏壓接面之電容量而定。根據此種效應,發明人發現如圖3C所描繪,雙向保護裝置400係可經配置,使與雙向半導體控制整流器404與觸發裝置402之啟動相關之V-t曲線318及314係可經客製化,使其等例如重疊或分開。如所描繪範例中,雙向半導體控制整流器404及觸發裝置402之V-t曲線的峰值係可經修正於特定時窗中,以例如防止對觸發裝置402造成物理性傷害,其可能沒有配置為處理與雙向半導體控制整流器404同樣大量之電流。舉例而言,於不同實施例中,對於具有如上於圖3B說明中所描述具有VBD1 及VBD2 之雙向半導體控制整流器404與觸發裝置402而言,亦對於具有例如介於約100皮秒至約10皮秒間之升高時間,例如具有約600皮秒,以及/或具有介於約5奈秒至約500奈秒間之脈衝寬度,例如100奈秒之暫態電壓訊號,在於V-t曲線314及318的峰值間之差異(tBD1 -tBD2 )係可為例如介於約200皮秒與約10奈秒之間,或介於約150皮秒至約5.5奈秒之間,例如3奈秒。
同樣參照圖3B及3C,應理解於特定條件下,一暫態電壓訊號係可例如當暫態電壓訊號之電壓介於VBD1 /VTR1 與VBD2 /VTR2 之間,以及/或當暫態電壓訊號持續時間介於tBD1 與tBD2 之間時,啟動觸發裝置但未啟動雙向半導體控制整流器。
再參照圖3C,對於特定用途,係期望雙向半導體控制整流器具有一相對較高保持電壓(VH ),以預防對於被動元件的傷害,例如可與雙向保護裝置串聯連接之電阻器。再參照圖3A,於此所述之不同實施例中,VH 係可增加,方法係透過降低第一與/或第二NPN雙極接面電晶體412、416之射極注入效率以及電流增益,並藉由將第一NPN雙極接面電晶體412之射極區域連接至一第一電阻器R1以及將第二NPN雙極接面電晶體412之射極區域連接至一第二電阻器R2來啟動。於不同實施例中,藉由將R1及R2調整至具有介於約0.001歐姆(Ohm)至約20歐姆間,介於0.5歐姆至約2歐姆之間,或介於約2歐姆至約10歐姆之間之電阻值,雙向半導體控制整流器404之VH 係可經分別對應調整以具有介於約3V至約15V之間,介於約4V至約5V之間,或介於約5V至約8V間之數值。
圖4A至4C係為根據不同實施例,具有不同觸發裝置之雙向保護裝置電路示意圖。與上述於圖3A說明中所述之雙向保護裝置400相似,圖4A至4C所描繪各實施例包含一雙向半導體控制整流器404以及一觸發裝置,其中該觸發裝置及雙向半導體控制整流器404係彼此電耦合,因此該觸發裝置於啟動時,將導致例如電子等載體流入或流出雙向半導體控制整流器404,因而部分導致雙向半導體控制整流器404受到啟動。
圖4A根據實施例描繪之一雙向保護裝置420,其中觸發裝置422包含一PNP觸發雙極接面電晶體406。該PNP觸發雙極接面電晶體406包含一集極,其電性連接於第一NPN雙極接面電晶體412之基極以及T1,並進一步包含一基極,其透過一第五電阻器R5電性連接於雙向半導體控制整流器404之PNP雙向雙極接面電晶體414之基極。該PNP觸發雙極接面電晶體406近一步包含一射極,其透過一第三電阻器R3連接於第一及第二NPN雙極接面電晶體412、416之集極。當雙向保護裝置420於T1相對於T2接收一負暫態電性訊號,PNP觸發雙極接面電晶體406係受到啟動,藉以透過PNP雙向雙極接面電晶體414之基極供給電子至雙向半導體控制整流器404,進而加速啟動雙向半導體控制整流器404進入低阻抗狀態,如上於圖3A說明所述。
圖4B描繪根據實施例之一雙向保護裝置440,其中觸發裝置442包含一突崩觸發二極體408。突崩觸發二極體408具有一P型陽極,其電性連接至第一NPN雙極接面電晶體412之基極以及T1。突崩觸發二極體408進一步包含一N型陰極,其透過第三電阻器R3電性連接至雙向半導體控制整流器404之PNP雙向雙極接面電晶體414之基極。當雙向保護裝置440於T1相對於T2接收一負暫態電性訊號時,突崩觸發二極體408係經啟動,藉以透過PNP雙向雙極接面電晶體414之基極提供電子至雙向半導體控制整流器404,其進一步加速雙向半導體控制整流器404之啟動進入一低阻抗狀態,如上於圖3A之說明中所述。
圖4C根據實施例描繪之一雙向保護裝置460,其中觸發裝置462包含一NPN觸發雙極接面電晶體410。該NPN觸發雙極接面電晶體410包含一基極,其電性連接於第一NPN雙極接面電晶體412之基極以及透過一第六電阻器R6電性連接T1,並進一步包含一射極,其電性連接於第一NPN雙極接面電晶體412之射極以及透過第一電阻器R1電性連接T1。該NPN觸發雙極接面電晶體406進一步包含一集極,其透過一第三電阻器R3連接於雙向半導體控制整流器404之PNP雙向雙極接面電晶體414之基極。當雙向保護裝置460於T1相對於T2接收一負暫態電性訊號時,該NPN觸發雙極接面電晶體410係經啟動,藉以透過PNP雙向雙極接面電晶體414之基極供給電子至雙向半導體控制整流器404,並進而加速啟動雙向半導體控制整流器404進入一低阻抗狀態,如上於圖3A之說明所述。
圖5係為根據某些實施例之一雙向保護裝置500電路示意圖,其具有複數PNP雙極接面電晶體為基礎之觸發裝置以及一增益控制雙向觸發裝置。圖5除了顯示保護裝置電路系統外,還顯示可包含於某些實施例中之周遭電路系統。
雙向保護裝置500包含一雙向半導體控制整流器504,其係相似於圖4A所示之雙向半導體控制整流器404,並包含一第一NPN雙極接面電晶體512、一PNP雙向雙極接面電晶體514以及一第二NPN雙極接面電晶體516。雙向半導體控制整流器504係以圖4A所示雙向半導體控制整流器404之類似方式電性連接R1、R2、T1及T2,而近似之電性連接結構係於此省略。
與圖4A所示雙向保護裝置420相似,根據實施例,雙向保護裝置500包含一觸發裝置522,其具有一第一PNP觸發雙極接面電晶體506a。第一PNP觸發雙極接面電晶體506a係以與圖4A所示觸發裝置422近似之方式,電性連接於第一NPN雙極接面電晶體512、T1、R5、雙向雙極接面電晶體514及R3,而相似電性連接結構之細部說明係於此省略。除第一PNP觸發雙極接面電晶體506a外,雙向保護裝置500額外包含一第二PNP觸發雙極接面電晶體506b。第二PNP觸發雙極接面電晶體506b包含一集極,其電性連接於第二NPN雙極接面電晶體516之基極以及T2,並進一步包含一基極,其透過R5電性連接於雙向半導體控制整流器504之PNP雙向雙極接面電晶體514之基極。第二PNP觸發雙極接面電晶體506b之射極係透過第四電阻R4電性連接於雙向半導體控制整流器514。
於操作中,當雙向保護裝置520於T1及T2間接收超過一特定數值之一負暫態電性訊號時,第一PNP觸發雙極接面電晶體506a係可經啟動並透過雙向雙極接面電晶體514之基極提供電子至半導體控制整流器404,其至少部分使雙向半導體控制整流器504之啟動進入一低阻抗狀態,如上於圖3A說明所示。相似地,當雙向保護裝置520於T1及T2間接收超過一特定數值之一正暫態電性訊號時,第二PNP觸發雙極接面電晶體506b係可經啟動並透過PNP雙向雙極接面電晶體514之基極提供電子至雙向半導體控制整流器504,其至少部分使雙向半導體控制整流器之啟動進入一低阻抗狀態。於某些實施例中,第一PNP雙極接面電晶體506a、第二PNP雙極接面電晶體506b以及雙向半導體控制整流器514係可經配置使足以啟動雙向保護裝置520之絕對電壓可於相反極性中呈現相似或相同,於其他實施例中,根據用途而定,其等係可經配置使足以啟動雙向保護裝置520之絕對電壓可於相反極性中呈現相異。
現參照雙向保護裝置500之周遭電路系統,係可具有電性連接於雙向半導體控制整流器504之一寄生電路530。寄生電路530包含一第一寄生PNP雙極接面電晶體534以及一第二寄生PNP雙極接面電晶體538,其等各具有一基極,共同連接於PNP雙向雙極接面電晶體514之基極。此外,第一及第二寄生PNP雙極接面電晶體534、538分別具有電性連接至雙向雙極接面電晶體514之C/E及E/C的射極。第一寄生PNP雙極接面電晶體之集極係可連接於一基板區域554,例如形成於基板中之護圈。第一及第二寄生PNP雙極接面電晶體534、538之基極係共同連接至第一PNP寄生雙極接面電晶體542,其射極係可連接至例如一隔離區域550,例如自生掩蓋之層體(native buried layer)或一深N井。
應理解,於寄生電路530中,第一NPN寄生雙極接面電晶體542之集極與第二PNP寄生雙極接面電晶體538之基極係彼此連接,且第二PNP寄生雙極接面電晶體538之集極與第一NPN寄生雙極接面電晶體542之基極係彼此相連,藉此,第一NPN寄生雙極接面電晶體542與第二PNP寄生雙極接面電晶體538形成一交叉耦合寄生PNPN半導體控制整流器546。寄生半導體控制整流器546係可形成自例如隔離結構(例如自生摻雜之一受掩蓋層體(native-doped buried layer)或一深N井)以及基板區域,且係非為期望目標。依此,促成寄生PNPN半導體控制整流器546形成之結構係可經配置,藉此使其等不會於操作中受到啟動。再如圖5所示,雙向保護裝置500係可具有一後閘極二極體548,其係可電性連接至基板區域554以及T1。
圖6A及6B係分別為雙向保護裝置600實施例之剖面圖及俯視圖,其具有一經整合觸發裝置。所示實施例係為一環狀裝置,其中環繞於該環狀裝置中央區域之基板中形成有數個區域,如圖6A所示係為將環狀裝置對半橫截之一剖面圖。
於圖6A中,為更方便理解雙向保護裝置600之操作相關之不同結構特徵,係於一等效電路圖中重疊顯示不同結構區域。於下述內容中,係先討論不同結構特徵,再論及相對應之等效電路圖。雙向保護裝置600包含一半導體基板602,例如一P型半導體基板,其中形成有一第一N型井(NW)618插設於一第一P型井(PW)608以及一第二P型井610之間。第一P型井608中形成有一重摻雜N型(n+ )區域620a,其係電性連接於一第一端子T1,且第二P型井610中形成有一第二重摻雜N型(n+ )區域620b,其電性連接於一第二端子(T2),使得形成雙向半導體控制整流器(SCR),其中雙向半導體控制整流器具有一第一N型區域,其作為一陰極/陽極(K/A),且第二N型區域,其作為一陽極/陰極(A/K)。
如此處及說明書全文所述,應理解為半導體基板602可以不同方式實施,包括但不限於一摻雜半導體基板或一絕緣層上覆矽(SOI)基板,其包含一矽-絕緣層-矽結構,其中上述各結構係利用例如一受掩蓋SiO2 層之一絕緣層自一支撐基板上受到隔離。此外,應理解上述各結構係可部分形成於一表面區域或靠近表面區域之一外延層上。
於所述實施例中,第一P型井608係由一間隔自第一N型井618側向分離,而第二P型井610接觸第一N型井618以於其間形成一接面。然而,其他實施例仍為可能,例如第一P型井608與第一N型井618可彼此接觸,以於其間形成一接面,且/或其中第二P型井610及第一N型井618係為分離,根據期望之裝置性質而定,於後有詳細探討。
如此所述,一接面或一接面區域係指當不同類型的兩半導體材質形成一介面時所構成之區域,且其可包含電子能帶(例如導電與價能帶)因內建電場而彎曲鄰近介面部位之區域。因此,接面區域之尺寸係可取決於不同因子而定,例如摻雜濃度與形成接面之不同類型半導體材料之摻雜概況。
同樣參照圖6,雙向保護裝置600包含設置於下方之一深N井(DNW)604,例如緊鄰於第一N型井618、第一P型井608與第二P型井610其中至少一者之底端下方或接觸其等其中一者之底端。於某些實施例中,深N井604自第一N型井618形成一N型區域垂直延伸,同時以y軸方向垂直與第一及第二P型井608、610形成接面區域。於第一P型井608及第一N型井618彼此側向分離以及/或第二P型井610與第一N型井618彼此側向分離之實施例中,深N井604係可填補各分離區域之間所形成之間隔。舉例而言,於圖6A中,第一P型井608與第一N型井618係受深N井604所分離,藉此,深N井604亦可自第一N型井618形成一側向延伸區域。
同樣參照圖6A,第一N型區域 620a、第一P型井608、第一N型井618、第二P型井610及第二N型區域620b係為電性連接,藉此形成一NPNPN雙向半導體控制整流器。雙向半導體控制整流器包含一第一PNP雙向雙極接面電晶體614、一第一NPN雙極接面電晶體612以及一第二NPN雙極接面電晶體616,其等係電性連接,連接方式係與上述圖5之說明中所示PNP雙向雙極接面電晶體514、第一NPN雙極接面電晶體512及第二NPN雙極接面電晶體516之連接相似。
同樣參照圖6A,雙向保護裝置600進一步具有一第二N型井(NW)624,其鄰近於第一P型井608。第二N型井624其中形成有一重摻雜P型(p+ )區域628a。第一P型區域628a、第二N型井624與第一P型井608係配置為一第一觸發PNP雙極接面電晶體606a之射極、基極與集極。第一P型井608其中形成有一第二重摻雜P型區域628b,透過其使第一觸發PNP雙極接面電晶體606a之集極電性連接於T1,藉此使第一觸發PNP雙極接面電晶體606a之集極共同電性連接至T1,且第一N型區域620a係經配置為雙向保護裝置600之雙向半導體控制整流器之陰極/陽極(K/A)。
雙向保護裝置600係經配置使第二P型井610插設於第一側之第一N型井618以及第二側之深N井604之間,並與其等接觸。深N井604其中形成有一第三重摻雜P型(p+ )區域628c。第三P型區域628c、深N井604及第二P型井618係經配置為一第二觸發PNP雙極接面電晶體606b之射極、基極與集極。第二P型井610其中形成有一第四重摻雜P型區域628d,透過其使第二觸發PNP雙極接面電晶體606b之集極電性連接至T2,藉此使第二觸發PNP雙極接面電晶體606b之集極共同電性連接至T2,且第二N型區域620b係經配置為雙向保護裝置600之雙向半導體控制整流器之陽極/陰極(A/K)。
於雙向保護裝置600中,第二P型區域628b係直接電性連接於T1,而第一N型區域620a係透過第一電阻R1電性連接於T1。相似地,第四P型區域628d係直接電性連接於T2,而第二N型區域620b係透過第二電阻R2電性連接於T2。R1及R2具有電阻值,藉此當分別連接於第一NPN雙極接面電晶體612與第二NPN雙極接面電晶體616之射極時,個別雙極接面電晶體之射極注入效率及對應增益係可受控制降低,藉以增加NPNPN雙向半導體控制整流器之保持電壓,如上於圖3C說明中所述。R1及R2係透過圖案化至少一金屬化層,例如第一(m1)至第n(Mn)金屬化層,形成於雙向保護裝置600上,其中n係為2至10。R1及R2各自係可由圖樣化之多晶矽或圖樣化之金屬薄膜層所形成。
第一觸發PNP雙極接面電晶體606a及第二觸發PNP雙極接面電晶體606b係可進一步經配置,使各自之射極透過形成於雙向保護裝置600上之至少一金屬化層連接至第一N型井618。於所示實施例中,第一P型區域628a係透過形成於至少一金屬化層652中之一第三電阻器R3電性連接於一第三重摻雜(N型)區域620c,第三重摻雜(N型)區域620c形成於第一N型井618中,其係可設置於NPNPN雙向半導體控制整流器之一中央區域。相似地,第三P型區域628c係透過形成於至少一金屬化層652中之一第四電阻器R4電性連接於第三重摻雜(N型)區域620c,第三重摻雜(N型)區域620c係形成於第一N型井618中。於不同實施例中,R3及R4分別具有介於約0.01歐姆至約2000歐姆之電阻值,例如約0.05歐姆。R3及R4分別係可由至少一圖樣化多晶矽或圖樣化金屬薄膜層所形成。
因此,雙向保護裝置600包含:一NPNPN雙向半導體控制整流器,其具有第一N型區域620a、第一P型井608、第一N型井618、第二P型井610以及第二N型區域620b;一第一觸發裝置,其具有第一觸發PNP雙極接面電晶體606a,且第一觸發PNP雙極接面電晶體606a包含第一P型區域628a、第二N型井624以及第一P型井608;以及一第二觸發裝置,其具有第二觸發PNP雙極接面電晶體606b,且第二觸發PNP雙極接面電晶體606b包含第三P型區域628c、深N井604以及第二P型井610。藉由使第一及第二觸發裝雙極接面電晶體606a、606b之射極透過第一N型井618電性連接於NPNPN雙向半導體控制整流器,以於受到啟動時向其提供電子,NPNPN雙向半導體控制整流器以及第一與第二觸發裝置之操作係可近似於前述如圖5說明中所示之雙向半導體控制整流器504以及觸發裝置522之操作。
現參照圖6B並搭配圖6A所示,描述雙向保護裝置600之環狀配置。雙向保護裝置600具有一第三N型井(NW)640,其設置於環狀配置之中央,且其中具有一第六重摻雜N型(n+ )區域620f。第三N型井640係受第二P型井610、第一N型井618、第一P型井608、第二N型井624、其中形成一第四重摻雜N型(n+ )區域620d之一第四N型井(NW)644以及於其中形成有一第七重摻雜P型(p+ )區域628g之一第三P型井(PW)648所接連繞設。第七P重摻雜P型(p+ )區域628g係可電性連接,例如以開爾文方式,於VSUB 連接於主要電路系統之基板,VSUB 係可為接地。
應理解第三N型井640、深N井604及第四N型井644形成一桶形隔離區域,側向並垂直向封閉第一P型井608、第二P型井610、第一N型井618及第二N型井624。於某些實施例中,桶形隔離係可為電性浮動。
如上所述,第一及第二觸發PNP雙極接面電晶體606a、606b係透過形成於至少一金屬化層652上之R3及R4電性連接於第一N型井618。雙向保護裝置600之金屬化製程架構包含複數金屬化層,例如第一(m1)至第n(Mn)金屬化層,其中n係為2至10。如於此所述,一金屬化層包含由導體材料,例如銅、鋁、鎢所構成之側向延伸導體結構,例如金屬線,其等係可利用微影光罩製程進行圖樣化,並且亦包含垂直延伸之導體結構,例如由導體金屬,例如銅、鋁、鎢所構成之通孔(via)或接點(contact),其等緊鄰於側向延伸導體結構下方。因此,第一金屬化層404包含於一P型井或N型井中,基板602上最低層之金屬線以及連接至N型或P型區域(例如自我對準矽化物(self-aligned silicide)或稱「salicided」接點)之通孔或接點。相似地,M2包含M1上次高層之金屬線以及連接至M1之通孔或接點。M3至Mn係於此具有相似定義,以包含其等下方之側向接線與垂直連接結構。
於圖6B之俯視示意圖中,圖6A之至少一金屬化層652係由複數金屬條652a/b徑向延伸,並透過第一P型區域628a電性連接之第二N型井624、透過第三N型區域620c電性連接於第一N型井618,並透過第三P型區域628c電性連接至深N井604所構成,如圖6A/6B所示。於某些實施例中,金屬條652a/b係更佳地形成於M3下方之金屬層,例如金屬化層M1以及/或M2,以於將R3及R4之電阻值作為目標同時將所得淨電容減至最小,藉此,RC延遲係可降至最低,以將觸發載體送至第一N型井618。舉例而言,鄰近金屬條652a/652b之尺寸與間隔係可經設計,以使淨電容低於約100 fF、低於約50 fF或低於約30 fF。此外,應理解金屬條652a/652b之數量係可經最佳化。舉例而言,如圖6B所示具有28金屬條(每側7條)652a及4金屬條652b時,係可具有不同配置,其中金屬條652a/b之數量係可更多或更少,藉以使各R3及R4之淨電阻值介於約0.001歐姆及約20歐姆之間,例如0.05歐姆。
繼續參照圖6A,雙向保護裝置600包含複數電浮動金屬層,以X方向側向延伸,並將某些鄰近重摻雜(N型及P型)區域分離:一第一電浮動金屬層632a形成於第一P型井608之表面上並介於第二P型區域628b及第一N型區域620a之間;一第二電浮動金屬層632b,形成於第一P型井608之表面上並介於第一N型區域620a及第五P型區域628e之間;一第三電浮動金屬層632c,形成於第一N型井618及深N井604之間一接面之一表面上以及介於第五P型區域628e及第三N型區域620c之間;一第四電浮動金屬層632d,形成於第一N型井618之表面上,並介於第三N型區域620c及第六P型區域628f之間;一第五電浮動金屬層632e,形成於第二P型井610之表面上,並介於第六P型區域628f及第二N型區域620b之間;以及一第六電浮動金屬層632f,形成於第二P型井610之表面上,並介於第二N型區域620b及第四P型區域628d之間。該等電浮動金屬層係電性浮動,因為其等並非電性連接於其他結構,且係與其等所形成之表面由一介電薄膜所分離。不受任何理論拘束下,應理解該等浮動金屬層可允許相對摻雜之鄰近N型及P型區域以相對靠近之側向鄰近性來設置,使由N型及/或P型區域所形成之裝置具有高電流(例如>1x105 A/cm2 )耐受力,並例如藉由帶間穿隧(band-to-band tunneling)以及/或衝穿效應,於其間具有改善之崩潰性質,。此允許例如藉由賦能於第一NPN雙極接面電晶體612、第二NPN雙極接面電晶體616以及雙向PNP雙極接面電晶體614之較短基極區域,雙向半導體控制整流器裝置之不同雙極接面電晶體受到最佳化以達到相對較高電流與高速耐受力,以獲得最佳電晶體效率。
較佳地,第一至第六電浮動金屬層632a至632f係可於,形成電性連接於雙向保護裝置600之裝置(例如核心電路)中其他部位之n-FETs(未示出)或p-FETs(未示出)的閘極堆疊製程步驟中或利用該等製程步驟同時形成。依此,於此所述之不同實施例中,浮動金屬層係形成於下方薄介電質(例如SiO2 , SiON或High-K 介電質)上,其等係設置或生成以形成積體電路中其他部位之n-FETs以及/或p-FETs閘極介電質(未示出)。因此,為求簡潔而未於圖中示出,浮動金屬層未直接接觸其等形成所在的該等井結構之下方表面,而係受一薄介電質垂直插設。此外,為求簡潔而未於圖中示出,側壁分隔物(例如SiN分隔物)係可形成於浮動金屬層之側壁,以使浮動金屬層受隔離不與鄰近N型及P型區域接觸。下方閘極介電層及側壁分隔物防止於鄰近N型及P型區域之間形成一直接電性短路。介電薄層防止矽化物形成於浮動金屬層與下方井結構表面,並可電性隔離未電性連接於任何其他結構之浮動金屬層。
當金屬層與n-FETs之閘極共同形成時,可使用之材料係包含n-摻雜半導體,例如n-摻雜多晶矽或具有介於約4.1eV至約4.65eV間、約4.1eV至約4.4eV間,或約4.4eV至約4.65eV間之工作函數Φm,N 的一適用的「N型」金屬。當金屬層與p-FETs共同形成時,可使用之材料係包含p-摻雜半導體,例如p-摻雜多晶矽或具有介於約4.65eV至約5.2eV間、約4.65eV至約4.9eV間,或約4.9eV至約5.2eV間之工作函數Φm,N 的一適用「P型」金屬,其。
於此所述之不同實施例中,可用於圖6A中電浮動金屬層632a至632f之金屬包含例如鋁(Al)、鎢(W)、鈦(Ti)、鉭(Ta)、鉬(Mo)、銣(Ru)、TiN、TaN、TaCN及TaSix Ny 等。
應理解,各電浮動金屬層632a至632f之側面尺寸係小於約1微米、小於約0.5微米、小於約0.2微米、介於約0.1微米及約0.3微米間,或介於約0.6微米及約0.2微米間,例如0.16微米。
雙向保護裝置600之未受一電浮動金屬層所隔離之某些其他鄰近重摻雜(P型及N型)區域,係可經第一至第八介電隔離636a至636h所隔離,其等係可為淺溝槽隔離區域。與浮動金屬層相同,介電隔離係可允許相對摻雜的鄰近N型及P型區域以相對靠近之側向鄰近性設置,以具有高電流耐受力。然而,相較於浮動金屬層,介電隔離區域係可允許雙向半導體控制整流器裝置之不同雙極接面電晶體獲得最佳化,以達成相對較低之速度,例如藉由係對介於鄰近N型及P型區域間之一較長路徑賦能來實現,該較常路徑例如是某些雙極接面電晶體之基極區域之一較長路徑。
然而有其他鄰近重摻雜(N型、P型)區域係受一介電隔離以及一電浮動金屬層兩者所同時分離,以較長載體漂移路徑為代價於鄰近接面間提供額外崩潰電壓。舉例而言,第五P型區域628e及第三N型區域620c係受第三電浮動金屬層632c及一第五介電隔離636e所分離。於所示實施範例中,第五介電隔離636e提升於深N井604與第一N型井間之接面之崩潰電壓,並提升PNP雙向雙極接面電晶體614之有效基極長度,藉此,可以較慢之速度作為代價,使雙向半導體控制整流器於一受正偏壓的T1相對於T2下之觸發電壓獲得提升。
於此所揭露之不同P型區域及N型區域係可具有一峰值摻雜濃度,其超越約1x1019 cm-3 、約1x1020 cm-3 、或介於約1x1020 cm-3 及約8x1020 cm-3 間之範圍,舉例而言,約2x1020 cm-3 。此外,不同P型井、N型井以及深N井係可具有一峰值摻雜濃度,其藉於約1.5x1016 cm-3 至約7.5x1016 cm-3 範圍間,例如約5.0x1016 cm-3
藉由利用數個介電隔離區域、浮動金屬層、與於不同結構間之最佳化側面尺寸之結合,雙向保護裝置600之觸發裝置與雙向半導體控制整流器係可經最佳化,以如上述圖4A及圖5說明所述進行操作。舉例而言,第四介電隔離636d具有X方向之一側向長度d1 ,且第六介電隔離636f具有X方向之一側向長度d2 ,其等之尺寸係可經調整以使第一及第二觸發PNP雙極接面電晶體606a、606b經最佳化,以相較於NPNPN雙向半導體控制整流器之側向尺寸d3 而更小,其中,d3 係為介於第一N型區域620a及第二N型區域620b間之距離,藉此,觸發NPN雙極接面電晶體606a、606b係經配置以於雙向半導體控制整流器之啟動前先行啟動,如上於圖4A及圖5說明所述。於不同實施例中,d1 及d2 係介於約1微米及約5微米之間、介於2微米至4微米之間,例如約3微米,而d3 係介於約10微米及約30微米之間、介於約15微米及約25微米之間,例如約20微米。於某些實施例中,各比例d3 /d1 及d3/d2係介於約3比1至約7比1之間、介於約4比1至約6比1之間,例如約5比1。
圖7A及圖7B分別係為一雙向保護裝置700實施例之等效電路圖700A以及剖面圖。於某些實施例中,雙向保護裝置700係可為一環狀裝置,其中有不同區域形成於一基板中並圍繞環狀裝置之一中央區域,相似於如上圖6B說明所述之環狀配置,藉此,圖7B之剖面圖代表沿環狀裝置對半取得之剖面。於圖7B中,為更方便理解雙向保護裝置700操作作為一電路之不同結構特徵,不同結構區域係與一等效電路圖重疊,該等效電路圖係近似於圖7A之等效電路圖700A。
如圖7B所示,雙向保護裝置700具有某些特徵已出現於前文中圖6A及6B之雙向保護裝置600中。舉例而言,雙向保護裝置700包含一半導體基板602,其中形成有至少三井結構,包括一第一N型井(NW)618,其插設於一第一P型井(PW)608及一第二P型井610之間。第一P型井608、第二P型井610以及第一N型井618其中分別形成有第一、第二及第三重摻雜N型(n+ )區域620a、620b及620c。第一P型井608及第二P型井610於其中額外分別形成有第二及第四P型區域628b及628d。裝置700額外包含一第二N型井624形,其成於第一P型井608左側;一第三N型井640形成於第二P型井610右側,且其中形成有一第六N型區域620f;一第四N型井744形成於第二N型井左側,且其中形成有一第四N型區域720d;一第三P型井748,介於第二N型井624及第四N型井744之間,且其中形成有一第七P型區域728g;一第五N型井752形成於第三N型井640右側,且其中形成有一第五N型區域720e;以及一第四P型井756形成於第三N型井640及第五N型井752之間,且其中形成有一第八P型區域728h。裝置700額外包含一深N井604設置為一桶型隔離,其封閉並至少接觸該第一P型井608、第二P型井610、第一N型井618、第二N型井624及第三N型井640之底部區域。與前述圖6A及6B說明中所述實施例近似,雙向保護裝置700具有一第二P型區域628b形成於第一P型井608中、一第四P型區域628d形成於第二P型井610中、一第五P型區域628e形成於第一P型井608及深N井604間之邊界區域上,以及一第六P型區域628f形成於第一N型井618及第二P型井610間之邊界區域上。雙向保護裝置700亦具有第一至第二介電隔離區域636a至636b以及第四至第八介電隔離區域636d至636h形成於圖中不同位置。
參照圖7B之雙向保護裝置以及圖7A之等效電路700A,近似於圖6A及6B之保護裝置600,於第一P型井608內,第一N型區域620a係電性連接於一第一端子(T1),且於第二P型井610內,第二N型區域620b係電性連接於一第二端子(T2),藉此,第一N型區域620a、第一P型井608、第一N型井618、第二P型井610及第二N型區域620b係電性連接於T1及T2之間,並經配置為NPNPN雙向半導體控制整流器。如圖7B中重疊等效電路圖及圖7A中之等效電路圖700B所示,雙向半導體控制整流器包含一第一PNP雙向雙極接面電晶體(Q2)614、一第一NPN雙極接面電晶體(Q1)616以及一第二NPN雙極接面電晶體(Q3)612,其等係以圖6A及6B所示雙向保護裝置600之近似方式電性連接。如說明書其他部分所述,Q1 616及Q2 614係藉由其中一者之基極連接至另一者之集極之方式交叉耦合。相似地,Q3 612及Q2 614係藉由其中一者之基極連接至另一者之集極之方式交叉耦合。應理解,於雙向保護裝置700及於此所述各不同實施例中,一半導體控制整流器係可經描述為具有一類型時,實施例並未受此限制,且於其他實施例中,一半導體控制整流器係可經配置為一相對類型。舉例而言,於其他實施例中,第一PNP雙向雙極接面電晶體(Q2)614係可為一NPN雙極接面電晶體,且第一及第二NPN雙極接面電晶體(Q1、Q3)616、612係可為PNP雙極接面電晶體。
於所示實施例中,第一P型井608係自第一N型井618透過由深N井604區域所形成之一間隔側向分離,而第二P型井610接觸第一N型井618以於其等之間形成一接面。然而,其他實施例仍為可能,例如第一P型井608及第一N型井618可彼此接觸以於其等之間形成一接面,且/或第二P型井610及第一N型井618係為分離。以一相似方式,任何所示彼此側向分離之鄰接井結構係可於其他實施例中彼此接觸,且相反地,任何所示彼此接觸之鄰接井結構係可於其他實施例中由深N井604之一介入區域而彼此分離。
繼續參照圖7B,與圖6A所述之方法相似,雙向保護裝置700包含複數電浮動金屬層形成於基板602表面上,但並未導通連接於該處,且以X方向側向延伸,以分離某些鄰近且相對重摻雜(N型及P型)之區域。該等電浮動金屬層包含:第一至第五電浮動金屬層632a至632f。如前文所述,該等電浮動金屬層係可允許相對摻雜之鄰近區域,如鄰近N型及P型區域等,以相對靠近之側向鄰近性設置,使根據實施例之雙向保護裝置具有高電流(例如>1x105 A/cm2 )與高速度耐受力,同時提供近似於介電隔離之隔離功能。於不受任何理論拘束下,高電流與高速度耐受力係可經下列方式提供,例如對於第一NPN雙極接面電晶體612、第二NPN雙極接面電晶體616及雙向PNP雙極接面電晶體614之較短基極區域賦能,以達成最佳電晶體效率。某些鄰近N型及P型區域係如所示具有一電浮動金屬層形成於其間,但實施例並不以此為限,而於其他實施例中,該等電浮動金屬層中至少任一者皆可經取代為一介電隔離區域或以一介電隔離區域補強。相似地,某些鄰近N型及P型區域係如所示具有一介電隔離區域形成於其間,但實施例並不以此限,而於其他實施例中,該等介電隔離區域中至少任一者係可精取代為一電浮動金屬層或以一電浮動金屬層補強。舉例而言,於其他實施例中,該第五介電隔離區域626係可省略。
於此所述之不同實施例中,第一至第五電浮動金屬層632a至632f之側向寬度係可與井結構及重摻雜區域之摻雜濃度一同經過選擇,藉此,所得之接面係可具有高電流密度耐受力,並同時對於衝穿效應及帶間穿隧具有高抵抗力。於不同實施例中,第一至第五電浮動金屬層632a至632f中至少一者或每一者之寬度係可小於約1微米、小於約0.5微米、小於約0.2微米、介於0.1微米至約0.3微米間或介於約0.06微米至約0.2微米間,例如約0.16微米。此等寬度係可當與具有峰值摻雜濃度(例如超越約1x1019 cm-3 、超越約1x1020 cm-3 、或介於約1x1020 cm-3 及約8x1020 cm-3 之範圍內,例如約2x1020 cm-3 )之鄰近P型區域及P型區域結合時,達成高速度、高電流,以及對於衝穿效應及帶間穿隧高抵抗力間之平衡。
除具有如上述之電浮動層之外,保護裝置700之速度及阻擋電壓係可進一步透過使雙向NPNPN半導體控制整流器之一側向長度最佳化加以平衡。於所示實施例中,介於第一N型區域620a及第二N型區域620b間之側向長度,係可經最佳化至約10微米及約30微米之間、約15微米至約25微米之間,例如約20微米。此外,第一P型井608及第二P型井618具有一峰值摻雜濃度介於約1.5x1016 cm-3 至約7.5x1016 cm-3 之範圍內,例如約5.0x1016 cm-3 ,藉此,介於Q3 612及Q1 616之基極以及T1及T2之間的電阻R10及R11,係可分別介於10 Ω及400 Ω間、10 Ω及200Ω間或200 Ω及400 Ω間,或以此等數值之任一者所界定之範圍內。
某些電子裝置,例如汽車應用介面、可程式化邏輯控制器、儀表放大器,及具有分散式遠端節點與感應器之通訊介面,皆可能受到低輸入電阻限制(例如< 20 Ω)。此等系統可能需要保護裝置以符合許多進階需求。同時,此等系統對於保護裝置可能具有較高需求,以保護其等不受高電壓之過度電性應力脈衝而損壞,同時提供足以預防閂鎖之高保持電壓,同時亦經配置以迅速響應於極短之暫態壓力。舉例而言,某些系統可能需要較快之響應時間,以及可藉由例如上述某些實施力所提供較高之保持電壓。因此,於下述內容中,除了上述各種特徵之外,包括雙向半導體控制整流器之側向長度最佳化及使用電浮動金屬層、額外實施例係於下方描述,其保護裝置提供較小型之解決方案,其並於阻擋電壓、高電流耐受力、較快響應時間及充足保持電壓等之間達到平衡。
圖8A及8B係根據實施例之雙向保護裝置800,其具有觸發裝置,該觸發裝置具有二極體。圖8B描繪保護裝置800之一剖面示意圖,且圖8A描繪雙向保護裝置800之一等效電路圖800A。雙向保護裝置800之某些特徵係近似於上述某些雙向保護裝置,例如雙向保護裝置700(圖7A、7B),且因此於下述內容中,某些重複特徵之係部描述係經省略。
參照圖8B,雙向保護裝置800包含一半導體基板602,於其中一第一N型井618、一第一P型井608、一第二P型井610、第一、第二及第三N型區域620a、620b及620c,以及第二與第四P型區域628b及628d係以近似於上述圖7B說明之方式形成。雙向保護裝置800額外包含一第二N型井624、一第三N型井640於其中形成有一第六N型區域620f、一第四N型井744於其中形成有一第四N型區域720d、一第三P型井748於其中形成有一第七P型區域728g、一第五N型井752於其中形成有一第五N型區域720e、一第四P型井756於其中形成有一第八P型區域728h、以及一深N井604,其等以類似圖7B說明之方式配置。近似於裝置700(圖7B),雙向保護裝置800具有一第二P型區域628b、一第四P型區域628d、第一至第二介電隔離區域636a至636b及第四至第八介電隔離區域636d至636h。然而,與圖7B所述之保護裝置700比較,裝置800省去第五P型區域628e及第六P型區域628f。並且,裝置800改為包含一第九介電區域836i以及第十介電區域836j,其等設置於第五P型區域628e及第六P型區域628於雙向保護裝置700(圖7B)所省略之區域。此外,與保護裝置700不同,保護裝置800包含一第六N型區域720f形成於第二N型井624,以及一第七N型區域720g形成於第三N型井640中。第六N型區域720f係插設於第三介電隔離區域636c及第四介電區域636d之間,且第七N型區域720g係插設於第十一介電隔離區域836k及第五介電隔離區域636f之間。
與圖7A及圖7B所示之裝置700相似,於圖8所示之雙向保護裝置800以及圖8A所示之等效電路800A中,第一重摻雜N型(n+ )區域602a係電性連接於一第一端子(T1),且第二重摻雜N型(n+ )區域620b係電性連接於一第二端子(T2),其中形成於T1及T2間者係為第一N型區域620a、第一P型井608、第一N型井618、第二P型井610及第二N型區域620b,其等經配置為一NPNPN雙向半導體控制整流器。該雙向半導體控制整流器包含一第一PNP雙向雙極接面電晶體(Q2)614、一第一NPN雙極接面電晶體(Q1)616以及一第二NPN雙極接面電晶體(Q3)612,其等係以圖7A及7B所示雙向保護裝置700之近似方式交叉耦合及電性連接。根據該暫態電性事件之極性而定,第一N型區域620a及第二N型區域620b係可分別作為一陽極(A)與一陰極(K),或分別作為一陰極(K)與一陽極(A)。
仍參照圖8B,雙向保護裝置800係以近似於圖3A及4B實施例之方式運作,雙向保護裝置800包含一觸發裝置,其具有一二極體。於所示實施例中,第二P型區域628b及第一P型井608之至少一P型區域,以及深N井604、第二N型井624及第六N型區域720f之至少一N型區域係經配置為一第一觸發二極體(Dn)808,其中至少一P型區域係作為Dn 808之一陽極,且至少一N型區域係作為Dn 808之一陰極。第一N型區域620a及第二P型區域628b皆係形成於第一P型井608Q4中,且第一NPN雙極接面電晶體612及Dn 808之陽極係共同電性連接於T2。
仍參照圖8B,相似於Dn 808之配置方式,第四P型區域628d及第二P型井612之至少一P型區域,以及深N井603、第三N型井640及第七N型區域720g之至少一N型區域係經配置為一第二觸發二極體(Dp)804,其中至少一P型區域係作為Dp 804之一陽極,且至少一N型區域係作為Dp 804之一陰極。第二N型區域620b及第四P型區域628d皆係形成於第二P型井610中,藉此,Q1 616之射極及Dp 804之陽極係共同電性連接於T1。
仍參照圖8A及8B,於特定配置下,形成Dn 808之區域以及/或形成Dp 804之區域係具有物理特性,藉此Dn 808以及/或Dp 804可確實作為突崩二極體運作。如於此所述,突崩二極體係經設計以於特定逆向偏壓電壓上經歷突崩崩潰之二極體。在不受任何理論拘束下,突崩崩潰係由少數載體經加速至足夠高速率而導致的,使受加速之少數載體離子化晶格,於其中將產生更多載體以促成更多離子化。更詳而言之,當例如透過第四介電隔離636d之寬度所測量之介於第六N型區域720f及第二P型區域628b之一電流路徑長度D1,例如係為小於5微米、小於3.5微米或小於2微米時,所形成之Dn 808係經配置為根據實施例之一突崩二極體。相似地,當介於第七N型區域720g及第四P型區域628d之一電流路徑長度D2,經測量係為例如小於5微米、小於3.5微米或小於2微米時,所形成之Dp 804係經配置為根據實施例之一突崩二極體。所形成之Dn 808及Dp 804係可具有較快響應時間,如上於圖10A及10B之說明所述。
繼續參照圖8B,與雙向保護裝置700(圖7B)所述之方法近似,雙向保護裝置800包含複數電浮動金屬層以X方向側向延伸,並分離某些鄰近重摻雜(N型及P型)區域。該等電浮動金屬層包含第一至第六電浮動金屬層632a至632f,其等係可允許相對摻雜之鄰近區域,如鄰近N型及P型區域等,以相對靠近之側向鄰近性設置,使根據實施例之雙向保護裝置具有高電流(例如>1x105 A/cm2 )與高速度耐受力,同時提供抑制帶間穿隧與衝穿效應之功能,透過例如對於第一NPN雙極接面電晶體612、第二NPN雙極接面電晶體616及雙向PNP雙極接面電晶體614之較短基極區域賦能,並透過對較短電流路徑長度D1及D2賦能以達成,如前述於圖7A及7B以及下述於圖10A10B之說明中所述。
於操作中,當雙向保護裝置800於T1及T2間接收一暫態電性訊號,例如一過度電性應力訊號,根據暫態電性訊號之極性而定,該對二極體Dn 808、Dp 804之一結合啟動電壓係可能約等同於Dn 808及Dp 804其中一順向偏壓者之順向門檻或啟動電壓與Dn 808及Dp 804其中一逆向偏壓者之逆向崩潰電壓之總合,或與該總合成比例。如上所述,藉由使D1及D2最佳化,該對二極體Dn 808、Dp 804之結合啟動電壓係可對應調整以用於一特定用途。發明人發現,不受任何理論拘束下,某些保護裝置於壓力條件下之電壓過衝係由載體運輸之延遲所導致。有利地,藉由將該對二極體Dn 808、Dp 804電性並聯於具有第一NPN雙極接面電晶體612、第一PNP雙極接面電晶體614及第二NPN雙極接面電晶體616之NPNPN雙向半導體控制整流器,且該對二極體Dn 808、Dp 804具有相對較短之陽極至陰極距離時,相較於不具有該對二極體Dn 808、Dp 804之雙向半導體控制整流器裝置,雙向保護裝置800之響應或啟動時間係可能較快,而形成之電壓過衝係顯著降低。
仍參照圖8A及8B,除透過較NPNPN雙向半導體控制整流器更快之一初始導通路徑來提供較快響應時間之外,該對二極體Dn 808、Dp 804係可加快NPNPN雙向半導體控制整流器本身之響應速度,部分係透過至少一金屬化層752所構成於二極體Dn 808、Dp 804之陰極與第一PNP雙極接面電晶體614之基極間之電性連接所達成。如圖所示,至少部分作為Dn 808陰極之第六N型區域720f以及至少部分作為Dp 804陰極之第七N型區域720g係透過基板602上形成之雙向保護裝置800上所形成之至少一金屬化層752,電性連接於第一N型井618。至少一金屬化層752係可以近似方式形成,且具有於前述於圖6A及6B中關於至少一金屬化層652所述之特徵。舉例而言,雖未示於圖中,至少一金屬化層752係可作為第三及第四電阻器R3、R4,其等係可具有介於約0.01歐姆至約2000歐姆之電阻值,例如約0.05歐姆,並且由至少一圖樣化多晶矽或圖樣化金屬薄膜所構成。於所示實施例中,第六N型區域720f係電性連接於第一N型井618中所形成之第三重摻雜(n+ )區域620c,其係可透過至少一金屬化層752設置於NPNPN雙向半導體控制整流器之中央區域。相似地,第七N型區域720f係透過至少一金屬化層752電性連接於第一N型井618中所形成之第三重摻雜(n+ )區域620c。
藉由使二極體Dn 808、Dp 804之陰極透過第一N型井618電性連接於NPNPN雙向半導體控制整流器,來自二極體Dn 808、Dp 804之電子係可經提供至NPNPN雙向半導體控制整流器以加速其啟動,藉此,NPNPN雙向半導體控制整流器電性並聯連接於該對二極體Dn 808、Dp 804之結合,係可以近似於圖4B說明中所述之雙向半導體控制整流器404及觸發裝置442之方式運作。
圖9係為一圖表900,其描繪不同裝置之模擬DC電流電壓(IV)曲線,包括IV曲線904、908、912,其等分別對應於雙向保護裝置700(圖7A/7B)、近似於雙向保護裝置800(圖8A/8B)之該對二極體Dn 808、Dp 804之一對二極體,以及相似於保護裝置800(圖8B)之NPNPN雙向半導體控制整流器以及該對二極體Dn 808、Dp 804之結合。如IV曲線908所示,隔離結構中之該對二極體之DC崩潰電壓係大於雙向半導體控制整流器於DC條件下之DC崩潰電壓。因此,當電性並聯連接於NPNPN雙向半導體控制整流器時,該對二極體對於NPNPN雙向半導體控制整流器之IV曲線影響極小,如IV曲線912所示。
圖10A及10B係為圖表1000A及1000B,其等描繪不同裝置於傳輸線脈衝(TLP)測試條件(1A電壓程度、100 皮秒上升時間,以及10奈秒脈衝寬度)下之不同裝置之模擬電壓時間(V-t)曲線,包含V-t曲線1004、1008、1012、1016,其等分別對應於雙向保護裝置700(圖7A/7B)、相似於保護裝置800(圖8A/8B)之該對二極體Dn 808、Dp 804之一二極體對、相似於雙向保護裝置800(圖8A/8B)之NPNPN雙向半導體控制整流器以及該對二極體之結合,以及相似於雙向保護裝置1200(如後述圖12A/12B)之NPNPN雙向半導體控制整流器以及該對二極體之修正結合。圖表1000A描繪於1至10皮秒時間範圍內之電壓響應,圖表1000B描繪於0至500皮秒時間範圍內之電壓響應。如圖所示,於V-t曲線中所觀察到介於50皮秒與100皮秒間之一接近90V之峰值過衝電壓,於對應具有二極體之裝置之V-t曲線1012及1016中係經降低至約45V。此外,於約2至4奈秒之一保持電壓,於V-t曲線1012係相對於V-t曲線1004而有所增加,但於V-t曲線1016係相對於V-t曲線1004有所降低,其係表示根據於此所述結構修改之保持電壓可調節性,例如根據圖7A/7B、8A/8B及12A/12B所示雙向保護裝置之裝置修改結構。保持電壓之可調節性係可基於不同原因而為有利。於某些情況下,高保持電壓係為期望以預防例如閂鎖效應。然而,於其他情況中,當高保持電壓會減損裝置耐用性,例如由於高焦耳(Joule)加熱而降低靜電放電/電磁干擾保護能力時,高保持電壓係非為期望的。
如圖11A所示係為根據模擬操作之一雙向保護裝置1100之不同電流路徑,該雙向保護裝置1100具有一觸發裝置,該觸發裝置具有操作中之二極體,藉以幫助了解對於暫態電性事件之不同電性響應。圖11A描繪保護裝置1100之剖面示意圖,其於半導體基板602中具有不同區域,其等係類似於圖7A及7B說明中所述保護裝置700之配置。此外,以近似於圖8A及8B所述保護裝置800之方式,該保護裝置1100具有至少一金屬化層752,其等係電性連接例如一第一觸發二極體(Dn)808以及一第二觸發二極體(Dp)804之陰極。更詳而言之,雙向保護裝置1100包含第一N型區域620a、第一P型井608、第一N型井618、第二P型井610及第二N型區域620b,其等經配置為NPNPN雙向半導體控制整流器。保護裝置1100額外包含第二P型區域628b以及第一P型井608中之至少一P型區域以及包含深N井604、第二N型井624以及第六N型區域720f中之至少一N型區域,經配置為一第一觸發二極體(Dn)808。除第一N型區域620a外,第一P型井608於其中額外形成有第二P型區域628b,藉此第一NPN雙極接面電晶體(Q3)612之射極以及Dn 808之陽極係共同電性連接於T2。保護裝置1100額外包含第四P型區域628d以及第二P型井612中之至少一P型區域以及深N井603、第三N型井640及第七N型區域720g中之至少一N型區域,經配置為一第二觸發二極體(Dp)804。除第二N型區域620b外,第二P型井610於其中額外形成有一第四P型區域628d,藉此第二NPN雙極接面電晶體616之射極以及Dp 804之陽極係共同電性連接於T1。根據模擬操作,發明人發現藉由配置該保護裝置以透過不同電流路徑流動電流之特定比例,包含保持電壓之不同參數係可受到控制。更詳而言之,形成於保護裝置1100內之不同電流路徑包含一二極體路徑1104,其自第六N型區域720f經過Dn 808至P型區域628b且自第五N型區域720e經過Dp 804至第四P型區域628d,也包含一NPN路徑1108,其自第三N型區域620c經過第一NPN電晶體612至第一N型區域620a,以及包含一雙向半導體控制整流器路徑1112,其自第四P型區域628d經過NPNPN雙向半導體控制整流器至第一N型區域620a。再次參照圖8A所示之等效電路,第二觸發二極體Dp 804係設置以電性並聯形成於第二P型井616中之電阻器R11,並電性並聯於PNP電晶體(Q2)614之射-基極二極體。響應一暫態電性事件,經模擬流經不同電流路徑1104、1108及1112之電流百分比以一時間函數表示係如圖11B所示。如圖所示,於第一個10皮秒中,流經二極體路徑1104之電流百分比係相對較高。發明人發現,相對高比例的電流流經二極體Dp 804、Dn 808會導致相對較低比例的電流流經NPN路徑1108,進而導致一相對較高之保持電壓,如圖10A及10B所示(參照V-t曲線1102相對於V-t曲線1104)。根據於流經二極體路徑1104之相對電流量與保持電壓之相對關係觀察後,發明人發現,藉由增加流經二極體路徑1104之相對電流量,係可提高保持電壓。相反地,根據下述於圖12A及12B說明中之結構修改,係可降低保持電壓。
圖12A及12B根據實施例描繪之一雙向保護裝置1200,其整合有觸發二極體,並經配置以降低保持電壓。圖12B描繪保護裝置1200之一剖面圖,而圖12A描繪雙向保護裝置1200之一等效電路圖1200A。雙向保護裝置1300之某些特徵係近似於雙向保護裝置800(圖8A、8B),因此,某些近似特徵於下述說明中係經省略。
參照圖12B,保護裝置1200於半導體基板上602具有不同區域,其等之位置及配置係類似於圖8B所述之雙向保護裝置800,不同點在於保護裝置1200中,第三N型區域620c係經省略,而其位置係設置形成於第一N型井618中之一中央P型區域1220。所形成之等效電路係如圖12A所示。與圖8A及8B所述裝置800相似,雙向保護裝置1200具有NPNPN雙向半導體控制電晶體,其包含一第一PNP雙向雙極接面電晶體(Q2)614、一第一NPN雙極接面電晶體(Q1)616以及一第二NPN雙極接面電晶體(Q3)612,其等係以雙向保護裝置(圖8A/8B)所示雙向保護裝置800之類似方式電性連接。根據暫態電性事件之極性而定,第一N型區域620a及第二N型區域620b係可分別作為NPNPN雙向半導體控制電晶體之陽極(A)及陰極(K)或陰極(K)及陽極(A)。
如圖12B所示,與前述圖8A及8B之裝置800不同,於此之中央P型區域1220形成一第二PNP雙極接面電晶體(Q4)1208及一第三PNP雙極接面電晶體(Q5)1204。對Q4 1208而言,中央P型區域1220係經配置為一射極,第一N型井618及深N型井604係經配置為一基極,且第一P型井608係經配置為一集極。對Q5 1204而言,中央P型區域1220係經配置為一射極,第一N型井618及深N型井604係經配置為一基極,且第二P型井608係經配置為一集極。參照圖12A所示之等效電路,第二觸發二極體Dp 804係設置以電性並聯於第二P型井616中所形成之電阻器R11,並電性並聯於由Q2 614及Q1 616所構成之一第一NPNP半導體控制整流器,其中Q2 614及Q1 616各具有一基極,其連接於Q2 614及Q1 616另一者之一集極。如配置,第一NPNP半導體控制整流器係電性並聯於由Q1 616及Q5 1204所構成之第二NPNP半導體控制整流器,其中Q1 616及Q5 1204各具有一基極,其連接於Q1 616及Q5 1204另一者之一集極。因此,Q1 616形成一共同NPN雙極接面電晶體,其於第一及第二NPNP半導體控制整流器之間共享。近似地,第一觸發二極體Dn 808係設置以電性並聯於第一P型井608中所形成之電阻器R10,並電性並連於由Q2 614及Q3 612所構成之一第三NPNP半導體控制整流器,其中Q2 614及Q3 612各具有一基極,其連接於Q2 614及Q3 612另一者之一集極。如配置,第三NPNP半導體控制整流器亦電性並聯於由Q4 612及Q4 1208所構成之一第四NPNP半導體控制整流器,其中Q3 612及Q4 1208各具有一基極,其連接於Q3 612及Q4 1208另一者之一集極。因此,Q2 616形成一共同NPN雙極接面電晶體於第三及第四NPNP半導體控制整流器之間共享。
再度參照圖12B,相似於裝置800(圖8A/8B),雙向保護裝置1200具有第一觸發二極體(Dn)808,其中第一NPN雙極接面電晶體612之射極與Dn 808之陽極係共同電性連接於T2,並進一步具有一第二觸發二極體(Dp)804,其中第二NPN雙極接面電晶體616之射極與Dp 804之陽極係共同電性連接於T1。由於具有Q5 1204以及由交叉耦合且電性並聯於Dp 804之Q1 616及Q5 1204所構成之第二NPNP半導體控制整流器,相較於裝置800(圖8A/8B),響應於暫態電性事件時,係一相對較小之電流量流經保護裝置1200中之Dp 804。近似地,由於具有Q4 1208以及由交叉耦合且電性並聯於Dn 808之Q3 612及Q4 1208所構成之第四NPNP半導體控制整流器,相較於裝置800(圖8A/8B),響應於暫態電性事件時,係一相對較小之電流量流經保護裝置1200中之Dn 808。流經Dp 804及Dn 808之較低電流量對於保護裝置1200之裝置行為的影響,係於下方圖13A及13B之說明中進一步探討。
圖12C根據實施例描繪之一雙向保護裝置1200B。保護裝置1200B係相同於圖12B所示之保護裝置1200,不同點在於第五介電隔離636e係自第一N型井618中省略。以前述圖8B說明中所述之近似方式,雙向保護裝置1200B包含複數電浮動金屬層,其等以X方向側向延伸並分離某些鄰近重摻雜(N型及P型)區域:第一至第六電浮動金屬層632a至632f,其等可允許將相對摻雜之鄰近N型及P型區域以相對靠近之側向鄰近性設置,以具有高電流與高速度耐受力,其方式係近似於前述圖8A及8B之說明所述。於不同實施例中,該等電浮動金屬層提供高電流與高速度,同時亦提供相似於介電隔離區域之電性隔離效果。因此,於所示實施例中,該等電浮動金屬層632a至632f並未側向重疊於一介電隔離區域。
圖13B根據模擬操作描繪一雙向保護裝置1300於操作時之不同電流路徑。圖13A描繪雙向保護裝置1300之一剖面示意圖,其於半導體基板602上具有不同區域,其等係近似於前述於圖11A說明中之雙向保護裝置,不同點在於,於保護裝置1300中,第三N型區域620c係經省略,而其位置係設置形成於第一N型井618中之一中央P型區域1220,其方式係近似於雙向保護裝置1200(圖12A/12B)。因此,保護裝置1300中所形成之不同電流路徑包含一二極體路徑1304以及一半導體控制整流器路徑1312,其等相似於前述於圖11A說明中所述之二極體路徑1104及半導體控制整流器路徑1112。然而,與圖11A說明中之NPN路徑1108不同,裝置1300包含一第二半導體控制整流器路徑1308,其經過中央P型區域1220、第一N型井618、深N井604、第一P型井608及第一N型區域620a。如前述於圖12A及12B說明中所述,中央P型區域1220之存在形成一第二PNP雙極接面電晶體(Q4)1208以及一第三PNP雙極接面電晶體(Q5)1204。因此,具有Q2 614以及Q1 616之一第一NPNP半導體控制整流器係電性並聯於具有Q1 616及Q5 1204之一第二NPNP半導體控制整流器,且具有Q2 614以及Q3 612之一第三NPNP半導體控制整流器亦電性並聯於具有Q3 612以及Q4 1208之一第四NPNP半導體控制整流器。由於具有Q5 1204以及由Q1 616及Q5 1204交叉耦合所形成且電性並聯於Dp 804之第二NPNP半導體控制整流器,相較於裝置800(圖8A/8B),一相對較小之電流量流經保護裝置1200中之Dp 804。近似地,由於具有Q4 1208以及由Q3 612及Q4 1208交叉耦合所形成且電性並聯於Dn 808之第四NPNP半導體控制整流器,相較於裝置800(圖8A/8B),一相對較小之電流量流經保護裝置1200中之Dn 808。流經Dp 804以及Dn 808之相對較低電流量的影響係如圖13B中所示。響應一暫態電性事件,經模擬流經不同電流路徑1304、1308及1312之電流百分比以一時間函數表示係如圖13B所示。如圖所示,於第一個10皮秒中,相較於圖11A中保護裝置1100之二極體路徑1104,流經二極體路徑1304之電流百分比係相對較低。發明人發現,相較於保護裝置800(圖8A/8B)及1100(圖11A),將對低比例的電流流經二極體Dp 804、Dn 808會導致相對較高比例的電流流經第二半導體控制整流器路徑1308,進而導致一相對較低之保持電壓,如圖10A及10B所示(V-t曲線1106)。根據對流經二極體路徑1104之電流量以及保持電壓之相對關係觀察後,發明人發現,藉由形成如圖12A及12B所示中央P型區域1220及所形成之次級半導體控制整流器,透過降低流經二極體路徑1104之相對電流量,係可降低保持電壓。
圖14A及14B顯示圖表1400A(線性刻度)以及1400B(對數刻度),其等係描繪於傳輸線脈衝(TLP)測試條件下之重疊實驗性電流電壓(IV)曲線。圖表1400顯示NPNPN雙向半導體控制整流器之IV曲線1404、1408、1412,該NPNPN雙向半導體控制整流器近似於裝置800(圖7A/7B)之NPNPN雙向半導體控制整流器、該NPNPN雙向半導體控制整流器與相似於裝置800(圖8A/8B)之該對二極體之一結合,以及該NPNPN雙向半導體控制整流器與相似於下述裝置1300(圖13A/13B)之該對二極體之一修正結合。如前述之保護裝置800(圖8A/8B),當觸發二極體Dp 804、Dn 808之陰極電性連接於第三N型區域636e,該IV曲線1408顯示一保持電壓(例如於小於2x10-11 A之電流之電壓),其係相對高於由IV曲線1404所顯示之保持電壓,其中,IV曲線1404對應於未具有其陰極電性連接第三N型區域636e之觸發二極體Dp 804、Dn 808之保護裝置700(圖7A/7B)。另一方面,如前述保護裝置1300(圖13A/13B),當觸發二極體Dp 804、Dn 808的陰極電性連接於中央P型區域1220時,該IV曲線1412顯示一保持電壓,其係可與對應保護裝置700(圖7A/7B)之IV曲線1404所顯示之保持相比較,並且低於由IV曲線1408所顯示對應於保護裝置1300(圖13A/13B)之保持電壓。與保持電壓相反,保護裝置(圖7A/7B)、保護裝置800(圖8A/8B)及保護裝置1300(圖13A/13B)顯示與IV曲線1404、1408及1412所指示者相似之觸發電壓(接近21V)。在不受任何理論拘束下,此觀察顯示觸發電壓係可受雙向NPNPN半導體控制整流器所支配,而非由觸發二極體Dp 804、Dn 808以及/或具有交叉耦合之Q2 614及Q5 1204及具有交叉耦合之Q2 614及Q4 1208之第二及第四NPNP半導體控制整流器所支配。
圖15A係為圖表1500A,其描繪可於極高速傳輸線脈衝(VFTLP)測試條件下測得之實驗性電流電壓(IV)曲線。圖表1500A以線性刻度顯示一NPNPN雙向半導體控制整流器之IV曲線1504、1508、1512,其等分別近似於裝置800(圖7A/7B)之NPNPN雙向半導體控制整流器、該NPNPN雙向半導體控制整流器與相似於裝置800(圖8A/8B)之該對二極體之一結合,以及該NPNPN雙向半導體控制整流器與相似於下述裝置1300(圖13A/13B)之該對二極體之一修正結合。將IV曲線1512與IV曲線1504相比較,極高速傳輸線脈衝測試結果顯示,當觸發二極體Dp 804、Dn 808之陰極電性連接於中央P型區域1220時,過衝電壓係有顯著降低。再者,由於較低箝制電壓與較低保持電壓之緣故,經提出對應於保護裝置1300(圖13A/13B)之IV曲線1512於極高速傳輸線脈衝測試下,與對應於保護裝置800(圖8A/8B)之IV曲線1508相比顯示出較高的穩固性。
圖15B係為一圖表1500B,其描繪可於極高速傳輸線脈衝(VFTLP)測試條件下測得之實驗性電壓時間(V-t)曲線。將對應於保護裝置1300(圖13A/13B)之V-t曲線1520與對應於保護裝置700(圖7A/7B)之V-t曲線1516相比較,極高速傳輸線脈衝測試結果顯示,當觸發二極體Dp 804、Dn 808之陰極電性連接於中央P型區域1220時,過衝電壓係有顯著降低,且啟動速度較快。
於上述實施例中,用於磨損螢幕之裝置、系統及方法係搭配特定實施例進行描述。然而,應理解該等實施例之原理及優點係可用於需要受保護不受暫態電性事件影響之任何其他系統、裝置或方法。於前文中,應理解任何實施例之任何特徵係可經結合並/或取代為其他任一實施例之任何其他特徵。
本發明之層面可於各種電子裝置中所實施。電子裝置之範例係可包含但不限於消費性電子產品、消費性電子產品之零件、電子測試設備、蜂巢式通訊基礎設備例如基地台等。電子裝置之範例係可包含但不限於行動電話,例如智慧型手機、可穿戴電腦裝置如智慧型手錶或耳機、電話、電視、電腦螢幕、電腦、數據機、手持電腦、筆記型電腦、平板電腦、個人數位助理(PDA)、微波驢、冰箱、車用電子系統如汽車應用電子系統、音響系統、DVD播放器、CD播放器、數位音樂播放器如MP3播放器、廣播、錄影機、相機如數位相機、可攜式記憶晶片、清洗機、烘乾機、清洗烘乾機、周邊裝置、時鐘等。進一步,電子裝置可包括未完成之產品。
除非於背景文字中特別說明,否則於說明書與申請專利範圍中之用語,「包含(comprise)」、「具有(comprising)」、「包含(include)」、「包括 (including)」等通常應以開放性意義解釋,而非排他性或窮舉之意義;即,為「包括但不限於」之意義。於此所使用之用語「耦合」通常指至少二元件彼此可直接耦合,或透過至少一中間元件相耦合。同樣地,於此所使用之該用語「連接」通常指至少二元件彼此可直接連接,或透過至少一中間元件相連接。此外,該等用語「於此」、「以上」、「以下」、「下文」、「前文」以及相似意義之用語,當使用於本案中時,應指本案之整體而非本發明之任何特定部分。於本文允許下,於上述實施方式中所使用之單數或複數詞彙亦可分別包括複數或單數形式。有關至少二項目列舉之用語「或」,通常涵蓋該用語以下所有解釋:列舉中之任一項目、列舉中之所有項目,以及列舉中項目之任何組合。
此外,在此所使用之條件式用語,例如「可以」、「可」、「可能」、「能」、「例如」、「舉例而言」、「如」等,除非於本文中有特別說明或另行理解,否則通常用以表達某些實施例包括,但其他實施例未包括某些特徵、元件與/或狀態。 因此,該條件式用語通常非隱含該等特徵、元件與/或狀態以任何方式對於至少一實施例為必要,或至少一實施例必須包括用於決定該等特徵、元件與/或狀態是否包括於或於任何特定實施例中所執行。
雖然已描述本發明某些實施例,但該等實施例僅以例示方式表示,並不用以限制本發明之範疇。 當然,於此所述之新穎方法、裝置與系統可由多種其他形式所體現;此外,於不脫離本發明精神下,可對於此所述之方法、裝置與系統之形式進行各種省略、置換與改變。 例如,雖然特定元件係呈現於特定配置中,但替換實施例亦可以不同元件以及/或電路拓樸達成相似功能中,且某些電路方塊元件可經刪去、移動、增加、劃分、組合與/或修改。 該等電路方塊元件中每一者可以各種不同方式所實施。上述任何適用元件組合及不同實施例之作用係可經結合以提供進一步實施例。上述不同特徵與流程係可各自獨立實施,亦可以不同方式結合。技術特徵之所有適用組合與次組合皆係落入本發明精神與範疇內。
20‧‧‧收發器介面
100‧‧‧系統級封裝
150‧‧‧收發器積體電路
156‧‧‧雙向保護裝置
154‧‧‧收發器介面電路
152‧‧‧核心電路
158‧‧‧收發器
160‧‧‧系統級封裝
162‧‧‧第一系統單晶片
164‧‧‧第二系統單晶片
168‧‧‧膠接層
172‧‧‧外部接點引線
180‧‧‧系統級封裝
184‧‧‧第一系統單晶片
188‧‧‧第二系統單晶片
186a‧‧‧雙向保護裝置
186b‧‧‧雙向保護裝置
186c‧‧‧雙向保護裝置
200‧‧‧收發器介面
204‧‧‧電源箝制
208a‧‧‧第一電路驅動器控制單元
208b‧‧‧第二電路驅動器控制單元
208c‧‧‧第三電路驅動器控制單元
208d‧‧‧第四電路驅動器控制單元
202a‧‧‧第一箝制裝置
202b‧‧‧第二箝制裝置
216a‧‧‧第一N型金氧半導體電晶體
216b‧‧‧第二N型金氧半導體電晶體
216c‧‧‧第三N型金氧半導體電晶體
216d‧‧‧第四N型金氧半導體電晶體
216e‧‧‧第五N型金氧半導體電晶體
216f‧‧‧第六N型金氧半導體電晶體
212a‧‧‧第一P型金氧半導體電晶體
212b‧‧‧第二P型金氧半導體電晶體
212c‧‧‧第三P型金氧半導體電晶體
212d‧‧‧第四P型金氧半導體電晶體
250‧‧‧收發器介面
1‧‧‧第一接腳
2‧‧‧第二接腳
253‧‧‧收發器電路
257a‧‧‧第一箝制裝置
257b‧‧‧第二箝制裝置
258a‧‧‧第一N型金氧半導體電晶體
258b‧‧‧第二N型金氧半導體電晶體
259a‧‧‧第一P型金氧半導體電晶體
259b‧‧‧第二P型金氧半導體電晶體
260a‧‧‧第一電阻器
260b‧‧‧第二電阻器
260c‧‧‧第三電阻器
260d‧‧‧第四電阻器
261a‧‧‧第一二極體結構
261b‧‧‧第二二極體結構
267a‧‧‧寄生基板雙極接面電晶體
267b‧‧‧寄生基板雙極接面電晶體
268a‧‧‧寄生基板二極體
268b‧‧‧寄生基板二極體
268c‧‧‧寄生基板二極體
268d‧‧‧寄生基板二極體
268e‧‧‧寄生基板二極體
268f‧‧‧寄生基板二極體
300‧‧‧圖表
304‧‧‧圖表
304‧‧‧曲線
308‧‧‧曲線
304a‧‧‧阻檔區域
304b‧‧‧負電阻區域
304c‧‧‧正電阻區域
308a‧‧‧阻擋區域
308b‧‧‧負電阻區域
308c‧‧‧正電阻區域
314‧‧‧圖表
314‧‧‧V-t曲線
314a‧‧‧阻擋區域
314b‧‧‧負電阻區域
314c‧‧‧正電阻區域
318‧‧‧V-t曲線
318a‧‧‧阻擋區域
318b‧‧‧負電阻區域
318c‧‧‧正電阻區域
320‧‧‧圖表
400‧‧‧雙向保護裝置
402‧‧‧觸發裝置
404‧‧‧雙向半導體控制整流器
406‧‧‧PNP雙極接面型電晶體
408‧‧‧突崩PN二極體
410‧‧‧NPN雙極接面電晶體
412‧‧‧第一NPN雙極接面電晶體
414‧‧‧PNP雙向雙極接面電晶體
416‧‧‧第二NPN雙極接面電晶體
420‧‧‧雙向保護裝置
422‧‧‧觸發裝置
440‧‧‧雙向保護裝置
460‧‧‧雙向保護裝置
462‧‧‧觸發裝置
500‧‧‧雙向保護裝置
504‧‧‧雙向半導體控制整流器
506a‧‧‧第一PNP觸發雙極接面電晶體
506b‧‧‧第二PNP觸發雙極接面電晶體
512‧‧‧第一NPN雙極接面電晶體
514‧‧‧雙向雙極接面電晶體
516‧‧‧第二NPN雙極接面電晶體
520‧‧‧雙向保護裝置
530‧‧‧寄生電路
542‧‧‧第一NPN寄生雙極接面電晶體
534‧‧‧第一寄生PNP雙極接面電晶體
538‧‧‧第二寄生PNP雙極接面電晶體
550‧‧‧隔離區域
546‧‧‧交叉耦合寄生PNPN雙向半導體控制整流器
554‧‧‧基板區域
600‧‧‧雙向保護裝置
602‧‧‧半導體基板
604‧‧‧深N井
606a‧‧‧第一觸發PNP寄生雙極接面電晶體
606b‧‧‧第二觸發PNP寄生雙極接面電晶體
608‧‧‧第一P型井
610‧‧‧第二P型井
612‧‧‧第一NPN寄生雙極接面電晶體
614‧‧‧第一PNP雙向寄生雙極接面電晶體
616‧‧‧第二NPN寄生雙極接面電晶體
618‧‧‧第一N型井
620a‧‧‧第一重摻雜N型區域
620b‧‧‧第二重摻雜N型區域
620c‧‧‧第三重摻雜N型區域
620d‧‧‧第四重摻雜N型區域
620f‧‧‧第六重摻雜N型區域
624‧‧‧第二N型井
628a‧‧‧第一重摻雜P型區域
628b‧‧‧第二重摻雜P型區域
628c‧‧‧第三P型區域
628d‧‧‧第四重摻雜P型區域
628e‧‧‧第五P型區域
628f‧‧‧第六P型區域
632a‧‧‧第一電浮動金屬層
632b‧‧‧第二電浮動金屬層
632c‧‧‧第三電浮動金屬層
632d‧‧‧第四電浮動金屬層
632e‧‧‧第五電浮動金屬層
632f‧‧‧第六電浮動金屬層
636a‧‧‧第一介電隔離
636b‧‧‧第二介電隔離
636c‧‧‧第三介電隔離
636d‧‧‧第四介電隔離
636e‧‧‧第五介電隔離
636f‧‧‧第六介電隔離
636g‧‧‧第七介電隔離
636h‧‧‧第八介電隔離
640‧‧‧第三N型井
644‧‧‧第四N型井
648‧‧‧第三P型井
652‧‧‧金屬化層
652a‧‧‧金屬條
652b‧‧‧金屬條
700‧‧‧雙向保護裝置
700A‧‧‧等效電路圖
700B‧‧‧等效電路圖
720d‧‧‧第四N型區域
720e‧‧‧第五N型區域
720f‧‧‧第六N型區域
720g‧‧‧第七N型區域
728g‧‧‧第七P型區域
744‧‧‧第四N型井
752‧‧‧第五N型井
756‧‧‧第四P型井
728h‧‧‧第八P型區域
800‧‧‧雙向保護裝置
800A‧‧‧等效電路圖
804‧‧‧第二觸發二極體
808‧‧‧第一觸發二極體
836i‧‧‧第九介電區域
836j‧‧‧第十介電區域
836k‧‧‧第十一介電隔離區域
900‧‧‧圖表
904‧‧‧IV曲線
908‧‧‧IV曲線
912‧‧‧IV曲線
100B‧‧‧圖表
1000A‧‧‧圖表
1000B‧‧‧圖表
1004‧‧‧V-t曲線
1008‧‧‧V-t曲線
1012‧‧‧V-t曲線
1016‧‧‧V-t曲線
1100‧‧‧保護裝置
1104‧‧‧二極體路徑
1108‧‧‧NPN路徑
1200‧‧‧雙向保護裝置
1200A‧‧‧等效電路圖
1200B‧‧‧保護裝置
1204‧‧‧第三PNP雙極接面電晶體
1208‧‧‧PNP第二雙極接面電晶體
1112‧‧‧雙向半導體控制整流器路徑
1220‧‧‧中央P型區域
1300‧‧‧保護裝置
1304‧‧‧二極體路徑
1308‧‧‧第二半導體控制整流器
1312‧‧‧半導體控制整流器路徑
1400A‧‧‧圖表
1400B‧‧‧圖表
1404‧‧‧IV曲線
1412‧‧‧IV曲線
1408‧‧‧IV曲線
1500A‧‧‧圖表
1500A‧‧‧圖表
1504‧‧‧IV曲線
1508‧‧‧IV曲線
1512‧‧‧IV曲線
1516‧‧‧V-t曲線
1520‧‧‧V-t曲線
R1‧‧‧第一電阻器
R2‧‧‧第二電阻器
R3‧‧‧第三電阻器
R4‧‧‧第四電阻器
tH1‧‧‧第一保持時間
tH2‧‧‧第二保持時間
T1‧‧‧第一端子
T2‧‧‧第二端子
VH‧‧‧第一端子
VL‧‧‧第二端子
V1‧‧‧低功率電壓
VSUB‧‧‧基板電壓
VH1‧‧‧保持電壓
VH2‧‧‧保持電壓
IH1‧‧‧保持電流值
IH2‧‧‧保持電流值
圖1A係為根據實施例之一系統單晶片(SOC)或系統級封裝(SIP)示意圖,其等具有至少一系統層級雙向保護裝置。 圖1B係為根據實施例之一收發器積體電路示意圖,其具有一雙向保護裝置。 圖1C係為根據實施例之系統級封裝(SIP)側視示意圖,其係以一層疊配置,其中並整合有一雙向保護裝置。 圖1D係為根據實施例之一系統級封裝(SIP)平面示意圖,其係設置為一側向鄰接配置,其中整合有一雙向保護裝置。 圖2A及2B係為根據實施例之例示性收發器介面之電路示意圖,其具有一雙向保護裝置。 圖3A係為根據實施例之一雙向保護裝置電路示意圖,其具有一觸發裝置以及一增益控制雙向半導體控制整流器(SCR)。 圖3B係為根據實施例之一觸發裝置以及增益控制雙向半導體控制整流器之準靜態電流電壓曲線示意圖。 圖3C係為根據實施例之觸發裝置及增益控制雙向半導體控制整流器之電壓時間曲線示意圖,其等分別對應於一觸發裝置以及一增益控制雙向半導體控制整流器。 圖4A係為根據實施例之一雙向保護裝置電路示意圖,其具有一PNP雙極接面電晶體為基礎之觸發裝置以及增益控制雙向半導體控制整流器。 圖4B係為根據實施例之一雙向保護裝置電路示意圖,其具有一突崩二極體為基礎之觸發裝置以及增益控制雙向半導體控制整流器。 圖4C係為根據實施例之一雙向保護裝置電路示意圖,其具有一NPN雙極接面電晶體為基礎之觸發裝置以及增益控制雙向半導體控制整流器。 圖5係為根據實施例之一雙向保護裝置電路示意圖,其具有複數個PNP雙極接面電晶體為基礎之觸發裝置以及增益控制雙向半導體控制整流器。 圖6A係為根據實施例之一雙向保護裝置剖面示意圖,其具有一觸發裝置以及增益控制雙向半導體控制整流器。 圖6B係為圖6A所示雙向保護裝置之俯視圖。 圖7A係為根據實施例之一雙向保護裝置等效電路圖。 圖7B係為根據圖7A實施例所示雙向保護裝置之剖面示意圖。 圖8A係為根據實施例之一雙向保護裝置等效電路圖,其具有包含二極體之觸發裝置。 圖8B係為根據圖8A所示實施例之雙向保護裝置剖面示意圖。 圖9係為根據實施例之一圖表,其描繪不同配置之雙向保護裝置之模擬DC電流電壓(IV)曲線。 圖10A係為根據實施例之一圖表,其描繪不同配置之雙向保護裝置於傳輸線脈衝(TLP)測試條件下之模擬電壓時間(V-t)曲線 圖10B係為根據實施例之一圖表,其描繪不同配置之雙向保護裝置於極高速傳輸線脈衝(VFTLP)測試條件下之模擬電壓時間(V-t)曲線。 圖11A係為根據實施例之一雙向保護裝置剖面示意圖,其具有包含二極體之一觸發裝置。 圖11B係為根據圖11A所示實施例中,流經該雙向保護裝置中不同電流路徑之模擬電流相對比例示意圖。 圖12A係為根據實施例之一雙向保護裝置等效電路圖,其具有包含二極體以及複數半導體控制整流器電流路徑之一觸發裝置。 圖12B係為根據圖12A所示實施例之雙向保護裝置剖面示意圖。 圖12C係為根據圖12A所示不同實施例之雙向保護裝置剖面示意圖。 圖13A係為根據實施例之一雙向保護裝置剖面示意圖,其具有包含二極體以及複數半導體控制整流器電流路徑之一觸發裝置。 圖13B係為根據圖13A所示實施例中,流經該雙向保護裝置中不同電流路徑之模擬電流相對比例示意圖。 圖14A係為根據實施例之一圖表(線性刻度),其描繪不同配置之雙向保護裝置於傳輸線脈衝(TLP)測試條件下之實驗性電流電壓(IV)曲線。 圖14B係為一圖表(對數刻度),其描繪圖14A所示實施例之實驗性電流電壓(IV)曲線。 圖15A係為根據實施例之一圖表,其描繪不同配置之雙向保護裝置於極高速傳輸線脈衝(VFTLP)測試條件下之實驗性電流電壓(IV)曲線。 圖15B係為根據實施例之一圖表,其描繪不同配置之雙向保護裝置於極高速傳輸線脈衝(VFTLP)測試條件下之實驗性電壓時間(V-t)曲線。

Claims (21)

  1. 一種積體電路裝置,其包含: 一第一雙極接面電晶體(BJT); 一第二雙極接面電晶體,交叉耦合於該第一雙極接面電晶體,以作為一第一半導體控制整流器(SCR)操作,其中該第一雙極接面電晶體之一基極係連接於該第二雙極接面電晶體之一集極,且該第二雙極接面電晶體之一基極係連接於該第一雙極接面電晶體之一射極或一集極; 一觸發裝置,其包含一第一二極體,該第一二極體具有一陰極,其電性連接於該第一雙極接面電晶體之該基極;以及 一第三雙極接面電晶體,交叉耦合於該第二雙極接面電晶體,以作為一第二半導體控制整流器操作,其中該第三雙極接面電晶體具有一集極,其連接於該第二雙極接面電晶體之該基極,以及具有一基極,其連接於該第二雙極接面電晶體之該集極。
  2. 如申請專利範圍第1項所述之積體電路裝置,進一步包含一第一類型之一第一井,其經設置作為該第一雙極接面電晶體之該基極,其中該第一類型之該第一井係插設於一第二類型之一第一井與該第二類型之一第二井之間,該第二類型之該第一井經設置作為該第一雙極接面電晶體之該集極,該第二類型之該第二井經設置作為該第一雙極接面電晶體之該射極,其中該第一類型之第一井於其中形成有該第二類型之一第一重摻雜區域。
  3. 如申請專利範圍第2項所述之積體電路裝置,其中該第一二極體之該陰極係透過該第二類型之該第一重摻雜區域連接於該第一雙極接面電晶體之該基極。
  4. 如申請專利範圍第2項所述之積體電路裝置,進一步包含複數金屬化層,其等形成於該第一雙極接面電晶體、該第二雙極接面電晶體、該第三雙極接面電晶體以及該觸發裝置形成所在之一半導體基板上方,其中該第一二極體之該陰極係透過該等金屬化層中至少一者電性連接於該第一雙極接面電晶體之該基極。
  5. 如申請專利範圍第2項所述之積體電路裝置,其中該第二類型之該第一井係進一步經設置為該第二雙極接面電晶體之該基極,其中該第二雙極接面電晶體之該基極係形成於該第一類型之一第一重摻雜區域與該第一類型之一深井之間,該第一類型之該第一重摻雜區域形成於該第二類型之該第一井中並經設置為該第二雙極接面電晶體之一射極,該第一類型之該深井形成於該第二類型之該第一井下方並經設置為該第二雙極接面電晶體之該集極。
  6. 如申請專利範圍第1項所述之積體電路裝置,進一步包含一第一端子(T1)以及一第二端子(T2),其中該第一半導體控制整流器係經設置為一雙向半導體控制整流器,其包含一陰極/陽極(K/A)電性連接於該T1,以及包括一陽極/陰極(A/K)電性連接於該T2,其中該積體電路裝置係經設置以響應於該T1及該T2間所接收之一過度電性應力訊號而啟動。
  7. 如申請專利範圍第6項所述之積體電路裝置,其中該觸發裝置進一步包含一第二二極體,其具有一陰極,其電性連接於該第一雙極接面電晶體之該基極,且其中該第一二極體之一陽極係電性連接於該T1,且其中該第二二極體之一陽極係電性連接於該T2。
  8. 如申請專利範圍第7項所述之積體電路裝置,進一步包含一第四雙極接面電晶體,其交叉耦合於該第二雙極接面電晶體,以作為一第三半導體控制整流器操作,其中該第四雙極接面電晶體具有一集極,其連接於該第二雙極接面電晶體之該基極,以及具有一基極,其連接於該第二雙極接面電晶體之該集極。
  9. 一種積體電路裝置,其包含: 一半導體基板,於其中形成有一雙向半導體控制整流器(SCR),該雙向半導體控制整流器形成於一第一端子以及一第二端子之間,其中該雙向半導體控制整流器包含一第一類型之一中央井,於其中形成有一第二類型之一中央重摻雜區域; 至少一金屬化層,形成於該半導體基板上;以及 一對二極體,其中該等二極體之每一者之一陰極係透過該至少一金屬化層電性連接於該第一類型之該中央井。
  10. 如申請專利範圍第9項所述之積體電路裝置,其中該雙向半導體控制整流器包含一第一雙極接面電晶體(BJT),其具有該第一類型之該中央井,其經設置作為一基極,該雙向半導體控制整流器進一步包含該第二類型之一第一井,其經設置為該第一雙極接面電晶體之一集極,以及包含該第二類型之一第二井,其經設置為該第一雙極接面電晶體之一射極,其中該第一類型之該中央井係插設於該第二類型之該第一井及該第二井之間。
  11. 如申請專利範圍第10項所述之積體電路裝置,其中該雙向半導體控制整流器進一步包含第一及第二電浮動金屬層,其形成於該第一類型之該第一中央井上,其中該等第一及第二電浮動層係受該第二類型之該中央重摻雜區域所側向插設。
  12. 如申請專利範圍第10項所述之積體電路裝置,其中該雙向半導體控制整流器進一步包含一第二雙極接面電晶體,其交叉耦合於該第一雙極接面電晶體以作為該雙向半導體控制整流器操作,其中該第一雙極接面電晶體之一基極係連接於該第二雙極接面電晶體之一集極,且該第二雙極接面電晶體之一基極係連接於該第一雙極接面電晶體之一射極或一集極。
  13. 如申請專利範圍第12項所述之積體電路裝置,進一步包含該第一類型之一深井,其中該第一類型之該中央井、該第二類型之該第一井及該第二井每一者係形成於該第一類型之該深井中。
  14. 如申請專利範圍第13項所述之積體電路裝置,其中該第二雙極接面電晶體包含該第一類型之一重摻雜區域,其作為形成於該第二類型之該第一井中之一射極,該第二類型之該第一井係作為該第二雙極接面電晶體之一基極,且該第一類型之該深井係作為該第二雙極接面電晶體之一集極。
  15. 如申請專利範圍第12項所述之積體電路裝置,進一步包含一第三雙極接面電晶體,其交叉耦合於該第二雙極接面電晶體,以作為一第二半導體控制整流器操作,其中該第三雙極接面電晶體具有一集極,其連接於該第二雙極接面電晶體之該基極,以及具有一基極,其連接於該第二雙極接面電晶體之該集極。
  16. 如申請專利範圍第15項所述之積體電路裝置,其中該第二類型之該中央重摻雜區域係經設置為該第三雙極接面電晶體之一射極,該第一類型之該中央井係設置為該第三雙極接面電晶體之一基極,且該第二類型之該第一井係設置為該第三雙極接面電晶體之一集極。
  17. 一種積體電路裝置,其包含: 一半導體基板,其中形成有至少三井,其等包含一第一類型之一第一井,其插設於一第二類型之一第一井以及該第二類型之一第二井之間; 至少一金屬化層,其形成於該半導體基板上; 複數雙極接面電晶體(BJT),其形成於該等至少三井中,並經設置以作為一雙向半導體控制整流器(SCR)以及形成於該等至少三井中之一半導體控制整流器操作,其中該雙向半導體控制整流器與半導體控制整流器各具有一對雙極接面電晶體(BJT),其中各對雙極接面電晶體中之一者具有一基極,其連接至該對雙極接面電晶體中另一者之一集極; 該第一類型之一第二井以及該第一類型之一第三井,其等形成於該半導體基板中並受該等至少三井插設; 一第一二極體,其形成於該第一類型之該第二井中以及該第二類型之該第一井中;以及 一第二二極體,其形成於該第一類型之該第三井中以及該第二類型之該第二井中, 其中該等第一及第二二極體之陰極係透過該至少一金屬化層彼此電性連接。
  18. 如申請專利範圍第17項所述之積體電路裝置,其中該雙向半導體控制整流器以及該半導體控制整流器共享一共同雙極接面電晶體。
  19. 如申請專利範圍第18項所述之積體電路裝置,其中該等第一及第二二極體之陰極係透過至少一金屬化層共同連接於該第一類型之該第一井。
  20. 如申請專利範圍第19項所述之積體電路裝置,其中該共同雙極接面電晶體之一基極以及該第一二極體之一陽極係形成於該第二類型之第一井中。
  21. 如申請專利範圍第17項所述之積體電路裝置,進一步包含至少一核心電路,其經整合於該半導體基板中,以形成一系統單晶片(SOC)。
TW107126640A 2017-08-10 2018-08-01 積體電路裝置 TWI693692B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/674,218 US10249609B2 (en) 2017-08-10 2017-08-10 Apparatuses for communication systems transceiver interfaces
US15/674,218 2017-08-10

Publications (2)

Publication Number Publication Date
TW201921629A true TW201921629A (zh) 2019-06-01
TWI693692B TWI693692B (zh) 2020-05-11

Family

ID=65084562

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107126640A TWI693692B (zh) 2017-08-10 2018-08-01 積體電路裝置

Country Status (5)

Country Link
US (1) US10249609B2 (zh)
JP (1) JP6743096B2 (zh)
CN (1) CN109390334B (zh)
DE (1) DE102018118033A1 (zh)
TW (1) TWI693692B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI819717B (zh) * 2022-07-25 2023-10-21 國立陽明交通大學 半導體裝置及其製造方法

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10734806B2 (en) 2016-07-21 2020-08-04 Analog Devices, Inc. High voltage clamps with transient activation and activation release control
US10861845B2 (en) 2016-12-06 2020-12-08 Analog Devices, Inc. Active interface resistance modulation switch
US10374092B2 (en) * 2017-04-17 2019-08-06 Globalfoundries Inc. Power amplifier ramping and power control with forward and reverse back-gate bias
US10608431B2 (en) 2017-10-26 2020-03-31 Analog Devices, Inc. Silicon controlled rectifier dynamic triggering and shutdown via control signal amplification
TWI661530B (zh) * 2018-02-13 2019-06-01 力晶積成電子製造股份有限公司 靜電放電保護元件
US10930650B2 (en) 2018-06-28 2021-02-23 Stmicroelectronics International N.V. Latch-up immunization techniques for integrated circuits
JP7201288B2 (ja) * 2018-07-26 2023-01-10 ラピスセミコンダクタ株式会社 半導体装置
US10581423B1 (en) 2018-08-17 2020-03-03 Analog Devices Global Unlimited Company Fault tolerant low leakage switch
US10700056B2 (en) 2018-09-07 2020-06-30 Analog Devices, Inc. Apparatus for automotive and communication systems transceiver interfaces
US11387648B2 (en) 2019-01-10 2022-07-12 Analog Devices International Unlimited Company Electrical overstress protection with low leakage current for high voltage tolerant high speed interfaces
US11004849B2 (en) 2019-03-06 2021-05-11 Analog Devices, Inc. Distributed electrical overstress protection for large density and high data rate communication applications
US11152352B2 (en) * 2019-03-28 2021-10-19 Intel Corporation Dual mode snap back circuit device
DE102020111863A1 (de) 2019-05-03 2020-11-05 Analog Devices International Unlimited Company Gegen elektrische Überlastung tolerante Mikrowellenverstärker
US11469717B2 (en) 2019-05-03 2022-10-11 Analog Devices International Unlimited Company Microwave amplifiers tolerant to electrical overstress
US11342323B2 (en) * 2019-05-30 2022-05-24 Analog Devices, Inc. High voltage tolerant circuit architecture for applications subject to electrical overstress fault conditions
CN110335866B (zh) * 2019-06-26 2021-09-24 电子科技大学 一种基于纳米级集成电路工艺的双向低触发esd保护器件
US11362203B2 (en) 2019-09-26 2022-06-14 Analog Devices, Inc. Electrical overstress protection for electronic systems subject to electromagnetic compatibility fault conditions
US10804887B1 (en) * 2019-09-26 2020-10-13 Texas Instruments Incorporated Slow clamp circuit for bipolar junction transistor (BJT) buffers
US11595036B2 (en) 2020-04-30 2023-02-28 Analog Devices, Inc. FinFET thyristors for protecting high-speed communication interfaces
US12033999B2 (en) * 2020-07-23 2024-07-09 Changxin Memory Technologies, Inc. Electrostatic discharge protection device
EP4067917A4 (en) * 2021-02-03 2023-10-18 Changxin Memory Technologies, Inc. INTEGRATED CIRCUIT LATCH-UP TEST STRUCTURE
US11728381B2 (en) 2021-04-23 2023-08-15 Globalfoundries Singapore Pte. Ltd. Electrostatic discharge (ESD) device with improved turn-on voltage
US11978733B2 (en) 2021-08-05 2024-05-07 Globalfoundries Singapore Pte. Ltd. High-voltage electrostatic discharge devices
US11942472B2 (en) 2021-09-15 2024-03-26 Globalfoundries Singapore Pte. Ltd. High-voltage electrostatic discharge devices
CN113675189B (zh) * 2021-10-22 2021-12-31 武汉市聚芯微电子有限责任公司 一种静电防护器件及芯片
CN115050736B (zh) * 2022-06-10 2023-05-23 深圳市晶扬电子有限公司 低压工艺的静电保护器件及整体静电防护方法
US11942473B2 (en) 2022-06-14 2024-03-26 Analog Devices, Inc. Electrostatic discharge protection for high speed transceiver interface

Family Cites Families (160)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3436667A (en) 1964-12-08 1969-04-01 Electric Associates Inc Protection circuit for an amplifier system
SE430450B (sv) 1979-04-03 1983-11-14 Asea Ab Tvapoligt overstromsskydd for inkoppling i en stromforande ledning
US4626882A (en) 1984-07-18 1986-12-02 International Business Machines Corporation Twin diode overvoltage protection structure
US4633283A (en) 1985-03-11 1986-12-30 Rca Corporation Circuit and structure for protecting integrated circuits from destructive transient voltages
US5061652A (en) 1990-01-23 1991-10-29 International Business Machines Corporation Method of manufacturing a semiconductor device structure employing a multi-level epitaxial structure
IT1253682B (it) 1991-09-12 1995-08-22 Sgs Thomson Microelectronics Struttura di protezione dalle scariche elettrostatiche
US5182220A (en) 1992-04-02 1993-01-26 United Microelectronics Corporation CMOS on-chip ESD protection circuit and semiconductor structure
US5276582A (en) 1992-08-12 1994-01-04 National Semiconductor Corporation ESD protection using npn bipolar transistor
US5343053A (en) 1993-05-21 1994-08-30 David Sarnoff Research Center Inc. SCR electrostatic discharge protection for integrated circuits
US5369041A (en) 1993-07-14 1994-11-29 Texas Instruments Incorporated Method for forming a silicon controlled rectifier
US5475335A (en) 1994-04-01 1995-12-12 National Semiconductor Corporation High voltage cascaded charge pump
US5600525A (en) 1994-08-17 1997-02-04 David Sarnoff Research Center Inc ESD protection circuit for integrated circuit
US5652689A (en) 1994-08-29 1997-07-29 United Microelectronics Corporation ESD protection circuit located under protected bonding pad
JPH08139528A (ja) 1994-09-14 1996-05-31 Oki Electric Ind Co Ltd トランジスタ保護回路
US5576557A (en) 1995-04-14 1996-11-19 United Microelectronics Corp. Complementary LVTSCR ESD protection circuit for sub-micron CMOS integrated circuits
US5541801A (en) 1995-05-26 1996-07-30 United Microelectronics Corporation Low-voltage gate trigger SCR (LVGTSCR) ESD protection circuit for input and output pads
US5745323A (en) 1995-06-30 1998-04-28 Analog Devices, Inc. Electrostatic discharge protection circuit for protecting CMOS transistors on integrated circuit processes
FR2743938B1 (fr) 1996-01-19 1998-04-10 Sgs Thomson Microelectronics Composant de protection d'interface de lignes telephoniques
TW299495B (en) 1996-05-03 1997-03-01 Winbond Electronics Corp Electrostatic discharge protection circuit
US5663860A (en) 1996-06-28 1997-09-02 Harris Corporation High voltage protection circuits
JP3601252B2 (ja) 1996-09-13 2004-12-15 株式会社デンソー ノックセンサ
KR100240872B1 (ko) 1997-02-17 2000-01-15 윤종용 정전기 방전 보호 회로 및 그것을 구비하는 집적 회로
US5889644A (en) 1997-02-19 1999-03-30 Micron Technology, Inc. Device and method for electrostatic discharge protection of a circuit device
US6057184A (en) 1997-03-21 2000-05-02 International Business Machines Corporation Semiconductor device fabrication method using connecting implants
US6784489B1 (en) 1997-03-28 2004-08-31 Stmicroelectronics, Inc. Method of operating a vertical DMOS transistor with schottky diode body structure
DE19721655C1 (de) 1997-05-23 1998-12-03 Daimler Benz Ag Thyristor mit Selbstschutz
EP0915508A1 (en) 1997-10-10 1999-05-12 STMicroelectronics S.r.l. Integrated circuit with highly efficient junction insulation
US6137140A (en) 1997-11-26 2000-10-24 Texas Instruments Incorporated Integrated SCR-LDMOS power device
US6365924B1 (en) 1998-06-19 2002-04-02 National Semiconductor Corporation Dual direction over-voltage and over-current IC protection device and its cell structure
KR100307554B1 (ko) 1998-06-30 2001-11-15 박종섭 Esd 소자를 구비하는 반도체장치
JP3244057B2 (ja) 1998-07-16 2002-01-07 日本電気株式会社 基準電圧源回路
US6236087B1 (en) 1998-11-02 2001-05-22 Analog Devices, Inc. SCR cell for electrical overstress protection of electronic circuits
US6369427B1 (en) 1998-11-03 2002-04-09 Vlsi, Technology, Inc. Integrated circuitry, interface circuit of an integrated circuit device, and cascode circuitry
US6144542A (en) 1998-12-15 2000-11-07 Taiwan Semiconductor Manufacturing Co., Ltd. ESD bus lines in CMOS IC's for whole-chip ESD protection
US6172403B1 (en) 1998-12-15 2001-01-09 Winbond Electronics Corp. Electrostatic discharge protection circuit triggered by floating-base transistor
GB9907021D0 (en) 1999-03-27 1999-05-19 Koninkl Philips Electronics Nv Switch circuit and semiconductor switch for battery-powered equipment
US6310379B1 (en) 1999-06-03 2001-10-30 Texas Instruments Incorporated NMOS triggered NMOS ESD protection circuit using low voltage NMOS transistors
US6873505B2 (en) 1999-09-14 2005-03-29 United Microelectronics Corp. Electrostatic discharge protective circuitry equipped with a common discharge line
US6512662B1 (en) 1999-11-30 2003-01-28 Illinois Institute Of Technology Single structure all-direction ESD protection for integrated circuits
US6358781B1 (en) 2000-06-30 2002-03-19 Taiwan Semiconductor Manufacturing Company Uniform current distribution SCR device for high voltage ESD protection
US6538266B2 (en) 2000-08-11 2003-03-25 Samsung Electronics Co., Ltd. Protection device with a silicon-controlled rectifier
US6492208B1 (en) 2000-09-28 2002-12-10 Taiwan Semiconductor Manufacturing Company Embedded SCR protection device for output and input pad
US6621126B2 (en) 2000-10-10 2003-09-16 Sarnoff Corporation Multifinger silicon controlled rectifier structure for electrostatic discharge protection
JP4065104B2 (ja) 2000-12-25 2008-03-19 三洋電機株式会社 半導体集積回路装置およびその製造方法
TW483143B (en) 2001-02-05 2002-04-11 Vanguard Int Semiconduct Corp Voltage control device for electrostatic discharge protection and its related circuit
US6498357B2 (en) 2001-02-09 2002-12-24 United Microelectronics Corp. Lateral SCR device for on-chip ESD protection in shallow-trench-isolation CMOS process
US6448123B1 (en) 2001-02-20 2002-09-10 Taiwan Semiconductor Manufacturing Company Low capacitance ESD protection device
TW511269B (en) 2001-03-05 2002-11-21 Taiwan Semiconductor Mfg Silicon-controlled rectifier device having deep well region structure and its application on electrostatic discharge protection circuit
US7548401B2 (en) 2001-03-16 2009-06-16 Sarnoff Corporation Electrostatic discharge protection structures for high speed technologies with mixed and ultra-low voltage supplies
JP4005920B2 (ja) 2001-03-16 2007-11-14 サーノフ コーポレーション ラッチアップ耐性のための高保持電流を有する静電放電保護構造
EP2395620B1 (en) 2001-03-16 2015-06-17 Sofics BVBA Electrostatic discharge protection structures for high speed technologies with mixed and ultra-low voltage supplies
US6403992B1 (en) 2001-06-05 2002-06-11 Integrated Technology Express Inc. Complementary metal-oxide semiconductor device
US7005708B2 (en) 2001-06-14 2006-02-28 Sarnoff Corporation Minimum-dimension, fully-silicided MOS driver and ESD protection design for optimized inter-finger coupling
TW504828B (en) 2001-08-17 2002-10-01 Winbond Electronics Corp Bi-directional electrical overstress and electrostatic discharge protection apparatus
US20030076636A1 (en) 2001-10-23 2003-04-24 Ming-Dou Ker On-chip ESD protection circuit with a substrate-triggered SCR device
JP4369230B2 (ja) 2001-11-07 2009-11-18 新電元工業株式会社 サージ防護半導体装置
US6667870B1 (en) 2001-12-12 2003-12-23 Natiional Semiconductor Corporation Fully distributed slave ESD clamps formed under the bond pads
US6704180B2 (en) 2002-04-25 2004-03-09 Medtronic, Inc. Low input capacitance electrostatic discharge protection circuit utilizing feedback
US6717214B2 (en) 2002-05-21 2004-04-06 Koninklijke Philips Electronics N.V. SOI-LDMOS device with integral voltage sense electrodes
US7179691B1 (en) 2002-07-29 2007-02-20 Taiwan Semiconductor Manufacturing Co., Ltd. Method for four direction low capacitance ESD protection
US6724603B2 (en) 2002-08-09 2004-04-20 Motorola, Inc. Electrostatic discharge protection circuitry and method of operation
JP4240983B2 (ja) 2002-10-07 2009-03-18 沖電気工業株式会社 入力ピン容量の設定方法
US6960811B2 (en) 2002-11-07 2005-11-01 Taiwan Semiconductor Manufacturing Co., Ltd. Low capacitance ESD protection device, and integrated circuit including the same
US20040190208A1 (en) 2003-03-26 2004-09-30 Maxim Levit Electrostatic discharge protection and methods thereof
US6909149B2 (en) 2003-04-16 2005-06-21 Sarnoff Corporation Low voltage silicon controlled rectifier (SCR) for electrostatic discharge (ESD) protection of silicon-on-insulator technologies
US6756834B1 (en) 2003-04-29 2004-06-29 Pericom Semiconductor Corp. Direct power-to-ground ESD protection with an electrostatic common-discharge line
US7196887B2 (en) 2003-05-28 2007-03-27 Texas Instruments Incorporated PMOS electrostatic discharge (ESD) protection device
US7244992B2 (en) 2003-07-17 2007-07-17 Ming-Dou Ker Turn-on-efficient bipolar structures with deep N-well for on-chip ESD protection
US6960792B1 (en) 2003-09-30 2005-11-01 National Semiconductor Corporation Bi-directional silicon controlled rectifier structure with high holding voltage for latchup prevention
US6979869B2 (en) 2003-10-01 2005-12-27 Lsi Logic Corporation Substrate-biased I/O and power ESD protection circuits in deep-submicron twin-well process
US7582938B2 (en) 2003-10-01 2009-09-01 Lsi Corporation I/O and power ESD protection circuits by enhancing substrate-bias in deep-submicron CMOS process
US6906387B1 (en) 2003-10-15 2005-06-14 Altera Corporation Method for implementing electro-static discharge protection in silicon-on-insulator devices
US20050088794A1 (en) 2003-10-23 2005-04-28 International Business Machines Corporation Removeable ESD for improving I/O pin bandwidth
US7038280B2 (en) 2003-10-28 2006-05-02 Analog Devices, Inc. Integrated circuit bond pad structures and methods of making
US7067883B2 (en) 2003-10-31 2006-06-27 Lattice Semiconductor Corporation Lateral high-voltage junction device
TWI223432B (en) 2003-12-18 2004-11-01 Univ Nat Chiao Tung Double-triggered silicon controller rectifier and relevant circuitry
US7202114B2 (en) 2004-01-13 2007-04-10 Intersil Americas Inc. On-chip structure for electrostatic discharge (ESD) protection
US7285458B2 (en) 2004-02-11 2007-10-23 Chartered Semiconductor Manufacturing Ltd. Method for forming an ESD protection circuit
DE102004009981B4 (de) 2004-03-01 2005-12-29 Infineon Technologies Ag ESD-Schutzschaltkreis mit Kollektorstrom-gesteuerter Zündung für eine monolithisch integrierte Schaltung
KR100635874B1 (ko) 2004-04-07 2006-10-18 매그나칩 반도체 유한회사 Esd 보호 회로 및 그 방법
TWI231033B (en) 2004-06-04 2005-04-11 Macronix Int Co Ltd ESD protection circuit
CN100377321C (zh) 2004-06-28 2008-03-26 中芯国际集成电路制造(上海)有限公司 用于高电压操作的金属氧化物半导体器件及其制造方法
US8890248B2 (en) 2004-08-26 2014-11-18 Texas Instruments Incorporation Bi-directional ESD protection circuit
JP4282581B2 (ja) 2004-09-29 2009-06-24 株式会社東芝 静電保護回路
TWI237893B (en) 2004-12-10 2005-08-11 Richtek Technology Corp Booster-type power management chip containing electrostatic discharge protection mechanism of output electrode
KR100627134B1 (ko) 2004-12-14 2006-09-25 한국전자통신연구원 반도체 제어 정류기를 이용한 정전기 방전 보호 회로
KR100638456B1 (ko) 2004-12-30 2006-10-24 매그나칩 반도체 유한회사 이에스디 보호회로 및 그 제조방법
US7285828B2 (en) 2005-01-12 2007-10-23 Intersail Americas Inc. Electrostatic discharge protection device for digital circuits and for applications with input/output bipolar voltage much higher than the core circuit power supply
US7414287B2 (en) 2005-02-21 2008-08-19 Texas Instruments Incorporated System and method for making a LDMOS device with electrostatic discharge protection
DE102005013686A1 (de) 2005-03-18 2006-10-05 Atmel Germany Gmbh ESD-Schutzschaltung mit skalierbarer Stromfestigkeit und Spannungsfestigkeit
US7232711B2 (en) 2005-05-24 2007-06-19 International Business Machines Corporation Method and structure to prevent circuit network charging during fabrication of integrated circuits
JP2007012864A (ja) 2005-06-30 2007-01-18 Nippon Telegr & Teleph Corp <Ntt> 静電放電保護回路
US7566914B2 (en) 2005-07-07 2009-07-28 Intersil Americas Inc. Devices with adjustable dual-polarity trigger- and holding-voltage/current for high level of electrostatic discharge protection in sub-micron mixed signal CMOS/BiCMOS integrated circuits
US7372083B2 (en) 2005-08-09 2008-05-13 Taiwan Semiconductor Manufacturing Company, Ltd. Embedded silicon-controlled rectifier (SCR) for HVPMOS ESD protection
JP2007129163A (ja) * 2005-11-07 2007-05-24 Matsushita Electric Ind Co Ltd 半導体装置
JP4995455B2 (ja) 2005-11-30 2012-08-08 ルネサスエレクトロニクス株式会社 半導体装置
US7465995B2 (en) 2006-01-10 2008-12-16 Taiwan Semiconductor Manufacturing Co. Resistor structure for ESD protection circuits
US7385793B1 (en) 2006-01-24 2008-06-10 Cypress Semiconductor Corporation Cascode active shunt gate oxide project during electrostatic discharge event
US7345341B2 (en) 2006-02-09 2008-03-18 Taiwan Semiconductor Manufacturing Co., Ltd. High voltage semiconductor devices and methods for fabricating the same
US8218276B2 (en) 2006-05-31 2012-07-10 Alpha and Omega Semiconductor Inc. Transient voltage suppressor (TVS) with improved clamping voltage
US20080029782A1 (en) 2006-08-04 2008-02-07 Texas Instruments, Inc. Integrated ESD protection device
US7626243B2 (en) 2006-08-04 2009-12-01 Advanced Analogic Technologies, Inc. ESD protection for bipolar-CMOS-DMOS integrated circuit devices
US7605431B2 (en) 2006-09-20 2009-10-20 Himax Technologies Limited Electrostatic discharge protection apparatus for semiconductor devices
TWI370515B (en) 2006-09-29 2012-08-11 Megica Corp Circuit component
US8431958B2 (en) 2006-11-16 2013-04-30 Alpha And Omega Semiconductor Ltd Optimized configurations to integrate steering diodes in low capacitance transient voltage suppressor (TVS)
US7701012B2 (en) 2007-02-26 2010-04-20 Freescale Semiconductor, Inc. Complementary zener triggered bipolar ESD protection
TW200905860A (en) 2007-07-31 2009-02-01 Amazing Microelectroing Corp Symmetric type bi-directional silicon control rectifier
US7834378B2 (en) 2007-08-28 2010-11-16 Fairchild Korea Semiconductor Ltd SCR controlled by the power bias
DE102007040875B4 (de) 2007-08-29 2017-11-16 Austriamicrosystems Ag Schaltungsanordnung zum Schutz vor elektrostatischen Entladungen und Verfahren zum Betreiben einer solchen
US7663190B2 (en) 2007-10-08 2010-02-16 Intersil Americas Inc. Tunable voltage isolation ground to ground ESD clamp
JP2009194301A (ja) 2008-02-18 2009-08-27 Sanyo Electric Co Ltd 半導体装置
US7786504B2 (en) 2008-03-20 2010-08-31 Amazing Microelectronic Corp. Bidirectional PNPN silicon-controlled rectifier
KR100976410B1 (ko) 2008-05-28 2010-08-17 주식회사 하이닉스반도체 정전기 방전 장치
US7868387B2 (en) 2008-06-13 2011-01-11 Analog Devices, Inc. Low leakage protection device
KR20100003569A (ko) 2008-07-01 2010-01-11 서경대학교 산학협력단 사이리스터를 이용한 esd 보호 회로
US8198651B2 (en) 2008-10-13 2012-06-12 Infineon Technologies Ag Electro static discharge protection device
JP2010129893A (ja) 2008-11-28 2010-06-10 Sony Corp 半導体集積回路
US8039868B2 (en) * 2008-12-23 2011-10-18 International Business Machines Corporation Structure and method for an electrostatic discharge (ESD) silicon controlled rectifier (SCR) structure
JP5172654B2 (ja) 2008-12-27 2013-03-27 株式会社東芝 半導体装置
EP2246885A1 (fr) 2009-04-27 2010-11-03 STmicroelectronics SA Structure de protection d'un circuit intégré contre des décharges électrostatiques
US8044457B2 (en) 2009-06-29 2011-10-25 Analog Devices, Inc. Transient over-voltage clamp
US8222698B2 (en) 2009-06-29 2012-07-17 Analog Devices, Inc. Bond pad with integrated transient over-voltage protection
US9520486B2 (en) 2009-11-04 2016-12-13 Analog Devices, Inc. Electrostatic protection device
US8648419B2 (en) 2010-01-20 2014-02-11 Freescale Semiconductor, Inc. ESD protection device and method
US8952456B2 (en) 2010-02-24 2015-02-10 Taiwan Semiconductor Manufacturing Co., Ltd. Electrostatic discharge circuit using inductor-triggered silicon-controlled rectifier
US8432651B2 (en) 2010-06-09 2013-04-30 Analog Devices, Inc. Apparatus and method for electronic systems reliability
US8665571B2 (en) 2011-05-18 2014-03-04 Analog Devices, Inc. Apparatus and method for integrated circuit protection
US8368116B2 (en) 2010-06-09 2013-02-05 Analog Devices, Inc. Apparatus and method for protecting electronic circuits
US8416543B2 (en) 2010-07-08 2013-04-09 Analog Devices, Inc. Apparatus and method for electronic circuit protection
US8553380B2 (en) 2010-07-08 2013-10-08 Analog Devices, Inc. Apparatus and method for electronic circuit protection
US8217461B1 (en) 2010-07-09 2012-07-10 Altera Corporation ESD protection circuit
US8686470B2 (en) 2011-01-07 2014-04-01 Nxp, B.V. ESD protection circuit
US8466489B2 (en) 2011-02-04 2013-06-18 Analog Devices, Inc. Apparatus and method for transient electrical overstress protection
US8592860B2 (en) 2011-02-11 2013-11-26 Analog Devices, Inc. Apparatus and method for protection of electronic circuits operating under high stress conditions
US8476736B2 (en) 2011-02-18 2013-07-02 Taiwan Semiconductor Manufacturing Company, Ltd. Low leakage diodes
US8680620B2 (en) 2011-08-04 2014-03-25 Analog Devices, Inc. Bi-directional blocking voltage protection devices and methods of forming the same
US8947841B2 (en) 2012-02-13 2015-02-03 Analog Devices, Inc. Protection systems for integrated circuits and methods of forming the same
US8829570B2 (en) 2012-03-09 2014-09-09 Analog Devices, Inc. Switching device for heterojunction integrated circuits and methods of forming the same
US8946822B2 (en) 2012-03-19 2015-02-03 Analog Devices, Inc. Apparatus and method for protection of precision mixed-signal electronic circuits
US8610251B1 (en) 2012-06-01 2013-12-17 Analog Devices, Inc. Low voltage protection devices for precision transceivers and methods of forming the same
US8637899B2 (en) 2012-06-08 2014-01-28 Analog Devices, Inc. Method and apparatus for protection and high voltage isolation of low voltage communication interface terminals
US8963200B2 (en) 2012-06-20 2015-02-24 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and apparatus for increased holding voltage in silicon controlled rectifiers for ESD protection
US8796729B2 (en) * 2012-11-20 2014-08-05 Analog Devices, Inc. Junction-isolated blocking voltage devices with integrated protection structures and methods of forming the same
US9123540B2 (en) 2013-01-30 2015-09-01 Analog Devices, Inc. Apparatus for high speed signal processing interface
US8860080B2 (en) 2012-12-19 2014-10-14 Analog Devices, Inc. Interface protection device with integrated supply clamp and method of forming the same
US9006781B2 (en) 2012-12-19 2015-04-14 Analog Devices, Inc. Devices for monolithic data conversion interface protection and methods of forming the same
US9147677B2 (en) 2013-05-16 2015-09-29 Analog Devices Global Dual-tub junction-isolated voltage clamp devices for protecting low voltage circuitry connected between high voltage interface pins and methods of forming the same
US9171832B2 (en) 2013-05-24 2015-10-27 Analog Devices, Inc. Analog switch with high bipolar blocking voltage in low voltage CMOS process
US9478608B2 (en) 2014-11-18 2016-10-25 Analog Devices, Inc. Apparatus and methods for transceiver interface overvoltage clamping
US10068894B2 (en) 2015-01-12 2018-09-04 Analog Devices, Inc. Low leakage bidirectional clamps and methods of forming the same
US9929142B2 (en) 2015-03-04 2018-03-27 Analog Devices, Inc. Apparatus and methods for overvoltage switches with active leakage current compensation
US9871373B2 (en) 2015-03-27 2018-01-16 Analog Devices Global Electrical overstress recording and/or harvesting
US9673187B2 (en) 2015-04-07 2017-06-06 Analog Devices, Inc. High speed interface protection apparatus
US9831666B2 (en) 2015-05-15 2017-11-28 Analog Devices, Inc. Apparatus and methods for electrostatic discharge protection of radio frequency interfaces
US9831233B2 (en) * 2016-04-29 2017-11-28 Analog Devices Global Apparatuses for communication systems transceiver interfaces
US10177566B2 (en) 2016-06-21 2019-01-08 Analog Devices, Inc. Apparatus and methods for actively-controlled trigger and latch release thyristor
US10734806B2 (en) 2016-07-21 2020-08-04 Analog Devices, Inc. High voltage clamps with transient activation and activation release control
US10861845B2 (en) 2016-12-06 2020-12-08 Analog Devices, Inc. Active interface resistance modulation switch
US10319714B2 (en) 2017-01-24 2019-06-11 Analog Devices, Inc. Drain-extended metal-oxide-semiconductor bipolar switch for electrical overstress protection
US10404059B2 (en) 2017-02-09 2019-09-03 Analog Devices, Inc. Distributed switches to suppress transient electrical overstress-induced latch-up

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI819717B (zh) * 2022-07-25 2023-10-21 國立陽明交通大學 半導體裝置及其製造方法

Also Published As

Publication number Publication date
JP2019041101A (ja) 2019-03-14
JP6743096B2 (ja) 2020-08-19
CN109390334A (zh) 2019-02-26
US20190051646A1 (en) 2019-02-14
US10249609B2 (en) 2019-04-02
CN109390334B (zh) 2023-07-04
DE102018118033A1 (de) 2019-02-14
TWI693692B (zh) 2020-05-11

Similar Documents

Publication Publication Date Title
TWI693692B (zh) 積體電路裝置
TWI661655B (zh) 用於通訊系統收發器介面之裝置
EP3477700B1 (en) Silicon controlled rectifier dynamic triggering and shutdown via control signal amplification
CN107527879B (zh) 用于有源控制的触发和锁存释放晶闸管的设备和方法
CN110890359B (zh) 用于机动车和通信系统收发器接口的设备
US9006781B2 (en) Devices for monolithic data conversion interface protection and methods of forming the same
US9123540B2 (en) Apparatus for high speed signal processing interface
US8680620B2 (en) Bi-directional blocking voltage protection devices and methods of forming the same
US8686510B2 (en) ESD protection element and ESD protection device for use in an electrical circuit
US8354722B2 (en) SCR/MOS clamp for ESD protection of integrated circuits
US10665584B1 (en) Low capacitance and high-holding-voltage transient-voltage-suppressor (TVS) device for electro-static-discharge (ESD) protection
US8941959B2 (en) ESD protection apparatus
US11942473B2 (en) Electrostatic discharge protection for high speed transceiver interface
CN110062960B (zh) 用于静电放电(esd)保护的低电容和高保持电压瞬态电压抑制器(tvs)器件
WO2014020372A1 (en) A semiconductor device comprising an esd protection device, an esd protection circuitry, an integrated circuit and a method of manufacturing a semiconductor device