TW201916369A - 半導體裝置 - Google Patents

半導體裝置 Download PDF

Info

Publication number
TW201916369A
TW201916369A TW106136110A TW106136110A TW201916369A TW 201916369 A TW201916369 A TW 201916369A TW 106136110 A TW106136110 A TW 106136110A TW 106136110 A TW106136110 A TW 106136110A TW 201916369 A TW201916369 A TW 201916369A
Authority
TW
Taiwan
Prior art keywords
supply line
voltage supply
functional circuit
mos fet
switch
Prior art date
Application number
TW106136110A
Other languages
English (en)
Other versions
TWI656643B (zh
Inventor
李建興
張智勝
威爾曼 蔡
張家文
葉凌彥
卡羅斯H 戴爾茲
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Application granted granted Critical
Publication of TWI656643B publication Critical patent/TWI656643B/zh
Publication of TW201916369A publication Critical patent/TW201916369A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/516Insulating materials associated therewith with at least one ferroelectric layer
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0924Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40111Multistep manufacturing processes for data storage electrodes the electrodes comprising a layer which is used for its ferroelectric properties
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/6684Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a ferroelectric gate insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7839Field effect transistors with field effect produced by an insulated gate with Schottky drain or source contact
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/785Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • H10B10/12Static random access memory [SRAM] devices comprising a MOSFET load element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K2017/6878Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors using multi-gate field-effect transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Semiconductor Memories (AREA)

Abstract

一種半導體裝置,包含用於供應一第一電壓的一第一電壓供應線;用於供應低於第一電壓之一第二電壓的一第二電壓供應線;一功能性電路;以及設置於第一電壓供應線與功能性電路之間的一第一開關與設置於第二電壓供應線與功能性電路之間的一第二開關之至少一者。第一開關與第二開關係為負電容值場效電晶體。

Description

半導體裝置
本揭露係關於半導體積體電路,更尤其是包含負電容場效電晶體(negative capacitance field effect transistors:NC FETs)的半導體裝置。
次臨限擺動(subthreshold swing)係為一電晶體電流-電壓特性的特徵。在次臨限的區域內,汲極電流的行為係相似於一順向偏壓二極體中呈指數方式增加的電流。在上述金屬氧化物半導體(metal-oxide-semiconductor:MOS)FET之操作區內,在固定汲極、源極,及基極電壓的情況下,對數汲極電流對閘極電壓的作圖將展示出近似對數線性的行為。為改善次臨限的特性,係提出一種使用一鐵電材料的一負電容場效電晶體(NC FET)。
本發明實施例提供一種半導體裝置,其包含用於供應第一電壓的一第一電壓供應線;用於供應低於第一電壓之一第二電壓的一第二電壓供應線;一功能性電路;以及設置於第一電壓供應線與功能性電路之間的一開關。開關包括一金屬氧化物半導體場效電晶體(metal-oxide-semiconductor field effect transistor:MOSFET)以及一負電容器,電容器具有一負電容值並且有一第一端及一第二端,以及第一端係電性耦接 至MOS FET的一閘極。
本發明實施例提供一種半導體裝置,其包含用於供應第一電壓的一第一電壓供應線;用於供應低於第一電壓之一第二電壓的一第二電壓供應線;一功能性電路;以及設置於第二電壓供應線與功能性電路之間的一開關。開關包括一MOS FET以及一負電容器,負電容器具有一負電容值並且有一第一端及一第二端,以及第一端係電性耦接至MOS FET的一閘極。
本發明實施例提供一種半導體裝置,其包含用於供應第一電壓的一第一電壓供應線;用於供應低於上述第一電壓之一第二電壓的一第二電壓供應線;一功能性電路;以及第一開關與一第二開關中之至少一者,其中第一開關係設置於第一電壓供應線及功能性電路之間,而第二開關係設置於第二電壓供應線及功能性電路之間的。第一開關包含一第一MOS FET及一第一負電容器,第一負電容器具有一負電容值並且有一第一端及第二端,且第一MOS FET的第一端係電性耦接至第一MOS FET的一閘極,第一負電容器的第一端是第一MOS FET的一第一閘極電極。第二開關包含一第二MOS FET及一第二負電容器,第二負電容器具有一負電容值並且有一第一端及第二端,且第二MOS FET的第一端係電性耦接至第二MOS FET的一閘極,第二負電容器的第二端是第二MOS FET的一第二閘極電極。
VG‧‧‧閘極電壓
VG(MOS FET)、VFE‧‧‧電壓降
VSS、VDD‧‧‧電壓供應線
NC‧‧‧負電容器
CS‧‧‧半導體電容
VB‧‧‧基板電壓
MOSFET‧‧‧金屬氧化物場效電晶體
NC-FET‧‧‧負電容場效電晶體
Vt‧‧‧臨界電壓
IOFF‧‧‧關閉狀態漏電流
COX‧‧‧閘極絕緣體電容
CFE‧‧‧電容
RON‧‧‧線性電阻
X2-X2、Y2-Y2‧‧‧線段
200、300‧‧‧基板
201‧‧‧通道
202‧‧‧源極和汲極
203、303‧‧‧第一閘極介電層
204、304‧‧‧第一閘極電極
205、305‧‧‧第二閘極介電層
206、306‧‧‧第二閘極電極
209、309、333、336‧‧‧側壁間隔物
312‧‧‧硬遮罩層
314‧‧‧光阻圖案
320‧‧‧鰭式結構
325‧‧‧絕緣隔離層
332‧‧‧多晶矽層
334‧‧‧硬遮罩圖案
342‧‧‧層間介電層
HS‧‧‧頭座開關
FS‧‧‧註腳開關
IVDD、IVSS‧‧‧內部電壓供應線
CVDD、CVSS‧‧‧共用電壓供應線
根據以下的詳細說明並配合所附圖式做完整揭露。應注意的是,根據本產業的一般作業,圖示並未必按照比例繪 製。事實上,可能任意的放大或縮小元件的尺寸,以做清楚的說明。
第1A、1B圖顯示一正常MOS FET及一NC FET的運作;第1C圖說明依照本揭露實施例的一半導體裝置的一電路圖;第2A、2B圖顯示一正常MOS FET及一NC FET的電氣特性;第2C圖顯示一正常MOS FET及一NC FET之間的比較;第3A圖顯示一金屬-絕緣體-金屬-絕緣體-半導體(metal-insulator-metal-insulator-semiconductor:MIMIS)FET型NC FET的剖面圖;第3B、3C圖顯示金屬-絕緣體-半導體(metal-insulator-semiconductor:MIS)FET型NC FET的剖面圖;第4A、4B、4C、4D圖顯示依據本揭露一實施例的一NC FET之製程;第5A、5B、5C圖顯示依據本揭露一實施例的一NC FET之各式視圖;第6A、6B、6C、6D圖顯示依據本揭露一實施例的一NC FET之製程;第7A、7B、7C、7D圖顯示依據本揭露一實施例的一NC FET之製程;第8A、8B、8C、8D圖顯示依據本揭露一實施例的一NC FET之製程;第9A、9B、9C、9D、9E、9F圖顯示依據本揭露實施例的 電路圖;第10A、10B圖顯示依據本揭露實施例的電路圖;第11A、11B圖顯示依據本揭露實施例的電路圖。
以下的揭露內容提供許多不同的實施例或範例以實施本案的不同特徵。以下的揭露內容敘述各個構件及其排列方式的特定範例,以簡化說明。當然,這些特定的範例並非用以限定。例如,若是本揭露書敘述了一第一特徵形成於一第二特徵之上或上方,即表示其可能包含第一特徵與第二特徵是直接接觸的實施例,亦可能包含了有附加特徵形成於第一特徵與第二特徵之間,而使第一特徵與第二特徵可能未直接接觸的實施例。另外,以下揭露書不同範例可能重複使用相同的參考符號及/或標記。這些重複係為了簡化與清晰的目的,並非用以限定所討論的不同實施例及/或結構之間有特定的關係。
此外,空間相關用詞,例如“在...下方”、“下方”、“較低的”、“上方”、“較高的”及類似的用詞,係為了便於描述圖示中一個元件或特徵與另一個(些)元件或特徵之間的關係。除了在圖式中繪示的方位外,這些空間相關用詞意欲包含使用中或操作中的裝置之不同方位。裝置可能被轉向不同方位(旋轉90度或其他方位),則在此使用的空間相關詞也可依此相同解釋。此外,用詞「由...製成」的意思可包含「包含」或「由...組成」。再者,在以下製程中,可具有一或多個額外的操作在描述的操作裡面/之間,且操作的順序係可改變的。
在半導體裝置(例如一積體電路)中能量消耗的最 小化,係為應用於高速操作之半導體裝置及/或應用於行動端之半導體裝置的一關鍵問題。多種用以減少能量消耗的技術已被提出,但由於額外用於控制電源的電路,這些技術大多需要更大的晶片面積。此類的技術中之一者係包含在一電源供應線與一功能性電路之間,加入一頭座開關(head switch)及/或一註腳開關(foot switch)。舉例而言,一p型MOS FET可被使用來當作一頭座開關,以及一n型MOS FET可被使用來當作註腳開關,以將功能性電路的電源供應關閉。能量消耗係藉由將頭座開關/註腳開關關閉而減少,頭座開關/註腳開關係耦接至半導體裝置中的一非主動(non-active)功能性電路。
在本發明實施例中,一頭座開關係為設置於一第一電壓供應線(Vdd)與功能性電路(例如一邏輯電路及/或一記憶體電路)之間的一開關。當功能性電路包含一內部電壓供應線(匯流排線),頭座開關是被設置於第一電壓供應線(Vdd)以及內部電壓供應線之間。同樣地,一註腳開關是設置於一第二電壓供應線(Vss)與功能性電路之間的一開關,當功能性電路包含一內部電壓供應線(匯流排線),頭座開關是設置於第二電壓供應線(Vss)(例如接地)以及內部電壓供應線之間。
開關裝置的尺寸(例如一裝置寬度)是由在導通狀態(on state)下之開關裝置的一電壓降所決定,上述電壓降係以關係式△V DD=I ON*R ON來表示,其中I ON是運作主動(active)功能性電路所需的驅動電流,以及R ON是開關裝置的一線性電阻值。R ON的設計規格係基於最大可允許的△V DD以及I ON之需求所決定的。如果開關裝置的R ON是高於上述設計規格,則開關裝置 的尺寸係需要相對應地增加。
其他重要的裝置參數係為一關閉狀態(off state)漏電流(或待機漏電流)I OFF,漏電流I OFF決定了非主動(non-active)電路的能量消耗。一般來說,高臨界電壓(V t)之裝置係被選擇用於開關裝置,以減少能量消耗。然而,由於閘極過驅(over-drive)電壓(V DD-V t)的損耗,過高的臨界電壓將會導致過高的導通狀態電阻R ON,尤其是用在先進的低V DD技術節點中。因此,能量消耗與晶片面積之間是有所取捨的。
在本發明實施例中,一NC FET係被應用在頭座開關及/或註腳開關上,以控制功能性電路的電源供應。
第1A、1B圖顯示一正常MOS FET及一NC FET的運作。在一NC FET中,與MOS FET的閘極相串聯之一電容器(例如一鐵電(ferroelectric;PE)電容器)係具有一負電容值(CFE<0)。第1B圖顯示一個MIMIS FET型NC FET。
如第1A圖所示,在一正常MOS FET(沒有PE電容器)中,當一外部電壓V G被供應至MOS FET的閘極時,在MOS FET的電壓降V G(MOS FET)係等同於V G。相反地,如第1B圖所示,在一NC FET中,在FE電容器上的電壓降係被定義為V FE,且因為FE電容器運作在一負電容值區,在FE電容器的電壓降係與一外部偏壓相反。換句話說,V FE=E FE*t FE,其中t FE是電容器介電層(鐵電薄膜)的厚度,V G(MOS FET)=V G+|V FE|,其中V G(MOS FET)係高於V G。換言之,相同的外部電壓V G被應用於NC FET,而且一較高的閘極電壓被有效施加於NC FET之MOS FET部分的閘極。因此,可在沒有增加NC FET之MOS FET部分之V t的情況下減少 關閉漏電流(off-leak current)。
更詳細的說明如下。NC FET內的MOS FET部分的閘極端上之電壓增益AV係可由算式(1)所表示。FE電容器係可作為一電壓放大器,因而驅動電流(I DS)被改善。
假設在NC FET的轉換特性(I-V G)沒有磁滯效應,如算式(2)所示,C MOS必須小於-C FE
對於MOS FET的部分而言,次臨限擺動係由算式(3)所表示,其中V G為所施加的閘極偏壓,Ψ s是表面電壓,C s是半導體電容,以及C ins係相等於閘極絕緣體電容值(gate insulator capacitance)C ox。「1+C s/C ins」係大於1,因此波茲曼分布(Boltzmann distribution)所指的限制擺動,在常溫下大約是60mV/dec。
對於NC FET來說,C ins可由算式(4)所表示。
C ox大於-C FE時,C ins<0。次臨限擺動變成小於60mV/dec。次臨限電壓(V t)被降低,以得到較大的過驅偏壓 (V DD-V t)。相似的分析可應用於MIS FET型NC FETs。
第2A圖顯示一正常p型MOS FET以及一p型NC FET的轉換特性I DS-V G,其中I OFF係被等量地轉移。與正常p型MOS FET相比,p型NC FET顯示一較小的次臨限擺動(sub-threshold swing;S.S.),以及在相同的閘極偏壓V G下具有較大的驅動電流。第2B圖顯示在閘極偏壓V G=0.75V狀況下的I DS-V DS特性。在線性區中,與正常MOS FET相比,NC FET具有一較小的線性電阻值。
第2C圖顯示被使用來作為一頭座開關的一正常MOS FET以及一NC FET之間的分析比較。兩種具有臨界電壓高於LVT電晶體之電晶體,一低臨界電壓(low threshold voltage;LVT)電晶體以及一標準臨界電壓(standard threshold voltage)電晶體,係被各自利用在一正常MOS FET以及一NC FET的上述分析。正常MOS FET以及NC FET係都是p型。對於NC FET而言,鐵電(ferroelectric;FE)電容器的參數是剩餘極化量(remnant polarization)Pr=5uC/cm2;一矯頑電場(coercive field)Ec=1MV/cm;以及一鐵電介電層之厚度t FE=2.5nm。上述分析係被執行在一關鍵較低(critical lower)的驅動電壓V DD=0.5V下。在第2C圖的表格中,上述結果係被指出當作相對於一正常LVT MOS FET值的相對值。
第2C圖的上方表格顯示當相同的裝置面積(device area)被應用在這四種電晶體時之上述結果,同時第2C圖的下方表格顯示在相同導通電阻R ON下的結果。
當一SVT MOS FET被用來作為一頭座開關時,在 實現較低的待機漏電流之同時,在相同的裝置面積下,導通電阻值相較於LVT MOS FET亦可增加了1.85倍。為實現相同的導通電阻R ON,SVT MOS FET的裝置面積從LVT MOS FET的裝置面積增加6%。換言之,以正常MOS FET來同時實現較低的待機漏電流、較低的導通電阻,以及較小的裝置面積是有困難的。
相反地,當使用NC FET時,低於正常MOS FET的V tR ON與次臨限擺動係可被實現的。換言之,較大的驅動電流可被施加於功能性電路,以提升功能性電路的操作速度。在相同的導通電阻之下,相較於LVT MOS FET與SVT MOS FET,NC FET可分別減少大約63%以及55%的裝置面積,所減少的裝置面積將導致整體晶片面積分別相對應地減少大約4.4%以及3.9%。更重要的是,在LVT/SVT NC FET上的待機漏電流可從LVT MOS FET待機漏電流的大約0.36倍,減少至大約0.03倍。因此,NC FET可同時實現較低的待機漏電流、較低的導通電阻,以及較小的裝置面積。
在本發明實施例中,如第1C圖所示,一NC FET被使用來當作一頭座開關及/或一註腳開關。第1C圖顯示由一NC FET所配置成之一頭座開關的實施例。NC FET的一閘極係被耦接至一控制電路,且藉著來自控制電路之一控制訊號,頭座開關可開啟或關閉來自電壓供應線(VDD)之電源供應。如上所闡述的,即使控制訊號具有如VG般相同的振幅(VG係施加於功能性電路(例如邏輯區塊)的相同振福),施加於NC FET的MOS FET部分之有效閘極電壓變得更高了。當關閉NC FET時,零電 壓或對於VG具有相反極性的一電壓被施加於NC FET的閘極,以抹除(erase)鐵電材料層的剩餘極化量。
在一些實施例中,第1C圖中之鐵電負電容器(negative capacitor;NC)可以是一分離的電容器,此電容器係藉由一導電層(例如金屬線/接點)連接至MOS FET的閘極。在這種情況下,負電容器具有一第一端(第一電極)以及一第二端(第二電極),且第一端子係藉由一導電元件(例如金屬線)連接至MOS FET閘極。在其他的實施例中,負電容器NC的複數端之一者係為MOS FET的一閘極電極。在這種情況下,負電容器係形成於MOS FET的側壁間隔物(sidewall spacers)內。
NC FET具有兩種類型。第3A圖顯示金屬-絕緣體-金屬-絕緣體-半導體(MIMIS)FET型NC FET的剖面圖,以及第3B圖、第3C圖顯示金屬-絕緣體-半導體(MIS)FET型NC FET的剖面圖。雖然第3B圖、第3C圖顯示一平面型MOS電晶體結構的NC FET,但亦可使用鰭式(fin)FET及/或閘極全環(gate-all-around)型FET。
如第3A圖所示,MIMIS NC FET包含一基板200、一通道201,以及源極和汲極202。源極和汲極202被適當地摻入雜質。進一步說,源極和汲極以及通道(主動區)係被一絕緣隔離層所圍繞,該絕緣隔離層例如由氧化矽所製作的淺溝渠隔離(shallow trench isolation;STI)。
第一閘極介電層203係被設置於通道201之上。在一些實施例中,第一閘極介電層203包含一或多個高介電常數(high-K)介電層(例如有一大於3.9的介電常數)。舉例而言,前 述一或多個閘極介電層可包含Hf、Al、Zr、其組合或多層之金屬氧化物層、矽酸鹽層。其他適合的材料包括La、Mg、Ba、Ti、Pb、Zr的金屬氧化物、金屬合金氧化物以及其組合。示範材料包括MgOx、BaTixOy、BaSrxTiyOz、PbTixOy、PbZrxTiyOz、SiCN、SiON、SiN(Si3N4)、Al2O3、La2O3、Ta2O3、Y2O3、HfO2、ZrO2、GeO2、HfxZr1-xO2、Ga2O3、Gd2O3、TaSiO2、TiO2、HfSiON、YGexOy、YSixOy,以及LaAlO3和其他相似物。在某些實施例中,則使用HfO2、ZrO2及/或HfxZr1-xO2。形成第一閘極介電層203的方法包含分子束沉積(molecular-beam deposition;MBD)、原子層沉積(atomic layer deposition;ALD)、物理氣相沉積(physical vapor deposition;PVD)、化學氣相沉積(chemical vapor deposition;CVD),以及其他類似方法。在一些實施例中,第一閘極介電層203大約具有1.0nm到5.0nm的厚度。
在一些實施例中,一介面層(未顯示)可在形成第一閘極介電層203之前形成於通道201之上,且第一閘極介電層203係形成於介面層之上。介面層係有助於做為隨後形成的高介電常數介電層與在下面的半導體材料之間的緩衝。在一些實施例中,介面層是化學反應所形成的氧化矽。例如,化學性的氧化矽(chemical silicon oxide)係可藉由使用去離子水+臭氧(DIO3)、NH4OH+H2O2+H2O(APM)或其他方法所形成。在其他實施例中,介面層可利用不同材料或製程所形成。在一些實施例中,介面層具有大約0.5nm到1.5nm的厚度。
作為一內部電極的一第一閘極電極204係被設置在第一閘極介電層203之上。第一閘極電極204可以是選自於W、 Cu、Ti、Ag、Al、TiAl、TiAlN、TaC、TaCN、TaSiN、Mn、Co、Pb、Ni、Re、Ir、Ru、Pt,以及Zr所組成之群組中的一金屬。在一些實施例中,第一閘極電極204包含選自TiN、WN、TaN,以及Ru所組成之群組中的一金屬。金屬合金(例如Ti-Al、Ru-Ta、Ru-Zr、Co-Ni,以及Ni-Ta)亦可被使用;及/或金屬氮化物(例如WNx、TiNx、MoNx、TaNx,以及TaSixNy)亦可被使用。在一些實施例中,W、Ti、Ta、TaN,以及TiN中之至少一者係被使用來當作第一閘極電極204。
在一些實施例中,第一閘極電極204包含形成在第一閘極介電層203之上的功函數調整金屬(work function adjustment metal;WFM)層(未顯示),以及一主電極層。WFM層包含導電材料層,例如一單層的TiN、TaN、TaAlC、TiC、TaC、Co、Al、TiAl、HfTi、TiSi、TaSi,或TiAlC,或含有兩種或多種上述材料之複數層。對於n通道FinFET而言,TaN、TaAlC、TiN、TiC、Co、TiAl、HfTi、TiSi以及TaSi中之一或多者被使用來當作功函數調整金屬層。對於p通道FinFET而言,TiAlC、Al、TiAl、TaN、TaAlC、TiN、TiC以及Co中之一或多者係被使用來當作功函數調整金屬層。
由一鐵電材料所製作的一第二閘極介電層205係形成在第一閘極電極204之上。第二閘極介電層(鐵電材料層)205包括選自Pb3Ge5O11(PGO)、鋯鈦酸鉛(lead zirconate titanate;PZT)、SrBi2Ta2O9(SBT或SBTO)、SrB4O7(SBO)、SraBibTacNbdOx(SBTN)、SrTiO3(STO)、BaTiO3(BTO)、(BaxLay)Ti3O12(BLT)、LaNiO3(LNO)、YMnO3、ZrO2、矽酸鋯、 ZrAlSiO、HfZrO2、矽酸鉿、HfAlO、LaAlO、氧化鑭、摻雜著Si(HfSiOx)的HfO2,以及Ta2O5所組成之群組的一或多者。在一些實施例中,摻雜著Si、Al及/或Zr的HfO2,或摻雜著Si及/或Al的ZrO2係被使用來當作第二閘極介電層205。
在一些實施例中,第二閘極介電層205的厚度係大約在1.0nm到10nm的範圍內,且可由一適當的製程例如ALD或CVD所形成。在一些實施例中,第二閘極介電層205係順應性地形成,如第3A圖所示。
進一步說,作為一外部閘極的一第二閘極電極206係被設置在第二閘極介電層205之上。第二閘極電極206可以是選自於W、Cu、Ti、Ag、Al、TiAl、TiAlN、TaC、TaCN、TaSiN、Mn、Co、Pd、Ni、Re、Ir、Ru、Pt,以及Zr所組成之群組的一金屬。第二閘極電極206可由與第一閘極電極204相同或不同的材料所製造。進一步說,如第3A圖所示,側壁間隔物209形成在閘極結構的相對的兩側之上。側壁間隔物209包含一或多層的絕緣材料,例如氧化矽、氮化矽,以及氮氧化矽。
通道201、第一閘極介電層203,及第一閘極電極204構成一金屬氧化物半導體(MOS)結構,並且第一閘極電極204、鐵電層205及第二閘極電極206則構成一金屬-絕緣體-金屬(metal-insulator-metal;MIM)結構。
如第3B圖所示,一MIS NC FET包含一基板200、一通道201,以及源極和汲極202。與MIMIS NC FET不同的是,內部閘極電極204消失了,且鐵電材料層205係形成於第一閘極介電層203之上。
如第3A圖、第3B圖所示,第一閘極介電層203及第二閘極介電層205在橫截面上具有一「U形」,該橫截面具有一薄的中心部分及厚的側邊部分。在其他的實施例中,如第3C圖所示,第一閘極介電層203及鐵電材料層205垂直延伸至大致與閘極電極206上表面相同的高度。
第4A圖至第5C圖顯示依據一些本揭露實施例的一NC-FinFET的製程。本發明實施例之各式視圖及說明中係使用類似的標號來標記相對應的元件。這意味著額外的操作係可被提供在如第4A-5C圖所述的程序之前、之間,以及之後,並且對於上述方法的額外實施例來說,一些如下所述的操作係可被取代或省略。上述操作/程序的順序係可交換的。材料、設定、尺寸,及/或與第3A-3C圖所描繪的前述實施例相同或相似的程序,係可被使用於下述的實施例,且該實施例的詳細說明係可被省略。
如第4A圖所示,於一基板300之上形成一硬遮罩層312,並且在硬遮罩層312之上形成光阻圖案314。硬遮罩層312包含一或多層的絕緣材料,例如氧化矽及氮化矽。在一些實施例中,基板300係由一適合的元素半導體所製成,例如矽、鑽石或鍺;一適合的合金或化合物半導體,例如第IV族化合物半導體(矽鍺(SiGe)、碳化矽(SiC)、矽鍺碳(SiGeC)、GeSn、SiSn、SiGeSn),第Ⅲ-V族化合物半導體(例如砷化鎵(GaAs)、砷化銦鎵(InGaAs)、砷化銦(InAs)、磷化銦(InP)、銻化銦(InSb)、銻砷化鎵(GaAsP),或磷化鎵銦(GaInP)或其他類似化合物)。進一步說,基板300可包含一磊晶層(epitaxial layer;epi-layer),磊 晶層為了效能進化係可應變的,及/或可包含一絕緣體上矽電晶體(silicon-on-insulator;SOI)結構。
藉由使用光阻圖案作為一蝕刻遮罩,硬遮罩層312’係被圖案化成為硬遮罩層312,且接著藉由使用硬遮罩層312作為一蝕刻遮罩,上述基板300係被圖案化成多個鰭式結構320,如第4B圖所示。
接著,於鰭式結構320之間形成絕緣區域325(例如淺溝渠隔離(STI))。絕緣隔離層325係由適合的介電材料,例如氧化矽、氮化矽、氮氧化矽、摻氟矽酸鹽玻璃(fluorine-doped silicate glass;FSG)、低介電常數介質(例如摻碳氧化物)、極端低介電常數基板(例如摻雜多孔碳二氧化矽)、一聚合物(例如聚亞醯胺)、上述材料之組合,或其他類似之材料。在一些實施例中,儘管任何可接受的製程皆可被利用,絕緣隔離層325係可透過例如為CVD、流動式CVD(flowable CVD;FCVD)的製程,或一旋塗式玻璃(spin-on-glass)製程所形成。接著,使用(例如一蝕刻製程、化學機械研磨(chemical mechanical polishing;CMP),或其他類似之方法被移除絕緣隔離層325延伸超過鰭式結構320之上表面的部分與遮罩圖面312。進一步說,絕緣隔離層325被掘入(recess),以致於鰭式結構320之上表面會暴露出來,如第4C圖所示。
接著,於鰭式結構320的頂部(upper portions)之上形成一第一閘極介電層303,並且於第一閘極介電層303之上形成一第一閘極電極304,如第4D圖所示。
進一步說,如第5A圖至第5C圖所示,形成第二閘 極介電層305(鐵電層)、第二閘極電極306,以及源極/汲極區域302。再者,形成側壁間隔物層309。第5A圖係沿著第5C圖的線段X2-X2之一橫剖面圖,以及第5B圖係沿著第5C圖的線段Y2-Y2之一橫剖面圖。
第6A圖至第7D顯示依據本揭露一些實施例的一FinFET之製程。本發明實施例之各式視圖及說明中係使用類似的標號來標記相對應的元件。這意味著額外的操作係可被提供在如第6A-7D圖所述的程序之前、之間,以及之後,並且對於上述方法的額外實施例來說,一些如下所述的操作係可被取代或省略。上述操作/程序的順序係可交換的。材料、設定、尺寸,及/或與第3A-5C圖所描繪的前述實施例相同或相似的程序,係可被使用於下述的實施例,且該實施例的詳細說明係可被省略。
在此實施例中,使用一種閘極取代(replacement)技術。
如第6A圖所示,藉由使用硬遮罩圖案312圖案化鰭式結構320,並且形成絕緣隔離層325。
接著,於鰭式結構320之上形成一虛置閘極介電層(未顯示)及一多晶矽層332,且進一步於多晶矽層332之上形成一硬遮罩圖案334,如第6B圖所示。硬遮罩圖案334包含一或多層的絕緣材料,例如氧化矽及氮化矽。
藉由使用硬遮罩圖案334作為一蝕刻遮罩,將多晶矽層332圖案化成為一虛置閘極電極332。再者,於虛置閘極電極332的相對的兩側形成側壁間隔物336,並且形成一層間介電 層342,如第6C圖所示。側壁間隔物336包含一或多層的絕緣材料,例如氧化矽、氮化矽,以及氮氧化矽,並且層間介電層342包含一或多層的絕緣材料,例如以氧化矽為基礎的材料(例如二氧化矽(SiO2)及SiON)。側壁間隔物333的材料以及層間介電層342的材料係彼此不相同,以致於每一上述層可被選擇性地蝕刻。在一實施例中,側壁間隔物333係由SiOCN、SiCN,或SiON所製成,而層間介電層342係由SiO2所製成。
接著,如第6D圖所示,藉由使用乾蝕刻及/或濕蝕刻,移除虛置閘極電極332以及虛置閘極介電層,藉以形成一閘極空間333。
在閘極空間333內,形成一第一閘極介電層303及一第一閘極電極304,如第7A圖、第7B圖所示。在導電材料形成於第一閘極介電層303上之後,執行一平坦化製程(例如CMP),以形成第一閘極電極304。第一閘極介電層303係由例如一高介電常數介電材料所製成,而第一閘極電極304係由例如一導電材料(如TiN或其他金屬材料)所製成。再者,執行一回蝕(etch-back)製程以減少第一閘極介電層303以及第一閘極電極304的高度。前述導電材料可藉由使用一適合的製程(例如ALD、CVD、PVD、電鍍,或其結合)所形成。
接著,如第7C圖、第7D圖所示,在閘極空間333之內,形成一第二閘極介電層305及一第二閘極電極306。鐵電材料層305係順應性地形成,並且於鐵電材料層303之上形成一導電材料。在導電材料形成於鐵電材料層(第二閘極介電層)305之後,如第7C圖、第7D圖所示,執行一平坦化製程(例如CMP) 以形成第二閘極電極306。
第8A圖至第8D圖顯示依據本揭露一些實施例的一MIS型NC FinFET之製程。本發明實施例之各式視圖及說明中係使用類似的標號來標記相對應的元件。這意味著額外的操作係可被提供在如第8A圖至第8D圖所述的程序之前、之間,以及之後,並且對於上述方法的額外實施例來說,一些如下所述的操作係可被取代或省略。上述操作/程序的順序係可交換的。材料、設定、尺寸,及/或與第3A圖至第7D圖所描繪的前述實施例相同或相似的程序,係可被使用於下述的實施例,且該實施例的詳細說明係可被省略。
在形成第6D圖所示之閘極空間333之後,在閘極空間內,順應性地形成一第一閘極介電層303及第二閘極介電層(鐵電材料層)305,如第8A圖、第8B圖所示。接著,在閘極介電層303之上形成一導電材料,而且執行一平坦化製程(例如CMP)以形成第二閘極電極306,藉以形成相對應於第3C圖的MIS NC FET。接著,執行一回蝕製程以減少第二閘極電極306、第二閘極介電層305,以及第一閘極介電層303的高度。接著,在第二閘極介電層303之上形成一額外的導電材料,並且執行一平坦化製程(例如CMP),以形成第二閘極電極306,藉以形成相對應於第3B圖的一MIS NC FET。
用於製造MIMIS NC FET的其他方法及結構係描述於美國專利號15/476,221及15/447,479,而且上述美國專利號的整個內容係被參考併入本說明書中。
在一NC FET之製造方法的一些實施例中,一第一 閘極介電層係形成在通道之上,一第一閘極電極形成在第一閘極介電層之上,由鐵電材料所製成的一第二閘極介電層係形成在第一閘極電極之上,並且一第二閘極電極形成在第二閘極介電層之上。第二閘極介電層係被圖案化,以致於第一閘極電極底部表面的一第一區域係大於第二閘極介電層底部表面的一第二區域,其中第一閘極電極是與第一閘極介電層相接觸,且第二閘極電極是與第一閘極電極相接觸。
在一NC FET之製造方法的其他實施例中係形成具有一鰭式結構之一FinFET結構,而且此鰭式結構包含一通道區及設置於通道區之上的一虛置閘極結構。接著,移除虛置閘極結構,藉以形成一閘極空間。在通道區之上的閘極空間內形成一第一閘極介電層。在第一閘極介電層之上形成一第一閘極電極層。去除部分的第一閘極介電層及第一閘極電極層,藉以形成一掘入式(recessed)閘極空間。接著,在掘入式閘極空間內,形成一第二閘極介電層(一鐵電材料層)於掘入式閘極介電層及第一閘極電極層之上。接著,在第二閘極介電層之上形成一第二閘極電極層。當第一閘極電極層形成時,一第一導電層(例如WFM層)係形成於第一閘極介電層,並且一第二導電層係設置於第一導電層。
第9A圖、第9B圖、第9C圖顯示本揭露實施例所使用的一MIMIS型NC FET的電路圖,以及第9D圖、第9E圖、第9F圖顯示本揭露實施例所使用的一MIS型NC FET的電路圖。
在第9A圖、第9D圖中,一MIMIS型NC FET或一MIS型NC FET被使用來當作頭座開關HS。在一些實施例中係使用 一p型NC FET作為頭座開關。在第9B圖、第9E圖中,一MIMIS型NC FET或一MIS型NC FET被使用來當作註腳開關FS。在一些實施例中係使用一n型NC FET作為頭座開關。第9C、9F圖顯示實施例中,頭座開關及註腳開關皆由一MIMIS型NC FET或一MIS型NC FET所配置。
第10A圖、第10B圖顯示依據本發明實施例的電路圖。
第10A圖顯示功能性電路之一實施例,其中功能性電路是一邏輯電路,其包含四個反相器電路。反相器的數量僅是範例,並不限於四個。在一些實施例中,反相器電路之p型MOS FET的源極係耦接至一內部電壓供應線IVDD,並且頭座開關(NC FET)係設置在內部電壓供應線IVDD及第一電壓供應線VDD之間。相同地,反相器電路之n型MOS FET的汲極係耦接至一內部電壓供應線IVSS,並且註腳開關(NC FET)係設置在內部電壓供應線IVSS及第二電壓供應線VSS之間。任何其他的邏輯電路,例如AND、NAND、OR,或NOR,或更複雜的邏輯電路,係可被利用當作功能性電路。
第10B圖是功能性電路之另一實施例,其中功能性電路是一記憶體電路,例如一靜態隨機存取記憶體(static random access memory;SRAM)。在SRAM中,具有內部電壓供應線,並且頭座開關及/或註腳開關被提供在第一/第二電壓供應線(VDD及/或VSS)以及各自的內部電壓供應線之間。
第11A圖、第11B圖顯示依據本揭露實施例的電路圖。
在第11A圖、第11B圖中,標準單元(standard cell)SC被利用當作功能性電路。在第11A圖中,兩個頭座開關HS被設置於一共用電壓供應線(common potential supply line)CVDD以及第一電壓供應線VDD之間,及/或兩個註腳開關FS被設置於一共用電壓供應線CVSS以及第二電壓供應線VSS之間。四個標準單元係耦接至共用電壓供應線CVDD以及共用電壓供應線CVSS。依據所需要的電流容量(current capacity),可調整頭座開關/註腳開關的數量。在第11B圖中,兩個頭座開關HS及兩個註腳開關FS被提供用於兩組標準單元SC。在第11B圖中,藉由選擇性地控制頭座開關/註腳開關,可選擇性地開啟及/或關閉一組標準單元。
功能性電路包含複數正常的MOS FET。在功能性電路內這些MOS FET的一些物理及/或電性參數會大致上相同於與NC FET的MOS FET部分。舉例而言,在一些實施例中,功能性電路的MOS FET與頭座開關及/或註腳開關的NC FET有相同的閘極長度。在其他的實施例中,功能性電路的MOS FET與頭座開關及/或註腳開關的NC FET具有相同厚度的閘極介電層(第一閘極介電層)。再者,MOS FET以及NC FET的源極/汲極具有相同的摻雜濃度。在本發明之實施例中,相同或大致相同意思是主題層/結構(subject layer/structure)藉由在同一時間的相同製程所形成,且允許製程上的變異。
進一步說,一半導體裝置包含多個臨界電壓(Vth)電晶體,例如一n通道低臨界電壓(n-channel low threshold voltage;N-LVT)FET、一n通道標準臨界電壓(n-channel standard threshold voltage;N-SVT)FET、一p通道標準臨界電壓(p-channel standard threshold voltage;P-SVT)FET,以及一p通道低臨界電壓(p-channel low threshold voltage;P-LVT)FET,這些FET係以不同的工函數調整金屬(WFM)厚度被製造。當功能性電路(例如標準單元)藉由n通道低臨界電壓FET以及p通道低臨界電壓FET所形成時,用於頭座開關及/或註腳開關的NC FET的MOS FET部分之結構係相同於n通道低臨界電壓FET以及p通道低臨界電壓FET的結構。
這意味著不是所有的優點都需要在此說明書討論,不是所有實施例或範例都需要特定的優點,並且其他實施例或範例可提供不同的優點。
舉例而言,在本揭露中,一NC FET被使用於一頭座開關及/或一註腳開關,以用於導通/關閉從電壓供應線(VDD及/或VSS)而來的電源供應。因為NC FET的MOS FET部分之閘極上所施加的電壓由於連接至閘極的負電容器的負電容影響而變得更高,故可有效地形成一高臨界電壓開關電晶體,以作為一頭座開關及/或註腳開關。因此,當頭座開關及/或註腳開關被關閉時,關閉漏電流(待機電流)可能會減少。再者,因為NC FET的MOS FET部分的基本結構係大致上相同於設置於NC FET周邊之正常MOS FET的結構,故可最小化製程步驟的數量。此外,此亦可抑制晶片面積的增加。
依據本揭露實施例的觀點,一種半導體裝置,其包含用於供應第一電壓的一第一電壓供應線;用於供應低於第一電壓之一第二電壓的一第二電壓供應線;一功能性電路;以 及設置於第一電壓供應線與功能性電路之間的一開關。其中,開關包括一MOS FET以及一負電容器,電容器具有一負電容值並且有一第一端及一第二端,以及第一端係電性耦接至MOS FET的一閘極。在一或多個前述及/或下述的實施例中,負電容器的第一端是MOS FET的一閘極電極。在一或多個前述及/或下述的實施例中,負電容器更包含設置於第一端及第二端的一電容器介電層;以及電容器介電層是一鐵電材料,鐵電材料係包括擇自於ZrO2、ZrAlSiO、HfO2、HfZrO2、摻雜Zr的HfO2(HfZrOx)、摻雜Al的HfO2(HfAlOx),以及摻雜Si的HfO2(HfSiOx)所組成的群組中之一或多種材料。在一或多個前述及/或下述的實施例中,電容器介電層的厚度係在1.0nm到10nm的範圍內。在一或多個前述及/或下述的實施例中,功能性電路包含一邏輯電路。在一或多個前述及/或下述的實施例中,功能性電路包含一記憶體。在一或多個前述及/或下述的實施例中,功能性電路包含一內部電壓供應線,用以耦接至功能性電路的複數MOS FET的源極;開關的MOS FET的一汲極係耦接至上述內部電壓供應線,並且開關的上述MOS FET的一源極係耦接至第一電壓供應線。
依據本揭露實施例,一種半導體裝置,其包含用於供應第一電壓的一第一電壓供應線;用於供應低於第一電壓之一第二電壓的一第二電壓供應線;一功能性電路;以及設置於第二電壓供應線與功能性電路之間的一開關。其中,開關包括一MOS FET以及一負電容器,負電容器具有一負電容值並且有一第一端及一第二端,以及第一端係電性耦接至MOS FET的 一閘極。在一或多個前述及/或下述的實施例中,負電容器的第一端是MOS FET的一閘極電極。在一或多個前述及/或下述的實施例中,負電容器更包含設置於第一端及第二端的一電容器介電層;以及電容器介電層是一鐵電材料,鐵電材料係包括擇自於ZrO2、ZrAlSiO、HfO2、HfZrO2、摻雜Zr的HfO2(HfZrOx)、摻雜Al的HfO2(HfAlOx),以及摻雜Si的HfO2(HfSiOx)所組成的群組中之一或多種材料。在一或多個前述及/或下述的實施例中,電容器介電層的厚度係在1.0nm到10nm的範圍內。在一或多個前述及/或下述的實施例中,功能性電路包含一邏輯電路。在一或多個前述及/或下述的實施例中,功能性電路包含一記憶體。在一或多個前述及/或下述的實施例中,功能性電路包含一內部電壓供應線,用以耦接至功能性電路的複數MOS FET的源極;開關的MOS FET的一汲極係耦接至內部電壓供應線,並且開關的MOS FET的一源極係耦接至第一電壓供應線。
依據本揭露實施例,一種半導體裝置,其包含用於供應第一電壓的一第一電壓供應線;用於供應低於上述第一電壓之一第二電壓的一第二電壓供應線;一功能性電路;以及第一開關與一第二開關中之至少一者。第一開關係設置於第一電壓供應線及功能性電路之間,而第二開關係設置於第二電壓供應線及功能性電路之間。第一開關包含一第一MOS FET及一第一負電容器,第一負電容器具有一負電容值並且有一第一端及第二端,第一MOS FET的第一端係電性耦接至第一MOS FET的一閘極,第一負電容器的第一端是第一MOS FET的一第一閘極電極。第二開關包含一第二MOS FET及一第二負電容器,第 二負電容器具有一負電容值並且有一第一端及第二端,且第二MOS FET的第一端係電性耦接至第二MOS FET的一閘極,第二負電容器的第二端是第二MOS FET的一第二閘極電極。在一或多個前述及/或下述的實施例中,半導體裝置包含第一開關及第二開關。在一或多個前述及/或下述的實施例中,功能性電路包含一內部電壓供應線,用以耦接至功能性電路的複數MOS FET的源極。開關的MOS FET的一汲極係耦接至內部電壓供應線,並且開關的MOS FET的一源極係耦接至第一電壓供應線。在一或多個前述及/或下述的實施例中,功能性電路包含複數MOS FET;功能性電路的MOS FET的至少一者與第一MOS FET及第二MOS FET的至少一者具有相同的閘極長度。在一或多個前述及/或下述的實施例中,功能性電路包含複數MOS FET;功能性電路的MOS FET的至少一者與第一MOS FET及第二MOS FET的至少一者具有相同的閘極介電層厚度。在一或多個前述及/或下述的實施例中,功能性電路包含複數鰭式場效電晶體,且第一MOS FET及第二MOS FET是鰭式場效電晶體。
依據本揭露實施例,一半導體裝置包含用於供應第一電壓的一第一電壓供應線;用於供應低於第一電壓之一第二電壓的一第二電壓供應線;一功能性電路;以及設置在第二電壓供應線與功能性電路之間的一開關。開關包含一負電容FET(NC FET),以及NC FET的一閘極介電層包含一第一介電層以及設置於第一介電層之上的一第二介電層。第二介電層包含一鐵電材料。在一或多個前述及/或下述的實施例中,第一介電層包含配置在NC FET通道之上的一介面層,以及設置於介 面層之上的一高介電常數介電層。在一或多個前述及/或下述的實施例中,鐵電材料係包括擇自於ZrO2、ZrAlSiO、HfO2、HfZrO2、摻雜Zr的HfO2(HfZrOx)、摻雜Al的HfO2(HfAlOx),以及摻雜Si的HfO2(HfSiOx)所組成的群組中之一或多種材料。在一或多個前述及/或下述的實施例中,第二介電層的厚度係在1.0nm到10nm的範圍內。在一或多個前述及/或下述的實施例中,功能性電路包含一邏輯電路。在一或多個前述及/或下述的實施例中,功能性電路包含一記憶體。在一或多個前述及/或下述的實施例中,功能性電路包含一內部電壓供應線,用以耦接至功能性電路的複數MOS FET的源極;開關的上述MOS FET的一汲極係耦接至內部電壓供應線,並且開關的上述MOS FET的一源極係耦接至第一電壓供應線。
依據本揭露實施例,一半導體裝置包含用於供應第一電壓的一第一電壓供應線;用於供應低於第一電壓之一第二電壓的一第二電壓供應線;一功能性電路;以及設置在第二電壓供應線與功能性電路之間的一開關。開關包含一負電容FET(NC FET),以及NC FET的一閘極介電層包含一第一介電層以及設置於第一介電層之上的一第二介電層。第二介電層包含一鐵電材料。在一或多個前述及/或下述的實施例中,第一介電層包含設置在NC FET之通道上的一介面層,以及設置於介面層之上的一高介電常數介電層。在一或多個前述及/或下述的實施例中,鐵電材料係包括擇自於ZrO2、ZrAlSiO、HfO2、HfZrO2、摻雜Zr的HfO2(HfZrOx)、摻雜Al的HfO2(HfAlOx),以及摻雜Si的HfO2(HfSiOx)所組成的群組中之一或多種材料。在 一或多個前述及/或下述的實施例中,第二介電層的厚度係在1.0nm到10nm的範圍內。在一或多個前述及/或下述的實施例中,功能性電路包含一邏輯電路。在一或多個前述及/或下述的實施例中,功能性電路包含一記憶體。在一或多個前述及/或下述的實施例中,功能性電路包含一內部電壓供應線,用以耦接至功能性電路的複數MOS FET的源極;開關的上述MOS FET的一汲極係耦接至內部電壓供應線,並且開關的上述MOS FET的一源極係耦接至第一電壓供應線。
依據本揭露實施例,一半導體裝置包含用於供應第一電壓的一第一電壓供應線;用於供應低於第一電壓之一第二電壓的一第二電壓供應線;一功能性電路;以及第一開關與一第二開關中之至少一者,其中第一開關係設置於第一電壓供應線及功能性電路之間,而第二開關係設置於第二電壓供應線及功能性電路之間。第一開關包含一第一負電容FET(NC FET),以及NC FET的一閘極介電層包含一第一介電層以及設置於第一介電層之上的一第二介電層。第二介電層包含一鐵電材料。第二開關包含一第二NC FET,第二NC FET的一閘極介電層包含一第一介電層以及設置於第一介電層之上的一第二介電層。第二介電層包含一鐵電材料。在一或多個前述及/或下述的實施例中,半導體裝置包含第一開關及第二開關。在一或多個前述及/或下述的實施例中,功能性電路包含一內部電壓供應線,用以耦接至功能性電路的複數MOS FET的源極;開關的MOS FET的一汲極係耦接至內部電壓供應線,並且開關的MOS FET的一源極係耦接至第一電壓供應線。在一或多個前述及/或下 述的實施例中,功能性電路包含複數MOS FET;功能性電路的MOS FET的至少一者與第一MOS FET及第二MOS FET的至少一者具有相同的閘極長度。在一或多個前述及/或下述的實施例中,功能性電路包含複數MOS FET;功能性電路的MOS FET的至少一者與第一MOS FET及第二MOS FET的至少一者具有相同的閘極介電層厚度。在一或多個前述及/或下述的實施例中,功能性電路包含複數鰭式場效電晶體,且第一MOS FET及第二MOS FET是鰭式場效電晶體。
前述內文概述了許多實施例的特徵,使本技術領域中具有通常知識者可以從各個方面更佳地了解本揭露。本技術領域中具有通常知識者應可理解,且可輕易地以本揭露為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本揭露的發明精神與範圍。在不背離本揭露的發明精神與範圍之前提下,可對本揭露進行各種改變、置換或修改。

Claims (20)

  1. 一種半導體裝置,包含:一第一電壓供應線,上述第一電壓供應線係用於供應一第一電壓;一第二電壓供應線,上述第二電壓供應線係用於供應低於上述第一電壓之一第二電壓;一功能性電路;以及一開關,上述開關係設置於上述第一電壓供應線與上述功能性電路之間;其中:上述開關包括一金屬氧化物半導體場效電晶體(metal-oxide-semiconductor field effect transistor:MOSFET)以及一負電容器,上述電容器具有一負電容值並且有一第一端及一第二端;以及上述第一端係電性耦接至上述MOS FET的一閘極。
  2. 如申請專利範圍第1項所述之半導體裝置,其中上述負電容器的上述第一端是上述MOS FET的一閘極電極。
  3. 如申請專利範圍第2項所述之半導體裝置,其中:上述負電容器更包含設置於上述第一端及上述第二端的一電容器介電層;以及上述電容器介電層是一鐵電材料,上述鐵電材料係包括擇自於ZrO 2、ZrAlSiO、HfO 2、HfZrO 2、摻雜Zr的HfO 2(HfZrO x)、摻雜Al的HfO 2(HfAlO x),以及摻雜Si的HfO 2(HfSiO x)所組成的群組中之一或多種材料。
  4. 如申請專利範圍第3項所述之半導體裝置,其中上述電容器介電層的厚度係在1.0nm到10nm的範圍內。
  5. 如申請專利範圍第1項所述之半導體裝置,其中上述功能性電路包括一邏輯電路。
  6. 如申請專利範圍第1項所述之半導體裝置,其中上述功能性電路包括一記憶體。
  7. 如申請專利範圍第1項所述之半導體裝置,其中:上述功能性電路包含一內部電壓供應線,用以耦接至上述功能性電路的複數MOS FET的源極;以及上述開關的上述MOS FET的一汲極係耦接至上述內部電壓供應線,並且上述開關的上述MOS FET的一源極係耦接至上述第一電壓供應線。
  8. 一種半導體裝置,包含:一第一電壓供應線,上述第一電壓供應線係用於供應一第一電壓;一第二電壓供應線,上述第二電壓供應線係用於供應低於上述第一電壓之一第二電壓;一功能性電路;以及一開關,上述開關係設置於上述第二電壓供應線與上述功能性電路之間;其中:上述開關包括一MOS FET以及一負電容器,上述負電容器具有一負電容值並且有一第一端及一第二端;以及上述第一端係電性耦接至上述MOS FET的一閘極。
  9. 如申請專利範圍第8項所述之半導體裝置,其中上述負電容器的上述第一端是上述MOS FET的一閘極電極。
  10. 如申請專利範圍第9項所述之半導體裝置,其中:上述負電容器更包含設置於上述第一端及上述第二端的一電容器介電層;以及上述電容器介電層是一鐵電材料,上述鐵電材料係包括擇自於ZrO 2、ZrAlSiO、HfO 2、HfZrO 2、摻雜Zr的HfO 2(HfZrO x)、摻雜Al的HfO 2(HfAlO x),以及摻雜Si的HfO 2(HfSiO x)所組成的群組中之一或多種材料。
  11. 如申請專利範圍第10項所述之半導體裝置,其中上述電容器介電層的厚度係在1.0nm到10nm的範圍內。
  12. 如申請專利範圍第11項所述之半導體裝置,其中上述功能性電路包括一邏輯電路。
  13. 如申請專利範圍第11項所述之半導體裝置,其中上述功能性電路包括一記憶體。
  14. 如申請專利範圍第11項所述之半導體裝置,其中:上述功能性電路包含一內部電壓供應線,用以耦接至上述功能性電路的複數MOS FET的源極;以及上述開關的上述MOS FET的一汲極係耦接至上述內部電壓供應線,並且上述開關的上述MOS FET的一源極係耦接至上述第一電壓供應線。
  15. 一種半導體裝置,包含:一第一電壓供應線,上述第一電壓供應線係用於供應一第一電壓; 一第二電壓供應線,該第二電壓供應線係用於供應低於上述第一電壓之一第二電壓;一功能性電路;以及一第一開關與一第二開關中之至少一者,其中上述第一開關係設置於上述第一電壓供應線及上述功能性電路之間,而上述第二開關係設置於上述第二電壓供應線及上述功能性電路之間的;其中,上述第一開關包含一第一MOS FET及一第一負電容器,上述第一負電容器具有一負電容值並且有一第一端及第二端,且上述第一MOS FET的第一端係電性耦接至上述第一MOS FET的一閘極,上述第一負電容器的第一端是上述第一MOS FET的一第一閘極電極;以及上述第二開關包含一第二MOS FET及一第二負電容器,上述第二負電容器具有一負電容值並且有一第一端及第二端,且上述第二MOS FET的上述第一端係電性耦接至上述第二MOS FET的一閘極,上述第二負電容器的上述第二端是上述第二MOS FET的一第二閘極電極。
  16. 如申請專利範圍第15項所述之半導體裝置,其中上述半導體裝置包含上述第一開關及上述第二開關。
  17. 如申請專利範圍第15項所述之半導體裝置,其中:上述功能性電路包含一內部電壓供應線,用以耦接至上述功能性電路的複數MOS FET的源極;以及上述開關的上述MOS FET的一汲極係耦接至上述內部電壓供應線,並且上述開關的上述MOS FET的一源極係耦接至 上述第一電壓供應線。
  18. 如申請專利範圍第15項所述之半導體裝置,其中:上述功能性電路包含複數MOS FET;以及上述功能性電路的上述MOS FET的至少一者與上述第一MOS FET及上述第二MOS FET的至少一者具有相同的閘極長度。
  19. 如申請專利範圍第15項所述之半導體裝置,其中:上述功能性電路包含複數MOS FETs;以及上述功能性電路的上述複數MOS FETs的至少一者與上述第一MOS FET及上述第二MOS FET的至少一者具有相同的閘極介電層厚度。
  20. 如申請專利範圍第15項所述之半導體裝置,其中:上述功能性電路包含複數鰭式場效電晶體;以及上述第一MOS FET及上述第二MOS FET是鰭式場效電晶體。
TW106136110A 2017-09-18 2017-10-20 半導體裝置 TWI656643B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/707,577 2017-09-18
US15/707,577 US10868132B2 (en) 2017-09-18 2017-09-18 Semiconductor device including standard cells with header/footer switch including negative capacitance

Publications (2)

Publication Number Publication Date
TWI656643B TWI656643B (zh) 2019-04-11
TW201916369A true TW201916369A (zh) 2019-04-16

Family

ID=65526935

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106136110A TWI656643B (zh) 2017-09-18 2017-10-20 半導體裝置

Country Status (5)

Country Link
US (2) US10868132B2 (zh)
KR (2) KR20190032145A (zh)
CN (1) CN109525232B (zh)
DE (1) DE102017123039B4 (zh)
TW (1) TWI656643B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI737308B (zh) * 2020-01-03 2021-08-21 台灣積體電路製造股份有限公司 用於電容匹配的積體電路及製造包括mfmis-fet的積體電路的方法

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102016222213A1 (de) * 2016-11-11 2018-05-17 Robert Bosch Gmbh MOS-Bauelement, elektrische Schaltung sowie Batterieeinheit für ein Kraftfahrzeug
EP3688804A4 (en) * 2017-09-29 2021-04-14 Intel Corporation FERROELECTRIC CAPACITORS WITH RETURN TRANSISTORS
KR20190041330A (ko) * 2017-10-12 2019-04-22 에스케이하이닉스 주식회사 전원 게이팅 회로를 포함하는 반도체 장치
US11296204B2 (en) 2018-07-05 2022-04-05 Samsung Electronics Co., Ltd. Semiconductor devices
US10985275B2 (en) 2018-07-06 2021-04-20 Samsung Electronics Co., Ltd. Semiconductor device
US11145740B2 (en) * 2019-07-23 2021-10-12 National Tsing Hua University Ferroelectric field effect transistor device
US11631447B2 (en) * 2019-07-25 2023-04-18 Taiwan Semiconductor Manufacturing Co., Ltd. Memory circuit and manufacturing method thereof
CN110491946B (zh) * 2019-08-22 2023-08-11 上海华力集成电路制造有限公司 栅极环绕场效应晶体管
US11653502B2 (en) * 2019-12-02 2023-05-16 Intel Corporation FeFET with embedded conductive sidewall spacers and process for forming the same
CN111987153B (zh) * 2020-09-15 2022-10-11 电子科技大学 一种具有超低功耗的场效应晶体管及其制备方法
KR20220099030A (ko) 2021-01-05 2022-07-12 삼성전자주식회사 캐패시터 및 캐패시터를 포함하는 반도체 소자를 제조하기 위한 방법들
US11688731B2 (en) 2021-01-29 2023-06-27 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit device and method
US20230240078A1 (en) * 2022-01-24 2023-07-27 Taiwan Semiconductor Manufacturing Company, Ltd. 3t memory with enhanced speed of operation and data retention
CN118474557B (zh) * 2024-07-09 2024-09-13 武汉楚兴技术有限公司 一种电子设备、图像传感器、像素电路及控制方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3522248B2 (ja) 2001-10-15 2004-04-26 ローム株式会社 半導体集積回路装置
AU2003261893A1 (en) 2002-10-24 2004-05-13 Matsushita Electric Industrial Co., Ltd. Voltage generation circuit, voltage generation device and semiconductor device using this, and driving method therefor
JP4052923B2 (ja) * 2002-10-25 2008-02-27 株式会社ルネサステクノロジ 半導体装置
US7126370B2 (en) 2004-10-28 2006-10-24 International Business Machines Corporation Power gating techniques able to have data retention and variability immunity properties
KR100780750B1 (ko) 2006-05-11 2007-11-30 한국과학기술원 표준 셀과 파워 게이팅 셀을 이용한 파워 네트워크 및 이를가지는 반도체 장치
US7944285B1 (en) 2008-04-09 2011-05-17 Cadence Design Systems, Inc. Method and apparatus to detect manufacturing faults in power switches
US9184957B2 (en) 2012-12-27 2015-11-10 Intel Corporation High speed receivers circuits and methods
US20160005749A1 (en) 2014-07-01 2016-01-07 Qualcomm Incorporated Series ferroelectric negative capacitor for multiple time programmable (mtp) devices
KR101623380B1 (ko) 2014-10-02 2016-05-24 서울시립대학교 산학협력단 강유전체를 이용한 네거티브 커패시터를 구비하는 트랜지스터 및 그 제조 방법
KR101701145B1 (ko) 2015-01-19 2017-02-01 한국과학기술원 네거티브 커패시턴스 로직 디바이스, 이를 포함하는 클럭 생성기 및 클럭 생성기의 동작 방법
DE112016006684T5 (de) * 2016-04-01 2018-12-13 Intel Corporation Feldeffekttransistor auf ferroelektrischer basis mit schwellenspannungsumschaltung für verbesserte leistung im ein-zustand und im aus-zustand
US10050143B2 (en) * 2016-09-13 2018-08-14 International Business Machines Corporation Integrated ferroelectric capacitor/ field effect transistor structure
US10937783B2 (en) 2016-11-29 2021-03-02 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and manufacturing method thereof
US10446502B2 (en) * 2017-08-30 2019-10-15 Micron, Technology, Inc. Apparatuses and methods for shielded memory architecture

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI737308B (zh) * 2020-01-03 2021-08-21 台灣積體電路製造股份有限公司 用於電容匹配的積體電路及製造包括mfmis-fet的積體電路的方法

Also Published As

Publication number Publication date
CN109525232A (zh) 2019-03-26
DE102017123039B4 (de) 2023-01-12
CN109525232B (zh) 2023-01-17
KR102321850B1 (ko) 2021-11-08
KR20200043943A (ko) 2020-04-28
US11114540B2 (en) 2021-09-07
DE102017123039A1 (de) 2019-03-21
TWI656643B (zh) 2019-04-11
US20190088760A1 (en) 2019-03-21
US10868132B2 (en) 2020-12-15
US20200052087A1 (en) 2020-02-13
KR20190032145A (ko) 2019-03-27

Similar Documents

Publication Publication Date Title
TWI656643B (zh) 半導體裝置
CN108122909B (zh) 半导体器件及其制造方法
TWI686925B (zh) 半導體裝置及其製造方法
US10403754B2 (en) Semiconductor devices and methods of manufacturing the same
TWI717528B (zh) 半導體裝置
US11302691B2 (en) High voltage integration for HKMG technology
US11784180B2 (en) Semiconductor device layout
CN101123252B (zh) 半导体装置及其制造方法
CN111199886B (zh) 半导体器件及其制造方法
JPWO2005022637A1 (ja) フィン型電界効果トランジスタを有する半導体装置
CN108701655B (zh) 半导体存储元件,半导体器件,电子设备,以及半导体存储元件的制造方法
US11605638B2 (en) Transistors with multiple threshold voltages
US11004852B2 (en) Semiconductor structure
US20220352184A1 (en) Embedded ferroelectric finfet memory device
TWI844987B (zh) 半導體結構及其形成方法
US12127387B2 (en) Gate-all-around high-density and high-speed SRAM cells
US20230046028A1 (en) Memory Active Region Layout for Improving Memory Performance
US20240130142A1 (en) Resistive random-access memory structures with stacked transistors
US20230032523A1 (en) Gate-all-around high-density and high-speed sram cells