TW201916054A - 半導體記憶裝置 - Google Patents

半導體記憶裝置 Download PDF

Info

Publication number
TW201916054A
TW201916054A TW106146432A TW106146432A TW201916054A TW 201916054 A TW201916054 A TW 201916054A TW 106146432 A TW106146432 A TW 106146432A TW 106146432 A TW106146432 A TW 106146432A TW 201916054 A TW201916054 A TW 201916054A
Authority
TW
Taiwan
Prior art keywords
wiring
circuit
voltage
transmission
selection
Prior art date
Application number
TW106146432A
Other languages
English (en)
Other versions
TWI655636B (zh
Inventor
布什納克沙納德
橋本寿文
Original Assignee
日商東芝記憶體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商東芝記憶體股份有限公司 filed Critical 日商東芝記憶體股份有限公司
Application granted granted Critical
Publication of TWI655636B publication Critical patent/TWI655636B/zh
Publication of TW201916054A publication Critical patent/TW201916054A/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/3454Arrangements for verifying correct programming or for detecting overprogrammed cells
    • G11C16/3459Circuits or methods to verify correct programming of nonvolatile memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/30Power supply circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/32Timing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/344Arrangements for verifying correct erasure or for detecting overerased cells
    • G11C16/3445Circuits or methods to verify correct erasure of nonvolatile memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/08Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/12Group selection circuits, e.g. for memory block selection, chip selection, array selection

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

實施形態提供一種能夠縮短資料讀出所需要之時間之半導體記憶裝置。 一實施形態之半導體記憶裝置具備:字元線及配線,其等能夠經由傳輸電晶體而電性地連接;第1升壓電路,其能夠將輸出電壓升壓至第1電壓;第1傳輸電路,其能夠將上述第1升壓電路與上述配線之間電性地連接;以及控制部。上述配線將上述第1傳輸電路與上述傳輸電晶體之間電性地連接。上述控制部於讀出動作時,經由上述第1傳輸電路將上述第1升壓電路與上述配線之間電性地連接,且使上述第1升壓電路之向上述第1電壓之升壓開始,於上述字元線為非選擇之情形時,維持上述第1升壓電路與上述配線之間之電性連接。

Description

半導體記憶裝置
實施形態係關於一種半導體記憶裝置。
已知有作為半導體記憶裝置之NAND型快閃記憶體。
實施形態提供一種能夠縮短資料讀出所需要之時間之半導體記憶裝置。 實施形態之半導體記憶裝置具備:字元線及配線,其等能夠經由傳輸電晶體而電性地連接;第1升壓電路,其能夠將輸出電壓升壓至第1電壓;第1傳輸電路,其能夠將上述第1升壓電路與上述配線之間電性地連接;以及控制部。上述配線將上述第1傳輸電路與上述傳輸電晶體之間電性地連接。上述控制部於讀出動作時,經由上述第1傳輸電路將上述第1升壓電路與上述配線之間電性地連接且使上述第1升壓電路之向上述第1電壓之升壓開始,於上述字元線為非選擇之情形時,維持上述第1升壓電路與上述配線之間之電性連接。
以下,參照圖式對實施形態進行說明。再者,於以下之說明中,對於具有相同之功能及構成之構成要素標註共通之參照符號。又,於區別具有共通之參照符號之複數個構成要素之情形時,對該共通之參照符號標註下標而加以區別。再者,於對於複數個構成要素不需要特別區別之情形時,對該等複數個構成要素僅標註共通之參照符號,而不標註下標。 1.第1實施形態 對第1實施形態之半導體記憶裝置進行說明。 1.1關於構成 首先,對第1實施形態之半導體記憶裝置之構成進行說明。 1.1.1關於記憶體系統之整體構成 關於第1實施形態之記憶體系統之構成例,使用圖1進行說明。圖1係表示第1實施形態之記憶體系統之構成之一例之方塊圖。記憶體系統1例如與外部之未圖示之主機機器進行通訊。記憶體系統1保存來自主機機器(未圖示)之資料,又,將資料讀出至主機機器。 如圖1所示,記憶體系統1具備控制器10及半導體記憶裝置(NAND快閃記憶體)20。控制器10自主機機器接收命令,並基於已經接收之命令來控制半導體記憶裝置20。具體而言,控制器10將自主機機器指示寫入之資料寫入至半導體記憶裝置20,將自主機機器指示讀出之資料自半導體記憶裝置20讀出並發送至主機機器。控制器10藉由NAND匯流排連接於半導體記憶裝置20。半導體記憶裝置20具備複數個記憶胞,且非揮發地記憶資料。 NAND匯流排對於根據NAND介面之信號/CE、CLE、ALE、/WE、/RE、/WP、/RB、及I/O<7:0>之各個,經由個別之信號線而進行發送接收。信號/CE係用以使半導體記憶裝置20啟動之信號。信號CLE於信號CLE為“H(High,高)”位準之期間將於半導體記憶裝置20流通之信號I/O<7:0>為指令之情況通知給半導體記憶裝置20。信號ALE於信號ALE為“H”位準之期間將於半導體記憶裝置20流通之信號I/O<7:0>為位址之情況通知給半導體記憶裝置20。信號/WE於信號/WE為“L(Low,低)”位準之期間指示將於半導體記憶裝置20流通之信號I/O<7:0>取入至半導體記憶裝置20。信號/RE指示將信號I/O<7:0>輸出至半導體記憶裝置20。信號/WP將資料寫入及刪除之禁止指示給半導體記憶裝置20。信號/RB表示半導體記憶裝置20為就緒狀態(受理來自外部之命令之狀態)還是忙碌狀態(不受理來自外部之命令之狀態)。信號I/O<7:0>例如為8位元之信號。信號I/O<7:0>係於半導體記憶裝置20與控制器10之間發送接收之資料之實體,包含指令CMD、位址ADD、及資料DAT。資料DAT包含寫入資料及讀出資料。 1.1.2關於控制器之構成 接著使用圖1,對第1實施形態之記憶體系統之控制器進行說明。控制器10具備處理器(CPU:Central Processing Unit,中央處理單元)11、內建記憶體(RAM:Random Access Memory,隨機存取記憶體)12、ECC(Error Check and Correction,錯誤檢查和校正)電路13、NAND介面電路14、緩衝記憶體15、及主機介面電路16。 處理器11對控制器10整體之動作進行控制。處理器11例如響應自主機機器接收之資料之讀出命令,對半導體記憶裝置20發行基於NAND介面之讀出命令。該動作於寫入及刪除之情形時亦相同。又,處理器11具有對來自半導體記憶裝置20之讀出資料執行各種運算之功能。 內建記憶體12例如為DRAM(Dynamic RAM,Dynamic Random Access Memory,動態隨機存取記憶體)等半導體記憶體,且用作處理器11之作業區域。內建記憶體12保存用以管理半導體記憶裝置20之韌體、及各種管理表格等。 ECC電路13進行錯誤檢測及錯誤訂正處理。更具體而言,於資料之寫入時,基於自主機機器接收之資料,針對某數量之資料之每個組產生ECC碼。又,於資料之讀出時基於ECC碼進行ECC解碼,檢測錯誤之有無。而且,於檢測出錯誤時,特定其位元位置,訂正錯誤。 NAND介面電路14經由NAND匯流排而與半導體記憶裝置20連接,掌管與半導體記憶裝置20之通訊。NAND介面電路14藉由處理器11之指示,將指令CMD、位址ADD、及寫入資料發送至半導體記憶裝置20。又,NAND介面電路14自半導體記憶裝置20接收讀出資料。 緩衝記憶體15暫時保存控制器10自半導體記憶裝置20及主機機器接收之資料等。緩衝記憶體15例如亦用作暫時保存來自半導體記憶裝置20之讀出資料、及相對於讀出資料之運算結果等之記憶區域。 主機介面電路16與主機機器連接,且掌管與主機機器之通訊。主機介面電路16例如將自主機機器接收之命令及資料分別傳輸至處理器11及緩衝記憶體15。 1.1.3關於半導體記憶裝置之構成 接下來,關於第1實施形態之半導體記憶裝置之構成例,使用圖2進行說明。圖2係表示第1實施形態之半導體記憶裝置之構成之一例之方塊圖。 半導體記憶裝置20具備記憶胞陣列21、輸入輸出電路22、邏輯控制電路23、暫存器24、定序器25、電壓產生電路26、驅動器組27、列解碼器28、及讀出放大器模組29。 記憶胞陣列21具備複數個區塊BLK(BLK0、BLK1、…)。區塊BLK包含與字元線及位元線建立關聯之複數個非揮發性記憶胞電晶體(未圖示)。區塊BLK例如成為資料之刪除單位,相同區塊BLK內之資料批次刪除。各區塊BLK具備複數個串單元SU(SU0、SU1、SU2、…)。各串單元SU為NAND串NS之集合。NAND串NS包含複數個記憶胞電晶體。再者,記憶胞陣列21內之區塊數、1個區塊BLK內之串單元數、及1個串單元SU內之NAND串數能夠設定為任意之數量。 輸入輸出電路22與控制器10發送接收信號I/O<7:0>。輸入輸出電路22將信號I/O<7:0>內之指令CMD及位址ADD傳輸至暫存器24。輸入輸出電路22與讀出放大器模組29發送接收寫入資料及讀出資料。 邏輯控制電路23自控制器10接收信號/CE、CLE、ALE、/WE、/RE、及/WP。又,邏輯控制電路23將信號/RB傳輸至控制器10並將半導體記憶裝置20之狀態通知給外部。 暫存器24保存指令CMD及位址ADD。暫存器24將位址ADD傳輸至列解碼器28及讀出放大器模組29,並且將指令CMD傳輸至定序器25。 定序器25接收指令CMD,並根據基於已經接收之指令CMD之序列來控制半導體記憶裝置20之整體。 電壓產生電路26基於來自定序器25之指示,產生資料之寫入、讀出、及刪除等動作所需要之電壓。電壓產生電路26將已經產生之電壓供給至驅動器組27。 驅動器組27包含複數個驅動器,且基於來自暫存器24之位址,將來自電壓產生電路26之各種電壓供給至列解碼器28及讀出放大器模組29。驅動器組27例如基於位址中之列位址,將各種電壓供給至列解碼器28。 列解碼器28自暫存器24接收位址ADD中之列位址,基於例如該列位址內之區塊位址選擇區塊BLK等。而且,經由列解碼器28將來自驅動器組27之電壓傳輸至已經選擇之區塊BLK。 關於電壓產生電路26、驅動器組27、及列解碼器28之詳細情況將於下文敍述。 讀出放大器模組29於資料之讀出時,將自記憶胞電晶體讀出至位元線之讀出資料讀出,並將已經讀出之讀出資料傳輸至輸入輸出電路22。讀出放大器模組29於資料之寫入時,將經由位元線寫入之寫入資料傳輸至記憶胞電晶體。又,讀出放大器模組29自暫存器24接收位址ADD中之行位址,並將基於該行位址之行之資料輸出。 1.1.4關於記憶胞陣列之構成 接下來,使用圖3,對第1實施形態之半導體記憶裝置之記憶胞陣列之構成進行說明。圖3係用以說明第1實施形態之半導體記憶裝置之記憶胞陣列之構成之電路圖之一例。 如圖3所示,NAND串NS分別具備例如96個記憶胞電晶體MT(MT0~MT95)、選擇電晶體ST1、及選擇電晶體ST2。再者,記憶胞電晶體MT之個數並不限定為96個,亦可為8個或16個、32個、64個、128個等,其數量並不限定。記憶胞電晶體MT具備包含控制閘極與電荷儲存層之積層閘極。各記憶胞電晶體MT於選擇電晶體ST1及ST2之間串聯連接。再者,於以下之說明中,所謂『連接』亦包含於中間介置其他可導電元件之情形。 於某區塊BLK內,串單元SU0~SU3之選擇電晶體ST1之閘極分別連接於選擇閘極線SGD0~SGD3。又,區塊BLK內之所有串單元SU之選擇電晶體ST2之閘極共通連接於選擇閘極線SGS。相同區塊BLK內之記憶胞電晶體MT0~MT95之控制閘極分別連接於字元線WL0~WL95。即,相同位址之字元線WL共通連接於相同區塊BLK內之所有串單元SU,選擇閘極線SGS共通連接於相同區塊BLK內之所有串單元SU。另一方面,選擇閘極線SGD僅連接於相同區塊BLK內之一個串單元SU。 又,於記憶胞陣列21內矩陣狀地配置之NAND串NS中處於同一列之NAND串NS之選擇電晶體ST1之另一端連接於m根位元線BL(BL0~BL(m-1)(m為自然數))之任一個。又,位元線BL跨及複數個區塊BLK而共通連接於相同行之NAND串NS。 又,選擇電晶體ST2之另一端連接於源極線CELSRC。源極線CELSRC跨及複數個區塊BLK而共通連接於複數個NAND串NS。 再者,於第1實施形態中,作為一例,將相鄰之3根字元線WL之組定義為1個「區域Zn(Zone)」。因此,與96根字元線WL0~WL95對應,設置有32個區域Zn0~Zn31。更具體而言,區域Zn0包含字元線WL0~WL2。區域Zn1包含字元線WL3~WL5,區域Zn2包含字元線WL6~WL8。相同地,區域Zn31包含字元線WL93~95。 如上所述,資料之刪除例如係對處於相同區塊BLK內之記憶胞電晶體MT批次進行。相對於此,資料之讀出及寫入可針對任一個區塊BLK之任一個串單元SU中之與任一個字元線WL共通連接之複數個記憶胞電晶體MT之每一個批次進行。將此種1個串單元SU中共用字元線WL之記憶胞電晶體MT之組例如稱為單元CU。即,單元CU為可批次執行寫入、或讀出動作之記憶胞電晶體MT之組。 再者,1個記憶胞電晶體MT例如能夠保存複數個位元資料。而且,於相同之單元CU內,將記憶胞電晶體MT之各個於同位之位元中保存之1位元之集合稱為「頁」。即,所謂「頁」,亦能夠定義為形成於相同之單元CU內之記憶胞電晶體MT之組之記憶體空間之一部分。 接下來,關於記憶胞陣列21之剖面結構使用圖4進行說明。圖4表示第1實施形態之半導體記憶裝置之記憶胞陣列之一部分之剖面結構之一例。尤其,圖4表示與1個區塊BLK內之2個串單元SU0及SU1相關之部分。具體而言,圖4表示2個串單元SU0及SU1之各個之2個NAND串NS與其等之周邊之部分。而且,圖4所示之NAND串NS之構成於X方向及Y方向排列有複數個,例如排列於X方向及Y方向之複數個NAND串NS之集合相當於1個串單元SU。 半導體記憶裝置20設置於半導體基板30上。於以下之說明中,將與半導體基板30之表面平行之面設為XY平面,將與XY平面垂直之方向設為Z方向。又,使X方向與Y方向相互正交。 於半導體基板30之上部,設置p型井區域30p。於p型井區域30p上,設置複數個NAND串NS。即,於p型井區域30p上,例如,依次積層作為選擇閘極線SGS而發揮功能之配線層31、作為字元線WL0~WL95而發揮功能之96層之配線層32(WL0~WL95)、及作為選擇閘極線SGD而發揮功能之配線層33。配線層31及33亦可以積層多層。於已經積層之配線層31~33之間設置未圖示之絕緣膜。 配線層31例如共通連接於1個區塊BLK內之複數個NAND串NS之各個之選擇電晶體ST2之閘極。配線層32針對各層,共通連接於1個區塊BLK內之複數個NAND串NS之各個之記憶胞電晶體MT之控制閘極。配線層33共通連接於1個串單元SU內之複數個NAND串NS之各個之選擇電晶體ST1之閘極。 記憶體孔MH以通過配線層33、32、31到達至p型井區域30p之方式設置。於記憶體孔MH之側面上,依次設置阻擋絕緣膜34、電荷儲存層(絕緣膜)35、及隧道氧化膜36。於記憶體孔MH內,嵌入半導體支柱(導電膜)37。半導體支柱37例如為非摻雜之多晶矽,且作為NAND串NS之電流路徑而發揮功能。於半導體支柱37之上端上,設置作為位元線BL而發揮功能之配線層38。 如以上般,於p型井區域30p之上方,依次積層有選擇電晶體ST2、複數個記憶胞電晶體MT、及選擇電晶體ST1,1個記憶體孔MH與1個NAND串NS對應。 於p型井區域30p之上部,設置n 型雜質擴散區域39及p 型雜質擴散區域40。於n 型雜質擴散區域39之上表面上,設置接觸插塞41。於接觸插塞41之上表面上設置作為源極線CELSRC而發揮功能之配線層42。於p 型雜質擴散區域40之上表面上設置接觸插塞43。於接觸插塞43之上表面上設置作為井線CPWELL而發揮功能之配線層44。 再者,關於記憶胞陣列21之構成,亦可為其他之構成。關於記憶胞陣列21之構成,記載於例如“三維積層非揮發性半導體記憶體”之2009年3月19日申請之美國專利申請案12/407,403號中。又,記載於“三維積層非揮發性半導體記憶體”之2009年3月18日申請之美國專利申請案12/406,524號、“非揮發性半導體記憶裝置及其製造方法”之2010年3月25日申請之美國專利申請案12/679,991號、“半導體記憶體及其製造方法”之2009年3月23日申請之美國專利申請案12/532,030號中。該等專利申請案之整體於本案說明書中藉由參照而引用。 1.1.5關於列解碼器及驅動器組之構成 接下來,對第1實施形態之半導體記憶裝置之列解碼器及驅動器組之構成進行說明。 1.1.5.1關於概要 首先,關於第1實施形態之半導體記憶裝置之列解碼器及驅動器組之構成之概要,使用圖5進行說明。 圖5係用以說明包含第1實施形態之半導體記憶裝置之列解碼器及驅動器組之構成之概要之方塊圖。於圖5之例中,表示記憶胞陣列21包含8個區塊BLK0~BLK7之情形。 如圖5所示,列解碼器28包含傳輸開關群28_0及28_1、區塊解碼器群28_2、字元線選擇電路28_3、以及選擇閘極線選擇電路28_4。 傳輸開關群28_0例如連接於區塊BLK0~BLK3之各個。傳輸開關群28_0與區塊BLK0~BLK3之各個分別經由不同之字元線WL0~WL95、選擇閘極線SGD0~SGD3及SGS之組而連接。 傳輸開關群28_1例如連接於區塊BLK4~BLK7之各個。傳輸開關群28_1與區塊BLK4~BLK7之各個分別經由不同之字元線WL0~WL95、選擇閘極線SGD0~SGD3及SGS之組而連接。 區塊解碼器群28_2與傳輸開關群28_0及28_1連接,對傳輸開關群28_0及28_1之各個,輸出選擇對應之區塊BLK中之1個之區塊選擇信號。於圖5之例中,區塊解碼器群28_2藉由1個區塊選擇信號,同時選擇與傳輸開關群28_0對應之區塊BLK0~BLK3中之1個及與傳輸開關群28_1對應之區塊BLK4~BLK7中之1個。關於傳輸開關群28_0及28_1與區塊解碼器群28_2之連接之詳細情況將於下文敍述。 再者,於以下之說明中,基於對傳輸開關群28_0及28_1設置1個區塊解碼器群28_2之構成進行說明,但區塊解碼器群28_2亦可為對傳輸開關群28_0及28_1之各個各設置1個之構成。 字元線選擇電路28_3經由配線群CGI0而與傳輸開關群28_0連接,且經由配線群CGI1而與傳輸開關群28_1連接。配線群CGI0及CGI1之各個例如包含96根配線GWL0~GWL95。關於字元線選擇電路28_3之詳細情況將於下文敍述。 選擇閘極線選擇電路28_4經由配線群SGI0而與傳輸開關群28_0連接,且經由配線群SGI1而與傳輸開關群28_1連接。配線群SGI0及SGI1之各個例如包含4根配線GSGD0~GSGD3、及1根配線GSGS。 如此,區塊BLK0~BLK8被分類為由不同之配線群CGI及SGI之組(於圖5之例中,為配線群CGI0及SGI0之組、或配線群CGI1及SGI1之組)連接之區塊BLK之組。亦將如此之配線群CGI及SGI之組稱為「組集CNK(Chunk)」。例如,配線群CGI0及SGI0之組與組集CNK0對應,配線群CG11及SGI1之組與組集CNK1對應。 驅動器組27例如包含CG驅動器27_0~27_23、CGU驅動器27_24、UCG驅動器27_25、SGD_SEL驅動器27_26、SGD_USEL驅動器27_27、SGS_SEL驅動器27_28、SGS_USEL驅動器27_29、及USG驅動器27_30。 CG驅動器27_0~27_23、CGU驅動器27_24、及UCG驅動器27_25分別經由配線CG0~CG23、CGU、及UCG而與字元線選擇電路28_3連接。 CG驅動器27_0~27_23例如於讀出動作中,供給施加至連接於選擇區塊BLK之96根配線GWL中與包含選擇字元線WL之24根字元線WL對應之24根配線GWL之電壓。CGU驅動器27_24例如於讀出動作中,供給施加至連接於選擇區塊BLK之96根配線GWL中不自CG驅動器27_0~27_23被供給電壓之72根配線GWL之電壓。UCG驅動器27_25例如於讀出動作中,供給施加至不連接於選擇區塊BLK之配線GWL之電壓。關於CG驅動器27_0~27_23、CGU驅動器27_24、及UCG驅動器27_25之詳細情況將於下文敍述。 SGD_SEL驅動器27_26、SGD_USEL驅動器27_27、SGS_SEL驅動器27_28、SGS_USEL驅動器27_29、及USG驅動器27_30分別經由配線SGD_SEL、SGD_USEL、SGS_SEL、SGS_USEL、及USG而與選擇閘極線選擇電路28_4連接。 SGD_SEL驅動器27_26例如於讀出動作中,供給施加至連接於選擇區塊BLK之配線GSGD0~GSGD3中與選擇串單元SU對應之配線(配線GSGD0~GSGD3中之1個)之電壓。SGD_USEL驅動器27_27例如於讀出動作中,供給施加至連接於選擇區塊BLK之配線GSGD0~GSGD3中不自SGD_SEL驅動器27_28被供給電壓之配線(GSGD0~GSGD3中之3個)之電壓。SGS_SEL驅動器27_28例如於讀出動作中,供給施加至連接於選擇區塊BLK之配線GSGS之電壓。SGS_USEL驅動器27_29例如於讀出動作中,供給施加至不連接於選擇區塊BLK之配線GSGS之電壓。USG驅動器27_30例如於讀出動作中,供給施加至不連接於選擇區塊BLK之配線GSGD0~GSGD3之電壓。 電壓產生電路26例如於讀出動作中,產生電壓VREAD及VCGRV等作為字元線WL所需要之電壓。已經產生之電壓VREAD及VCGRV例如經由驅動器組27而傳輸至各種配線CG0~CG23、CGU、及UCG。又,例如,電壓產生電路26於讀出動作中,產生選擇閘極線SGD及SGS所需要之電壓,並經由驅動器組27而傳輸至各種配線SGD_SEL、SGD_USEL、SGS_SEL、SGS_USEL、及USG。 再者,電壓VREAD為於讀出動作中施加至非選擇字元線WL之電壓,且為無論保存資料如何均使記憶胞電晶體MT為接通狀態之電壓,例如,為8.0 V。電壓VCGRV小於電壓VREAD,且為於讀出動作時施加至選擇字元線WL之複數個大小之電壓之總稱。該複數個大小之電壓之各個與保存資料對應,根據該保存資料而使記憶胞電晶體MT為接通狀態。 1.1.5.2關於傳輸開關群之構成 接下來,關於第1實施形態之列解碼器內所設置之傳輸開關群之構成,使用圖6進行說明。圖6係用以說明第1實施形態之半導體記憶裝置之傳輸開關群及區塊解碼器群之構成之電路圖。 如圖6所示,區塊解碼器群28_2例如包含4個區塊解碼器(28_2A、28_2B、28_2C、及28_2D)。 傳輸開關群28_0包含複數個傳輸電晶體群TTr0、TTr1、TTr2、及TTr3。傳輸電晶體群TTr0~TTr3分別與區塊BLK0~BLK3對應而設置。更具體而言,傳輸電晶體群TTr0包含傳輸電晶體TTr0_W0~TTr0_W95、TTr0_D0~TTr0_D3、及TTr0_S0。傳輸電晶體群TTr1包含傳輸電晶體TTr1_W0~TTr1_W95、TTr1_D0~TTr1_D3、及TTr1_S0。 又,傳輸開關群28_1包含複數個傳輸電晶體群TTr4、TTr5、TTr6、及TTr7。傳輸電晶體群TTr4~TTr7分別與區塊BLK4~BLK7對應而設置。更具體而言,傳輸電晶體群TTr4包含傳輸電晶體TTr4_W0~TTr4_W95、TTr4_D0~TTr4_D3、及TTr4_S0。傳輸電晶體群TTr5包含傳輸電晶體TTr5_W0~TTr5_W95、TTr5_D0~TTr5_D3、及TTr5_S0。 再者,於圖6中雖予以省略,但傳輸電晶體群TTr2、TTr3、TTr6及TTr7具有與傳輸電晶體群TTr0、TTr1、TTr4、及TTr5相同之構成。 傳輸電晶體群TTr0及TTr4之閘極共通連接於區塊解碼器28_2A,傳輸電晶體群TTr1及TTr5之閘極共通連接於區塊解碼器28_2B。相同地,傳輸電晶體群TTr2及TTr6之閘極共通連接區於塊解碼器28_2C,傳輸電晶體群TTr3及TTr7之閘極共通連接於區塊解碼器28_2D。 區塊解碼器28_2A~28_2D之各個將位址資訊(例如,區塊位址BLKADD)解碼。而且,區塊解碼器28_2A~28_2D之各個根據解碼結果,來控制對應之傳輸電晶體之接通/斷開狀態,將配線GWL0~GWL95、GSGD0~GSGD3、及GSGS與對應之區塊BLK之字元線WL0~WL95、以及選擇閘極線SGD0~SGD3及SGS電性地連接。 更具體而言,區塊解碼器28_2A於選擇區塊BLK0之情形時,使傳輸電晶體群TTr0為接通狀態,並且使傳輸電晶體群TTr4為接通狀態。因此,結果與區塊BLK0一起亦同時選擇區塊BLK4。再者,於該情形時,其他之區塊解碼器28_2B、28_2C、及28_2D使傳輸電晶體群TTr1~TTr3、及TTr5~TTr7為斷開狀態。 1.1.5.3關於字元線選擇電路之構成 接下來,關於第1實施形態之列解碼器內所設置之字元線選擇電路之構成,使用圖7進行說明。 圖7係用以說明第1實施形態之半導體記憶裝置之字元線選擇電路之構成之方塊圖。如圖7所示,字元線選擇電路28_3包含區域(zone)選擇電路280、以及組集(chunk)選擇電路281及282。 區域選擇電路280包含連接於配線CG<23:0>及配線CGU之複數個輸入端(於圖7之例中,為25個輸入端)及複數個輸出端(於圖7之例中,為96個輸出端)。複數個輸出端分別連接於節點Zout(ZoutA<23:0>、ZoutB<23:0>、…、ZoutD<23:0>),且輸出配線CG<23:0>或配線CGU之任一個之電壓。 又,區域選擇電路280包含複數個區域選擇部(於圖7之例中,為4個區域選擇部280A、280B、…、280D)。區域選擇部280A~280D之各個包含連接於配線CG<23:0>及配線CGU之25個輸入端,及分別連接於節點ZoutA<23:0>~ZoutD<23:0>之24個輸出端。區域選擇部280A~280D分別與區域Zn0~Zn7、區域Zn8~Zn15、區域Zn16~Zn23、及區域Zn24~Zn31對應,選擇各個所對應之區域Zn。 區域選擇電路280選擇包含選擇字元線WL之連續之8個區域Zn。更具體而言,例如,於選擇字元線WL10之情形時,字元線WL包含於區域Zn3中。於該情形時,區域選擇電路280經由與包含區域Zn3之連續之8個選擇區域Zn(例如,區域Zn0~Zn7)對應之節點Zout,而將配線CG<23:0>之電壓輸出至組集選擇電路281及282。又,區域選擇電路280經由與非選擇區域Zn(例如,區域Zn8~Zn31)對應之節點Zout,而將配線CGU之電壓輸出至組集選擇電路281及282。 組集選擇電路281及282包含區域選擇電路280之複數個輸出端、及連接於配線UCG之複數個輸入端(於圖7之例中,為97個輸入端)、與連接於配線GWL0~GWL95之複數個輸出端(於圖7之例中,為96個輸出端)。更具體而言,組集選擇電路281之輸出端連接於與組集CNK0之配線群CGI0對應之配線GWL0~GWL95,組集選擇電路282之輸出端連接於與組集CNK1之配線群CGI1對應之配線GWL0~GLW95。組集選擇電路281及282之各個之輸出端輸出配線CG<23:0>、配線CGU或UCG之任一個之電壓。 組集選擇電路281包含複數個組集選擇部(於圖7之例中,為4個組集選擇部281A、281B、…、281D)。組集選擇部281A~281D分別包含連接於節點ZoutA<23:0>~ZoutD<23:0>之輸入端及連接於配線UCG之輸入端之合計25個輸入端。又,組集選擇部281A~281D分別包含連接於與配線群CGI0對應之配線GWL0~GWL23、GWL24~GWL47、…GWL72~GWL95之24個輸出端。 組集選擇電路282包含複數個組集選擇部(於圖7之例中,為4個組集選擇部282A、282B、…、282D)。組集選擇部282A~282D分別包含連接於節點ZoutA<23:0>~ZoutD<23:0>之輸入端及連接於配線UCG之輸入端之合計25個輸入端。又,組集選擇部282A~282D分別包含連接於與配線群CGI1對應之配線GWL0~GWL23、GWL24~GWL47、…GWL72~GWL95之24個輸出端。 又,組集選擇電路281及282選擇連接於選擇區塊BLK之組集CNK。更具體而言,例如,於選擇連接於組集CNK0之區塊BLK即區塊BLK3之情形時,與配線群CGI0對應之組集CNK0成為選擇組集CNK,與配線群CGI1對應之組集CNK1成為非選擇組集CNK。於該情形時,組集選擇電路281將節點Zout之電壓輸出至配線群CGI0,組集選擇電路282將配線UCG之電壓輸出至配線群CGI1。 1.1.5.4關於區域選擇部及組集選擇部之構成 接下來,關於第1實施形態之字元線選擇電路之區域選擇電路內所設置之區域選擇部、及組集選擇電路內所設置之組集選擇部之構成,使用圖8進行說明。 圖8係用以說明第1實施形態之半導體記憶裝置之區域選擇部及組集選擇部之構成之方塊圖。於圖8中,作為區域選擇部及組集選擇部之一例,表示區域選擇部280A及組集選擇部281A。 再者,由於於圖7中所示之區域選擇部280B~280D具有與區域選擇部280A相同之構成,故而省略其等之說明。又,由於於圖7中所示之組集選擇部281B~281D、及282A~282D具有與組集選擇部281A相同之構成,故而省略其等之說明。 如圖8所示,區域選擇部280A包含複數個開關電路(於圖8之例中,為8個開關電路280A_0~280A_7)。開關電路280A_0~280A_7之各個包含連接於配線CGU之輸入端。又,開關電路280A_0~280A_7分別進而包含連接於配線CG<2:0>、CG<5:3>、CG<8:6>、CG<11:9>、CG<14:12>、CG<17:15>、CG<20:18>、及CG<23:21>之輸入端,以及連接於節點ZoutA<2:0>、ZoutA<5:3>、ZoutA<8:6>、ZoutA<11:9>、ZoutA<14:12>、ZoutA<17:15>、ZoutA<20:18>、及ZoutA<23:21>之輸出端。 開關電路280A_0~280A_7分別與區域Zn0~Zn7對應。即,開關電路280A_0~280A_7分別於選擇字元線WL包含於與各個對應之區域Zn之情形時,輸出配線CG<2:0>、CG<5:3>、CG<8:6>、CG<11:9>、CG<14:12>、CG<17:15>、CG<20:18>、及CG<23:21>之電壓。又,開關電路280A_0~280A_7於選擇字元線WL不包含於與各個對應之區域Zn之情形時,輸出配線CGU之電壓。 組集選擇部281A包含複數個開關電路(於圖8之例中,為8個開關電路281A_0~281A_7)。開關電路281A_0~281A_7之各個包含連接於配線UCG之輸入端。又,開關電路281A_0~281A_7分別進而包含連接於節點ZoutA<2:0>、ZoutA<5:3>、ZoutA<8:6>、ZoutA<11:9>、ZoutA<14:12>、ZoutA<17:15>、ZoutA<20:18>、及ZoutA<23:21>之輸入端,以及連接於配線GWL0~GWL2、GWL3~GWL5、GWL6~GWL8、GWL9~GWL11、GWL12~GWL14、GWL15~GWL17、GWL18~GWL20、及GWL21~GWL23之輸出端。 開關電路281A_0~281A_7分別於選擇組集CNK0之情形時,輸出節點ZoutA<2:0>、ZoutA<5:3>、ZoutA<8:6>、ZoutA<11:9> 、ZoutA<14:12>、ZoutA<17:15>、ZoutA<20:18>、及ZoutA<23:21>之電壓。又,開關電路281A_0~281A_7於組集CNK0為非選擇之情形時,輸出配線UCG之電壓。 圖9係用以說明第1實施形態之區域選擇部內所設置之開關電路之構成之電路圖。於圖9中,作為區域選擇部280A內之開關電路之一例,表示開關電路280A_0。再者,由於於圖8中所示之開關電路280A_1~280A_7具有與開關電路280A_0相同之構成,故而省略其等之說明。 如圖9所示,開關電路280A_0包含區域選擇用電晶體ZTr0~ZTr5。 區域選擇用電晶體ZTr0~ZTr2分別包含連接於配線CG<0>~CG<2>之第1端,連接於節點ZoutA<0>~ZoutA<2>之第2端,及供給信號SW1之閘極。 區域選擇用電晶體ZTr3~ZTr5包含連接於配線CGU之第1端,分別連接於節點ZoutA<0>~ZoutA<2>之第2端,及供給信號SW2之閘極。 信號SW1及SW2係具有互不相同之邏輯位準之信號,且使區域選擇用電晶體ZTr0~ZTr5於“H”位準之情形時為接通狀態,於“L”位準之情形時為斷開狀態。即,信號SW1及SW2分別於選擇字元線WL包含於對應之區域Zn(於圖9之例中,為區域Zn0)之情形時輸出“H”位準、及“L”位準,於選擇字元線WL不包含於對應之區域Zn之情形時,輸出“L”、及“H”位準。 圖10係用以說明第1實施形態之組集選擇部之開關電路之構成之電路圖。於圖10中,作為組集選擇部281A內之開關電路之一例,表示開關電路281A_0。再者,由於於圖8中所示之開關電路281A_1~281A_7具有與開關電路281A_0相同之構成,故而省略其等之說明。 如圖10所示,開關電路281A_0包含組集選擇用電晶體CTr1~CTr5。 組集選擇用電晶體CTr0~CTr2分別包含連接於節點ZoutA<0>~ZoutA<2>之第1端,連接於配線GWL0~GWL2之第2端,及供給信號SW3之閘極。 組集選擇用電晶體CTr3~CTr5分別包含連接於配線UCG之第1端,連接於配線GWL0~GWL2之第2端,及供給信號SW4之閘極。 信號SW3及SW4係具有互不相同之邏輯位準之信號,且使組集選擇用電晶體CTr0~CTr5於“H”位準之情形時為接通狀態,於“L”位準之情形時為斷開狀態。即,信號SW3及SW4分別於選擇對應之組集CNK(於圖10之例中,為組集CNK0)之情形時輸出“H”位準、及“L”位準,於對應之組集CNK為非選擇之情形時輸出“L”位準、及“H”位準。 1.1.5.5關於驅動器組之構成 接下來,對第1實施形態之半導體記憶裝置之驅動器組之構成之詳細情況進行說明。圖11係用以說明第1實施形態之半導體記憶裝置之驅動器組之構成之電路圖。於圖11中,表示圖5所示之各種驅動器中之CG驅動器27_0、CGU驅動器27_24、及UCG驅動器27_25之構成之一例。再者,由於CG驅動器27_1~27_23之構成與CG驅動器27_0之構成相同,故而省略其等之說明。 如圖11所示,電壓產生電路26包含於讀出動作時所使用之升壓電路261及262。升壓電路261及262分別產生電壓VCGRV及VREAD,並供給至驅動器組27。再者,電壓產生電路26亦可進而包含未圖示之升壓電路,亦可使用該未圖示之升壓電路,產生電壓VCGRV及VREAD以外之電壓,並供給至驅動器組27。 CG驅動器27_0選擇於電壓產生電路26中產生之電壓VCGRV及VREAD之任一個,並傳輸至配線CG<0>。具體而言,例如,CG驅動器27_0包含電源選擇用電晶體VTr0及VTr1。電源選擇用電晶體VTr0包含連接於升壓電路261之輸出端之第1端,連接於配線CG<0>之第2端,及供給信號SCG1之閘極。電源選擇用電晶體VTr1包含連接於升壓電路262之輸出端之第1端,連接於配線CG<0>之第2端,及供給信號SCG2之閘極。 信號SCG1及SCG2例如係任一個為“H”位準、其餘為“L”位準之信號,且使電源選擇用電晶體VTr0及VTr1於“H”位準之情形時為接通狀態,於“L”位準之情形時為斷開狀態。即,信號SCG1於將電壓VCGRV傳輸至配線CG<0>之情形時輸出“H”位準,於不傳輸電壓CGRV之情形時輸出“L”位準。信號SCG2於將電壓VREAD傳輸至配線CG<0>之情形時輸出“H”位準,於不傳輸電壓VREAD之情形時輸出“L”位準。 CGU驅動器27_24選擇於電壓產生電路26中產生之電壓VREAD,並傳輸至配線CGU。具體而言,例如,CGU驅動器27_24包含電源選擇用電晶體VTr2。電源選擇用電晶體VTr2包含連接於升壓電路262之輸出端之第1端,連接於配線CGU之第2端,及供給信號SCGU之閘極。 信號SCGU例如使電源選擇用電晶體VTr2於“H”位準之情形時為接通狀態,於“L”位準之情形時為斷開狀態。即,信號SCGU於將電壓VREAD傳輸至配線CGU之情形時輸出“H”位準,於不傳輸電壓VREAD之情形時輸出“L”位準。 UCG驅動器27_25選擇於電壓產生電路26中產生之電壓VREAD、及自外部供給之電壓VCC之任一個,並傳輸至配線UCG。具體而言,例如,UCG驅動器27_25包含電源選擇用電晶體VTr3及VTr4。電源選擇用電晶體VTr3包含連接於升壓電路262之輸出端之第1端,連接於配線UCG之第2端,及供給信號SUCG1之閘極。電源選擇用電晶體VTr4包含連接於電壓VCC之第1端,連接於配UCG之第2端,及供給信號SUCG2之閘極。電壓VCC係自半導體記憶裝置20之外部供給之外部電源。電壓VCC具有即便於讀出動作時施加至字元線WL亦不會對記憶胞電晶體MT帶來影響之程度之大小,例如小於電壓VREAD。更具體而言,例如,電壓VCC為3.3 V。 信號SUCG1及SUCG2例如係任一個為“H”位準、其餘為“L”位準之信號,且使電源選擇用電晶體VTr3及VTr4於“H”位準之情形時為接通狀態,於“L”位準之情形時為斷開狀態。即,信號SUCG1於將電壓VCC傳輸至配線UCG之情形時輸出“H”位準,於不傳輸電壓VCC之情形時輸出“L”位準。信號SUCG2於將電壓VREAD傳輸至配線UCG之情形時輸出“H”位準,於不將電壓VREAD傳輸至配線UCG之情形時輸出“L”位準。 再者,CG驅動器27_0、CGU驅動器27_24、及UCG驅動器27_25亦可進而包含能夠傳輸電壓VCGRV、VREAD、及VCC以外之其他之電壓之未圖示之電源選擇用電晶體。總之,CG驅動器27_0、CGU驅動器27_24、及UCG驅動器27_25分別藉由使內部之電源選擇用電晶體VTr之任一個為接通狀態,能夠將特定之電壓傳輸至配線CG<0>、CGU、及UCG。 1.2關於動作 接下來,對第1實施形態之半導體記憶裝置之動作進行說明。 1.2.1關於讀出動作之概要 首先,關於第1實施形態之半導體記憶裝置中執行之讀出動作之概要,使用圖12進行說明。於圖12中,將讀出動作之開始時序設為信號/RB為“L”位準之時點,說明讀出動作。 於圖12之例中,讀出動作分為4個以上之期間(期間A、期間B、期間C、期間D、…)。例如,期間A為時刻T10至時刻T20為止,期間B為時刻T20至時刻T30為止,期間C為時刻T30至時刻T40為止,期間D為時刻T40以後之期間。 如圖12所示,於時刻T10中,邏輯控制電路23根據來自控制器10之讀出指令,將“L”位準之信號/RB通知給控制器10。藉此,於半導體記憶裝置20內,開始讀出動作。 於期間A中,定序器25進行讀出動作所需要之設定之初始化。 於時刻T20中,伴隨初始設定結束,讀出動作自期間A過渡至期間B。於期間B中,定序器25基於自控制器10接收之位址ADD,使列解碼器28確定區塊位址BLKADD等。即,跨及期間B,選擇哪個區塊BLK尚未確定。 又,定序器25指示電壓產生電路26產生讀出動作所需要之高電壓(例如,電壓VREAD)。隨之,於時刻T20中,升壓電路262開始向電壓VREAD之升壓。 再者,跨及期間B,定序器25將升壓電路262與配線UCG經由UCG驅動器27_25而電性地連接。又,定序器25將配線UCG與配線群CGI0及CGI1內之所有配線GWL經由組集選擇電路281及282而電性地連接。因此,所有配線GWL根據升壓電路262之升壓,被充電至電壓VREAD為止。 於時刻T30中,伴隨區塊位址BLKADD確定,讀出動作自期間B過渡至期間C。於期間C中,定序器25開始讀出動作所需要之時脈之準備。於期間C中,定序器25亦可自期間B接著繼續對所有配線GWL向電壓VREAD充電。 於時刻T40中,伴隨時脈之準備結束,讀出動作自期間C過渡至期間D。於期間D中,定序器25指示電壓產生電路26產生讀出動作所需要之低電壓(例如,電壓VCGRV)。隨之,於時刻T40中,升壓電路261開始電壓VCGRV之升壓。如上所述,電壓VCGRV小於電壓VREAD。因此,由升壓電路261而進行之向電壓VCGRV之升壓與由升壓電路262而進行之向電壓VREAD之升壓相比,快速地完成。再者,如上所述,升壓電路262於時刻T40之前,自時刻T20開始充電。因此,於時刻T40中,由升壓電路262而進行之所有配線GWL之向電壓VREAD之升壓已經完成,或大致完成。 再者,於時刻T40中,由於區塊位址BLKADD確定,故而能夠指定選擇區塊BLK及選擇字元線WL。因此,定序器25將升壓電路261與配線CG<23:0>及CGU經由CG驅動器27_0~27_23及CGU驅動器27_24而電性地連接。又,定序器25將配線CG<23:0>及CGU和與選擇組集CNK對應之配線群CGI經由區域選擇電路280、及組集選擇電路281或282而電性地連接。又,定序器25將與選擇組集CNK對應之配線群CGI與選擇區塊BLK內之字元線WL經由對應之區塊解碼器而電性地連接。因此,選擇區塊BLK內之字元線WL被充電至讀出所需要之電壓為止,執行資料之讀出。 以上,資料之讀出動作結束。 1.2.2關於時序圖 接下來,關於第1實施形態之半導體記憶裝置中執行之讀出動作之時序圖,使用圖13進行說明。於圖13中,表示讀出動作之時刻T20以後之升壓電路262及配線GWL之電壓之變化。又,於圖13中,配線GWL分為以下3種類而表示,即,連接於選擇區塊BLK之配線GWL中與選擇字元線WL對應之配線GWL(以下,稱為「連接於選擇區塊BLK之選擇配線GWL」),連接於選擇區塊BLK之配線GWL中與非選擇字元線WL對應之配線GWL(以下,稱為「連接於選擇區塊BLK之非選擇配線GWL」),連接於選擇區塊BLK之配線GWL以外之配線GWL(以下,稱為「其他配線GWL」)。又,於全部包含該等3種類之情形時,稱為「所有配線GWL」。 如圖13所示,於時刻T20中,升壓電路262開始自電壓VSS(例如0 V)向電壓VREAD之升壓。 如上所述,於時刻T20中,由於哪個區塊BLK為選擇區塊BLK尚未確定,故而無法針對每個配線群CGI,或針對每個配線GWL傳輸不同之電壓。然而,能夠對所有配線群CGI之所有配線GWL傳輸相同電壓。因此,定序器25將升壓電路262與所有配線GWL之間經由UCG驅動器27_25而電性地連接。藉此,所有配線GWL與升壓電路262實質上同時向電壓VREAD被充電。此處,所謂「實質上同時」,係指升壓電路262與配線GWL之間之電壓之上升時序之差為數十奈秒(ns)以內。該電壓之上升時序之差包含起因於UCG驅動器27_25及組集選擇電路281等之存在於升壓電路262與配線GWL之間之電阻成分之延遲。 又,升壓電路262由於於與所有配線GWL電性地連接之狀態下開始升壓,故而所有配線GWL之電壓上升之斜率與升壓電路262之電壓上升之斜率相等。所有配線GWL之電壓上升之斜率與於經由傳輸開關群28_0或28_1而與字元線WL進而電性地連接之狀態(即,進而施加字元線WL量之電阻負載之狀態)下開始升壓之情形時之電壓上升之斜率相比陡峭,可更早到達至電壓VREAD。 於時刻T40中,哪個區塊BLK為選擇區塊BLK確定。隨之,定序器25將升壓電路262與連接於選擇區塊BLK之所有配線GWL之間經由CG驅動器27_0~27_23及CGU驅動器27_24而電性地連接。藉此,對連接於選擇區塊BLK之所有配線GWL接著傳輸電壓VREAD。另一方面,定序器25將升壓電路262與其他之配線GWL之間電切斷,使其他之配線GWL之電壓放電為電壓VSS。 於時刻T41中,定序器25將升壓電路262與連接於選擇區塊BLK之選擇配線GWL之間電切斷,將連接於選擇區塊BLK之選擇配線GWL之電壓放電為電壓VSS。 於時刻T42中,定序器25將升壓電路261與連接於選擇區塊BLK之選擇配線GWL之間經由CG驅動器27_0~27_23之任一個而電性地連接。藉此,連接於選擇區塊BLK之選擇配線GWL被充電至電壓VCGRV。又,定序器25經由UCG驅動器27_25而將其他之配線GWL電性地連接於外部電源。藉此,其他之配線GWL被充電至電壓VCC。 再者,於時刻T42之時點,向連接於選擇區塊BLK之非選擇配線GWL之電壓VREAD之充電完成。藉此,於時刻T42以後,迅速地執行來自選擇區塊BLK之資料之讀出。 1.3本實施形態之效果 根據第1實施形態,能夠縮短資料讀出所需要之時間。以下,對本效果進行說明。 電壓VREAD成為大於其他之電壓VCRV等之電壓值。又,連接於選擇區塊BLK之非選擇配線GWL由於占96根配線GWL中之多數,故而充電時所施加之負載亦較大。因此,向電壓VREAD之充電需要較向其他之電壓VCRV等之充電更長之時間。 第1實施形態之半導體記憶裝置於讀出動作中,自區塊位址確定前之時刻T20,對所有配線群CGI之所有配線GWL開始電壓VREAD之充電。藉此,於較自區塊位址確定後開始充電電壓VREAD更快之時序,能夠對充電至電壓VREAD之預定之配線GWL,開始電壓VREAD之充電。因此,能夠於區塊位址確定後之時刻T42使向電壓VREAD之充電完成,能夠迅速地執行資料之讀出。因此,能夠縮短資料讀出所需要之時間。 又,升壓電路262之升壓時序與配線群CGI之充電時序實質上成為同時。藉此,能夠使配線群CGI之充電時序儘可能地快,甚至能夠縮短資料讀出所需要之時間。 再者,配線群CGI係於與字元線WL電切斷之狀態下被充電至電壓VREAD。藉此,與於與字元線WL電性地連接之狀態下執行充電之情形相比,能夠減輕對配線群CGI進行充電時之負載。因此,由升壓電路262之升壓所致之電壓上升之斜率與由配線群CG1之充電所致之電壓上升之斜率相等。 又,配線群CGI之向電壓VREAD之充電係於經由UCG驅動器27_25之路徑中執行,而並非於經由CG驅動器27_0~27_23或CGU驅動器27_24之路徑中執行。 圖14係用以說明比較例中執行之讀出動作時之配線之充電路徑之電路圖。圖15係用以說明第1實施形態之半導體記憶裝置中執行之讀出動作時之配線之充電路徑之電路圖。於圖14及圖15中,作為讀出動作之一例,模式性地表示配線群CGI0之配線GWL0成為連接於選擇區塊BLK之非選擇配線GWL之情形時之電壓VREAD之充電或傳輸之路徑。具體而言,圖14表示配線群CGI0之配線GWL0經由CG驅動器27_0或CGU驅動器27_24而被充電至電壓VREAD之情形時之路徑。圖15表示配線群CGI0之配線GWL0經由UCG驅動器27_25而被充電至電壓VREAD之情形時之路徑。 如圖14所示,於將電壓VREAD傳輸至配線群CGI0之配線GWL0之情形時,經由CG驅動器27_0或CGU驅動器27_24之路徑經由電源傳輸用電晶體VTr1或VTr2、區域選擇用電晶體ZTr0或VTr3、及組集選擇用電晶體CTr0之3個開關電路而傳輸電壓VREAD。 另一方面,如圖15所示,經由UCG驅動器27_25之路徑能夠經由電源傳輸用電晶體VTr4、及組集選擇用電晶體CTr3之2個開關電路而傳輸電壓VREAD。如此,由於經由UCG驅動器27_25之路徑不經由區域選擇部280A內之開關電路280_A0,故而能夠經由更少之數量之開關電路而對配線GWL0進行充電。因此,能夠使充電時之負載更小,甚至能夠縮短充電至電壓VREAD為止所需要之時間。因此,能夠縮短資料讀出所需要之時間。 2.第2實施形態 接下來,對第2實施形態之半導體記憶裝置進行說明。於第1實施形態之半導體記憶裝置中,於區塊位址確定前,將所有配線群CGI充電至電壓VREAD,相對於此,於第2實施形態之半導體記憶裝置中,於區塊位址確定前,將所有配線群CGI充電至低於電壓VREAD之電壓。以下,對於與第1實施形態相同之構成要素標註相同符號並省略其說明,僅對與第1實施形態不同之部分進行說明。 2.1關於驅動器組之構成 圖16係用以說明第2實施形態之半導體記憶裝置之驅動器組之構成之電路圖。圖16與於第1實施形態中所說明之圖11對應。 如圖16所示,電壓產生電路26進而包含升壓電路263。升壓電路263產生電壓VX2,並供給至驅動器組27。電壓VX2具有即便於讀出時施加至字元線WL亦不會對記憶胞電晶體MT帶來影響之程度之大小,小於電壓VREAD。更具體而言,例如,電壓VX2為4.0 V。 CG驅動器27_0選擇於電壓產生電路26中產生之電壓VCGRV、VREAD、及VX2之任一個,並傳輸至配線CG<0>。具體而言,例如,CG驅動器27_0進而包含電源選擇用電晶體VTr5。電源選擇用電晶體VTr5包含連接於升壓電路263之輸出端之第1端,連接於配線CG<0>之第2端,及供給信號SCG3之閘極。 信號SCG1~SCG3例如係任一個成為“H”位準、其餘成為“L”位準之信號。信號SCG3使電源選擇用電晶體VTr5於“H”位準之情形時為接通狀態,於“L”位準之情形時為斷開狀態。即,信號SCG3於將電壓VX2傳輸至配線CG<0>之情形時輸出“H”位準,於不傳輸電壓X2之情形時輸出“L”位準。 UCG驅動器27_25選擇於電壓產生電路26中產生之電壓VREAD及VX2、以及電壓VCC之任一個,並傳輸至配線UCG。具體而言,例如,UCG驅動器27_25進而包含電源選擇用電晶體VTr6。電源選擇用電晶體VTr6包含連接於升壓電路263之輸出端之第1端,連接於配線UCG之第2端,及供給信號SUCG3之閘極。 信號SUCG1~SUCG3例如係任一個成為“H”位準、其餘成為“L”位準之信號。信號SUCG3於將電壓VX2傳輸至配線UCG之情形時輸出“H”位準,於不傳輸電壓VX2之情形時輸出“L”位準。 2.2關於讀出動作 接下來,對第2實施形態之半導體記憶裝置之讀出動作進行說明。 圖17係用以說明第2實施形態之半導體記憶裝置中執行之讀出動作之時序圖。圖17與於第1實施形態中所說明之圖13對應。 如圖17所示,於時刻T20中,升壓電路262及263分別開始自電壓VSS(例如,0 V)向電壓VREAD及VX2之升壓。定序器25將升壓電路263與所有配線GWL之間經由UCG驅動器27_25而電性地連接。藉此,所有配線GWL被充電至電壓VX2。 於時刻T40中,定序器25將升壓電路263與連接於選擇區塊BLK之選擇配線GWL之間經由CG驅動器27_0~27_23之任一個而電性地連接。藉此,連接於選擇區塊BLK之選擇配線GWL接著傳輸電壓VX2。又,定序器25將升壓電路262與連接於選擇區塊BLK之非選擇配線GWL之間經由CG驅動器27_0~27_23及CGU驅動器27_24而電性地連接。藉此,連接於選擇區塊BLK之非選擇配線GWL自電壓VX2進而被充電至電壓VREAD。另一方面,定序器25將升壓電路263與其他之配線GWL之間電切斷,將其他之配線GWL之電壓放電為電壓VSS。 於時刻T41中,定序器25將升壓電路263與連接於選擇區塊BLK之選擇配線GWL之間電切斷,將連接於選擇區塊BLK之選擇配線GWL之電壓放電為電壓VSS。 於時刻T42中,定序器25將升壓電路261與連接於選擇區塊BLK之選擇配線GWL之間經由CG驅動器27_0~27_23之任一個而電性地連接。藉此,連接於選擇區塊BLK之選擇配線GWL被充電至電壓VCGRV。又,定序器25經由UCG驅動器27_25而將其他之配線GWL電性地連接於外部電源。藉此,其他之配線GWL被充電至電壓VCC。 再者,於時刻T42之時點,向連接於選擇區塊BLK之非選擇配線GWL之電壓VREAD之充電完成。藉此,於時刻T42以後,迅速地執行來自選擇區塊BLK之資料之讀出。 2.3本實施形態之效果 根據第2實施形態,定序器25於區塊位址確定前,將升壓電路263與所有配線GWL之間經由UCG驅動器27_25而電性地連接。藉此,所有配線GWL於到達時刻T40之前被充電至電壓VX2為止。因此,於區塊位址確定之時刻T40以後,只要將連接於選擇區塊BLK之非選擇配線GWL充電僅電壓VX2與電壓VREAD之差量即可,能夠縮短充電所需要之時間。因此,能夠縮短讀出動作所需要之時間。又,由於不將所有配線GWL之電壓充電至高電壓即電壓VREAD為止,故而能夠減少施加至配線群CGI之負載。 2.4第1變化例 再者,於第2實施形態中,對於自時刻T40至時刻T41對連接於選擇區塊BLK之選擇配線GWL施加電壓VX2之情形進行了說明,但並不限定於此。例如,亦可對連接於選擇區塊BLK之選擇配線GWL施加電壓VREAD。 圖18係用以說明第2實施形態之第1變化例之半導體記憶裝置中之讀出動作之時序圖。圖18與於第2實施形態中所說明之圖17對應,除了自時刻T40至時刻T41為止之動作以外,與圖17相同。 如圖18所示,於時刻T40中,定序器25將升壓電路262與連接於選擇區塊BLK之選擇配線GWL之間經由CG驅動器27_0~27_23之任一個而電性地連接。藉此,連接於選擇區塊BLK之選擇配線GWL自電壓VX2進而被充電至電壓VREAD。 藉由如以上般動作,能夠於對選擇字元線WL施加電壓VCRV之前,施加高於電壓VX2之電壓VREAD。因此,能夠執行更穩定之讀出動作。 2.5第2變化例 再者,於第2實施形態中,對於在區塊位址確定前對所有配線GWL施加電壓VX2之情形進行了說明,但並不限定於此。例如,亦可對所有配線GWL於區塊位址確定前自外部電源施加電壓VCC。 圖19係用以說明第2實施形態之第2變化例之半導體記憶裝置中之讀出動作之時序圖。圖19與於第2實施形態中所說明之圖17對應。 如圖19所示,於時刻T20中,升壓電路262開始自電壓VSS(例如,0 V)向電壓VREAD之升壓。 定序器25將外部電源與所有配線GWL之間經由UCG驅動器27_25而電性地連接。藉此,所有配線GWL被充電至電壓VCC。 於時刻T40中,定序器25將外部電源與連接於選擇區塊BLK之選擇配線GWL之間經由CG驅動器27_0~27_23之任一個而電性地連接。藉此,連接於選擇區塊BLK之選擇配線GWL接著傳輸電壓VCC。又,定序器25將升壓電路262與連接於選擇區塊BLK之非選擇配線GWL之間經由CG驅動器27_0~27_23及CGU驅動器27_24而電性地連接。藉此,連接於選擇區塊BLK之非選擇配線GWL自電壓VCC進而被充電至電壓VREAD。另一方面,定序器25將外部電源與其他之配線GWL之間電切斷,將其他之配線GWL之電壓放電為電壓VSS。 於時刻T41中,定序器25將外部電源與連接於選擇區塊BLK之選擇配線GWL之間電切斷,將連接於選擇區塊BLK之選擇配線GWL之電壓放電為電壓VSS。 於時刻T42中,定序器25將升壓電路261與連接於選擇區塊BLK之選擇配線GWL之間經由CG驅動器27_0~27_23之任一個而電性地連接。藉此,連接於選擇區塊BLK之選擇配線GWL被充電至電壓VCGRV。又,定序器25經由UCG驅動器27_25而將其他之配GWL電性地連接於外部電源。藉此,其他之配線GWL被充電至電壓VCC。 再者,於時刻T42之時點,向連接於選擇區塊BLK之非選擇配線GWL之電壓VREAD之充電完成。藉此,於時刻T42以後,迅速地執行來自選擇區塊BLK之資料之讀出。 藉由如以上般動作,例如,於配線GWL產生洩漏之情形時,能夠抑制向配線GWL供給之電壓變動。若進行補充,則當於配線GWL產生洩漏之狀態下將電壓VX2傳輸至配線GWL時,存在受洩漏之影響,而配線GWL之電壓自電壓VX2大幅變動之可能性。又,電壓VX2於半導體記憶裝置20內用於其他之多數之用途。因此,電壓VX2之值大幅變動之情況自使半導體記憶裝置20內之機器正常動作之觀點而言不佳。另一方面,由於電壓VCC自外部電源供給,故而即便受到由產生於配線GWL之洩漏所致之影響,亦幾乎不會變化。因此,能夠防止洩漏對半導體記憶裝置20內之其他之機器帶來不良影響,並且亦能夠確實地進行向配線GWL之充電。因此,能夠縮短讀出所需要之時間。 3.其他 實施形態並不限定於上述各實施形態及各變化例中上述之形態,能夠進行各種變化。於上述各實施形態及各變化例中,對於對與連接於選擇區塊BLK之非選擇配線GWL對應之字元線WL(非選擇字元線WL)傳輸1種電壓VREAD之情形進行了說明,但並不限定於此。例如,亦可根據非選擇字元線WL係處於較選擇字元線WL靠上層還是靠下層來供給不同之電壓。於該情形時,字元線選擇電路28_3可成為進一步經由開關電路之充電路徑。然而,於上述情形時,經由UCG驅動器27_25之充電路徑亦只要經由較經由CG驅動器27_0~27_23或CGU驅動器27_24之充電路徑更少之開關電路即可。因此,能夠發揮與上述各實施形態及各變化例相同之效果。 又,於上述各實施形態及各變化例中,對於在區塊位址確定前經由UCG驅動器27_25而進行所有配線GWL之充電之情形進行了說明,但並不限定於此。例如,亦可對所有配線GWL於區塊位址確定前經由CG驅動器27_0~27_23及CGU驅動器27_24而充電。於該情形時,如上所述,與經由UCG驅動器27_25之充電路徑相比所經由之開關電路之數量變多,但是不需要電源傳輸用電晶體VTr4。因此,能夠利用更少之元件數量構成驅動器組27。 對本發明之幾個實施形態進行了說明,但該等實施形態係作為示例而提出,並不意圖限定發明之範圍。該等實施形態能夠以其他之各種方式實施,於不脫離發明之主旨之範圍內,能夠進行各種省略、置換、變更。該等實施形態或其變化包含於發明之範圍或主旨中,同樣地包含於申請專利範圍中所記載之發明與其均等之範圍中。 [相關申請案] 本申請案享有以日本專利申請案2017-176686號(申請日:2017年9月14日)為基礎申請案之優先權。本申請案藉由參照該基礎申請案而包含基礎申請案之所有內容。
1‧‧‧記憶體系統
10‧‧‧控制器
11‧‧‧處理器
12‧‧‧內建記憶體
13‧‧‧ECC電路
14‧‧‧NAND介面電路
15‧‧‧緩衝記憶體
16‧‧‧主機介面電路
20‧‧‧半導體記憶裝置
21‧‧‧記憶胞陣列
22‧‧‧輸入輸出電路
23‧‧‧邏輯控制電路
24‧‧‧暫存器
25‧‧‧定序器
26‧‧‧電壓產生電路
27‧‧‧驅動器組
27_0~27_23‧‧‧CG驅動器
27_24‧‧‧CGU驅動器
27_25‧‧‧UCG驅動器
27_26‧‧‧SGD_SEL驅動器
27_27‧‧‧SGD_USEL驅動器
27_28‧‧‧SGS_SEL驅動器
27_29‧‧‧SGS_USEL驅動器
27_30‧‧‧USG驅動器
28‧‧‧列解碼器
28_0、28_1‧‧‧傳輸開關群
28_2‧‧‧區塊解碼器群
28_2A、28_2B、28_2C、28_2D‧‧‧區塊解碼器
28_3‧‧‧字元線選擇電路
28_4‧‧‧選擇閘極線選擇電路
29‧‧‧讀出放大器模組
30‧‧‧半導體基板
30p‧‧‧p型井區域
31‧‧‧配線層
32‧‧‧配線層
33‧‧‧配線層
34‧‧‧阻擋絕緣膜
35‧‧‧電荷儲存層
36‧‧‧隧道氧化膜
37‧‧‧半導體支柱
38‧‧‧配線層
39‧‧‧n型雜質擴散區域
40‧‧‧p型雜質擴散區域
41‧‧‧接觸插塞
42‧‧‧配線層
43‧‧‧接觸插塞
44‧‧‧配線層
261、262、263‧‧‧升壓電路
280‧‧‧區域選擇電路
280A~280D‧‧‧區域選擇部
281、282‧‧‧組集選擇電路
281A~281D、282A~282D‧‧‧組集選擇部
280A_0~280A_7、281A_0~281A_7‧‧‧開關電路
圖1係用以說明第1實施形態之記憶體系統之構成之方塊圖。 圖2係用以說明第1實施形態之半導體記憶裝置之構成之方塊圖。 圖3係用以說明第1實施形態之半導體記憶裝置之記憶胞陣列之構成之電路圖。 圖4係用以說明第1實施形態之半導體記憶裝置之記憶胞陣列之構成之剖視圖。 圖5係用以說明第1實施形態之半導體記憶裝置之列解碼器及驅動器組之構成之概要之方塊圖。 圖6係用以說明第1實施形態之半導體記憶裝置之傳輸電晶體群及區塊解碼器群之構成之電路圖。 圖7係用以說明第1實施形態之半導體記憶裝置之選擇字元線電路之構成之方塊圖。 圖8係用以說明第1實施形態之半導體記憶裝置之區域選擇部及組集選擇部之構成之方塊圖。 圖9係用以說明第1實施形態之半導體記憶裝置之區域選擇部內所設置之開關電路之構成之電路圖。 圖10係用以說明第1實施形態之半導體記憶裝置之組集選擇部內所設置之開關電路之構成之電路圖。 圖11係用以說明第1實施形態之半導體記憶裝置之驅動器組之構成之電路圖。 圖12係用以說明第1實施形態之半導體記憶裝置中執行之讀出動作之概要之模式圖。 圖13係用以說明第1實施形態之半導體記憶裝置中執行之讀出動作之時序圖。 圖14係用以說明比較例中執行之讀出動作時之配線之充電路徑之電路圖。 圖15係用以說明第1實施形態之半導體記憶裝置中執行之讀出動作時之配線之充電路徑之電路圖。 圖16係用以說明第2實施形態之半導體記憶裝置之驅動器組之構成之電路圖。 圖17係用以說明第2實施形態之半導體記憶裝置中執行之讀出動作之時序圖。 圖18係用以說明第2實施形態之第1變化例之半導體記憶裝置中執行之讀出動作之時序圖。 圖19係用以說明第2實施形態之第2變化例之半導體記憶裝置中執行之讀出動作之時序圖。

Claims (9)

  1. 一種半導體記憶裝置,其具備: 字元線及配線,其等能夠經由傳輸電晶體而電性地連接; 第1升壓電路,其能夠將輸出電壓升壓至第1電壓; 第1傳輸電路,其能夠將上述第1升壓電路與上述配線之間電性地連接;以及 控制部;且 上述配線將上述第1傳輸電路與上述傳輸電晶體之間電性地連接, 上述控制部於讀出動作時, 經由上述第1傳輸電路將上述第1升壓電路與上述配線之間電性地連接,且使上述第1升壓電路之向上述第1電壓之升壓開始, 於上述字元線為非選擇之情形時,維持上述第1升壓電路與上述配線之間之電性連接。
  2. 如請求項1之半導體記憶裝置,其中上述第1升壓電路之向上述第1電壓升壓之開始時點、與上述配線之向上述第1電壓升壓之開始時點實質上同時。
  3. 如請求項1之半導體記憶裝置,其中上述控制部於上述讀出動作時,將上述配線與上述字元線之間經由上述傳輸電晶體之連接電切斷,且使上述第1升壓電路之升壓開始。
  4. 如請求項3之半導體記憶裝置,其中上述第1升壓電路之向上述第1電壓升壓之斜率、與上述配線之向上述第1電壓升壓之斜率實質上相等。
  5. 如請求項1之半導體記憶裝置,其進而具備: 第2升壓電路,其能夠將輸出電壓升壓至與上述第1電壓不同之第2電壓;以及 第2傳輸電路,其能夠將上述第2升壓電路與上述配線之間電性地連接;且 上述控制部於上述讀出動作中於選擇上述字元線之情形時,將上述第1升壓電路與上述配線之間經由上述第1傳輸電路之連接電切斷,且經由上述第2傳輸電路而將上述第2升壓電路與上述配線之間電性地連接。
  6. 如請求項1之半導體記憶裝置,其 進而具備第3傳輸電路,該第3傳輸電路能夠將外部電源與上述配線之間電性地連接, 上述控制部於上述讀出動作中於上述配線為非選擇之情形時,將上述第1升壓電路與上述配線之間經由上述第1傳輸電路之連接電切斷,且經由上述第3傳輸電路而將上述外部電源與上述配線之間電性地連接。
  7. 如請求項1之半導體記憶裝置,其中 上述第1傳輸電路包含第1驅動器及第2驅動器,上述第1驅動器及第2驅動器並聯連接於上述第1升壓電路與上述配線之間, 上述控制部於上述字元線為非選擇之情形時,自經由上述第1驅動器之連接向經由上述第2驅動器之連接切換,且維持上述第1升壓電路與上述配線之間之電性連接。
  8. 一種半導體記憶裝置,其具備: 字元線及配線,其等能夠經由傳輸電晶體而電性地連接; 第1升壓電路,其能夠將輸出電壓升壓至第1電壓; 第2升壓電路,其能夠將輸出電壓升壓至低於上述第1電壓之第2電壓; 第1傳輸電路,其能夠將上述第1升壓電路與上述配線之間電性地連接; 第2傳輸電路,其能夠將上述第2升壓電路與上述配線之間電性地連接;以及 控制部;且 上述配線將上述第1傳輸電路與上述傳輸電晶體之間、及上述第2傳輸電路與上述傳輸電晶體之間電性地連接, 上述控制部於讀出動作時, 經由上述第2傳輸電路而將上述第2升壓電路與上述配線之間電性地連接,且使上述第2升壓電路之向上述第2電壓之升壓開始,並且使上述第1升壓電路之向上述第1電壓之升壓開始, 於上述字元線為非選擇之情形時,將上述第2升壓電路與上述配線之間經由上述第2傳輸電路之連接電切斷,且經由上述第1傳輸電路而將上述第1升壓電路與上述配線之間電性地連接。
  9. 一種半導體記憶裝置,其具備: 字元線及配線,其等能夠經由傳輸電晶體而電性地連接; 第1升壓電路,其能夠將輸出電壓升壓至第1電壓; 第1傳輸電路,其能夠將上述第1升壓電路與上述配線之間電性地連接; 第2傳輸電路,其能夠將外部電源與上述配線之間電性地連接;以及 控制部;且 上述配線將上述第1傳輸電路與上述傳輸電晶體之間、及上述第2傳輸電路與上述傳輸電晶體之間電性地連接, 上述控制部於讀出動作時, 經由上述第2傳輸電路而將上述外部電源與上述配線之間電性地連接,並且使上述第1升壓電路之向上述第1電壓之升壓開始, 於上述字元線為非選擇之情形時,將上述外部電源與上述配線之間經由上述第2傳輸電路之連接電切斷,且經由上述第1傳輸電路而將上述第1升壓電路與上述配線之間電性地連接。
TW106146432A 2017-09-14 2017-12-29 Semiconductor memory device TWI655636B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017176686A JP2019053799A (ja) 2017-09-14 2017-09-14 半導体記憶装置
JP2017-176686 2017-09-14

Publications (2)

Publication Number Publication Date
TWI655636B TWI655636B (zh) 2019-04-01
TW201916054A true TW201916054A (zh) 2019-04-16

Family

ID=65632364

Family Applications (2)

Application Number Title Priority Date Filing Date
TW107147021A TWI707349B (zh) 2017-09-14 2017-12-29 半導體記憶裝置及記憶體系統
TW106146432A TWI655636B (zh) 2017-09-14 2017-12-29 Semiconductor memory device

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW107147021A TWI707349B (zh) 2017-09-14 2017-12-29 半導體記憶裝置及記憶體系統

Country Status (4)

Country Link
US (2) US10325667B2 (zh)
JP (1) JP2019053799A (zh)
CN (1) CN109509502B (zh)
TW (2) TWI707349B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018045750A (ja) * 2016-09-16 2018-03-22 東芝メモリ株式会社 半導体記憶装置
JP2020047348A (ja) * 2018-09-19 2020-03-26 キオクシア株式会社 半導体記憶装置及びその制御方法
JP2021043786A (ja) 2019-09-12 2021-03-18 キオクシア株式会社 半導体装置および電圧供給方法
JP7446879B2 (ja) * 2020-03-18 2024-03-11 キオクシア株式会社 半導体記憶装置
TWI747734B (zh) * 2021-02-05 2021-11-21 旺宏電子股份有限公司 記憶體裝置之操作方法
KR102639068B1 (ko) * 2021-08-24 2024-02-22 에스케이키파운드리 주식회사 음전압 스위칭 장치 및 이를 이용한 비휘발성 메모리 장치

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3693505B2 (ja) * 1998-08-07 2005-09-07 富士通株式会社 昇圧比を変更するメモリデバイス
JP3863330B2 (ja) * 1999-09-28 2006-12-27 株式会社東芝 不揮発性半導体メモリ
US6208561B1 (en) * 2000-06-13 2001-03-27 Advanced Micro Devices, Inc. Method to reduce capacitive loading in flash memory X-decoder for accurate voltage control at wordlines and select lines
JP5041631B2 (ja) * 2001-06-15 2012-10-03 ルネサスエレクトロニクス株式会社 半導体記憶装置
KR100453854B1 (ko) * 2001-09-07 2004-10-20 삼성전자주식회사 향상된 프로그램 방지 특성을 갖는 불휘발성 반도체메모리 장치 및 그것의 프로그램 방법
JP5016832B2 (ja) 2006-03-27 2012-09-05 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
KR100781041B1 (ko) * 2006-11-06 2007-11-30 주식회사 하이닉스반도체 플래시 메모리 장치 및 그 소거 동작 제어 방법
US20110149661A1 (en) * 2009-12-18 2011-06-23 Rajwani Iqbal R Memory array having extended write operation
JP2012150857A (ja) * 2011-01-17 2012-08-09 Toshiba Corp 電源回路
JP2013114711A (ja) * 2011-11-28 2013-06-10 Toshiba Corp 電圧生成回路
TWI475570B (zh) * 2011-12-06 2015-03-01 Winbond Electronics Corp 半導體記憶裝置
CN103177758B (zh) * 2011-12-22 2016-01-20 华邦电子股份有限公司 半导体存储装置
JP2014157650A (ja) * 2013-02-18 2014-08-28 Toshiba Corp 半導体記憶装置
JP2015176623A (ja) * 2014-03-14 2015-10-05 株式会社東芝 半導体記憶装置及びメモリコントローラ
JP2016162466A (ja) * 2015-02-26 2016-09-05 株式会社東芝 半導体記憶装置及びメモリシステム
JP2017054574A (ja) * 2015-09-11 2017-03-16 株式会社東芝 電圧発生回路及び半導体記憶装置

Also Published As

Publication number Publication date
JP2019053799A (ja) 2019-04-04
TWI707349B (zh) 2020-10-11
TW201923773A (zh) 2019-06-16
US10325667B2 (en) 2019-06-18
US10679713B2 (en) 2020-06-09
US20190252031A1 (en) 2019-08-15
CN109509502A (zh) 2019-03-22
CN109509502B (zh) 2022-12-09
US20190080776A1 (en) 2019-03-14
TWI655636B (zh) 2019-04-01

Similar Documents

Publication Publication Date Title
TWI655636B (zh) Semiconductor memory device
TWI760586B (zh) 半導體記憶裝置
JP4939971B2 (ja) 不揮発性半導体メモリ
TWI828939B (zh) 半導體記憶裝置
US9865358B2 (en) Flash memory device and erase method thereof capable of reducing power consumption
US9330762B2 (en) Semiconductor memory device
JP2021093230A (ja) 半導体記憶装置
JP2014167838A (ja) 半導体記憶装置
JP6770140B1 (ja) 半導体装置およびその動作方法
US8238156B2 (en) Nonvolatile semiconductor memory device and method of operating the same
TWI655634B (zh) Semiconductor memory device
TW201812775A (zh) 半導體記憶裝置
US20230088312A1 (en) Voltage control in semiconductor memory device
US20120044766A1 (en) Semiconductor memory device with a stacked gate including a charge storage layer and a control gate and method of controlling the same
US8675407B2 (en) Semiconductor memory device
JP5537508B2 (ja) 半導体記憶装置
JP2006331476A (ja) 不揮発性半導体記憶装置
US20240096426A1 (en) Semiconductor storage device
JP2013196750A (ja) 半導体記憶装置
US20120163095A1 (en) Semiconductor memory device