TW201826374A - 使用定向選擇性蝕刻來製造奈米線電晶體 - Google Patents

使用定向選擇性蝕刻來製造奈米線電晶體 Download PDF

Info

Publication number
TW201826374A
TW201826374A TW106128461A TW106128461A TW201826374A TW 201826374 A TW201826374 A TW 201826374A TW 106128461 A TW106128461 A TW 106128461A TW 106128461 A TW106128461 A TW 106128461A TW 201826374 A TW201826374 A TW 201826374A
Authority
TW
Taiwan
Prior art keywords
channel region
nanowire
layer
substrate
given etchant
Prior art date
Application number
TW106128461A
Other languages
English (en)
Other versions
TWI793078B (zh
Inventor
葛蘭 葛雷斯
奈比爾 密斯特卡威
Original Assignee
美商英特爾股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商英特爾股份有限公司 filed Critical 美商英特爾股份有限公司
Publication of TW201826374A publication Critical patent/TW201826374A/zh
Application granted granted Critical
Publication of TWI793078B publication Critical patent/TWI793078B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0924Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66439Unipolar field-effect transistors with a one- or zero-dimensional channel, e.g. quantum wire FET, in-plane gate transistor [IPG], single electron transistor [SET], striped channel transistor, Coulomb blockade transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66545Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a dummy, i.e. replacement gate in a process wherein at least a part of the final gate is self aligned to the dummy gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823412MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823418MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Nanotechnology (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Thin Film Transistor (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

揭露了用於使用定向選擇性蝕刻來製造奈米線電晶體之技術。一般來說,採用給定蝕刻劑的選擇性濕式蝕刻可以被用於移除至少一個「選擇材料」,而不移除暴露於所述蝕刻的其它材料(或者以相對較慢的速率移除其它材料)。本文描述的技術藉由包含定向分量來擴大這樣的選擇性蝕刻程序。定向選擇性蝕刻可包含僅(或主要)在目標方向移除選擇材料和/或在非目標方向不將材料移除的選擇性蝕刻。舉例來說,一或多條SiGe奈米線可以從交替的犧牲Si和非犧牲SiGe層的堆疊被形成,其中定向選擇性蝕刻在水平方向上將犧牲Si層移除,而沒有不利地影響暴露的次通道/子鰭Si(藉由使用在垂直方向上不移除Si的蝕刻劑)。

Description

使用定向選擇性蝕刻來製造奈米線電晶體
本發明係關於使用定向選擇性蝕刻來製造奈米線電晶體。
半導體裝置是利用諸如矽(Si)、鍺(Ge)和砷化鎵(GaAs)(僅舉幾個範例)的半導體材料的電子性質的電子部件。場效電晶體(FET)是一種半導體裝置,其包含三個端子:閘極、源極和汲極。FET使用由閘極施加的電場來控制電荷載子(例如,電子或電洞)從源極流到汲極流經的通道的導電性。在電荷載子是電子的情況下,將FET稱為n通道裝置,並且在電荷載子是電洞的情況下,將FET稱為p通道裝置。一些FET具有稱為本體或基板的第四個端子,其可以被用於偏置電晶體。金屬氧化物半導體FET(MOSFET)在電晶體的閘極和本體之間配置有絕緣體,並且MOSFET通常用於放大或切換電子訊號。在某些情況下,例如,MOSFET包含位於閘極任一側的側壁間隔件(或 所謂的閘極間隔件),其可以幫助確定通道長度,並可幫助更換閘極程序。互補MOS(CMOS)結構通常使用p通道MOSFET(p-MOS)和n通道MOSFET(n-MOS)的組合,以實現邏輯閘和其它數位電路。
FinFET是建立在薄帶半導體材料(通常被稱為鰭)周圍的MOSFET電晶體。FinFET裝置的導電通道駐留在相鄰於閘極介電質的鰭的外部。具體而言,電流沿著/在鰭的兩個側壁(垂直於基板表面之側)之內以及沿著鰭的頂部(平行於基板表面之側)流動。因為這樣配置的導電通道基本上沿著鰭的三個不同外、平面區域駐留,這樣的FinFET設計有時被稱為三閘極電晶體。其它類型的FinFET配置也是可用的,如所謂的雙閘極FinFET,其中導電通道主要只沿著鰭的兩個側壁(而不沿著鰭的頂部)駐留。奈米線電晶體(有時也被稱為閘極全環繞(GAA)或奈米帶電晶體)被類似地配置為鰭式電晶體,而不是閘極在三個部分上的鰭式通道區域(且因此,存在三個有效閘極),一或多條奈米線被用於通道區域,且閘極材料通常包圍每條奈米線。
110‧‧‧基板
111‧‧‧次通道區域
112‧‧‧淺溝槽隔離(STI)層
114‧‧‧假想的刻面
116‧‧‧空隙
120‧‧‧堆疊
121‧‧‧鰭狀堆疊
122‧‧‧底部犧牲層
124‧‧‧非犧牲層
124'‧‧‧奈米線
124"‧‧‧奈米線
132‧‧‧偽閘極介電層
134‧‧‧偽閘極
136‧‧‧間隔件
142‧‧‧替換材料
144‧‧‧S/D材料
150‧‧‧層間介電質(ILD)
160‧‧‧暴露的通道區域
162‧‧‧通道區域
172‧‧‧閘極介電層
174‧‧‧閘極
180‧‧‧S/D接點
1000‧‧‧計算系統
1002‧‧‧主機板
1004‧‧‧處理器
1006‧‧‧通訊晶片
圖1A-L顯示根據本發明的一些實施例的由配置以使用定向選擇性蝕刻來製造奈米線電晶體的方法產生的範例積體電路(IC)結構。
圖1H'和1H"顯示根據一些實施例的關於圖1H 的奈米線的範例替代奈米線的橫截面幾何圖形。
圖2顯示根據本發明的一些實施例利用使用本文所揭露的技術形成的積體電路結構和/或電晶體裝置實現的計算系統。
藉由閱讀以下的詳細描述,結合本文所描述的附圖,將更容易理解現有實施例的這些和其它特徵。在附圖中,各圖中顯示的每個相同或幾乎相同的部件可以由相同的數字表示。為了清楚起見,並非每個部件都可以標註在每個附圖中。此外,如將理解的,附圖不一定按比例繪製或意於將所描述的實施例限制於所示的具體組態。例如,雖然一些附圖通常指示直線、直角和光滑表面,所揭露技術的實際實現可以具有不完美的直線和直角,並且鑑於製造程序的現實世界限制,一些特徵可能具有表面形貌或不平滑。例如,本文提供的各種鰭或多層堆疊可以在它們的橫截面輪廓中變細,使得它們在靠近基底的底部更寬並且在頂部更窄。簡而言之,附圖只是提供來顯示範例結構和方法。
【發明內容】及【實施方式】
矽鍺(SiGe)奈米線可以藉由首先形成與非犧牲SiGe層交錯的犧牲矽(Si)層的堆疊來製造。當到了移除犧牲Si層並釋放該非犧牲SiGe層的時候(例如,在電晶體的通道區域的處理期間),選擇性濕式蝕刻被用於主要地(或僅)移除犧牲Si層,留下非犧牲SiGe層以用作在奈米線式 電晶體中的奈米線。交錯Si/SiGe層的堆疊傳統上形成於Si基板上,使得最底層的犧牲Si層下方的材料也是矽。因此,如可以理解的,用於移除犧牲Si層的傳統選擇性蝕刻程序也移除了在次通道中原生於基板的底層Si材料的一部分。在垂直方向上蝕刻Si次通道可致使刻面(和甚至嚴重刻面),這可能不是想要的,因為刻面可能不利地影響裝置效能、完整性和可靠性。在一些情況下,傳統選擇性蝕刻程序可以移除整個次通道,留下也可能不利地影響裝置效能、完整性和可靠性之空隙。
因此,根據本發明的一或多個實施例,提供了用於使用定向選擇性蝕刻來製造奈米線電晶體之技術。回想一下,奈米線(例如,SiGe奈米線)可藉由選擇性濕式蝕刻犧牲層(例如,Si層)以使用給定的蝕刻劑將它們從包含交替的犧牲和非犧牲層之層堆疊移除來形成。一般來說,採用給定蝕刻劑的選擇性濕式蝕刻可以被用於移除至少一個「選擇材料」,而不移除暴露於所述蝕刻的其它材料(或者以相對較慢的速率移除其它材料)。本文描述的技術藉由包含定向分量來擴大這樣的選擇性蝕刻程序,其為了便於參考,在本文中通常稱為「定向選擇性蝕刻」。在一些實施例中,定向選擇性蝕刻可包含僅(或主要)在目標方向移除選擇材料的選擇性蝕刻。例如,在一些這樣的實施例中,定向選擇性蝕刻可以用於相對於SiGe,選擇性地移除Si,並且也有僅(或主要)在水平或橫向方向上移除Si的定向分量。此外,在一些實施例中,定向選擇性蝕刻可 以包含在目標方向不移除選擇材料的選擇性蝕刻(或者相對於在另一方向上移除選擇材料,以較慢的速率移除在目標方向的選擇材料)。在這樣的實施例中,不希望的方向可以被稱為非目標方向。例如,在一些這樣的實施例中,定向選擇性蝕刻可被用來相對於SiGe,選擇性地移除Si,但在垂直方向上不移除Si(或者相對於諸如水平/橫向的另一方向,以較慢的速率在垂直方向上移除Si)。在這樣的實施例中,垂直方向是非目標方向。因此,在一些實施例中,定向選擇性蝕刻可被使用來移除犧牲Si層(例如,在水平方向上),而不會移除暴露的次通道Si或相對於使用傳統選擇性蝕刻程序,以較慢的速率移除所述次通道Si。
在一些實施例中,如本文所述的定向選擇性蝕刻的定向分量可以使用晶體平面的米勒指數表示法來表示。米勒指數在本領域中是已知的,並且它們被用作在晶體平面的晶體記號系統。例如,如本領域中已知的,存在於水平方向的平面(例如,水平平面)包含具有由{001}表示的米勒指數的晶體平面。注意,如本領域中已知的,「{hkl}」的米勒指數的使用表示一組等同於晶格的對稱性的(hkl)的所有平面。因此,在採用定向選擇性蝕刻且定向分量針對在水平(或橫向)方向的材料的選擇垂直平面的移除的實施例中,這種定向選擇性蝕刻可被視為針對移除在(110)晶體平面的選擇材料(例如,在橫向<110>方向消耗材料和蝕刻)。此外,如本領域中已知的,存在於水平平面或與原始基板共面之平面(例如,水平平面)包含具有 由{001}表示的米勒指數的晶體平面。因此,在採用定向選擇性蝕刻且定向分量針對在垂直方向上不移除選擇材料的實施例中,這種定向選擇性蝕刻可被視為在(001)晶體平面不移除所述選擇材料(或相對於在其它平面中移除選擇材料,以更慢的速率移除選擇材料),使得{001}晶體平面是非目標的。因此,在一些實施例中,定向選擇性蝕刻可針對在水平方向上(例如,在{110}晶體平面)的選擇材料(例如,Si)的移除,且也不會移除在垂直方向上(例如,在{001}晶體平面)的選擇材料(或以相對較慢的速率移除它)。如將因本發明顯而易見的,這種定向選擇性蝕刻可被用於藉由選擇性地蝕刻犧牲Si層(例如,在水平方向上)來形成SiGe奈米線,而沒有對Si次通道區域的不利影響(例如,藉由垂直方向的非目標)。
本文提供的技術和結構之使用可使用諸如下列工具來檢測:電子顯微鏡,包含掃描/透射電子顯微鏡(SEM/TEM)、掃描透射電子顯微鏡(STEM)、奈米束電子繞射(NBD或NBED)和反射電子顯微鏡(REM);組成映射;X射線晶體學或繞射(XRD);能量分散X射線光譜(EDS);二次離子質譜(SIMS);飛行時間SIMS(ToF-SIMS);原子探針成像或斷層掃描;局部電極原子探針(LEAP)技術;3D斷層掃描;或高解析度物理或化學分析,僅列舉一些合適的範例分析工具。特別地,在一些實施例中,這樣的工具可指示包含具有奈米線(或奈米帶或閘極全環繞(GAA))通道區域配置的電晶體的積體電路(IC),其中由於執行以 形成包含在該通道區域中的奈米線的定向選擇性蝕刻處理,次通道區域不包含刻面(或空隙)。在一些實施例中,所述技術可被用於形成包含一或多條SiGe(或Ge)奈米線的電晶體,其中所述電晶體係在Si基板上形成。在一些情況下,可以基於被執行以在電晶體的通道區域中形成一或多條奈米線的選擇性蝕刻程序來檢測這些技術。例如,在一些這樣的情況下,如果選擇性蝕刻程序包含定向分量(例如,針對至少一個方向和/或傾向至少一個方向),則選擇性蝕刻程序係使用本文描述的技術。例如,這種情況可以基於在選擇性蝕刻程序期間採用的特定蝕刻劑來確定。例如,一種這樣的定向選擇性蝕刻劑包含氫氧化銨、氟化銨、羧酸,和1-丙醇和水之至少一者,僅提供範例。然而,眾多的其它合適定向選擇性蝕刻劑將因本發明顯而易見。許多配置和變異將因本發明顯而易見。
方法與架構
圖1A-L顯示根據本發明的一些實施例的由配置以使用定向選擇性蝕刻來製造奈米線電晶體的方法產生的範例積體電路(IC)結構。為了便於說明,圖1A-L的結構顯示於形成包含兩條奈米線/奈米帶的奈米線(或奈米帶或閘極全圍繞(GAA))電晶體的情境中。然而,根據一些實施例,所述技術可被用於形成包含任何數目的奈米線/奈米帶的奈米線電晶體,如1-10或更多的。如將因本發明顯而易見的,在一些實施例中,該方法包含形成犧牲和非犧牲 材料(例如,犧牲Si和非犧牲SiGe)的交替層的多層鰭結構,根據一些實施例,其中所述一或多個非犧牲材料層是意於經由定向選擇性蝕刻處理且藉由移除該中間犧牲材料層被形成為奈米線/奈米帶。在一些實施例中,奈米線/奈米帶可以僅出現在最終的電晶體裝置的通道區域,而在其它實施例中,如將因本發明顯而易見的,一些或所有的奈米線/奈米帶層也可以出現在源極/汲極(S/D)區域中的一或兩者。
可以從本文所描述的技術獲益的各種範例電晶體的類型包含但不限於場效電晶體(FET)、金屬氧化物半導體FET(MOSFET)和穿隧FET(TFET)。此外,所述技術可用於裨益p通道裝置(例如,p-MOS)和/或n通道裝置(例如,n-MOS)。然而,在一些實施例中,例如,所述技術可被用於形成將用於p通道裝置(例如,p-MOS)的SiGe奈米線電晶體,因為相對於Si奈米線,SiGe奈米線可以是能夠提供效能益處(例如,增加的遷移率)。此外,所述技術可被用於裨益各種電晶體式裝置,如量子裝置(少到單一電子)或互補MOS(CMOS)裝置/電路,例如,其中所包含的p型和n型電晶體中的任一個或兩者可以使用本文描述的技術來形成(例如,使用定向選擇性蝕刻形成的)。在針對CMOS裝置的實施例中,根據一些這樣的實施例,如可基於本發明理解的,所述技術可僅用於CMOS裝置的p通道電晶體(例如,p-MOS)部分。在一些實施例中,所述技術可被用於裨益不同尺度的裝置,如具有微米(um)範圍和/或 奈米(nm)範圍的關鍵尺寸的IC裝置(例如,在22、14、10、7、5或3nm程序節點或之後形成的)。
圖1A顯示根據實施例的包含具有形成在其上的交替材料層122/124的堆疊120的基板110的範例IC結構。在一些實施例中,基板110可以包含含有矽的本體基板、絕緣材料是氧化物材料或介電材料或某些其它電絕緣材料的絕緣體上Si(SOI)結構,或頂層包含Si的一些其它合適的多層結構。在一些實施例中,基板110通常可以包含IV族半導體材料,其中,本文所用的「IV族半導體材料」(或「IV族材料」,或通常「IV」)包含至少一種IV族元素(例如,矽、鍺、碳、錫、鉛),諸如Si、Ge、SiGe或SiC等。注意,例如,IV族也可以被稱為碳族或IUPAC族14。在一些實施例中,如將因本發明顯而易見的,基板110可以包含由{001}、{011}或{111}的米勒指數平面描述的表面結晶定向。在此範例實施例中,雖然為了便於說明,基板110被顯示為具有類似於層122和124的厚度(在Z軸方向的尺寸),在某些情況下,基板110可以比其它層更厚,如具有在50至950微米範圍內的厚度,例如,其可能比層122和124厚至少100倍,或如將因本發明顯而易見的任何其它合適的厚度。然而,在基板110僅僅是多層基板結構的頂層(並且因此,基板110基本上是假基板)的實施例中,該頂層不必這麼厚並且可以相對較薄,例如,如具有在20nm至10微米的範圍內的厚度。在一些情況下,由於在基板110之中、上和/或之上的處理,可以減少基板110的 原始厚度。在一些實施例中,基板110可以用於一或多個其它IC裝置,如各種二極體(例如,發光二極體(LED)或雷射二極體)、各種電晶體(例如,MOSFET或TFET)、各種電容器(例如,MOSCAP)、各種微機電系統(MEMS)、各種奈米機電系統(NEMS)、各種射頻(RF)裝置、各種感測器,或任何其它合適的半導體或IC裝置,其取決於最終用途或目標應用。因此,在一些實施例中,如將因本發明顯而易見的,本文描述的電晶體結構可以被包含在系統單晶片(SoC)應用中。
在一些實施例中,在多層堆疊120中的交替層122和124可以使用任何合適的技術來形成,如一次使用一種下列技術來沉積/生長層:分子束磊晶(MBE)、化學氣相沉積(CVD)、原子層沉積(ALD)、物理氣相沉積(PVD)和/或將因本發明顯而易見的任何其它合適的程序。回想一下,在此範例實施例中,多層堆疊120意於稍後形成為奈米線,以用於一或多個電晶體的通道區域。此外,在此範例實施例中,如將因本發明顯而易見的,層122意於被犧牲,而層124意於被形成為並用於奈米線/奈米帶。因此,如圖1A所示,堆疊120的最底層是犧牲層122,而最頂層是非犧牲層124。然而,本發明並不意於如此限定。例如,根據一些實施例,堆疊120可替代地具有非犧牲材料的首先形成/最底層和/或犧牲材料的最後形成/最頂層。在採用最後形成/最頂層作為犧牲材料的實施例中,例如,在用於形成通道區域中的奈米線的定向選擇性蝕刻處理之前, 可以形成該犧牲層以保護在堆疊中的最頂部的非犧牲層。在一些實施例中,堆疊120可包含兩個以上的材料層,如至少三個不同的材料層,如可以基於本發明理解的,以任何所需的配置來實現用於在電晶體的通道區域中使用的奈米線配置。在一些這樣的實施例中,例如,使用至少三個不同的材料層可使得最終奈米線之間的不同間隔(例如,經由多次選擇性蝕刻程序)和/或使得在通道區域中的不同材料的最終奈米線。如可以基於本發明理解的,奈米線的所需數量可以主宰初步形成的交替犧牲層122/非犧牲層124集合的數量(例如,如果需要3條奈米線,則可以初步形成3組的122/124層,如果需要5條奈米線,則可初步形成5組的122/124層,依此類推)。
在一些實施例中,犧牲層122和非犧牲層124可具有任何合適的厚度(在Z軸方向的尺寸),如在1-100奈米的範圍內的厚度(例如,2-10奈米),或將因本發明顯而易見的任何其它合適的厚度。如可以基於本發明理解的,層122和124的厚度將大部分決定形成在電晶體的通道區域中的一或多條奈米線的最終厚度和它們之間的間距(以及最底部奈米線和基板100之間的間距)。雖然在圖1A的範例實施例中層122和124皆顯示為具有相同的厚度,本發明並非意於被如此限制。例如,在一些實施例中,犧牲層122可以都包含相似的厚度(例如,與它們的平均厚度加/減1、2或3nm),而非犧牲層124可以都包含相似的厚度(例如,與它們的平均厚度加/減1、2或3nm),但是犧牲層122 和非犧牲層124可以包含不同的相對厚度,使得犧牲層122相對於非犧牲層124更厚或更薄(例如,相對於更厚或更薄至少1、2、3、4、5、6、7、8、9或10nm,或者一些其它合適的最小閾值相對差異)。
在一些這樣的實施例中,犧牲層122和非犧牲層124之間的厚度差異可用於實現所需的端部配置,例如,包含所需的奈米線厚度和奈米線之間所需的間隔距離。在一些實施例中,犧牲層122和/或非犧牲層124可以包含不同的厚度,使得所有的犧牲層122不需要包含相對類似的厚度(例如,兩個犧牲層122可具有大於1、2、3、4或5奈米的相對厚度差異)和/或所有的非犧牲層124不需要包含相對類似的厚度(例如,兩個非犧牲層124可具有大於1、2、3、4或5奈米的相對厚度差異)。例如,在一些這樣的實施例中,最底部的犧牲層122可以比堆疊120中的其它犧牲層122(在此範例實施例中只有一個其它犧牲層,但在其它實施例中可以是多個其它犧牲層)相對較厚,以例如在犧牲材料被移除之後提供形成的最底層奈米線和基板110之間的增加緩衝。在一些實施例中,在多層堆疊120中的至少一個層的厚度可以被選擇為使得至少一個層的厚度低於該至少一個層的材料的臨界厚度,以有助於防止錯位的形成。在一些這樣的實施例中,其中該至少一個層可以被假晶地生長(超過錯位形成的包含的材料的臨界厚度之下),可以利用其它的材料方案,例如,如採用晶格失配的材料。在一些實施例中,可能希望在多層堆疊120中的 至少一個層中形成錯位,如在犧牲層122中(例如,在通道區域中的定向選擇性蝕刻處理期間來輔助隨後將其移除)。多層堆疊120中的犧牲層和非犧牲層的許多不同厚度方案將因本發明顯而易見。
在一些實施例中,例如,犧牲層122和非犧牲層124可以包含任何合適的材料,如IV族半導體材料。例如,在一些實施例中,犧牲層122和非犧牲層124可以包含Si和Ge中的至少一者,使得每個層包含至少Si、Ge或SiGe中的至少任一者。在SiGe材料是包含在堆疊120的一或多個層中的實施例中,例如,可以在SiGe化合物中使用任何的Ge濃度,使得SiGe可以被表示為Si1-XGeX,其中0<x<1。在範例實施例中,犧牲層122包含Si,而非犧牲層124包含SiGe以在電晶體裝置的通道區域中形成SiGe奈米線。在一些實施例中,例如,所有的犧牲層122可以包含類似的材料,如包含Si的每個層。在一些實施例中,例如,所有的非犧牲層124可以包含類似的材料,如包含SiGe的每個層。在一些實施例中,層集合中的一或兩者(犧牲層122和/或非犧牲層124)可以在單一組中的層內包含不同的材料。例如,在一些實施例中,非犧牲層124可以包含在該組中包含不同的材料,諸如層的一者包含SiG,而另一者包含Ge,使得在相同的電晶體中可以採用不同材料的奈米線,僅提供範例。在一些實施例中,如將因本發明顯而易見的,在堆疊120中的層的材料(和/或基板110的材料)可以被選擇以促進定向選擇性蝕刻處理。在一些實 施例中,例如,堆疊120中的層的一或多個可以包含其它材料以協助處理,諸如包含碳(C)合金,以協助使非犧牲層124更穩固(例如,更耐定向選擇性蝕刻處理)和/或在犧牲層122中包含C合金,以提供定向選擇性蝕刻處理的額外蝕刻劑的選項。
在一些實施例中,例如,包含在多層堆疊120的該些層中的一或多個可以包含使用任何合適的摻雜方案的雜質摻雜物,如使用合適的n型摻雜物來摻雜該些層中的一或多個,和/或使用合適的p型摻雜物來摻雜該些層中的一或多個。在一些這樣的實施例中,例如,可以經由擴散和/或離子佈植和/或經由任何其它合適的技術來引入雜質摻雜物。然而,在一些實施例中,在堆疊120中的層不需要包含摻雜(例如,既不是n型或p型摻雜物),使得在該些層中的材料是本徵的或最終只有標稱未摻雜的(例如,具有每立方公分小於1E18原子的摻雜物濃度或一些其它的最大閥值摻雜濃度)。在一些這樣的實施例中,堆疊120中的層(其包含將在電晶體裝置的最終通道區域中的層)可能需要是本徵的以供在TFET裝置中使用,因為TFET裝置通常包含p-i-n或n-i-p的源極-通道-汲極摻雜方案,其中「p」表示p型摻雜材料、「n」表示n型材料,而「i」表示本徵材料。在一些實施例中,包含在多層堆疊120中的層的一或多個(例如,犧牲層122和/或非犧牲層124中的一或多個)可以包含層中的一或多種材料的漸層(例如,增加和/或減少)含量。此外,在一些實施例中,包含在多層堆 疊120中的層的一或多個可具有包含至少兩個材料層的多層結構,其取決於最終用途或目標應用。更進一步地,額外的層可以存在於多層堆疊120中,例如,如一或多個隔離層(例如,包含介電/絕緣材料),其可以被採用以協助隔離最終奈米線配置的部分。多層堆疊120的多種不同的材料和層配置將因本發明而顯而易見。
圖1B顯示根據實施例的在圖1A的結構中的多層堆疊120形成為一或多個鰭之後的範例所得IC結構。如在此範例實施例中所示的,堆疊120形成為兩個鰭狀堆疊121。在一些實施例中,可以使用任何合適的處理來形成鰭堆疊121,例如,如將堆疊120圖案化(使用微影和蝕刻)為所顯示的鰭堆疊121。這樣的圖案化程序可以類似於被用於形成鰭式(例如,三閘極或FinFET)電晶體的淺溝槽凹陷(STR)程序。根據一些實施例,任何數量的微影和蝕刻程序可以用以將鰭堆疊121圖案化。儘管為了便於說明,圖1B中僅顯示兩個鰭堆疊121,但是IC結構可以包含由多層堆疊120形成的任何數量的鰭堆疊,諸如1、2、3、4、5、10、25、50、數百、數千、數百萬或更多,因為如可以根據本發明理解的,將要形成的裝置可以在奈米技術的規模。如圖1B中所示,左和右鰭堆疊121包含類似的高度(在Z軸方向的尺寸)和寬度(在X軸方向的尺寸)。然而,本發明不意於如此限制。例如,在一些實施例中,鰭堆疊121(當包含有多個鰭堆疊時)可被形成為具有不同的高度和/或不同的寬度。注意,儘管鰭堆疊121被顯示為通常具 有90度角的矩形形狀,這樣的形狀被用於便於說明,並且本發明不意欲如此限制。
也如圖1B所示,該結構包含可選的淺溝槽隔離(STI)層112,其可以使用任何合適的技術來形成。例如,根據一些實施例,如圖所示,STI層112(當存在時)可藉由蝕刻進入基板110,以形成原生材料的鰭和沉積STI層112的材料來形成。在其它實施例中,STI層112可以被沉積在鰭堆疊121之間,並接著被凹陷,並且在一些這樣的實施例中,STI層112可以與底部犧牲層122的至少一部分同水平,例如,而不是例如與基板110的原生部分同水平。然而,在一些實施例(例如,基板110是SOI基板的實施例)中,如可以基於本發明理解的,STI層112可以不存在。
在一些實施例中,鰭堆疊121可以使用其它合適的處理來形成。例如,在範例實施例中,鰭可以藉由在基板110中形成鰭(鰭原生於基板)、在原生鰭之間形成STI材料、移除原生鰭的至少一部分,以形成鰭溝槽,並將多層堆疊沉積在鰭溝槽中,並且將STI材料凹陷(或移除)(例如,以如圖1B所示形成鰭堆疊)來形成。在這樣的範例實施例中,例如,STI材料可以存在於鰭堆疊之間,並且這樣STI材料可以包含任何合適的介電質、氧化物(例如,二氧化矽)、氮化物(例如,氮化矽),和/或其它電絕緣材料。此外,這樣的範例實施例可以採用深寬比捕獲(ART)方案,其中該原生鰭形成為具有特定的高寬比(例如,大 於1.5、2、3、4、5、10,或一些其它合適的比率),使得當它們稍後被移除或凹陷時,形成的所得鰭溝槽允許可能存在於替換多層鰭堆疊中的任何缺陷以當材料垂直增長時,終止於側面上(例如,STI材料的表面)。無論用於形成鰭堆疊121的處理,在一些實施例中,例如,STI材料可以存在於兩個這樣的鰭堆疊121之間,以在其間提供電隔離。然而,在圖1B所示的實施例不包含這樣的STI材料,因此,它不需要存在於一些實施例中。
圖1C顯示根據實施例的在偽閘極堆疊形成在圖1B的結構上之後的範例所得IC結構。在本實施例中,偽閘極介電層132和偽閘極134包含稍後將被移除並以替代閘極程序替代的犧牲材料(例如,用於閘極134的偽多晶矽)。如將因本發明顯而易見的,這樣的後閘極程序流程被用在本實施例中,以允許當通道區域在移除偽閘極堆疊之後與形成最終閘極堆疊之前暴露時,將通道區域處理成一或多條奈米線。在一些實施例中,例如,如圖1F所示,偽閘極堆疊的形成可以使用任何合適的技術來進行,如沉積偽閘極介電層132和偽閘極(也被稱為偽閘極電極)層134、將偽層132和134圖案化成偽閘極堆疊、沉積閘極間隔件材料,以及執行間隔件蝕刻,以形成在偽閘極堆疊的任一側上的間隔件136。例如,間隔件136(也被稱為閘極間隔件或側壁間隔件)可以協助確定通道長度,並且還可以協助替換閘極程序。如可以基於本發明理解的,偽閘極堆疊(和間隔件136)協助限定每個鰭堆疊120的通道區域和 源極/汲極(S/D)區域,其中通道區域係在偽閘極堆疊下方(因為它將位於最終閘極堆疊下方),並且S/D區域係相鄰於且在通道區域的任一側。如將因本發明顯而易見的,間隔件136可包含任何合適的材料,如任何合適的電絕緣體、介電質、氧化物(例如,氧化矽)和/或氮化物(例如,氮化矽)材料。在一些實施例中,例如,硬掩模可以在偽閘極134和/或在間隔件136上形成,其可以被包含以在後續處理期間保護那些特徵。
圖1D顯示根據實施例的在源極/汲極(S/D)處理已被執行在圖1C的結構之後的範例所得IC結構。在圖1D的範例結構中,不同的S/D區域已經被形成,以說明可以被使用的不同S/D方法。例如,如圖所示,對於最左邊的鰭堆疊121,S/D區域中的材料被移除,並用替換材料142取代。注意,為了便於說明,使用了矩形方塊形狀之S/D區域142;然而,如可以基於本發明理解的,這樣的再生長S/D區域可以包含其它的形狀和尺寸。替換S/D區域可使用任何合適的技術來形成,諸如移除鰭堆疊121至少一部分(或全部)以及沉積/生長替換S/D區域142。在一些實施例中,例如,可以存在STI材料,使得替換S/D材料142可以僅從基板110的暴露部分或鰭堆疊121的剩餘底部部分生長。如圖所示,對於最右邊的鰭堆疊121,S/D材料144被形成在S/D區域中的鰭堆疊上。例如,這樣的上覆S/D特徵144可以被視為包覆層。因此,如可以基於本發明理解的,在這種包含層144的範例S/D區域中,鰭堆疊121的所 有或一部分可以保留在S/D區域中。
無論採用何種S/D方案,S/D區域可包含任何合適的材料,例如,如IV族半導體材料。例如,根據一些實施例,特徵142和144兩者可以包含Si、SiGe和/或Ge。此外,S/D區域可包含任何合適的摻雜方案,使得在給定S/D集合中的S/D區域的一或兩者可包含合適的n型和/或p型雜質的摻雜物,其取決於所需的配置。根據一些實施例,例如,在製造n-MOS裝置的情況下,在給定集合中的S/D區域的兩者(例如,142或144中的兩者)可以包含合適的n型摻雜物,並且在製造p-MOS裝置的情況下,在給定集合中的S/D區域的兩者可包含合適的p型摻雜物。回想一下,在TFET裝置中,在給定集合中的S/D區域通常是相反類型的摻雜,使得S/D區域中的一者為n型摻雜,而另一者為p型摻雜。在一些實施例中,例如,在給定集合中的S/D區域的一或兩者可包含兩或多個材料層的多層結構。在一些實施例中,在給定集合中的S/D區域的一或兩者可以包含在所述區域的至少一部分中的一或多種材料的漸層(例如,增加和/或減少)含量/濃度。在一些實施例中,額外的層可以被包含在S/D區域中,例如,如用於降低S/D區域和S/D接點之間的電阻下降之覆蓋層。根據一些這樣的實施例,這種覆蓋/電阻下降層可以包含不同於主要S/D材料的材料和/或包含相對於主要S/D材料的較高摻雜濃度。注意,在一些實施例中,S/D處理可以在最終閘極堆疊處理已經進行之後進行,例如,如在所述處理執行之後,以形 成圖1H的範例結構。
圖1E顯示根據實施例的在層間介電質(ILD)150材料的層已經形成於圖1D的結構之後形成的範例所得IC結構。在一些實施例中,ILD層150可以使用任何合適的技術來形成,如沉積ILD材料和選擇性地進行研磨/平坦化程序,以形成圖1E的範例結構。需要注意的是,在此範例實施例中,ILD層150被顯示為透明的,以允許下面的特徵被看見。在一些實施例中,ILD層150可包含介電材料,例如,諸如二氧化矽或氮化矽,或一些其它合適的電絕緣材料。
圖1F顯示根據實施例的在圖1E的偽閘極堆疊(包含偽閘極介電層132和偽閘極134)已被移除以暴露該通道區域之後形成的範例所得IC結構。需要注意的是,暴露的通道區域在圖中被指示為160。在一些實施例中,移除偽閘極堆疊可包含首先移除形成在偽閘極堆疊上的硬掩模層(當這樣的硬掩模層存在時),接著使用任何合適的技術(例如,如蝕刻、研磨和/或清潔程序)來移除偽閘極堆疊層134和132(在此範例情況下,偽閘極134和偽閘極電極132)。如將在下面更詳細地描述的,圖1F中的A平面被用來顯示圖1G-J的剖面圖。
圖1G-J顯示沿圖1F的平面A截取的剖面圖,其顯示根據一些實施例的在通道區域和閘極堆疊處理期間形成的範例IC結構。如圖1G所示,該結構包含與圖1F相同的IC結構,不同之處在於不同的視圖被用來協助顯示從圖 1H的結構繼續發生之處理。因此,如圖1G所示,該結構包含先前形成在基板110之上和上面的兩個鰭堆疊121,其具有鰭堆疊121之後的間隔件136。為了協助圖1F和1G的結構之間的取向,可以參照針對每個視圖包含的X、Y和Z軸。回想一下,在一些實施例中,STI材料可以存在於圖1G的鰭堆疊121的外部之間與其上,其可以協助保護基板110。舉例來說,選擇性的STI層112在圖1G-1J中以虛線顯示,以說明這樣的STI層112可以被配置(當存在時)。注意,次通道區域111在圖1G中顯示,如圖所示,其中這樣的區域低於鰭堆疊121。在此範例實施例中,次通道區域111的材料是原生於基板110;然而,本發明並非意於被如此限制。在一些情況下,次通道區域111可被視為子鰭區域或部分,因為它們在鰭堆疊121下面。然而,為了便於參考,它們在本文中將主要被稱為次通道或次通道區域,因為它們是電晶體裝置中的通道區域下方的區域,如將因本發明顯而易見的,其中該通道區域被轉換為奈米線,從而不再包含鰭結構。在一些實施例中,選擇性的STI層112(當存在時)可以僅位於在圖1G中顯示的橫截面圖中的次通道區域111之間(其在本範例實施例的情況下)。
圖1H顯示根據實施例的在定向選擇性蝕刻處理已經在圖1G的結構進行以移除犧牲層122之後的範例所得IC結構。回想一下,這裡描述的技術藉由包含定向分量來擴大選擇性蝕刻處理,其為了便於參考,在本文中通常稱為「定向選擇性蝕刻」。在一些實施例中,定向選擇性 蝕刻處理可以包含一或多種選擇性蝕刻,其對於給定的蝕刻劑以相較於移除非犧牲層124的材料快至少1.5、2、3、4、5、10、50、100或1000倍的速率來移除犧牲層122的材料。在一些實施例中,例如,定向選擇性蝕刻處理可以不從非犧牲層124移除任何材料(或移除可忽略的量的材料)。在一些實施例中,定向選擇性蝕刻可包含只(或主要)在目標方向移除選擇的材料(例如,包含在犧牲層122的材料)的選擇性蝕刻。例如,在一些這樣的實施例中,定向選擇性蝕刻可以用於相對於SiGe(和/或Ge)選擇性地移除Si,並且還具有只(或主要)在水平或橫向方向移除Si的定向分量。此外,在一些實施例中,定向選擇性蝕刻可以包含在目標方向不移除選擇材料(例如,包含在犧牲層122中的材料)(或相對於在另一個方向上移除選擇的材料,在目標方向以較慢的速率移除選擇的材料)的選擇性蝕刻。例如,在一些這樣的實施例中,定向選擇性蝕刻可以用於相對於SiGe(和/或Ge)選擇性地移除Si,但不在垂直方向上移除Si(或相對於諸如水平/橫向方向的另一個方向,在垂直方向上以較慢的速率移除Si)。因此,在一些實施例中,可使用定向選擇性蝕刻來移除犧牲Si層(例如,在水平方向上),而沒有移除暴露的次通道Si或相對於使用傳統選擇性蝕刻程序以較慢的速率移除次通道Si。
在業界中使用的典型Si晶圓是具有對準於[110]方向之缺口或平面的(001)平面。例如,在這樣的典型晶片中,使用圖1F的結構,X、Y和Z坐標被呈現,使得 X和Y是<110>方向的變體,而Z被定向為[001]方向。如可基於本發明理解的,對於在不同定向的基板,平面將對應地轉動。在一些實施例中,如本文所述的定向選擇性蝕刻的定向分量可以使用晶體平面的米勒指數表示法來表示。米勒指數在本領域中是已知的,並且它們被用作在晶格中的平面的晶體記號系統。例如,如本領域中已知的,存在於水平方向的平面(例如,水平平面)包含具有由{001}表示的米勒指數的晶體平面。注意,也如本領域中已知的,「{hkl}」的米勒指數的使用表示一組等同於晶格的對稱性的(hkl)的所有平面。因此,在採用定向選擇性蝕刻且定向分量針對在水平(或橫向)方向的材料的選擇垂直平面的移除的實施例中,這種定向選擇性蝕刻可被視為針對移除在{110}晶體平面的選擇材料。此外,如本領域中已知的,存在於水平方向之平面(例如,水平平面)包含具有由{001}表示的米勒指數的晶體平面。因此,在採用定向選擇性蝕刻且定向分量係針對在垂直方向上不移除選擇材料的實施例中,這種定向選擇性蝕刻可被視為在(001)晶體平面不移除所述選擇材料(或相對於在其它平面中移除選擇材料,以更慢的速率移除選擇材料)。因此,在一些實施例中,定向選擇性蝕刻可針對在水平方向上(例如,在<110>晶體方向,即移除在{110}平面的材料)的選擇材料(例如,Si)的移除,且也不會移除在垂直方向上(例如,在(001)晶體平面)的選擇材料(或以相對較慢的速率移除它)。
如可以基於本發明理解的,在定向選擇性蝕刻中所使用的給定蝕刻劑可基於包含在犧牲層122中的材料來選擇、包含在非犧牲層124中的材料、包含在次通道111中的材料(如在圖1G的情況下,其可以是原生於基板110)、濕式蝕刻程序所需的選擇性、濕式蝕刻程序所需的方向性和/或將因本發明顯而易見的任何其它合適的因素來選擇。例如,在採用包含Si的犧牲層122、包含SiGe(或Ge)的非犧牲層124和包含Si的次通道區域111之實施例中,範例定向選擇性蝕刻可以包含相對於SiGe選擇性地移除Si的給定蝕刻劑(例如,相對於移除SiGe材料,以至少1.5至100倍的速度移除Si材料),且還在至少一個目標方向(例如,水平或橫向方向)移除Si和/或在至少一個非目標方向(例如,垂直方向)不移除Si/不相對較慢地移除Si。例如,在一些這樣的實施例中,定向選擇性蝕刻可以採用相較於在垂直方向上移除Si,在水平方向上移除Si至少快1.5~100倍,或將因本發明顯而易見的一些其它合適的相對速度的給定蝕刻劑。如可以理解的,例如,這樣的定向選擇性蝕刻也可能必須是對於其它暴露的材料(例如,ILD 150材料、間隔件136材料等)是選擇性的,使得在定向選擇性蝕刻程序期間,其它暴露的材料不被移除(或以相對較慢的速率移除)。
根據一個實施例,為了提供範例定向選擇性蝕刻程序,這種程序可以使用在1-丙醇和水的1:1(例如,50%:50%)混合物中包含5%的氫氧化銨與1%的氟化 銨和2%的羧酸之蝕刻劑,其可以被用於將Si相對於SiGe(或Ge)選擇性地移除,並包含定向分量,使得Si僅(或主要)在水平方向(或在{110}晶體平面)上被移除和/或使得Si在垂直方向(或在(001)晶體平面)上不被移除(或以相對較慢的速率被移除)。在一些這樣的實施例中,給定的蝕刻劑可通常包含在1-20%的範圍內的氫氧化銨、在1-10%的範圍內的氟化銨和在1-10%的範圍內的羧酸,或將因本發明顯而易見的任何其它合適的百分比。此外,在一些這種實施例中,給定的蝕刻劑可包含任何比例的1-丙醇和水的混合物,例如,諸如從純1-丙醇至純水,其中所述混合物可被表示為0-100%:100-0%的百分比的1-丙醇:水。許多合適的定向選擇性蝕刻程序和合適的蝕刻劑將因本發明顯而易見。
如可以基於本發明理解的,定向選擇性蝕刻劑可以對比於用於傳統選擇性蝕刻程序的蝕刻劑(例如,氫氧化銨),其中那些傳統選擇性的蝕刻劑不包含定向分量,因此不指向(和/或傾向)在任何方向上的選擇性蝕刻。此外,根據一些實施例,使用定向選擇性蝕刻劑的檢測可以對比於用於傳統選擇性蝕刻程序的蝕刻劑。例如,在某些情況下,使用傳統選擇性蝕刻劑(例如,氫氧化銨)的傳統選擇性蝕刻程序可致使在次通道(或子鰭)區111之刻面,如在圖1H中所示假想的範例刻面114。在這些情況下,可以理解的是,次通道區域111的材料是由傳統選擇性蝕刻劑來移除,因為它們在垂直方向上不差別地移除材 料,並因此向下蝕刻到次通道111。例如,如圖1H所示,根據一些實施例,距離D1是最底部的奈米線124和底層次通道(或子鰭)區域111之間的最大距離,其中該距離(或類似的距離)可以使用定向選擇性蝕刻處理來實現。然而,使用傳統選擇性蝕刻處理導致刻面(例如,假想的刻面114),其中最底部的奈米線124和底層次通道(或子鰭)區域之間的距離將由於刻面而增加,使得D1'比D1大,例如,如D1'比D1大至少1-30奈米(或更大的量)和/或D1'與D1的比率(D1':D1)為大於1.1~5的範圍內的量(或更大的量)。在一些實施例中,定向選擇性蝕刻處理技術可藉由在次通道區域缺乏刻面來檢測(例如,缺乏假想的刻面114)。在一些實施例中,非現有的刻面可被定義為大於在1-50奈米範圍內的量(例如,大於在2-20奈米範圍內的量),或大於將因本發明顯而易見的一些其它合適的閾值最小量之從水平面(例如,具有由(001)表示的米勒指數的晶體平面)對於次通道區域的頂部的切線的下垂或曲線下降。如可以理解的,例如,在圖1H中所示的範例結構中,下垂或曲線下降的尺寸將是D1'減去D1。
此外,在一些情況下,例如,使用傳統選擇性蝕刻劑的傳統選擇性蝕刻程序可蝕刻出一個完整的次通道(或子鰭)區域111和/或蝕刻到基板110中,使得空隙可以在通道區域下形成,其中範例假想空隙116被顯示在圖1I中。這樣的空隙(例如,空隙116)可以允許來自後續的清潔程序的濕化學填補空隙和被困,其中所述濕化學可在製 造和操作電晶體裝置中所使用的高熱下自發地加壓,這將是非常不希望的,並且可能使裝置無法使用。另外,這樣的空隙(例如,空隙116)可能會致使一或多個電晶體電短路,這也將是非常不希望的,並且可能使裝置無法使用。因此,如可基於本發明理解的,定向選擇性蝕刻可以藉由避免(或大大減少)次通道(或子鰭)材料的移除來克服這些問題。需要注意的是,為了清楚地說明,假想的空隙116係顯示於圖1I,而不是圖1H。也需要注意的是,在一些實施例中,定向選擇性蝕刻處理也可以包含一或多個傳統選擇性蝕刻程序。例如,使用氫氧化銨的傳統選擇性蝕刻可以在進行定向選擇性蝕刻處理之後短暫地進行,以協助從犧牲層122移除任何剩餘的材料,而不對次通道區域產生不利影響,僅提供範例。
如可以基於圖1G-1H理解的,圖1G的非犧牲層124,在犧牲層122藉由定向選擇性蝕刻處理被移除(當圖1F的結構的剩餘部分覆蓋有ILD層150,僅在暴露的通道區域160)之後,成為圖1H的奈米線124。因此,當非犧牲層124被包含在多層鰭堆疊121中,它們如在本文中被稱為的,但一旦非犧牲層124藉由移除覆蓋/底層犧牲層124被轉換成奈米線,它們將被稱為奈米線124。回想一下,根據一些實施例,任何數量的奈米線/奈米帶可以在GAA電晶體的通道區域中形成。因此,儘管只有兩條奈米線124在圖1H的範例結構中的暴露通道區域160中形成,如需要的話,定向選擇性蝕刻處理可以被用於形成1-10或更多條 奈米線。在一些實施例中,例如,定向選擇性蝕刻處理可以不完全地移除多層鰭堆疊121的犧牲部分,使得一或多個犧牲層122的至少一部分可以仍然存在於該端部結構中。因此,在一些這樣的實施例中,例如,定向選擇性蝕刻處理可以被認為至少部分地移除該多層鰭堆疊121的犧牲部分。還要注意的是,儘管奈米線124在圖1H的橫截面圖中被顯示為通常具有矩形形狀,本發明並非意於被如此限制。例如,在一些實施例中,包含的奈米線可以具有不同的橫截面幾何形狀,其可以更加類似於圓形、半圓形、橢圓形、半橢圓形、蛋形、半蛋形、正方形、平行四邊形、菱形、梯形、菱形、三角形、五角形、六角形等,與定向無關。此外,在一些實施例中,包含在相同的電晶體通道區域中的兩條奈米線不必具有相似的橫截面幾何形狀。例如,圖2H'和2H"的放大圖顯示一般分別具有橢圓形(奈米線124')和菱形(奈米線124")的橫截面幾何形狀。
在一些實施例中,在通道區域160中經由定向選擇性蝕刻處理形成的奈米線124可以保持它們的原始厚度(在Z軸方向的尺寸)。然而,在其它實施例中,某些材料可以在選擇性蝕刻處理期間從特徵124被移除。因此,在一些實施例中,所得的奈米線124可以包含在1-100奈米(例如,2至10奈米)範圍內的最大厚度(在Z軸或垂直方向的尺寸),或者將因本發明顯而易見的任何其它合適的最大厚度。此外,在一些實施例中,電晶體的通道區域內的奈米線(例如,在左側的奈米線124之集合或在右側之集合, 或兩者)可包含可變最大厚度的奈米線,以使得兩條奈米線可以具有不同的相對厚度(例如,至少為1、2、3、4、5或10奈米的相對最大厚度差異)。然而,在其它實施例中,電晶體的通道區域內的奈米線可包含類似最大厚度的奈米線,以使得每條奈米線是在通道區域中的所有奈米線的平均最大厚度的1、2或3奈米之內,或將因本發明顯而易見的一些其它合適的量之內。
根據一些實施例,包含在電晶體通道區域中的奈米線之間的空間/距離也可以變化。在一些實施例中,在通道區域中的兩條奈米線之間的最小距離(例如,在圖1H中表示為距離D2的尺寸)可在1-50奈米(例如,2-10奈米)或將因本發明顯而易見的一些其它合適量的範圍內。在一些實施例中,兩條奈米線之間的最小距離可以小於在2-10奈米的範圍內的量,或小於將因本發明顯而易見的一些其它合適的最大閾值量。在一些實施例中,可以實現在使用本文中所述各種採用定向選擇性蝕刻的技術形成的兩條奈米線之間之最小距離(例如,距離D2)對比於利用傳統選擇性蝕刻來形成類似奈米線的技術係相對較小。因此,由於能夠實現更小的最小距離(例如,由於缺少或降低犧牲和非犧牲層之間的擴散),更多條奈米線可以在給定的通道區域高度被形成,從而致使例如電晶體效能的改善。在一些實施例中,距離D1和D2之間的差異可以小於在1-10奈米範圍內的量,或小於將因本發明顯而易見的一些其它合適的最大閾值。例如,如此小的差異可以基於定 向選擇性蝕刻處理的使用來實現。例如,根據一些實施例,由於相比於使用傳統選擇性蝕刻處理,使用定向選擇性蝕刻處理,D2和D1'之間的差異可以相對地大於D2和D1之間的差異。採用如本文中所描述的定向選擇性蝕刻技術的結構與採用傳統選擇性蝕刻技術的結構之間的許多差異將因本發明顯而易見。
圖1I顯示根據實施例的在閘極介電層172已沉積在圖1H的結構的暴露通道區域160中之後的範例所得IC結構。在一些實施例中,例如,閘極介電層172可以使用任何合適的技術來形成,如使用任何合適的沉積程序(例如,MBE、CVD、ALD、PVD)。在一些實施例中,閘極介電層172可以包含二氧化矽和/或高k介電材料,其取決於最終用途或目標應用。高k閘極介電材料的實例包含,例如,氧化鉿、氧化鉿矽、氧化鑭、氧化鑭鋁、氧化鋯、氧化鋯矽、氧化鉭、氧化鈦、氧化鋇鍶鈦、氧化鋇鈦、氧化鍶鈦、氧化釔、氧化鋁、氧化鉛鈧鉭和鋅鈮酸鉛。在一些實施例中,例如,當使用高k材料時,退火程序可以在閘極介電層172上進行以提高其品質。在一些實施例中,閘極介電層172可以是相對薄的,例如,諸如具有在1-20奈米的範圍內之厚度,或將因本發明顯而易見的一些其它合適的厚度。需要注意的是,如可以基於圖1I的結構理解的,閘極介電層172係形成在來自圖1H的結構的暴露通道區域的底部上,並且在間隔件136的暴露側壁上。
圖1J顯示根據實施例的在閘極(或閘極電 極)174已被沉積在圖1I的結構的暴露通道區域160中之後的範例所得IC結構。在一些實施例中,閘極174可使用任何合適的技術來形成,例如,諸如使用任何合適的沉積程序(例如,MBE、CVD、ALD、PVD)。在一些實施例中,閘極(或閘極電極)174可以包含廣泛範圍的材料,例如,諸如多晶矽、氮化矽、碳化矽,或各種合適的金屬或金屬合金,諸如鋁(Al)、鎢(W)、鈦(Ti)、鉭(Ta)、銅(Cu)、氮化鈦(TiN)或氮化鉭(TaN)。在一些實施例中,例如,閘極174可以具有在10-200奈米範圍內的厚度,或將因本發明顯而易見的一些其它合適的厚度。在一些實施例中,例如,閘極介電層172和/或閘極174可以包含二或更多材料層的多層結構。在一些實施例中,閘極介電層172和/或閘極174可以包含所述特徵的至少一部分中的一或多種材料的漸層(例如,增加和/或減少)的含量/濃度。額外的層可以存在於最終的閘極堆疊(例如,除了閘極介電層172和閘極174之外),在一些實施例中,例如,諸如一或多個功函數層或其它合適的層。如在圖1J的範例實施例中所示,閘極174(通常,和整個閘極堆疊)完全包裹或百分之百圍繞每條奈米線124。然而,在一些實施例中,閘極174可基本上圍繞每條奈米線,以使得它環繞每條奈米線的例如至少75%、80%、85%、90%、95%或98%,或將因本發明顯而易見的一些其它合適的量。如還可以基於本發明理解的,在一些實施例中,例如,由於佔據奈米線之間的空間的閘極介電層172和/或避免閘極174在奈米線之間的空間形 成,尤其是當所述空間(在圖1H中顯示,具有最小尺寸D)相對較小時(例如,小於5奈米),相較於閘極172,閘極介電層174可以環繞在通道區域中的一或多條奈米線中的多條。請注意,在已經進行閘極堆疊處理和已經形成閘極174之後,暴露通道區域160不再暴露,並已成為圖1J中的通道區域162。
圖1K顯示根據實施例的在已經對圖1F的結構進行圖1G-1J的處理之後的所得範例IC結構。換句話說,圖1K的結構是與圖1J的結構一樣的,不同之處在於視圖回復到IC結構的立體圖以例如說明後續處理。回想一下,X、Y和Z軸被提供用於所有IC視圖以協助各附圖定向。也回想,在一些實施例中,例如,直到閘極堆疊處理之後,S/D處理可能不會發生,如此,可以使用圖1K的結構來進行S/D處理(如果尚未進行的話)。
圖1L顯示根據實施例的在形成用於圖1K的結構的S/D接點180之後的所得範例IC結構。在一些實施例中,S/D接點180可以使用任何合適的技術來形成,如在各自的S/D區域上的ILD層150中形成接觸溝槽,並在所述溝槽中沉積金屬或金屬合金(或其它合適的導電材料)。在一些實施例中,例如,S/D接點180形成可以包含矽化、鍺化和/或退火程序。在一些實施例中,例如,S/D接點180可以包含鋁或鎢,儘管可使用任何合適的導電金屬或合金,如銀、鎳-鉑或鎳-鋁。在一些實施例中,例如,S/D接點180中的一或多個可包含電阻降低金屬和接觸插塞金屬, 或者只有接觸插塞。範例接觸電阻降低金屬包含,例如,鎳、鋁、鈦、金、金-鍺、鎳-鉑或鎳鋁,和/或其它這樣的電阻降低金屬或合金。範例接觸插塞金屬包含,例如,鋁、銅、鎳、鉑、鈦或鎢,或其合金,儘管也可以使用任何合適的導電接觸金屬或合金。在一些實施例中,如果需要的話,額外的層可以存在於所述S/D接點區域中,諸如粘合層(例如,氮化鈦)和/或襯墊或阻擋層(例如,氮化鉭)。
在S/D接點處理之後用以完成IC的額外處理可以包含後端或後段(BEOL)處理,例如,用以形成一或多個金屬化層和/或用以將形成的電晶體裝置互連。如將因本發明顯而易見的,可以進行任何其它合適的處理。注意,為了便於描述,由其形成的技術與所得IC結構都以特定順序呈現。然而,所述程序中的一或多個可以用不同的順序來執行,或者可以根本不被執行。回想一下,所述技術可以被用於形成包含下列中任何的一或多個電晶體裝置:場效電晶體(FET)、金屬氧化物半導體FET(MOSFET)、穿隧FET(TFET)和/或(具有任何數目的奈米線/奈米帶)的奈米線(或奈米帶或閘極全環繞(GAA))配置電晶體。此外,所形成的裝置可包含p型電晶體裝置(例如,p-MOS)和/或n型電晶體裝置(例如,n-MOS)。此外,電晶體式裝置可以包含互補MOS(CMOS)裝置或量子裝置(少到單一電子),僅舉幾個範例。許多變化和配置將因本發明顯而易見。
範例系統
圖2顯示根據本發明的一些實施例利用使用本文所揭露的技術形成的積體電路結構和/或電晶體裝置實現的計算系統1000。如圖所示,計算系統1000容納主機板1002。主機板1002可包括多個部件,包括但不限於處理器1004和至少一個通訊晶片1006。處理器1004和至少一個通訊晶片1006均可以被實體地和電性地耦接到主機板1002,或以其它方式整合於其中。如將理解的,主機板1002可以是,例如,任何印刷電路板,無論是主板、安裝在主板上的子板,或系統1000的唯一板等。
取決於其應用,計算系統1000可以包括可以或可以不被實體地和電性地耦接到主機板1002的一或多個其他部件。這些其他部件可以包括但不限於揮發性記憶體(例如,DRAM)、非揮發性記憶體(例如,ROM)、圖形處理器、數位訊號處理器、密碼處理器、晶片組、天線、顯示器、觸控螢幕顯示器、觸控螢幕控制器、電池、音頻編解碼器、視頻編解碼器、功率放大器、全球定位系統(GPS)裝置、羅盤、加速計、陀螺儀、揚聲器、相機和大容量儲存裝置(如硬碟、光碟(CD)、數位多功能光碟(DVD)等)。包含在計算系統1000的任何元件可以包含根據範例實施例使用所揭露的技術形成的一或多個積體電路結構或裝置。在一些實施例中,多種功能可被整合到一或多個晶片(例如,舉例而言,請注意通訊晶片1006可以是處理器 1004的部分或以其它方式整合到處理器1004)。
通訊晶片1006可以致使用於資料傳送往來於計算系統1000的無線通訊。用語“無線”及其衍生詞可以用於描述電路、裝置、系統、方法、技術、通訊頻道等,其可藉由非固態媒體、藉由使用調變的電磁輻射來傳送資料。該用語不暗示相關的裝置不包含任何導線,儘管在一些實施例中它們可能沒有。通訊晶片1006可以實現任何數目的無線標準或協議,其包括但不限於Wi-Fi(IEEE 802.11系列)、WiMAX(IEEE 802.16系列)、IEEE 802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽,其衍生物以及那些被指定為3G、4G、5G和之後的任何其它無線協定。計算系統1000可以包括複數個通訊晶片1006。例如,第一通訊晶片1006可專用於短範圍無線通訊,例如Wi-Fi和藍芽,並且第二通訊晶片1006可專用於長範圍無線通訊如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO和其他。
計算系統1000的處理器1004包含封裝在處理器1004內的積體電路晶粒。在一些實施例中,處理器的積體電路晶粒包含利用使用如本文所描述的各種揭露的技術形成的一或多個積體電路結構或裝置來實現的板載電路。用語“處理器”可以指處理,例如,來自暫存器和/或記憶體的電子資料,以將該電子資料轉換成可儲存在暫存器和/或記憶體中的其他電子資料的任何裝置或裝置的部分。
通訊晶片1006也可以包括封裝在通訊晶片1006內的積體電路晶粒。根據一些這樣的範例實施例,通訊晶片的積體電路晶粒包含使用如本文以各種方式所描述的揭露技術形成的一或多個積體電路結構或裝置。如將因本發明而理解的,注意,多標準無線能力可以被直接整合到處理器1004(例如,其中任何晶片1006的功能被整合到處理器1004,而不是具有單獨的通訊晶片)。進一步注意到,處理器1004可以是具有這樣的無線能力的晶片組。總之,可以使用任何數目的處理器1004和/或通訊晶片1006。同樣地,任何一個晶片或晶片組可以具有整合在其中的多種功能。
在各種實現中,計算系統1000可以是膝上型電腦、小筆電、筆記型電腦、智慧手機、平板電腦、個人數位助理(PDA)、超行動PC、行動電話、桌上電腦、伺服器、印表機、掃描器、監視器、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器、數位錄影機或者處理資料或採用使用如本文所描述的各種揭露的技術形成的一或多個積體電路結構或裝置的任何其它電子裝置或系統。注意,參照計算系統係意於包含配置成用於計算或處理資訊的計算裝置、設備和其它結構。
進一步的範例實施例
下面的範例關於進一步的實施例,其中無數的排列和配置將是顯而易見的。
範例1是一種形成積體電路(IC)的方法,該方法包含:在電晶體的通道區域中形成多層鰭狀堆疊,該多層鰭狀堆疊包含第一層和該第一層之下的第二層,該第一層包含矽鍺(SiGe),而該第二層包含矽(Si);以及執行包含給定蝕刻劑的濕式蝕刻,其中該給定蝕刻劑移除Si相較於該給定蝕刻劑移除SiGe快速,以及其中該給定蝕刻劑在水平方向上移除Si相較於該給定蝕刻劑在垂直方向上移除Si快速。
範例2包含範例1的標的物,其中該水平方向包含具有由{110}表示的米勒(Miller)指數的垂直晶體平面。
範例3包含範例1或2的標的物,其中該垂直方向包含具有由(001)表示的米勒指數的水平晶體平面。
範例4包含範例1至3中任一者的標的物,其中該給定蝕刻劑包含氫氧化銨、氟化銨、羧酸,以及1-丙醇與水中的至少一者。
範例5包含範例1至4中任一者的標的物,其中該給定蝕刻劑包含在1至20%的範圍內的氫氧化銨。
範例6包含範例1至5中任一者的標的物,其中該給定蝕刻劑包含在1至10%的範圍內的氟化銨。
範例7包含範例1至6中任一者的標的物,其中該給定蝕刻劑包含在1至10%的範圍內的羧酸。
範例8包含範例1至7中任一者的標的物,其中該給定蝕刻劑包含1-丙醇與水的混合物。
範例9包含範例1至8中任一者的標的物,其中該給定蝕刻劑在水平方向上移除Si相較於該給定蝕刻劑在垂直方向上移除Si至少快五倍。
範例10包含範例1至9中任一者的標的物,其中該給定蝕刻劑僅在水平方向上移除Si。
範例11包含範例1至10中任一者的標的物,其中該給定蝕刻劑不會在無法在水平方向上被蝕刻的所述多層鰭狀堆疊之下移除Si材料。
範例12包含範例1至11中任一者的標的物,其中執行所述濕式蝕刻從該第一層形成奈米線。
範例13包含範例12的標的物,進一步包含形成圍繞該奈米線至少75%的閘極。
範例14包含範例1至13中任一者的標的物,其中執行該濕式蝕刻形成多條奈米線。
範例15是一種積體電路(IC),包含:基板,包含矽(Si);電晶體,包含通道區域,其在該基板之上,該通道區域包含奈米線,其中該奈米線包含矽鍺(SiGe),以及閘極,其基本上圍繞該奈米線;以及次通道區域,其原生於該基板且在該通道區域之下,其中該次通道區域不包含刻面。
範例16包含範例15的標的物,其中包含在該次通道區域中的任何傾角或曲線下降相對於與該次通道區域的該頂部相切的水平平面小於10奈米(nm)。
範例17包含範例16的標的物,其中來自該水 平平面的任何傾角或曲線下降小於5nm。
範例18包含範例15至17中任一者的標的物,其中該奈米線包含n型雜質摻雜物。
範例19包含範例15至18中任一者的標的物,其中該奈米線在該垂直方向上具有小於10奈米(nm)的最大尺寸。
範例20包含範例15至19中任一者的標的物,其中基本上圍繞該奈米線包含圍繞該奈米線至少75%。
範例21包含範例15至20中任一者的標的物,進一步包含在該閘極和該奈米線之間的閘極介電質。
範例22包含範例15至21中任一者的標的物,其中該通道區域包含多條奈米線且該閘極基本上是圍繞每條奈米線。
範例23包含範例22的標的物,其中最靠近該次通道區域的奈米線與該次通道區域之間的第一距離係小於10奈米(nm),該第一距離與兩條奈米線之間的第二距離不同。
範例24包含範例15至23中任一者的標的物,還包含在該次通道區域的任一側上的絕緣材料。
範例25包含範例15至24中任一者的標的物,其中該基板是本體晶圓。
範例26包含範例15至24中任一者的標的物,其中該基板是多層結構的頂層。
範例27包含範例15至26中任一者的標的物, 其中該電晶體是p通道金屬氧化物半導體場效電晶體(p-MOS)。
範例28是一種互補金屬氧化物半導體(CMOS)裝置,其包含範例15至27中任一者的標的物。
範例29是一種計算裝置,其包含範例15至28中任一者的標的物。
範例30是一種積體電路(IC),包含:基板;電晶體,包含通道區域,其在該基板之上,該通道區域包含奈米線,其中該奈米線包含矽鍺(SiGe)與鍺(Ge)中的至少一者,以及閘極,其基本上圍繞該奈米線;以及次通道區域,其原生於該基板且在該通道區域之下,其中該次通道區域不包含刻面。
範例31包含範例30的標的物,其中包含在該次通道區域中的任何傾角或曲線下降相對於與該次通道區域的該頂部相切的水平平面小於10奈米(nm)。
範例32包含範例31的標的物,其中來自該水平平面的任何傾角或曲線下降小於5nm。
範例33包含範例30至32中任一者的標的物,其中該奈米線包含n型雜質摻雜物。
範例34包含範例30至33中任一者的標的物,其中該奈米線在該垂直方向上具有小於10奈米(nm)的最大尺寸。
範例35包含範例30至34中任一者的標的物,其中基本上圍繞該奈米線包含圍繞該奈米線至少75%。
範例36包含範例30至35中任一者的標的物,進一步包含在該閘極和該奈米線之間的閘極介電質。
範例37包含範例30至36中任一者的標的物,其中該通道區域包含多條奈米線且該閘極基本上是圍繞每條奈米線。
範例38包含範例37的標的物,其中最靠近該次通道區域的奈米線與該次通道區域之間的第一距離係小於10奈米(nm),該第一距離與兩條奈米線之間的第二距離不同。
範例39包含範例30至38中任一者的標的物,還包含在該次通道區域的任一側上的絕緣材料。
範例40包含範例30至39中任一者的標的物,其中該基板是本體晶圓。
範例41包含範例30至39中任一者的標的物,其中該基板是多層結構的頂層。
範例42包含範例30至41中任一者的標的物,其中該電晶體是p通道金屬氧化物半導體場效電晶體(p-MOS)。
範例43是一種互補金屬氧化物半導體(CMOS)裝置,其包含範例30至42中任一者的標的物。
範例44是一種計算裝置,其包含範例30至43中任一者的標的物。
前面敘述的範例實施例已經出於說明和敘述的目的而呈現。其並不意於窮盡或將本發明限制於所揭露 的精確形式。根據本發明,許多修改和變化是可能的。其意圖是本發明的範圍不受詳細敘述的限制,而是由所附的申請專利範圍限制。將來提交之主張本申請優先權的申請案可以用不同的方式請求所揭露的請求標的,並且通常可以包括如本文各種揭露或另有表明的任何一組的一或多個限制。

Claims (25)

  1. 一種形成積體電路(IC)的方法,該方法包含:在電晶體的通道區域中形成多層鰭狀堆疊,該多層鰭狀堆疊包含第一層和該第一層之下的第二層,該第一層包含矽鍺(SiGe),而該第二層包含矽(Si);以及執行包含給定蝕刻劑的濕式蝕刻,其中該給定蝕刻劑移除Si相較於該給定蝕刻劑移除SiGe快速,以及其中該給定蝕刻劑在水平方向上移除Si相較於該給定蝕刻劑在垂直方向上移除Si快速。
  2. 如申請專利範圍第1項的方法,其中該水平方向包含具有由{110}表示的米勒(Miller)指數的垂直晶體平面。
  3. 如申請專利範圍第1項的方法,其中該垂直方向包含具有由(001)表示的米勒指數的水平晶體平面。
  4. 如申請專利範圍第1項的方法,其中該給定蝕刻劑包含氫氧化銨、氟化銨、羧酸,以及1-丙醇與水中的至少一者。
  5. 如申請專利範圍第1項的方法,其中該給定蝕刻劑包含在1至20%的範圍內的氫氧化銨。
  6. 如申請專利範圍第1項的方法,其中該給定蝕刻劑包含在1至10%的範圍內的氟化銨。
  7. 如申請專利範圍第1項的方法,其中該給定蝕刻劑包含在1至10%的範圍內的羧酸。
  8. 如申請專利範圍第1項的方法,其中該給定蝕刻劑包含1-丙醇與水的混合物。
  9. 如申請專利範圍第1項的方法,其中該給定蝕刻劑在水平方向上移除Si相較於該給定蝕刻劑在垂直方向上移除Si至少快五倍。
  10. 如申請專利範圍第1至9項中任一項的方法,其中該給定蝕刻劑僅在水平方向上移除Si。
  11. 如申請專利範圍第1至9項中任一項的方法,其中該給定蝕刻劑不會在無法在水平方向上被蝕刻的所述多層鰭狀堆疊之下移除Si材料。
  12. 如申請專利範圍第1至9項中任一項的方法,其中執行所述濕式蝕刻從該第一層形成奈米線。
  13. 一種積體電路(IC),包含: 基板,包含矽(Si);電晶體,包含通道區域,其在該基板之上,該通道區域包含奈米線,其中該奈米線包含矽鍺(SiGe),以及閘極,其基本上圍繞該奈米線;以及次通道區域,其原生於該基板且在該通道區域之下,其中該次通道區域不包含刻面。
  14. 如申請專利範圍第13項的IC,其中包含在該次通道區域中的任何傾角或曲線下降相對於與該次通道區域的該頂部相切的水平平面小於10奈米(nm)。
  15. 如申請專利範圍第14項的IC,其中來自該水平平面的任何傾角或曲線下降小於5nm。
  16. 如申請專利範圍第13項的IC,其中該奈米線包含n型雜質摻雜物。
  17. 如申請專利範圍第13項的IC,其中該奈米線在該垂直方向上具有小於10奈米(nm)的最大尺寸。
  18. 如申請專利範圍第13項的IC,其中該通道區域包含多條奈米線且該閘極基本上是圍繞每條奈米線。
  19. 如申請專利範圍第18項的IC,其中最靠近該次通道區域的奈米線與該次通道區域之間的第一距離係小於10奈米(nm),該第一距離與兩條奈米線之間的第二距離不同。
  20. 如申請專利範圍第13項的IC,還包含在該次通道區域的任一側上的絕緣材料。
  21. 如申請專利範圍第13項的IC,其中該電晶體是p通道金屬氧化物半導體場效電晶體(p-MOS)。
  22. 一種互補金屬氧化物半導體(CMOS)裝置,其包含如申請專利範圍第13至21項中任一項的IC。
  23. 一種計算裝置,其包含如申請專利範圍第13至21項中任一項的IC。
  24. 一種積體電路(IC),包含:基板;電晶體,包含通道區域,其在該基板之上,該通道區域包含奈米線,其中該奈米線包含矽鍺(SiGe)與鍺(Ge)中的至少一者,以及閘極,其基本上圍繞該奈米線;以及次通道區域,其原生於該基板且在該通道區域之下, 其中該次通道區域不包含刻面。
  25. 如申請專利範圍第24項的IC,其中包含在該次通道區域中的任何傾角或曲線下降相對於與該次通道區域的該頂部相切的水平平面小於10奈米(nm)。
TW106128461A 2016-09-30 2017-08-22 使用定向選擇性蝕刻來製造奈米線電晶體 TWI793078B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
PCT/US2016/054730 WO2018063314A1 (en) 2016-09-30 2016-09-30 Fabricating nanowire transistors using directional selective etching
??PCT/US16/54730 2016-09-30
WOPCT/US16/54730 2016-09-30

Publications (2)

Publication Number Publication Date
TW201826374A true TW201826374A (zh) 2018-07-16
TWI793078B TWI793078B (zh) 2023-02-21

Family

ID=61762873

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106128461A TWI793078B (zh) 2016-09-30 2017-08-22 使用定向選擇性蝕刻來製造奈米線電晶體

Country Status (3)

Country Link
US (1) US20190214460A1 (zh)
TW (1) TWI793078B (zh)
WO (1) WO2018063314A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102490696B1 (ko) * 2016-11-07 2023-01-19 삼성전자주식회사 반도체 장치 및 그 제조 방법
US10727427B2 (en) * 2018-08-31 2020-07-28 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing a field effect transistor using carbon nanotubes and a field effect transistor
US11276691B2 (en) 2018-09-18 2022-03-15 Intel Corporation Gate-all-around integrated circuit structures having self-aligned source or drain undercut for varied widths
US11527612B2 (en) 2018-09-28 2022-12-13 Intel Corporation Gate-all-around integrated circuit structures having vertically discrete source or drain structures
US11799009B2 (en) * 2019-12-17 2023-10-24 Intel Corporation Gate-all-around integrated circuit structures having adjacent structures for sub-fin electrical contact
US12113068B2 (en) * 2020-09-24 2024-10-08 Intel Corporation Fabrication of gate-all-around integrated circuit structures having additive metal gates
US11887985B2 (en) * 2021-03-04 2024-01-30 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method
US20230084182A1 (en) * 2021-09-13 2023-03-16 Intel Corporation Selective depopulation of gate-all-around semiconductor devices

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4277883A (en) * 1977-12-27 1981-07-14 Raytheon Company Integrated circuit manufacturing method
US6964907B1 (en) * 2003-11-17 2005-11-15 National Semiconductor Corporation Method of etching a lateral trench under an extrinsic base and improved bipolar transistor
US7655511B2 (en) * 2005-11-03 2010-02-02 International Business Machines Corporation Gate electrode stress control for finFET performance enhancement
US7682937B2 (en) * 2005-11-25 2010-03-23 Advanced Laser Separation International B.V. Method of treating a substrate, method of processing a substrate using a laser beam, and arrangement
US7410844B2 (en) * 2006-01-17 2008-08-12 International Business Machines Corporation Device fabrication by anisotropic wet etch
US20090266414A1 (en) * 2006-05-02 2009-10-29 Mimasu Semiconductor Industry Co., Ltd. Process for producing semiconductor substrate, semiconductor substrate for solar application and etching solution
US8450213B2 (en) * 2011-04-13 2013-05-28 Fujifilm Corporation Forming a membrane having curved features
US8652891B1 (en) * 2012-07-25 2014-02-18 The Institute of Microelectronics Chinese Academy of Science Semiconductor device and method of manufacturing the same
SG11201505765SA (en) * 2013-03-15 2015-08-28 Intel Corp Nanowire transistor with underlayer etch stops
KR20200124333A (ko) * 2013-12-19 2020-11-02 인텔 코포레이션 하이브리드 기하 구조 기반의 활성 영역을 갖는 비평면 반도체 디바이스
US9419107B2 (en) * 2014-06-19 2016-08-16 Applied Materials, Inc. Method for fabricating vertically stacked nanowires for semiconductor applications
US9461149B2 (en) * 2014-09-12 2016-10-04 Globalfoundries Inc. Nanowire structure with selected stack removed for reduced gate resistance and method of fabricating same
US9576856B2 (en) * 2014-10-27 2017-02-21 Globalfoundries Inc. Fabrication of nanowire field effect transistor structures

Also Published As

Publication number Publication date
US20190214460A1 (en) 2019-07-11
WO2018063314A1 (en) 2018-04-05
TWI793078B (zh) 2023-02-21

Similar Documents

Publication Publication Date Title
TWI771213B (zh) 用於兩側金屬化之半導體裝置的背側源極/汲極替換
TWI733716B (zh) 具有雙閘極間隔物的電晶體
KR102603279B1 (ko) 양쪽 사이드들 상의 금속화가 있는 반도체 디바이스들에 대한 후면 콘택트 저항 감소
TW201826374A (zh) 使用定向選擇性蝕刻來製造奈米線電晶體
TW202101705A (zh) 半導體裝置的背面接點
TWI811363B (zh) 使用犧牲源極/汲極層增加的電晶體源極/汲極接觸面積
TWI818897B (zh) 使用碳基層之奈米線電晶體
TW201732943A (zh) 具有內閘極間隔物的電晶體
TWI748994B (zh) 用以降低電容及電阻之電晶體閘極溝槽工程
KR20180018506A (ko) 에피택셜적으로 성장된 소스/드레인 영역들을 갖는 트랜지스터들에서의 저항 감소
US11569231B2 (en) Non-planar transistors with channel regions having varying widths
TWI722123B (zh) 具有熱效能提升之電晶體
TWI770052B (zh) 包括採用雙電荷摻雜劑之源極/汲極的電晶體
TW201834184A (zh) 用於iv族源極/汲極區域的局部互連
KR20180018500A (ko) 에피택셜적으로 성장된 소스/드레인 트랜지스터 영역들에 대한 탄소계 계면
TW201735241A (zh) 用於使用犧牲第iv族材料層形成包括第iii-v族材料奈米線的電晶體之技術
US20230197815A1 (en) Wrap-around contacts for stacked transistors
TW201924065A (zh) 用於應變電晶體的磊晶氧化物插塞
TWI851538B (zh) 用於鍺nmos電晶體的源極/汲極擴散障壁
TW201824553A (zh) 包含經接觸溝渠處理之源極/汲極區域的穿隧電晶體
TW201828476A (zh) 包括利用接觸電阻減少層的源極/汲極區之穿隧電晶體
US20240113107A1 (en) Gate cut, with asymmetrical channel to gate cut spacing
US20240113177A1 (en) Stacked source or drain contact flyover
TW201924054A (zh) 用於鍺nmos電晶體的源極/汲極擴散障壁
TW201824552A (zh) 包含使用不同半導體材料的源極/汲極區的穿隧電晶體