TW201824448A - 一種半導體元件及其製造方法 - Google Patents
一種半導體元件及其製造方法 Download PDFInfo
- Publication number
- TW201824448A TW201824448A TW106136206A TW106136206A TW201824448A TW 201824448 A TW201824448 A TW 201824448A TW 106136206 A TW106136206 A TW 106136206A TW 106136206 A TW106136206 A TW 106136206A TW 201824448 A TW201824448 A TW 201824448A
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- source
- opening
- drain epitaxial
- interlayer dielectric
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 34
- 238000000034 method Methods 0.000 title claims description 55
- 239000010410 layer Substances 0.000 claims abstract description 394
- 239000002184 metal Substances 0.000 claims abstract description 69
- 229910052751 metal Inorganic materials 0.000 claims abstract description 69
- 239000011229 interlayer Substances 0.000 claims abstract description 65
- 238000011049 filling Methods 0.000 claims abstract description 31
- 238000005530 etching Methods 0.000 claims abstract description 24
- 239000004020 conductor Substances 0.000 claims abstract description 20
- 238000004519 manufacturing process Methods 0.000 claims abstract description 17
- 238000001039 wet etching Methods 0.000 claims abstract description 14
- 125000006850 spacer group Chemical group 0.000 claims description 33
- 238000002955 isolation Methods 0.000 claims description 31
- 238000009413 insulation Methods 0.000 claims description 21
- 239000000463 material Substances 0.000 claims description 21
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 claims description 20
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 14
- 239000003989 dielectric material Substances 0.000 claims description 13
- 238000000926 separation method Methods 0.000 claims description 12
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 11
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 9
- 238000001312 dry etching Methods 0.000 claims description 5
- 230000008569 process Effects 0.000 description 16
- 239000000758 substrate Substances 0.000 description 11
- 230000005669 field effect Effects 0.000 description 10
- 229910021332 silicide Inorganic materials 0.000 description 8
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 8
- 230000015572 biosynthetic process Effects 0.000 description 7
- 229910052718 tin Inorganic materials 0.000 description 7
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 238000000231 atomic layer deposition Methods 0.000 description 6
- 238000005240 physical vapour deposition Methods 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 239000011810 insulating material Substances 0.000 description 5
- 239000007769 metal material Substances 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- 229910010038 TiAl Inorganic materials 0.000 description 4
- 238000001459 lithography Methods 0.000 description 4
- 229910044991 metal oxide Inorganic materials 0.000 description 4
- 150000004706 metal oxides Chemical class 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 229910010041 TiAlC Inorganic materials 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 3
- 239000000203 mixture Substances 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 239000011295 pitch Substances 0.000 description 3
- 229910052721 tungsten Inorganic materials 0.000 description 3
- 229910004191 HfTi Inorganic materials 0.000 description 2
- -1 TaSi Inorganic materials 0.000 description 2
- 229910008484 TiSi Inorganic materials 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000009713 electroplating Methods 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 230000035515 penetration Effects 0.000 description 2
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920000642 polymer Polymers 0.000 description 2
- 239000011148 porous material Substances 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 229910002704 AlGaN Inorganic materials 0.000 description 1
- 229910000980 Aluminium gallium arsenide Inorganic materials 0.000 description 1
- 229910052684 Cerium Inorganic materials 0.000 description 1
- 229910019001 CoSi Inorganic materials 0.000 description 1
- 229910052692 Dysprosium Inorganic materials 0.000 description 1
- 229910052693 Europium Inorganic materials 0.000 description 1
- 229910052688 Gadolinium Inorganic materials 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 1
- 229910052689 Holmium Inorganic materials 0.000 description 1
- 229910000673 Indium arsenide Inorganic materials 0.000 description 1
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 1
- 229910052765 Lutetium Inorganic materials 0.000 description 1
- 229910052779 Neodymium Inorganic materials 0.000 description 1
- 229910005883 NiSi Inorganic materials 0.000 description 1
- 229910052777 Praseodymium Inorganic materials 0.000 description 1
- 229910052772 Samarium Inorganic materials 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- 229910004166 TaN Inorganic materials 0.000 description 1
- 229910052771 Terbium Inorganic materials 0.000 description 1
- 229910052769 Ytterbium Inorganic materials 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 239000012790 adhesive layer Substances 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 229910052790 beryllium Inorganic materials 0.000 description 1
- 229910052791 calcium Inorganic materials 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000005253 cladding Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000000945 filler Substances 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- WPYVAWXEWQSOGY-UHFFFAOYSA-N indium antimonide Chemical compound [Sb]#[In] WPYVAWXEWQSOGY-UHFFFAOYSA-N 0.000 description 1
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 229910052746 lanthanum Inorganic materials 0.000 description 1
- 229910052744 lithium Inorganic materials 0.000 description 1
- 229910052749 magnesium Inorganic materials 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 238000004151 rapid thermal annealing Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 229910052706 scandium Inorganic materials 0.000 description 1
- 239000005368 silicate glass Substances 0.000 description 1
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 1
- 229910052712 strontium Inorganic materials 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 229910052727 yttrium Inorganic materials 0.000 description 1
- 229910052726 zirconium Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
- H01L21/31116—Etching inorganic layers by chemical means by dry-etching
-
- H01L29/66515—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31144—Etching the insulating layers by chemical or physical means using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76834—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers formation of thin insulating films on the sidewalls or on top of conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76837—Filling up the space between adjacent conductive structures; Gap-filling properties of dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76897—Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
-
- H01L21/823431—
-
- H01L21/823468—
-
- H01L21/823475—
-
- H01L21/823821—
-
- H01L27/0886—
-
- H01L27/0924—
-
- H01L29/41725—
-
- H01L29/6656—
-
- H01L29/66795—
-
- H01L29/7848—
-
- H01L29/785—
-
- H01L29/7853—
-
- H01L2029/7858—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
-
- H01L21/823425—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
在製造半導體元件的方法中,層間介電層形成於底層結構之上。底層結構包含複數個閘極結構,各具有金屬閘極及帽蓋絕緣層配置於金屬閘極上;複數個源極/汲極磊晶層配置於兩相鄰閘極結構之間;以及蝕刻停止層覆蓋此些源極/汲極磊晶層。蝕刻以形成開口於層間介電層中。介電填充層形成於此開口中。藉由濕式蝕刻,移除配置於此些源極/汲極磊晶層上方的層間介電層。移除配置於此些源極/汲極磊晶層上的蝕刻停止層,藉此至少暴露出部分此些源極/汲極磊晶層。形成導電材料於此些暴露的源極/汲極磊晶層上。
Description
本發明實施例係關於一種半導體的製造方法,特別是關於一種位在閘極、源極/汲極區域及/或基板上之導電層的結構及其製造方法。
隨著半導體元件尺寸的縮小,導電層之間的分離或絕緣變得更為重要的同時,降低電阻(例如接觸電阻)亦變得更為重要。
本揭露一實施態樣為一種半導體元件的製造方法,此方法中,形成層間介電層於底層結構之上。底層結構包含:複數個閘極結構,各具有金屬閘極及帽蓋絕緣層配置於金屬閘極之上;複數個源極/汲極磊晶層配置於兩相鄰的閘極結構之間;以及蝕刻停止層覆蓋此些源極/汲極磊晶層。藉由蝕刻以形成開口於層間介電層中。形成介電填充層於此開口中。利用濕式蝕刻以移除此些源極/汲極磊晶層 上方的層間介電層。移除配置於此些源極/汲極磊晶層上的蝕刻停止層,藉此至少暴露出部分此些源極/汲極磊晶層。形成導電材料於此些暴露的源極/汲極磊晶層之上。
本揭露一實施態樣為一種製造半導體元件的方法,此方法中,形成層間介電層於底層結構之上。底層結構包含:第一至第四閘極結構,各具有金屬閘極、複數個側壁間隔物配置於金屬閘極相對兩側及帽蓋絕緣層配置於金屬閘極之上,且第一至第四閘極結構以此順序沿著第一方向排列;第一源極/汲極磊晶層與第二源極/汲極磊晶層皆配置於第二閘極結構與第三閘極結構之間;以及蝕刻停止層覆蓋第一與第二源極/汲極磊晶層。藉由蝕刻在該層間介電層中之一領域形成第一開口,該領域包括第一與第二源極/汲極磊晶層之間之區域。形成介電填充層於第一開口中。利用濕式蝕刻,移除配置於第一與第二源極/汲極磊晶層上方的層間介電層,藉此分別形成第二開口和第三開口,以及移除配置於第一閘極結構與第二閘極結構之間的層間介電層,而形成第四開口。移除配置於第一及第二源極/汲極磊晶層之上的蝕刻停止層,藉此至少部分地暴露出第一及第二源極/汲極磊晶層。形成導電材料於暴露的第一與第二源極/汲極磊晶層之上,藉此形成第一源極/汲極接觸於第一源極/汲極磊晶層上以及第二 源極/汲極接觸於第二源極/汲極磊晶層上,以及形成於第四開口中,藉此形成接觸條。
本揭露一實施態樣為一種半導體元件,包含隔離絕緣層、複數個鰭狀結構、複數個閘極結構、第一源極/汲極磊晶層及第二源極/汲極磊晶層、第一導電接觸以及第二導電接觸、分離隔離區、絕緣層。複數個鰭狀結構自隔離絕緣層凸出。複數個閘極結構各具有金屬閘極與帽蓋絕緣層配置於金屬閘極上。第一源極/汲極磊晶層與第二源極/汲極磊晶層皆配置於相鄰兩閘極結構之間。第一導電接觸配置於第一源極/汲極磊晶層上,以及第二導電接觸配置於第二源極/汲極磊晶層上。分離隔離區配置於第一與第二導電接觸之間。絕緣層配置於分離隔離區與隔離絕緣層之間,其中分離隔離區係由異於絕緣層的材料所製成。
5‧‧‧鰭狀結構、通道層
10‧‧‧金屬閘極結構、閘極結構
12‧‧‧閘極介電層、介電層
14‧‧‧功函數調整層
15‧‧‧隔離絕緣層
16‧‧‧金屬材料、金屬材料層
20‧‧‧帽蓋絕緣層、閘極帽蓋層
30‧‧‧側壁間隔物
33‧‧‧底部接觸蝕刻停止層
40‧‧‧層間介電層
41‧‧‧層間介電層
42‧‧‧部分
50‧‧‧源極/汲極磊晶層、源極/汲極磊晶區域、源極/汲極區
60‧‧‧遮罩層
62‧‧‧下層、下方介電層
64‧‧‧中層
65‧‧‧開口
66‧‧‧上層、上方介電層
67‧‧‧遮罩開口圖案
67'‧‧‧遮罩開口圖案
67"‧‧‧遮罩開口圖案
70‧‧‧介電填充層
80‧‧‧源極/汲極接觸
81‧‧‧金屬層
82‧‧‧矽化物層
84‧‧‧導電材料層、導電材料
300‧‧‧基板
310‧‧‧鰭狀結構
315‧‧‧通道區
320‧‧‧隔離絕緣層
330‧‧‧金屬閘極結構340‧‧‧帽蓋絕緣層
350‧‧‧側壁間隔物
360‧‧‧源極/汲極、源極/汲極磊晶區
370‧‧‧層間介電層
當結合附圖閱讀以下詳細描述時將更好地理解本揭露內容之態樣。但須注意依照本產業的標準做法,各種特徵未按照比例繪製。事實上,各種特徵的尺寸為了清楚的討論而可被任意放大或縮小。
依據本揭露一些實施例,第1A圖繪示一種半導體元件的平面圖,第1B圖為此半導體元件之一閘極 結構的剖視圖,以及第1C圖為此半導體元件的透視圖。
第2A圖及第2B圖係依據本揭露一些實施例,分別繪示一種半導體元件於一系列製造操作中的各種階段之一。
第3A圖及第3B圖係依據本揭露一些實施例,分別繪示一種半導體元件於一系列製造操作中的各種階段之一。
第4A圖、第4B圖、第4C圖、第4D圖及第4E圖係依據本揭露一些實施例,分別繪示一種半導體元件於一系列製造操作中的各種階段之一。
第5A圖及第5B圖係依據本揭露一些實施例,分別繪示一種半導體元件於一系列製造操作中的各種階段之一。
第6A圖及第6B圖係依據本揭露一些實施例,分別繪示一種半導體元件於一系列製造操作中的各種階段之一。
第7A圖、第7B圖、第7C圖、第7D圖及第7E圖係依據本揭露一些實施例分別繪示一種半導體元件於一系列製造操作中的各種階段之一。
第7F圖及第7G圖係依據本揭露一些實施例,繪示一種半導體元件的剖視圖。
本揭露接下來將會提供許多不同的實施方式或實施例以實施本揭露中不同的特徵。各特定實施例中的組成及配置將會在以下作描述以簡化本揭露。這些為實施例僅作為式範並非用於限定本揭露。例如,一第一元件形成於一第二元件「上方」或「之上」可包含實施例中的第一元件與第二元件直接接觸,亦可包含第一元件與第二元件之間更有其他額外元件使第一元件與第二元件無直接接觸。此外,在本揭露各種不同的範例中,將重複地使用元件符號及/或字母。此重複乃為了簡化與清晰的目的,而其本身並不決定各種實施例及/或結構配置之間的關係。此外,各種特徵乃為了簡化與清晰可能會依不同比例做繪製。
更進一步,像是「之下」、「下面」、「較低」、「上面」、「較高」、以及其他類似之相對空間關係的用語,可用於此處以便描述圖式中一元件或特徵與另一元件或特徵之間的關係。該等相對空間關係的用語乃為了涵蓋除了圖式所描述的方向以外,裝置於使用或操作中之各種不同的方向。舉例來說,若於圖中的裝置被翻轉過來,原先被描述為在其他元件或特徵「之下」或「下面」的元件則變成在其他元件或特徵「上面」。因此,範例用語「之下」皆能包含上面及之下之方位。上述裝置可另有其他導向方式(旋轉90度或朝其他方向),此時的空間相 對關係也可依上述方式解讀。此外,術語「由...製成」可意味著「包含」或「由...組成」。
由於閘極與閘極的間隔(<10奈米(nm))越來越小,在兩源極/汲極磊晶層之間層間介電層(interlayer dielectric layer,ILD)的蝕刻逐漸成為一跨越5奈米節點的關鍵製程。乾式蝕刻製程中,自我對準接觸(self-aligned contact,SAC)製程係利用聚合物以增加層間介電層(如SiO2)對金屬閘極的帽蓋絕緣層(如Si3N4)的蝕刻選擇性。此為層間介電層其蝕刻穿透能力與金屬閘極帽蓋層及側壁間隔物之損失之間的衡權。當層間介電層其蝕刻穿透能力增加時,金屬閘極帽蓋層及側壁間隔物的蝕刻量就會增加,從而一部分的金屬閘極帽蓋層及側壁間隔物被移除。在本揭露的實施例中,提供了許多透過層間介電層去形成接觸時的操作及結構以增加蝕刻選擇性。
根據本揭露一些實施例,第1A圖繪示一種半導體元件的平面圖。第1B圖為沿著第1A圖線段X2-X2,半導體元件之閘極結構的剖示圖。第1C圖為半導體元件的透視圖。
第1A圖至第1C圖繪示在金屬閘極結構及第一層間介電層形成後,鰭式場效電晶體(fin field effect transistor,FinFET)元件的數種結構。鰭狀結構5可例如由矽所製成,配置並朝方向X延伸。金屬 閘極結構10朝方向Y延伸且源極/汲極磊晶層50配置於相鄰的金屬閘極之間。在第1A圖中,一些位於金屬閘極結構10之間無源極/汲極磊晶層50的鰭狀結構被暴露出來,但本發明實施例不限於此種配置。
金屬閘極結構10形成於一或多個通道層之上,例如部分鰭狀結構5。鰭狀結構5配置於基板上並自隔離絕緣層(例如:淺溝槽隔離(shallow trench isolation,STI))15(參照第2A圖)凸出。在第1A圖,四個鰭狀結構5沿著方向Y進行配置,而四個金屬閘極結構10沿著方向X進行配置。然而,鰭狀/閘極結構的數目並不限於四個。
側壁間隔物30設置在金屬閘極結構10的側壁上。在一些實施例中,側壁間隔物底部的側壁間隔物30之膜厚度為約3奈米至約15奈米,而在其他實施例中,為約4奈米至約10奈米。金屬閘極結構10及側壁間隔物30的組合可被視為一閘極結構。更進一步地,形成源極/汲極磊晶區域50相鄰於閘極結構。
第一層間介電層40(參照第2A及2B圖)填充於閘極結構間的間距。在本揭露中,源極及汲極可被交替使用且實質上並無結構的差異。術語「一源極/汲極」(源/汲極)係指含一源極及一汲極之一組。
第1B圖為金屬閘極結構的剖面放大圖。 金屬閘極結構10包含一或多層金屬材料16,例如Al、Cu、W、Ti、Ta、TiN、TiAl、TiAlC、TaN、NiSi、CoSi或任何其他適合的導電材料。配置於通道層5及金屬閘極結構之間的閘極介電層12包含一或多層金屬氧化物,例如高介電常數(high-k)的金屬氧化物。舉例而言,用於高介電常數的金屬氧化物包含Li、Be、Mg、Ca、Sr、Sc、Y、Zr、Hf、Al、La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、T、Yb、Lu及/或其混合物,或任何其他適合的介電材料。在一些實施例中,由SiO2製成的界面層具有厚度為約1-3奈米,形成於通道層5與高介電常數閘極介電層12之間。
在一些實施例中,一或多層功函數調整層14配置於閘極介電層12與金屬材料16之間。功函數調整層14由導電材料製成,例如單層的TiN、TaN、TaAlC、TiC、TaC、Co、Al、TiAl、HfTi、TiSi、TaSi或TiAlC,或二種或多種此些材料之多層,或任何其他適合的導電材料。對n通道場效電晶體而言,功函數調整層係為一或多種TaN、TaAlC、TiN、TiC、Co、TiAl、HfTi、TiSi及TaSi,或任何其他適合的導電材料。對p通道場效電晶體而言,功函數調整層係為一或多種TiAlC、Al、TiAl、TaN、TaAlC、TiN、TiC及Co,或任何其他適合的導電材料。
在本實施例中,鰭式場效電晶體(FinFET) 係採用閘極置換製程(gate-replacement process)所製造。然而,此處所揭露的技術可應用於其他電子元件,例如平面式場效電晶體、環繞式閘極場效電晶體、多閘極式場效電晶體、電容器、二極體及電阻器。
第1C圖係依據本揭露各種實施例,繪示鰭式場效電晶體結構的透視圖。鰭式場效電晶體結構可以下述操作進行製造。
首先,鰭狀結構310製造於基板300之上。鰭狀結構可以任何適合的方法進行圖案化。舉例而言,鰭狀結構可利用一或多種微影製程進行圖案化,包含雙圖案(double-patterning)或多圖案(multi-patterning)製程。普遍來說,雙圖案或多圖案製程結合微影技術及自我對準製程,例如可使得所獲得的圖案化其間距小於使用單一、直接的微影製程。舉例而言,在一實施例中,犧牲層形成於基板之上並利用微影製程進行圖案化。利用自我對準製程,透過圖案化犧牲層沿邊形成間隔。接著移除犧牲層,而剩餘的間隔或心軸(mandrel)後續可用於對鰭狀結構進行圖案化。
鰭狀結構包含底部區域及做為通道區315的上方區域。舉例而言,基板為p型矽基板,雜質濃度為約1×1015立方公分(cm-3)至約1×1018立方公分。在其他實施例中,基板為n型矽基板,雜質濃 度為約1×1015立方公分至約1×1018立方公分。或者,基板可包含其他基本半導體,例如鍺;複合半導體包含四四族複合半導體例如SiC及SiGe,三五族複合半導體例如GaAs、GaP、GaN、InP、InAs、InSb、GaAsP、AlGaN、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP或任何其他適合的半導體材料;或其組合。在一實施例中,基板為絕緣體上矽基板(silicon-on-insulator,SOI)之矽層。
在形成鰭狀結構310之後,隔離絕緣層320形成於鰭狀結構310之上。隔離絕緣層320包含一或多層絕緣材料,例如氧化矽、氮氧化矽或氮化矽,且藉由LPCVD、電漿CVD或流動式CVD形成。隔離絕緣層可藉旋塗式玻璃(spin-on-glass,SOG)、SiO、SiON、SiOCN及/或摻氟矽玻璃(fluorine-doped silicate glass,FSG)或任何其他適合的介電材料形成。
形成隔離絕緣層320於鰭狀結構上之後,執行平坦化操作以移除部分隔離絕緣層320。平坦化操作可包含化學機械研磨(chemical mechanical polishing,CMP)及/或回蝕製程。接著,進一步移除(凹陷)隔離絕緣層320使得鰭狀結構的上方區域暴露出來。
虛設閘極結構形成於暴露的鰭狀結構之上。虛設閘極結構包含由多晶矽製成的虛設閘極電 極層及虛設閘極介電層。具有一或多層絕緣材料的側壁間隔物350亦形成於虛設閘極電極層之複數個側壁之上。形成虛設閘極結構之後,未被虛設閘極結構覆蓋的鰭狀結構310被凹陷至低於隔離絕緣層320之上表面。接著,透過磊晶成長方法將源極/汲極區360形成於凹陷的鰭狀結構上。源極/汲極區可包含應變材料施加應力至通道區315。
然後,層間介電層370形成於虛設閘極及源極/汲極區之上。層間介電層370包含一或多層氧化矽、SiOC、SiOCN或SiCN或其他低介電常數(low-k)材料,或多孔材料,或任何其他適合的介電材料。在平坦化操作後,移除虛設閘極以便形成閘極空間。在此閘極空間中,形成包含金屬閘極電極及閘極介電層(例如高介電常數介電層)之金屬閘極結構330。
進一步地,在一些實施例中,帽蓋絕緣層340形成於金屬閘極結構330上以獲得如第1C圖所示之鰭式場效電晶體結構。
在第1C圖中,部分金屬閘極結構330、部分帽蓋絕緣層340、部分側壁330及部分層間介電層370省略以顯示下方結構。在一些實施例中,相鄰的源極/汲極磊晶區360彼此合併,且在合併之源極/汲極區上形成矽化物層。
第1C圖中的金屬閘極結構330、帽蓋絕緣 層340、側壁330、源極/汲極360及層間介電層370實質上分別對應至第1A、1B及2A圖中的金屬閘極結構10、帽蓋絕緣層20(參照第2A圖)、側壁間隔物30、源極/汲極區50及第一層間介電層40。
第2A圖至第7E圖係依據本揭露之一實施例,繪示一系列半導體元件製程的各種階段。在第2A圖至第7E圖中,「A」圖(例如2A、3A...)繪示剖面圖對應至第1A圖中之線段X1-X1,以及「B」圖(例如2B、3B...)繪示剖面圖對應至第1A圖中之線段Y1-Y1。應理解的是,額外的操作可用於第2A圖至第7E圖所示的製程之前、期間及之後,且下述一些操作可被取代或刪除以用於此方法之其他實施例,而操作/製程的順序可交替使用。
在第2A圖及第2B圖中,帽蓋絕緣層20配置於金屬閘極結構10之上。
在一些實施例中,從高介電常數介電層12之上表面至帽蓋絕緣層20之底部的金屬閘極結構10之厚度為15奈米至50奈米。在一些實施例中,帽蓋絕緣層20的厚度為約10奈米至約30奈米,而在其他實施例中為約15奈米至約20奈米。在一些實施例中,帽蓋絕緣層20配置於側壁間隔物30之上,而在其他實施例中,側壁間隔物30配置於帽蓋絕緣層20的側壁上。
進一步地,如第2A圖及第2B圖所示,形 成層間介電層40之前,底部接觸蝕刻停止層33形成於閘極結構及源極/汲極磊晶區50之上。在一些實施例中,底部接觸蝕刻停止層33的膜厚度為約1奈米至約20奈米。
帽蓋絕緣層20包含一或多層絕緣材料,例如氮化矽基材料,包含SiN、SiON、SiCN、SiOCN或任何其他適合的介電材料。
側壁間隔物30由異於帽蓋絕緣層20的材料製成且包含一或多層絕緣材料,例如氮化矽基材料,包含SiN、SiON、SiCN、SiOCN或任何其他適合的介電材料。底部接觸蝕刻停止層33由異於帽蓋絕緣層20及側壁間隔物30的材料製成,且包含一或多層絕緣材料,例如氮化矽基材料,包含SiN、SiON、SiCN、SiOCN或任何其他適合的介電材料。第一層間介電層40包含一或多層氧化矽、SiOC、SiOCN或SiCN或其他低介電常數材料,或多孔材料,或任何其他適合的介電材料。第一層間介電層40可藉由低壓化學氣相沉積(low pressure chemical vapor deposition,LPCVD)、電漿CVD、流動式CVD或其他適合的膜形成方法來形成。
底層接觸蝕刻停止層33的材料、側壁間隔物30、帽蓋絕緣層20的材料及第一層間介電層40的材料可彼此相異,使得此些層體可被選擇性蝕刻。在一些實施例中,底層接觸蝕刻停止層33由SiN 或SiCN製成;側壁間隔物30由SiO2、SiOCN、SiCN或SiON製成;帽蓋絕緣層20由SiN或SiON製成;以及第一層間介電層40由SiO2製成。
接著,如第3A圖及第3B圖所示,遮罩層60形成於第2A圖及第2B圖中的結構之上。遮罩層60可為單層或多層,且可包含阻層、介電層、導電層、金屬層及/或多晶或非晶層(例如:多晶/非晶矽)。在一些實施例中,遮罩層60包含下方介電層62、中層64及上方介電層66。在某些實施例中,下層62為氧化矽層,中層64為TiN層及上層66為氧化矽層。遮罩層60之各層可藉由CVD、物理氣相沉積(physical vapor deposition,PVD)(例如濺鍍),或原子層沉積(atomic layer deposition,ALD)或任何其他適合的膜形成方法來形成。
然後,如第4A圖及第4B圖所示,透過微影技術及蝕刻操作對上層66進行圖案化,並利用圖案化的上層66對中層64進行圖案化。進一步地,以圖案化的中層64做為蝕刻遮罩,對下層62及層間介電層40進行圖案化,藉此形成開口65。以X方向來看,開口65的寬度W1等於或大於相鄰金屬閘極結構10之間的距離。以Y方向來看,開口65的寬度W2等於或小於相鄰源極/汲極磊晶區50之間的距離。
第4C圖及第4E圖繪示用於微影操作中製造開口65的遮罩開口圖案67之平面圖。在第4C圖 中,其實質上係對應至第2A圖至第7E圖中對實施例所做的解釋,三個遮罩開口圖案67分別配置以部分重疊源極/汲極磊晶區50及金屬閘極結構10。在其他實施例中,如第4D圖所示,遮罩開口圖案67'配置以重疊相鄰閘極結構10及源極/汲極磊晶區50之兩個間距。在其他實施例中,如第4E圖所示,遮罩開口圖案67"亦覆蓋到源極/汲極磊晶區未形成於鰭狀結構5的區域。在一些實施例中,多於一個開口圖案67、67'及/或67"可被合併使用。
在蝕刻層間介電層40的期間,帽蓋絕緣層20的上方及/或側邊部分亦會受到蝕刻,導致V形開口朝方向Z形成於開口65的頂部附近。在一些實施例中,側壁間隔物30及/或底部接觸蝕刻停止層33亦受部分蝕刻。
在一些實施例中,如第4B圖所示,層間介電層40的蝕刻實質上止於覆蓋在源極/汲極磊晶層50上的底部接觸蝕刻停止層33。尤其,當相鄰源極/汲極磊晶層50之間的間距小時,蝕刻作用停止於底部接觸蝕刻停止層33。在此情況下,部分層間介電層40殘留於開口65的底部。在一些實施例中,當相鄰源極/汲極磊晶層50之間的間距大時,蝕刻繼續進行並停止在配置於隔離絕緣層15上的底部接觸蝕刻停止層33。在其他實施例中,無層間介電層40殘留於後續形成的介電填充層70與隔離絕緣層15之 間。
然後,如第5A圖及第5B圖所示,介電填充層70形成於開口65中。舉例而言,介電填充層70由SiN或SiCN製成,其在稀釋氫氟酸濕式蝕刻中對SiO2具有高蝕刻選擇性(高於約10或約100)。
介電填充層70可藉由CVD、PVD(例如濺鍍),或ALD或任何其他適合的膜形成方法來形成。執行平坦化操作(例如:化學機械研磨(CMP))以移除層間介電層40上多餘的材料。如第5A圖及第5B圖所示,介電填充層70填補被蝕刻的帽蓋絕緣層20。若側壁間隔物30及/或底部接觸蝕刻停止層33在蝕刻層間介電層時亦受到蝕刻,介電填充層70可填補被蝕刻的側壁間隔物30及/或底部接觸蝕刻停止層33。
如第5B圖所示及上述所提,當相鄰源極/汲極磊晶層50之間的間距小時,部分層間介電層41殘留在介電填充層70的底部。
然後,如第6A圖及第6B圖所示,層間介電層40藉由濕式蝕刻移除。在一些實施例中,蝕刻溶液為稀釋氫氟酸(DHF)。在一些實施例中,氫氟酸在稀釋氫氟酸中的濃度為約1wt%。與乾式蝕刻不同的是,採用稀釋氫氟酸濕式蝕刻不會有聚合物的形成。因此,即使在小空間/區域中,氫氟酸濕式蝕刻可移除第一層間介電層40。
在本發明實施例中,層間介電層40由SiO2 或氧化矽基材料所製成,而閘極帽蓋層20、底部接觸蝕刻停止層33及介電填充層70由SiN或SiCN製成。
1wt%稀釋氫氟酸中,SiO2及SiN間的蝕刻選擇性為約10,而SiO2及SiCN間的蝕刻選擇性為約100或更高。據此,層間介電層40可被稀釋氫氟酸完全移除而不會使閘極帽蓋層20、底部接觸蝕刻停止層33及/或介電填充層70受到損害。
接著,如第7A圖至第7E圖所示,利用乾式蝕刻及/或濕式蝕刻移除配置於源極/汲極磊晶層50上的底部接觸蝕刻停止層33以形成接觸開口,並接著沉積用於矽化物形成的金屬層81。金屬層81可藉由CVD、PVD或ALD,或任何其他適合的膜形成方法來形成。形成金屬層81之後,執行熱操作(例如:快速熱退火操作)以自源極/汲極磊晶區域50的組成分(例如:Si)及金屬層81的金屬(例如:W、Ni、Co、Ti及/或Mo)形成矽化物層82。在一些實施例中,由於在形成金屬層81的期間可形成矽化物,故不進行熱操作。如第7B圖所示,在一些實施例中,金屬層81殘留在介電填充層70的側邊而無形成矽化物層。
形成矽化物層82之後,導電材料84填充於接觸開口中,藉此形成源極/汲極接觸80。
在一些實施例中,導電材料層84包含主 體金屬層之黏附(膠)層之包覆層。黏附層包含一或多層導電材料。在一些實施例中,黏附層可包含TiN層形成於Ti層之上。任何其他適合的導電材料都可被使用。在一些實施例中,TiN層及Ti層各自的厚度為約1奈米至約5奈米。黏附層可藉由CVD、PVD、ALD、電鍍或其組合,或其他適合的膜形成方法來形成。黏附層係用於防止主體金屬層剝落。在一些實施例中,主體金屬層係直接形成於接觸開口中而無使用黏附層。在此情況下,主體金屬層係直接接觸矽化物層55。
在一些實施例中,主體金屬層為Co、W、Mo及Cu其中之一,或任何其他適合的導電材料。在一實施例中,使用Cu作為主體金屬材料層。主體金屬層可藉由CVD、PVD、ALD、電鍍或其組合,或其他適合的膜形成方法來形成。
形成導電材料層84之後,執行平坦化操作(如CMP)或回蝕操作以便移除多餘的材料。
第7C圖至第7E圖繪示對應至第4C圖至第4E圖之平面圖。介電填充層70沿方向Y將相鄰的源極/汲極接觸80分隔開來。如第7B圖至第7E圖所示,在平面圖中,介電填充層70為條形、島形或L形。在其他實施例中,就平面圖而言,介電填充層70為T形或H形。沿方向Y來看,介電填充層70可分隔(物理性或電性)一對源極/汲極接觸80且亦能覆蓋部分不 應形成源極/汲極接觸80的地方。舉例而言,介電填充層70配置於相鄰兩源極/汲極磊晶層間的空間及/或上方無形成源極/汲極磊晶層的鰭狀結構。
應理解的是,第7A圖至第7E圖中所示的元件可進一步透過互補式金屬氧化半導體(CMOS)製程形成各種特徵,例如互連金屬層、介電層、鈍化層等等。
第7F圖及第7G圖係依據本揭露其他實施例,繪示半導體元件的剖視圖。
如前述所提,用於形成開口65的蝕刻操作止於不同層且部分層間介電層40可或不可殘留於後續形成的介電填充層70與隔離絕緣層15之間。
舉例而言,在第7F圖中,層間介電層40之部分42殘留在源極/汲極磊晶層50的下方部分,而介電填充層70則直接接觸底部接觸蝕刻停止層33。在第7G圖中,介於兩相鄰源極/汲極磊晶層50之間的介電層40藉由用於形成開口65的蝕刻作用而被完全移除,隨後介電填充層70填滿充源極/汲極磊晶層50的下方部分並直接接觸源極/汲極磊晶層50及底部接觸蝕刻停止層33。
此處所述的各種實施例或實施方式提供若干優於現存技術的優點。舉例來說,透過濕式蝕刻,可從諸如直徑約10奈米或更小的深接觸孔之小間距中移除層間介電層材料(SiO2)。進一步地,因蝕 刻作用而損失的金屬閘極之帽蓋絕緣層可藉介電填充層修補,其可增強金屬閘極周圍的電性分隔(絕緣)。
應將理解的是,本文沒有必要討論所有的優點,所有實施例或實施方式無需特定優點,並且其他實施例或實施方式可提供不同的優點。
根據本揭露之一實施態樣,製造半導體元件的方法中,層間介電層形成於底層結構之上。底層結構包含:複數個閘極結構,各具有金屬閘極及帽蓋絕緣層配置於金屬閘極之上;複數個源極/汲極磊晶層配置於兩相鄰的閘極結構之間;以及蝕刻停止層覆蓋此些源極/汲極磊晶層。透過蝕刻作用,開口形成於層間介電層中。介電填充層形成於開口中。透過濕式蝕刻,移除此些源極/汲極磊晶層上方的層間介電層。移除配置於此些源極/汲極磊晶層上的蝕刻停止層,藉此至少暴露出部分此些源極/汲極磊晶層。導電材料形成於此些暴露的源極/汲極磊晶層之上。
在本揭露另一實施態樣中,製造半導體元件的方法中,層間介電層形成於底層結構之上。底層結構包含:第一至第四閘極結構,各具有金屬閘極、複數個側壁間隔物配置於金屬閘極的相對兩側及帽蓋絕緣層配置於金屬閘極之上,且第一至第四閘極結構以此順序沿著第一方向排列。底層結構 進一步包含第一源極/汲極磊晶層與第二源極/汲極磊晶層,皆配置於第二閘極結構與第三閘極結構之間;以及蝕刻停止層覆蓋第一與第二源極/汲極磊晶層。藉由蝕刻在層間介電層中之一領域形成第一開口,此領域包括第一與第二源極/汲極磊晶層之間之區域。介電填充層形成於第一開口中。透過濕式蝕刻,移除配置於第一與第二源極/汲極磊晶層上方的層間介電層,藉此分別形成第二開口和第三開口,以及移除配置於第一閘極結構與第二閘極結構之間的層間介電層,而形成第四開口。移除配置於第一及第二源極/汲極磊晶層之上的蝕刻停止層,藉此至少部分地暴露出第一及第二源極/汲極磊晶層。形成導電材料於暴露的第一與第二源極/汲極磊晶層之上,藉此形成第一源極/汲極接觸於第一源極/汲極磊晶層上以及第二源極/汲極接觸於第二源極/汲極磊晶層上,以及形成於第四開口中,藉此形成接觸條。
在本揭露另一實施態樣中,半導體元件包含:隔離絕緣層;複數個鰭狀結構自隔離絕緣層凸出;複數個閘極結構,各具有金屬閘極及帽蓋絕緣層配置於金屬閘極上;第一源極/汲極磊晶層與第二源極/汲極磊晶層,皆配置於兩相鄰的此些閘極結構之間;第一導電接觸配置於第一源極/汲極磊晶層上,以及第二導電接觸配置於第二源極/汲極磊晶層上;分離隔離區配置於第一與第二導電接觸之間; 以及絕緣層配置於分離隔離區與隔離絕緣層之間。分離隔離區係由異於絕緣層的材料所製成。
前文概述數個實施例之特徵以使得熟習該項技術者可更好地理解本揭露之態樣。熟習該項技術者應瞭解,可容易地將本揭露內容用作設計或修改用於實現相同目的及/或達成本文引入之實施例的相同優點之其他製程及結構之基礎。熟習該項技術者亦應認識到,此類等效物構造不違背本揭露內容之精神及範疇,且可在不違背本揭露內容之精神及範疇之情況下於此作出各種變化、替代以及變更。
Claims (20)
- 一種半導體元件的製造方法,包含:形成一層間介電層於一底層結構之上,該底層結構包含:複數個閘極結構,各具有一金屬閘極及一帽蓋絕緣層配置於該金屬閘極之上;複數個源極/汲極磊晶層,配置於兩相鄰的該些閘極結構之間;以及一蝕刻停止層,覆蓋該些源極/汲極磊晶層;藉由蝕刻以形成一開口於該層間介電層中;形成一介電填充層於該開口中;利用濕式蝕刻以移除該些源極/汲極磊晶層上方的該層間介電層;移除配置於該些源極/汲極磊晶層上的該蝕刻停止層,藉此至少暴露出部分該些源極/汲極磊晶層;以及形成一導電材料於該些暴露的源極/汲極磊晶層之上。
- 如申請專利範圍第1項所述之方法,其中用於該蝕刻停止層、該帽蓋絕緣層及該介電填充層的介電材料相異於用於該層間介電層的一介電材料。
- 如申請專利範圍第2項所述之方法,其中用於該蝕刻停止層的介電材料與用於該介電填充層的介電材料相同。
- 如申請專利範圍第1項所述之方法,其中:該蝕刻停止層係選自由SiN及SiCN所組成的群組中至少一者而製成,該帽蓋絕緣層係選自由SiN及SiON所組成的群組中至少一者而製成,該介電填充層係選自由SiN及SiCN所組成的群組中至少一者而製成,且該層間介電層係由SiO 2所製成。
- 如申請專利範圍第4項所述之方法,其中:各該閘極結構進一步包含複數個側壁間隔物,形成於該金屬閘極的相對兩側上;且該些側壁間隔物係為選自由SiCN及SiOCN所組成之群組中的至少一者所製成。
- 如申請專利範圍第1項所述之方法,其中該濕式蝕刻是使用稀釋氫氟酸。
- 如申請專利範圍第1項所述之方法,其中在形成該開口的步驟中,該帽蓋絕緣層被部分地移除,且該介電填充層被形成於該帽蓋絕緣層之一部分上,其位於該帽蓋絕緣層被部分地移除之處。
- 如申請專利範圍第7項所述之方法,其中:各該閘極結構進一步包含複數個側壁間隔物形成於該金屬閘極的相對兩側上;以及形成該開口的步驟中,該蝕刻停止層及該些側壁間隔物被部分地移除,且該介電填充層形成以接觸該些側壁間隔物。
- 如申請專利範圍第1項所述之方法,其中該開口是藉由使用包含TiN層的一硬遮罩圖案的乾式蝕刻而形成。
- 如申請專利範圍第1項所述之方法,其中:形成該開口後,部分的該層間介電層殘留在該開口下方;且該介電填充層係形成於該開口內之殘留的該 層間介電層的上方。
- 一種製造半導體元件的方法,包含:形成一層間介電層於一底層結構之上,該底層結構包含:第一至第四閘極結構,各具有一金屬閘極、複數個側壁間隔物配置於該金屬閘極相對兩側及一帽蓋絕緣層配置於該金屬閘極之上,且該第一至第四閘極結構以此順序沿著一第一方向排列;一第一源極/汲極磊晶層與一第二源極/汲極磊晶層,皆配置於該第二閘極結構與該第三閘極結構之間;以及一蝕刻停止層,覆蓋該第一與第二源極/汲極磊晶層;藉由蝕刻在該層間介電層中之一領域形成一第一開口,該領域包括該第一與該第二源極/汲極磊晶層之間之一區域;形成一介電填充層於該第一開口中;利用濕式蝕刻,移除配置於該第一與第二源極/汲極磊晶層上方的該層間介電層,藉此分別形成一第二開口和一第三開口,以及移除配置於該第一閘極結構與該第二閘極結構之間的該層間介電 層,而形成一第四開口;移除配置於該第一及該第二源極/汲極磊晶層之上的該蝕刻停止層,藉此至少部分地暴露出該第一及第二源極/汲極磊晶層;以及形成一導電材料於暴露的該第一及該第二源極/汲極磊晶層之上,藉此形成一第一源極/汲極接觸於該第一源極/汲極磊晶層上以及一第二源極/汲極接觸於該第二源極/汲極磊晶層上,以及形成於該第四開口中,藉此形成一接觸條。
- 如申請專利範圍第11項所述之方法,其中用於該蝕刻停止層、該帽蓋絕緣層、該側壁間隔物及該介電填充層的介電材料相異於用於該層間介電層的一介電材料。
- 如申請專利範圍第11項所述之方法,其中:該蝕刻停止層係選自由SiN及SiCN所組成的群組中至少一者而製成,該帽蓋絕緣層係選自由SiN及SiON所組成的群組中至少一者而製成,該側壁間隔物係選自由SiN及SiOCN所組成的群組中至少一者而製成,該介電填充層係選自由SiN及SiCN所組成的 群組中至少一者而製成,該層間介電層係由SiO 2所製成。
- 如申請專利範圍第11項所述之方法,其中該濕式蝕刻是使用稀釋氫氟酸。
- 如申請專利範圍第11項所述之方法,其中形成該第一開口的步驟中,該帽蓋絕緣層被部分地移除,且該介電填充層被形成於該帽蓋絕緣層被移除的一部分上。
- 如申請專利範圍第15項所述之方法,其中形成該第一開口的步驟中,該蝕刻停止層以及該第二和該第三閘極結構的該些側壁間隔物被部分地移除,且該介電填充層被形成以接觸該第二和該第三閘極結構的該些側壁間隔物。
- 如申請專利範圍第11項所述之方法,其中該第一開口是藉由使用包含TiN層的一硬遮罩圖案的乾式蝕刻而形成。
- 如申請專利範圍第11項所述之方法,其中:在形成該第一開口之後,部分的該層間介電層 殘留在該第一開口下方;且該介電填充層係形成在該第一開口中之殘留的該層間介電層的上方。
- 一種半導體元件,包含:一隔離絕緣層;複數個鰭狀結構,自該隔離絕緣層凸出;複數個閘極結構,各具有一金屬閘極及一帽蓋絕緣層配置於該金屬閘極上;一第一源極/汲極磊晶層及一第二源極/汲極磊晶層,皆配置於兩相鄰的該些閘極結構之間;一第一導電接觸,配置於該第一源極/汲極磊晶層上,以及一第二導電接觸配置於該第二源極/汲極磊晶層上;一分離隔離區,配置於該第一與該第二導電接觸之間;以及一絕緣層,配置於該分離隔離區與該隔離絕緣層之間,其中該分離隔離區係由異於該絕緣層的材料所製成。
- 如申請專利範圍第19項所述之元件,其中該分離隔離區是由一或多層的SiN及SiCN而製成。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201662440146P | 2016-12-29 | 2016-12-29 | |
US62/440,146 | 2016-12-29 | ||
US15/649,909 US10121675B2 (en) | 2016-12-29 | 2017-07-14 | Semiconductor device and a method for fabricating the same |
US15/649,909 | 2017-07-14 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201824448A true TW201824448A (zh) | 2018-07-01 |
TWI656602B TWI656602B (zh) | 2019-04-11 |
Family
ID=62708452
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW106136206A TWI656602B (zh) | 2016-12-29 | 2017-10-20 | 半導體元件及其製造方法 |
Country Status (4)
Country | Link |
---|---|
US (4) | US10121675B2 (zh) |
KR (1) | KR102024431B1 (zh) |
CN (1) | CN108257871B (zh) |
TW (1) | TWI656602B (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10998421B2 (en) | 2018-07-16 | 2021-05-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Reducing pattern loading in the etch-back of metal gate |
TWI807783B (zh) * | 2021-04-22 | 2023-07-01 | 台灣積體電路製造股份有限公司 | 半導體結構及其製造方法 |
TWI821993B (zh) * | 2021-07-23 | 2023-11-11 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10121675B2 (en) * | 2016-12-29 | 2018-11-06 | Taiwan Semiconductor Manufacturing Co., Ltd | Semiconductor device and a method for fabricating the same |
US10483372B2 (en) * | 2017-09-29 | 2019-11-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Spacer structure with high plasma resistance for semiconductor devices |
KR102460719B1 (ko) * | 2018-07-20 | 2022-10-31 | 삼성전자주식회사 | 반도체 소자 및 이의 제조 방법 |
US10964598B2 (en) * | 2019-07-18 | 2021-03-30 | Globalfoundries U.S. Inc. | Methods of forming source/drain regions of a FinFET device and the resulting structures |
US11127684B2 (en) * | 2019-10-18 | 2021-09-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Low-resistance interconnect structures |
US11482421B2 (en) | 2019-10-29 | 2022-10-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of forming a semiconductor device by a replacement gate process |
DE102020107241A1 (de) * | 2019-10-29 | 2021-04-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Finnen-feldeffekttransistor-bauelement und verfahren zu dessen herstellung |
KR102663811B1 (ko) * | 2019-11-06 | 2024-05-07 | 삼성전자주식회사 | 집적회로 소자 및 이의 제조 방법 |
US11728223B2 (en) * | 2019-12-20 | 2023-08-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and methods of manufacture |
DE102020126070A1 (de) * | 2020-03-31 | 2021-09-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Kontaktbildungsverfahren und entsprechende struktur |
US11489053B2 (en) | 2020-04-09 | 2022-11-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method |
US11764220B2 (en) | 2020-04-27 | 2023-09-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of manufacturing a semiconductor device by patterning a serpentine cut pattern |
TWI773277B (zh) * | 2020-04-29 | 2022-08-01 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
US11532712B2 (en) | 2020-04-29 | 2022-12-20 | Taiwan Semiconductor Manufacturing Company Limited | Interconnect structures for semiconductor devices and methods of manufacturing the same |
US11257712B2 (en) * | 2020-05-13 | 2022-02-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Source/drain contact formation methods and devices |
US11984488B2 (en) | 2020-07-31 | 2024-05-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Multigate device with air gap spacer and backside rail contact and method of fabricating thereof |
US11652149B2 (en) * | 2020-08-13 | 2023-05-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Common rail contact |
KR20220028681A (ko) * | 2020-08-31 | 2022-03-08 | 삼성전자주식회사 | 반도체 장치 |
US11929314B2 (en) * | 2021-03-12 | 2024-03-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Interconnect structures including a fin structure and a metal cap |
KR20220162980A (ko) | 2021-06-02 | 2022-12-09 | 삼성전자주식회사 | 반도체 장치 및 이의 제조 방법 |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7105390B2 (en) | 2003-12-30 | 2006-09-12 | Intel Corporation | Nonplanar transistors with metal gate electrodes |
US7268058B2 (en) * | 2004-01-16 | 2007-09-11 | Intel Corporation | Tri-gate transistors and methods to fabricate same |
KR100610496B1 (ko) * | 2004-02-13 | 2006-08-09 | 삼성전자주식회사 | 채널용 핀 구조를 가지는 전계효과 트랜지스터 소자 및 그제조방법 |
US7700983B2 (en) * | 2005-12-15 | 2010-04-20 | Qimonda Ag | Transistor, memory cell, memory cell array and method of forming a memory cell array |
JP2007180310A (ja) * | 2005-12-28 | 2007-07-12 | Toshiba Corp | 半導体装置 |
US8816444B2 (en) | 2011-04-29 | 2014-08-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | System and methods for converting planar design to FinFET design |
US9236267B2 (en) | 2012-02-09 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cut-mask patterning process for fin-like field effect transistor (FinFET) device |
US8785285B2 (en) | 2012-03-08 | 2014-07-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices and methods of manufacture thereof |
US8860148B2 (en) | 2012-04-11 | 2014-10-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for FinFET integrated with capacitor |
US8524592B1 (en) * | 2012-08-13 | 2013-09-03 | Globalfoundries Inc. | Methods of forming semiconductor devices with self-aligned contacts and low-k spacers and the resulting devices |
US8823065B2 (en) | 2012-11-08 | 2014-09-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
US9105490B2 (en) | 2012-09-27 | 2015-08-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
US8772109B2 (en) | 2012-10-24 | 2014-07-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus and method for forming semiconductor contacts |
US9236300B2 (en) | 2012-11-30 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact plugs in SRAM cells and the method of forming the same |
KR20140108960A (ko) * | 2013-03-04 | 2014-09-15 | 삼성전자주식회사 | 듀얼 금속 실리사이드층을 갖는 반도체 장치의 제조 방법 |
US9136106B2 (en) | 2013-12-19 | 2015-09-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for integrated circuit patterning |
US9508844B2 (en) | 2014-01-06 | 2016-11-29 | Taiwan Semiconductor Manufacturing Company Limited | Semiconductor arrangement and formation thereof |
US9165838B2 (en) | 2014-02-26 | 2015-10-20 | Taiwan Semiconductor Manufacturing Company Limited | Methods of forming low resistance contacts |
EP3120388A4 (en) | 2014-03-21 | 2017-11-29 | Intel Corporation | Techniques for integration of ge-rich p-mos source/drain contacts |
KR102202753B1 (ko) | 2014-08-11 | 2021-01-14 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
US9324656B1 (en) | 2015-03-09 | 2016-04-26 | Globalfoundries Inc. | Methods of forming contacts on semiconductor devices and the resulting devices |
KR102374108B1 (ko) | 2015-06-02 | 2022-03-14 | 삼성전자주식회사 | 스트레서를 갖는 반도체 장치 및 그 제조 방법 |
US9520482B1 (en) | 2015-11-13 | 2016-12-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of cutting metal gate |
US9947657B2 (en) * | 2016-01-29 | 2018-04-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and a method for fabricating the same |
US9601497B1 (en) * | 2016-04-28 | 2017-03-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Static random access memory and method of manufacturing the same |
US10121675B2 (en) * | 2016-12-29 | 2018-11-06 | Taiwan Semiconductor Manufacturing Co., Ltd | Semiconductor device and a method for fabricating the same |
-
2017
- 2017-07-14 US US15/649,909 patent/US10121675B2/en active Active
- 2017-09-27 KR KR1020170125203A patent/KR102024431B1/ko active IP Right Grant
- 2017-10-19 CN CN201710979479.1A patent/CN108257871B/zh active Active
- 2017-10-20 TW TW106136206A patent/TWI656602B/zh active
-
2018
- 2018-09-12 US US16/129,741 patent/US10546755B2/en active Active
-
2020
- 2020-01-28 US US16/774,823 patent/US10872781B2/en active Active
- 2020-12-21 US US17/129,649 patent/US11581193B2/en active Active
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10998421B2 (en) | 2018-07-16 | 2021-05-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Reducing pattern loading in the etch-back of metal gate |
TWI741269B (zh) * | 2018-07-16 | 2021-10-01 | 台灣積體電路製造股份有限公司 | 半導體元件及其製程方法 |
US11626506B2 (en) | 2018-07-16 | 2023-04-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Reducing pattern loading in the etch-back of metal gate |
US12034059B2 (en) | 2018-07-16 | 2024-07-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Reducing pattern loading in the etch-back of metal gate |
TWI807783B (zh) * | 2021-04-22 | 2023-07-01 | 台灣積體電路製造股份有限公司 | 半導體結構及其製造方法 |
TWI821993B (zh) * | 2021-07-23 | 2023-11-11 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
Also Published As
Publication number | Publication date |
---|---|
US20200243344A1 (en) | 2020-07-30 |
US20210143018A1 (en) | 2021-05-13 |
CN108257871B (zh) | 2021-09-03 |
US10546755B2 (en) | 2020-01-28 |
US11581193B2 (en) | 2023-02-14 |
KR20180078126A (ko) | 2018-07-09 |
US20190013208A1 (en) | 2019-01-10 |
CN108257871A (zh) | 2018-07-06 |
US10872781B2 (en) | 2020-12-22 |
US10121675B2 (en) | 2018-11-06 |
KR102024431B1 (ko) | 2019-09-23 |
TWI656602B (zh) | 2019-04-11 |
US20180190504A1 (en) | 2018-07-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI656602B (zh) | 半導體元件及其製造方法 | |
US11682697B2 (en) | Fin recess last process for FinFET fabrication | |
TWI638428B (zh) | 半導體裝置及其製造方法 | |
US11626327B2 (en) | Methods of fabricating semiconductor devices with mixed threshold voltages boundary isolation of multiple gates and structures formed thereby | |
CN107039526B (zh) | 半导体器件及其制造方法 | |
TWI650869B (zh) | 半導體裝置與其形成方法 | |
KR101910243B1 (ko) | 반도체 장치 및 그 제조 방법 | |
CN109427899B (zh) | 半导体器件及其制造方法 | |
US12068201B2 (en) | Semiconductor devices | |
CN107452795A (zh) | 半导体器件及其制造方法 | |
US9859276B2 (en) | FinFET semiconductor device having fins with stronger structural strength | |
CN107017256B (zh) | 半导体器件中的局部互连件及其制造方法 | |
TWI671858B (zh) | 半導體元件及其製造方法 |