TW201814685A - 顯示裝置 - Google Patents
顯示裝置 Download PDFInfo
- Publication number
- TW201814685A TW201814685A TW105133356A TW105133356A TW201814685A TW 201814685 A TW201814685 A TW 201814685A TW 105133356 A TW105133356 A TW 105133356A TW 105133356 A TW105133356 A TW 105133356A TW 201814685 A TW201814685 A TW 201814685A
- Authority
- TW
- Taiwan
- Prior art keywords
- sub
- pixel unit
- pixel
- power
- power terminal
- Prior art date
Links
- 230000008439 repair process Effects 0.000 claims description 92
- 238000000034 method Methods 0.000 claims description 19
- 238000010586 diagram Methods 0.000 description 15
- 239000002184 metal Substances 0.000 description 15
- 229910052751 metal Inorganic materials 0.000 description 15
- 230000003287 optical effect Effects 0.000 description 15
- 101100042610 Arabidopsis thaliana SIGB gene Proteins 0.000 description 14
- 101100421503 Arabidopsis thaliana SIGA gene Proteins 0.000 description 7
- 101100294408 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) MOT2 gene Proteins 0.000 description 7
- 230000008569 process Effects 0.000 description 7
- 101150117326 sigA gene Proteins 0.000 description 7
- 230000000694 effects Effects 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 6
- 101100322249 Caenorhabditis elegans lev-1 gene Proteins 0.000 description 4
- 238000001514 detection method Methods 0.000 description 4
- 230000008901 benefit Effects 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000005669 field effect Effects 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 230000008054 signal transmission Effects 0.000 description 3
- 238000005476 soldering Methods 0.000 description 3
- KZNMRPQBBZBTSW-UHFFFAOYSA-N [Au]=O Chemical compound [Au]=O KZNMRPQBBZBTSW-UHFFFAOYSA-N 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 229910001922 gold oxide Inorganic materials 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 230000002238 attenuated effect Effects 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000010894 electron beam technology Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000001568 sexual effect Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 238000003466 welding Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/20—Sequence of activities consisting of a plurality of measurements, corrections, marking or sorting steps
- H01L22/22—Connection or disconnection of sub-entities or redundant parts of a device in response to a measurement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/15—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
- H01L27/153—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
- H01L27/156—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136254—Checking; Testing
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2203/00—Function characteristic
- G02F2203/69—Arrangements or methods for testing or calibrating a device
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/08—Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/10—Dealing with defective pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2003—Display of colours
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/58—Optical field-shaping elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
- H10K71/861—Repairing
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Theoretical Computer Science (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
一種顯示裝置,包含多個畫素修補區塊,每一畫素修補區塊包含第一子畫素單元與第二子畫素單元。第一子畫素單元具有第一電源端與第二電源端,且其第一電源端電性耦接第一電力線,第二電源端電性耦接第二電力線。第二子畫素單元具有第一電源端與第二電源端,且其第一電源端電性耦接第一電力線,第二電源端電性耦接第三電力線。第二子畫素單元與第一子畫素單元相鄰,且均用以產生第一色光。畫素修補區塊其中有第一畫素修補區塊,第一畫素修補區塊的第一子畫素單元的第二電源端與第二子畫素單元的第二電源端電性耦接。
Description
本發明係關於一種顯示裝置,特別是一種具有光學補償特性的顯示裝置。
隨著面板產業的快速發展,面板的製程技術也越趨成熟。應用發光二極體(Light-emitting diode, LED)的顯示面板也越來越普及。然而,發光二極體於製程過程中,可能常因某些因素而導致損毀,從而使面板修補發生的可能性增加。為了避免這個問題,以現行的做法來說,係於面板畫素內安裝多顆的發光二極體。此一方法雖然可以減少面板修補發生的可能性,但卻衍生出發光二極體的使用成本增加,以及面板畫素內可利用空間的縮減的問題。
本發明提供一種顯示裝置,可以藉由畫素修補區塊中的子畫素形成預備修補元件,以補償該畫素修補區塊中已損壞的相鄰同色系的子畫素,進而達到顯示裝置的光學補償效果。
依據本發明之一實施例所揭露的一種顯示裝置,具有第一電力線組與第二電力線組。第一電力線組包含第一電力線。第二電力線組包含第二電力線與第三電力線。顯示裝置包含多個畫素修補區塊,每一畫素修補區塊包含第一子畫素單元與第二子畫素單元。第一子畫素單元具有第一電源端與第二電源端。第一子畫素單元的第一電源端電性耦接第一電力線,第一子畫素單元的第二電源端電性耦接第二電力線。第一子畫素單元用以產生第一色光。第二子畫素單元具有第一電源端與第二電源端。第二子畫素單元的第一電源端電性耦接第一電力線,第二子畫素單元的第二電源端電性耦接第三電力線。第二子畫素單元與該第一子畫素單元相鄰,且第二子畫素單元用以產生第一色光。其中畫素修補區塊其中有第一畫素修補區塊,第一畫素修補區塊的第一子畫素單元的第二電源端與第二子畫素單元的第二電源端電性耦接。
本發明所提供的顯示裝置,係藉由將第一畫素修補區塊內的第一子畫素單元的第二電源端電性耦接至相鄰且同色系的第二子畫素單元的第二電源端,進而當所述的第一子畫素單元或第二子畫素單元其中之一損壞時, 可以藉由兩者之間的電性耦接,將電流導向未損壞的子畫素單元使其產生色光,而達到光學補償的效果。
以上之關於本揭露內容之說明及以下之實施方式之說明係用以示範與解釋本發明之精神與原理,並且提供本發明之專利申請範圍更進一步之解釋。
以下在實施方式中詳細敘述本發明之詳細特徵以及優點,其內容足以使任何熟習相關技藝者了解本發明之技術內容並據以實施,且根據本說明書所揭露之內容、申請專利範圍及圖式,任何熟習相關技藝者可輕易地理解本發明相關之目的及優點。以下之實施例係進一步詳細說明本發明之觀點,但非以任何觀點限制本發明之範疇。
本揭示中所的用語一般具有其在本揭示背景領域中的通常意思,以及其在特定背景中使用時的意義。某些特定用以描述本揭示的用語將於後定義及討論,或是在說明書中的其他地方討論,以供做為本領域技術人員了解本揭示說明。除此之外,同一事物可能會以超過一種方式來說明,其意義應了解為可選擇是多種說明方式的其中之一或整體意思。因此,在本文中會使用可替換性的語言以及同義詞來表現任何一個或多個的用語,不論此用語是否有在本文中進行精闢的闡述或是討論,使用可替換性的語言以及同義詞均不具特定意義。本揭示提供某些用語的同義詞。一或多個常用的同義詞並不排除其他同義詞的使用。本說明書中任何部分所提到的例子,包含所討論的任何用語的例子,均僅用來說明,並無限制本揭示的範圍及意義或是任何當作例子來說明的用語。同樣地,本揭示也不受限於本說明書所提供的各種實施例。
可被理解的是,當稱一元件(電性)耦接於另一元件時,其可為直接(電性)耦接其他元件、或介於其中間之元件可出現在其間。相反地,當稱一元件直接(電性)耦接於另一元件時,並無介於中間之元件出現。如於本文所使用,用語「和/或」包含一個或多個相關之列出項目的任一與所有組合。
另一可被理解的是,本文對於訊號傳遞或提供的描述,經傳輸的訊號可能會產生衰減或失真,但仍與傳輸之前的訊號具有對應的關係,通常不因傳輸過程中產生的衰減或失真情形而排除訊號發射端與訊號接收端兩訊號的對應關係。除此之外,訊號的傳遞以及接收端之間也可以具有訊號的緩衝及/或訊號的強化單元,以補償訊號的衰減,但此並不影響訊號發射端與訊號接收端兩訊號的對應關係。
另一可被理解的是,當稱一元件位於另一元件上(on, above)時,其可為直接位於其他元件上、或介於其中間之元件可出現在其間。相反地,當稱一元件直接位於另一元件上時,並無介於中間之元件出現。用語「和/或」包含一個或多個相關之列出項目的任一與所有組合。
另一可被理解的是,雖然在本揭示使用「第一」、「第二」和「第三」等用語來描述各種元件、零件、區域、層和/或部分,但此些用語不應限制此些元件、零件、區域、層和/或部分。此些用語僅用以區別一元件、零件、區域、層和/或部分與另一元件、零件、區域、層和/或部分。因此,可在不偏離本揭示所教示的情況下,將以下討論之第一元件、零件、區域、層和/或部分稱為第二元件、零件、區域、層和/或部分。
於本文所使用之用語僅用於描述特定實施例之目的,並非用以限制本揭示。如於本文所使用,除非內容清楚指定,單數形式「一」與「該」亦欲包含複數形式。將進一步了解的是,用語「包含」或「具有」應用在說明書中時,明確說明所述特徵、區域、整體、步驟、操作、元素、及/或構件的存在,但並未排除一或更多其他特徵、區域、整體、步驟、操作、元件、零件及/或其族群的存在或加入。
此外,相對用語例如「下」或「底部」、「上」或「頂部」、和「左」或「右」,於本文中可用以描述如圖中所繪示的一元件與另一元件的關係。可被理解的是,除了圖中所描繪的方位外,相對用語意欲包含元件的不同方位。例如:若圖中的元件翻轉,被描述為在此另一元件之「下」側的元件接下來將位於此另一元件之「上」側的方位。因此,例示性用語「下」根據圖之特定方位可包含「下」和「上」的兩方位。相同地,若圖中的元件翻轉,被描述為在另一元件「之下」或「下方」的元件接下來將位於此另一元件「上方」的方位。因此,例示性用語「之下」或「下方」可包含上方和下方的兩方位。
如在本文中所使用的用語「大約」、「約」或「近乎」應大體上意指在給定值或範圍的百分之二十以內,較佳為在百分之十以內,更佳為在百分之五以內。在此所提供的數量為近似,意指若無特別陳述,可以用語「大約」、「約」或「近乎」加以表示。
如在申請專利範圍中以動詞來限定裝置請求項,在特定情形下,依照本領域通常知識者之理解,類似限定可理解為對於結構上的描述而非屬於製造方法得限定。舉例而言:第一元件「焊接」於第二元件、第一元件「設置」於第二元件之上、第一元件「形成」於第二元件、「接地」導線、「經扭曲」的柱體、基板「塗佈」有印刷材料以及導電通孔(via or through hole) 「暴露」其下之金屬電極。
如在本文中所使用的用語「暴露」、「裸露」或「露出」並非意指述元件或結構露出於外部空間中,而可能僅指所述述元件或結構未完全被覆蓋於其上的另一元件給完全覆蓋。
在本文中所使用的用語「包圍」、「圍繞」或類似用語,並不表示圍繞物必須完整圍繞被圍繞物。
在本文中所使用的用語使用的用語「相鄰」、「鄰近」或類似用語,並不表示兩「相鄰」、「鄰近」的元件之間完全沒有其他中間元件。
以下若使用「系統」、「模組」、「功能單元」、「運算單元」以及「處理單元」或類似用語,其可用以指稱特定應用積體電路(Application Specific Integrated Circuit, ASIC)、電子電路、電子電路之整體、邏輯電路之組合、現場可程式邏輯陣列(Field Programmable Gate Array, FPGA)、具有處理指令能力之處理器或者是其他適以執行上述元件之功能的硬體結構,並且也可以用以指稱以上列舉之各種態樣之組合、其部分或是包含上述列舉之各種態樣的結構,例如系統晶片。「系統」、「模組」、「功能單元」、「運算單元」以及「處理單元」或類似用語所指稱之結構,也可以包含記憶體,用以儲存處理器所執行之指令或編碼。
請參照圖1,圖1係依據本發明之一實施例所繪示的顯示裝置的電路架構圖。如圖1所示,顯示裝置10具有第一電力線組PG_1與第二電力線組PG_2。第一電力線組PG_1包含第一電力線PL1。第二電力線組PG_2包含第二電力線PL2與第三電力線PL3。於圖1的實施例中,第一電力線組PG_1更包含了其他更多的電力線PL4~PL11。如圖1所示,顯示裝置10中具有多個畫素Px(由RGB所組成),顯示裝置10包含第一畫素修補區塊PRG_1、第二畫素修補區塊PRG_2、第三畫素修補區塊PRG_3與第四畫素修補區塊PRG_4。第一畫素修補區塊PRG_1包含第一子畫素單元P1與第二子畫素單元P2。第二畫素修補區塊PRG_2包含第三子畫素單元P3與第四子畫素單元P4。第三畫素修補區塊PRG_3包含第五子畫素單元P5與第六子畫素單元P6。第四畫素修補區塊PRG_4包含第七子畫素單元P7與第八子畫素單元P8。於此實施例中,為了方便說明,僅以上述四個畫素修補區塊作為舉例說明。於實務上,顯示裝置10包含更多的畫素修補區塊。
圖1中所示的R, G, B分別表示光的三原色(紅色, 綠色, 藍色) ,每一個R, G, B均分別對應畫素Px中的一個子畫素單元。於實務上,前述子畫素單元個別具有的R, G, B依據各自的灰階值混合就可以產生不同的顏色組合,使得人的眼睛於視覺上可以接收到不同的顏色畫面。於圖1的實施例中,每個子畫素單元具有各自的發光二極體((Light-emitting diode, LED),使每個子畫素單元可以產生色光。舉例來說,第一畫素修補區塊PRG_1所包含的第一子畫素單元P1與第二子畫素單元P2所產生的第一色光係為藍色,而第二畫素修補區塊PRG_21所包含的第三子畫素單元P3與第四子畫素單元P4所產生的第二色光係為紅色。
請一併參照圖1與圖2,圖2係依據本發明之一實施例所繪示的部分第一畫素修補區塊的電路架構圖。第一畫素修補區塊PRG_1所包含的第一子畫素單元P1具有第一電源端T11與第二電源端T12。第一子畫素單元P1的第一電源端T11電性耦接第一電力線PL1,第一子畫素單元P1的第二電源端T12電性耦接第二電力線PL2。具體來說,第一子畫素單元P1的發光二極體的陽極端電性耦接第一電力線PL1,陰極端電性耦接第二電力線PL2。於實務上,電流由第一電力線PL1流入發光二極體的陽極端,再由發光二極體的陰極端流出至第二電力線PL2,而使發光二極體發光。第二子畫素單元P2,具有第一電源端T21與第二電源端T22,第二子畫素單元P2的第一電源端T21電性耦接第一電力線PL1,第二子畫素單元P2的第二電源端T22電性耦接第三電力線PL3。具體來說,第二子畫素單元P2的發光二極體的陽極端電性耦接第一電力線PL1,陰極端電性耦接第三電力線PL3。於實務上,電流由第一電力線PL1流入發光二極體的陽極端,再由發光二極體的陰極端流出至第三電力線PL3,而使發光二極體發光。第二子畫素單元P2與第一子畫素單元P1相鄰。為了方便說明,本發明僅針對第一畫素修補區塊PRG_1作描述,其他的第二畫素修補區塊PRG_2、第三畫素修補區塊PRG_3與第四畫素修補區塊PRG_4係具有相同的電路結構,於此不再贅述。於此實施例中,與其他畫素修補區塊不同的是,第一畫素修補區塊PRG_1的第一子畫素單元P1的第二電源端T11與第二子畫素單元P2的第二電源端T12電性耦接。具體地來說,如圖2所示,第一畫素修補區塊PRG_1包含修補線RL,分別連接第一子畫素單元P1的第二電源端T12與第二子畫素單元P2的第二電源端T22。於一個例子中,所述的修補線RL係以雷射焊接(laser welding)的方式產生,但於其他實施例中,修補線RL係可以其他物理方式產生,本發明不以上述例子為限。
於一實施例中,第一畫素修補區塊PRG_1更具有第一透鏡L1。於一個實施例中,所述的第一透鏡L1係覆蓋修補線RL,如圖2所示。於另一實施例中,請一併參照圖3,圖3係依據本發明之另一實施例所繪示的部分第一畫素修補區塊的電路架構圖。於此實施例中,第一畫素修補區塊PRG_1包含第一透鏡L1,覆蓋第一子畫素單元P1與第二子畫素單元P2。與圖2實施例不同的是,圖3實施例中的第一透鏡L1未覆蓋修補線RL或者未完全覆蓋修補線RL。相較於圖2實施例的態樣,圖3實施例的態樣的好處在於,當修補線RL未焊接完全或是因其他原因導致修補線RL具有瑕疵時,此時不需要將透鏡移除,便可以直接地重新設置修補線RL。於另一個例子中,第一畫素修補區塊PRG_1包含第二透鏡L2與第三透鏡L3。第二透鏡L2覆蓋第一子畫素單元P1,第三透鏡L3覆蓋第二子畫素單元P2。
再於另一個例子中,請參照圖4,圖4係依據本發明之一實施例所繪示的部分第一畫素修補區塊的側視圖及其光型示意圖。如圖4所示,第一畫素修補區塊PRG_1包含第一透鏡L1、第二透鏡L2與第三透鏡L3。當第二子畫素單元P2無法運作時,第一子畫素單元P1可以搭配透鏡的使用,從而產生光學補償的作用,其補償後的光型及其光強度,如圖4所示。於圖4中,光強度LEV1係由可正常運作的第一子畫素單元P1所產生的。光強度LEV2係可正常運作的第一子畫素單元P1對第二子畫素單元P2進行光學補償後所產生的光強度。由圖4可得知,進行光學補償後所得到的光強度LEV2雖然無法完全與光強度LEV1一致,卻可達到大約為光強度LEV1的一半。因此,即使第二子畫素單元P2無法運作,就人的視覺上來說,也不會產生太大的影響。本發明的顯示裝置將第一子畫素單元P1與第二子畫素單元P2通過修補線RL連接的目的是在於利用相鄰且同色系的第一子畫素單元P1與第二子畫素單元P2進行光學補償。舉例來說,當第二子畫素單元P2 中的發光二極體(Light-emitting diode, LED)損壞且第一子畫素單元P1中的發光二極體可以正常運作的時候,可以藉由所設置修補線RL,將原本要流經損壞的第二子畫素單元P2的驅動信號引導至正常運作的第一子畫素單元P1,再搭配第一透鏡L1的設置,使得第一子畫素單元P1的發光二極體可以對第二子畫素單元P2的發光二極體進行光學補償。
於另一實施例中,請參照圖5,圖5係依據本發明之另一實施例所繪示的部分第一畫素修補區塊的電路架構圖。如圖5所示,第一子畫素單元P1具有第一電源端T11與第二電源端T12。第一子畫素單元P1的第一電源端T11電性耦接第一電力線PL2,第一子畫素單元P1的第二電源端T12電性耦接第二電力線PL1。具體來說,第一子畫素單元P1的發光二極體的陰極端電性耦接第一電力線PL2,陽極端電性耦接第二電力線PL1。於實務上,電流由第二電力線PL1流入發光二極體的陽極端,再由發光二極體的陰極端流出至第一電力線PL2,而使發光二極體發光。而第九子畫素單元P9具有第一電源端T91與第二電源端T92。第九子畫素單元P9的第一電源端T91電性耦接第一電力線PL2,第九子畫素單元P9的第二電源端T92電性耦接第三電力線PL4。具體來說,第九子畫素單元P9的發光二極體的陰極端電性耦接第一電力線PL2,陽極端電性耦接第三電力線PL4。於實務上,電流由第三電力線PL4流入發光二極體的陽極端,再由發光二極體的陰極端流出至第一電力線PL2,而使發光二極體發光。於此實施例中,第一子畫素單元P1的第二電源端T12與第九子畫素單元P9的第二電源端T92通過修補線RL電性耦接。當第一子畫素單元P1損壞而無法運作時,可以藉由所設置修補線RL,將原本要流經損壞的第一子畫素單元P1的驅動信號引導至可以正常運作的第九子畫素單元P9,進而使得第九子畫素單元P9對第一子畫素單元P1進行光學補償。前述實施例是左右相鄰的子畫素單元進行光學補償,而圖5的實施例中係上下相鄰的第一子畫素單元P1與第九畫素單元P9相互進行光學補償。
以一個具體的例子來說明相鄰的子畫素單元係如何進行光學補償。請一併參照圖2與圖6,圖6係依據本發明之一實施例所繪示的驅動信號的運作時序圖。於圖6的例子中,係假設第一子畫素單元P1中的發光二極體可以正常運作而第二子畫素單元P2中的發光二極體係處於損壞的狀態。如圖6所示,於第一時段T1中,第一畫素修補區塊PRG_1的第一子畫素單元P1的第一電源端T11輸出來自第一電力線PL1的第一驅動信號SIG1至第一畫素修補區塊PRG_1的第一子畫素單元P1。於實務上,所述的第一驅動信號SIG1係用以驅使第一子畫素單元P1產生亮度。當第一畫素修補區塊PRG_1的第一子畫素單元P1接收到第一驅動信號SIG1後,第一驅動信號SIG1會進一步地自前述的第一子畫素單元P1的第二電源端T12輸出至第二電力線PL2,此時,第一子畫素單元P1會依據第一驅動信號SIG1產生對應的亮度。
接下來鄰接於第一時段T1的第二時段T2中,第一畫素修補區塊PRG_1的第一子畫素單元P1的第一電源端T11輸出來自第一電力線PL1的第二驅動信號SIG2至第一畫素修補區塊PRG_1的第一子畫素單元P1。第二驅動信號SIG2進一步地自前述的第一子畫素單元P1的第二電源端T12,通過修補線RL,輸出至第三電力線PL3。所述的第二驅動信號SIG2原本係用以提供給損壞的第二子畫素單元P2中的發光二極體。藉由本發明的第一畫素修補區塊PRG_1所包含的修補線RL,可以將第二驅動信號SIG2引導至可以正常運作的第一子畫素單元P1,使第一子畫素單元P1的發光二極體依據第二驅動信號SIG2產生對應的亮度。如此一來,第二子畫素單元P2在損壞的情況下,仍然可以藉由相鄰的第一子畫素單元P1於第二時段T2中產生對應的亮度,以達到光學補償的效果。藉由將第一子畫素單元P1的第二電源端T12電性耦接到第三電力線PL3,可以透過與相同的驅動時序(用以驅動位損壞的第一畫素修補區塊PRG_1)來驅動經過修補後的第一畫素修補區塊PRG_1。
請參照圖7,圖7係依據本發明之另一實施例所繪示的部分第一畫素修補區塊的電路架構圖。相較於前述的實施例,於此實施例中,第一畫素修補區塊PRG_1包含電晶體T1,並藉由電晶體T1將第一子畫素單元P1與第二子畫素單元P2電性耦接。所述的電晶體T1具有主控端GT、第一端S1與第二端S2。電晶體T1的主控端GT受控於控制信號CS。電晶體T1的第一端S1電性耦接第一子畫素單元P1的第二電源端T12,電晶體T1的第二端S2電性耦接第二子畫素單元P2的第二電源端T22。於此實施例中,同樣係假設第一子畫素單元P1中的發光二極體可以正常運作而第二子畫素單元P2中的發光二極體係處於損壞的狀態。電晶體T1係依據控制信號CS,導通第一子畫素單元P1的第二電源端T12與第二子畫素單元P2的第二電源端T22,以達到光學補償的效果。
於圖7的實施例中,係通過電晶體T1將左右相鄰的第一子畫素單元P1與第二子畫素單元P2電性耦接。請參照圖8,圖8係依據本發明之另一實施例所繪示的第一畫素修補區塊的電路架構圖。相較於圖7,圖8的第一畫素修補區塊包含電晶體T2,將上下相鄰的第一子畫素單元P1與第九子畫素單元P9電性耦接。如圖8所示,電晶體T2具有主控端GT、第一端S3與第二端S4。電晶體T2的主控端GT受控於控制信號CS。電晶體T2的第一端S3電性耦接第九子畫素單元P9的第二電源端T92,電晶體T2的第二端S4電性耦接第一子畫素單元P1的第二電源端T12。於此實施例中,同樣係假設第一子畫素單元P1中的發光二極體可以正常運作而第九子畫素單元P9中的發光二極體係處於損壞的狀態。電晶體T1係依據控制信號CS,導通第一子畫素單元P1的第二電源端T12與第九子畫素單元P9的第二電源端T92,以達到光學補償的效果。
具體來說,請一併參照圖7與圖9,圖9係依據本發明之另一實施例所繪示的電晶體與驅動信號的時序控制圖。電晶體T1係用以於第三時段T3處於不導通狀態,也就是說,如圖7所示,當第一畫素修補區塊PRG_1的第一子畫素單元P1於第三時段T3接收到第一驅動信號SIG1時,會對應地產生第一色光(也就是藍光)時,此時電晶體T1接收到高準位的控制信號CS,而處於不導通狀態。當第二子畫素單元P2於鄰接第三時段T3的第四時段T4內未產生第一色光(也就是藍光)時,於第四時段T4內電晶體T1所接收到的控制信號CS轉變為低準位,而使電晶體T1處於導通狀態。因此,原本係要流經損壞的第二子畫素單元P2 的第二驅動信號SIG2,會通過已導通的電晶體T1而被引導至可以正常運作的第一子畫素單元P1,進而可以藉由第一子畫素單元P1中的發光二極體進行光學的補償。於圖6的實施例中,每個畫素修補區塊(第一畫素修補區塊PRG_1~第四畫素修補區塊PRG_4)均設置有電晶體T1,當發現其中一個畫素修補區塊內的子畫素單元無法正常運作時,才會依據控制信號CS使此畫素修補區塊內的電晶體T1導通,從而進行光學修補。而前述圖2的實施例,係在發現畫素修補區塊有一畫素單元無法正常運作後,才會設置修補線RL,以進行光學修補。於此實施例中,電晶體T1係屬於P 型金氧半場效電晶體。但本發明不以此為限。於其他實施例中,電晶體T1可以是N型金氧半場效電晶體,控制信號CS對應改變,所屬領域具有通常知識當能依據前述實施例,理解其精神,並理解如何適當地調整對應於N型金氧半場效電晶體的控制信號。
請一併參照圖10A~10E與圖11,圖10A~10E係依據本發明之一實施例所繪示的部分第一畫素修補區塊的製作流程各步驟的剖面示意圖。圖11係依據本發明之一實施例所繪示的畫素修補方法流程圖。此畫素修補方法適於圖10A~10E中所述的部分第一畫素修補區塊PRG_1。於部分第一畫素修補區塊PRG_1的製程過程中,一開始係如圖10A所示,部分第一畫素修補區塊PRG_1具有驅動背板20。於驅動背板20上方設置有第一訊號層SS1以及絕緣層21,第一訊號層SS1係對應第一電力線組PG_1。絕緣層21上方設置有第二訊號層SS2,第二訊號層SS2係對應第二電力線組PG_2。絕緣層21係可以用來隔絕第一訊號層SS1與第二訊號層SS2,以避免信號傳輸的過程中產生錯誤。於接下來的圖10B所示,第一子畫素單元P1與第二子畫素單元P2會被設置於絕緣層21上方,圖中第一子畫素單元P1與第二子畫素單元P2均具有發光二極體,其中B代表藍色光,而第一子畫素單元P1具有第一電源端T11與第二電源端T12,第二子畫素單元P2具有第一電源端T21與第二電源端T22。當第一子畫素單元P1與第二子畫素單元P2設置完成後,如接下來的圖10C所示,利用導線CN個別將第一子畫素單元P1與第二子畫素單元P2電性耦接至第一訊號層SS1及第二訊號層SS2。此時,便可以進入圖10中畫素修補方法的方法流程。
如圖11所示,於步驟S202中,首先, 在圖10C的電路架構下,檢測第一子畫素單元P1與第二子畫素單元P2是否產生第一色光(也就是藍光)。具體來說,也就是通過第一訊號層SS1及第二訊號層SS2分別與第一子畫素單元P1的第一電源端T11與第二電源端T12,以及第二子畫素單元P2的第一電源端T21與第二電源端T22的電性耦接,傳送檢測信號至第一子畫素單元P1與第二子畫素單元P2個別所具有的發光二極體,以進行電性檢測,進而可以得知第一子畫素單元P1與第二子畫素單元P2是否能夠正常運作而產生第一色光。若檢測的結果是第一子畫素單元與第二子畫素單元P2均能夠產生第一色光,表示第一子畫素單元P1與第二子畫素單元P2均能夠正常運作,則結束修補方法的流程。若檢測的結果是第一子畫素單元P1能夠產生第一色光,第二子畫素單元P2無法產生第一色光。也就表示,第一子畫素單元P1的發光二極體係可以正常地運作,而第二子畫素單元P2的發光二極體係處於無法運作或損壞的情形。此時,進入步驟S204,以修補線RL將第二子畫素單元P2的第二電源端T22焊接至第一子畫素單元P1的第二電源端T12,如圖10D所示。舉例來說,可以通過加熱方式(例如,雷射或電子束)將金屬材質的修補線的兩端分別接合於第一子畫素單元P1的第二電源端T12與第二子畫素單元P2的第二電源端T22。於實際操作時,係透過修補線焊接至電極E1,進而將第一子畫素單元P1與第二子畫素單元P2連接。當修補線RL被焊接後,於第一畫素修補區塊PRG_1上,覆蓋第一透鏡L1,如圖10E所示。
請參照圖12A~12D,圖12A~12D係依據本發明之另一實施例所繪示的部分第一畫素修補區塊的製作流程各步驟的剖面示意圖。相較於圖8A~8E係以修部線RL進行畫素的修補,圖12A~12D係以電晶體T1作為開關,而達到修補的目的。首先,如圖12A所示,部分第一畫素修補區塊PRG_1具有驅動背板20,其上方設置有第一訊號層SS1與絕緣層21_1~21_3。絕緣層21_1上方設置有第二訊號層SS2。電晶體T1具有第一金屬M1、第二金屬M2、第三金屬M3以及半導體層SL。於實務上,所述第一金屬M1對應閘極端,第二金屬M2對應源極端,而第三金屬M3對應汲極端。如圖12A所示,第一金屬M1、第二金屬M2、第三金屬M3以及半導體層SL被夾設於絕緣層21_1~21_3中。其中第二金屬M2與第三金屬M3分別電性耦接第二訊號層SS2。於接下來的圖12B中,第一子畫素單元P1與第二子畫素單元P2會被設置於絕緣層21_1上方,圖中第一子畫素單元P1與第二子畫素單元P2均具有發光二極體,其中B代表藍色光。第一子畫素單元P1具有第一電源端T11與第二電源端T12,第二子畫素單元P2具有第一電源端T21與第二電源端T22。當兩個畫素單元設置完成之後,在圖12C中,利用導線CN分別將第一子畫素單元P1的第一電源端T11與第二電源端T12,以及第二子畫素單元P2的第一電源端T21與第二電源端T22電性耦接至第一訊號層SS1與第二訊號層SS2。當完成圖12C的流程後,便可以開始測試第一子畫素單元P1與第二子畫素單元P2是否能夠產生第一色光。若測試的結果是第一子畫素單元P1能夠產生第一色光,第二子畫素單元P2無法產生第一色光。則最後於圖12C中,於第一畫素修補區塊PRG_1上,覆蓋上第一透鏡L1。
於一實施例中,圖11的畫素修補方法更包含以第一透鏡L1覆蓋第一子畫素單元P1與第二子畫素單元P2。於製程實務上,可以藉由塗佈的方式,將可透光的材質作為第一透鏡L1覆蓋於第一子畫素單元P1與第二子畫素單元P2的上方。於一實施例中,在以修補線RL將第二子畫素單元P2的第二電源端T22焊接至第一子畫素單元P1的第二電源端T12的步驟之後,將第一透鏡L1覆蓋第一子畫素單元P1與第二子畫素單元P2。而於另一實施例中,在以修補線RL將第二子畫素單元P2的第二電源端T22焊接至第一子畫素單元P1的第二電源端T12的步驟之前,將第一透鏡L1覆蓋第一子畫素單元P1與第二子畫素單元P2。前述的多個實施例僅係針對左右相鄰且同色系的子畫素單元進行說明。然而,所述領域技藝之人可以從前述的多個實施例得知,上下相鄰且同色系的子畫素單元亦可以通過前述的實施方式及原理,從而達到光學補償的效果。
舉例來說,請參照圖13與圖14。圖13係依據本發明之一實施例所繪示的顯示裝置的俯視示意圖,圖14係依據本發明之另一實施例所繪示的顯示裝置的俯視示意圖。如圖13所示,每個畫素Px係由R, G, G, B垂直排列而成,在這個結構下,除了第五畫素修補區塊PRG_5與第六畫素修補區塊PRG_6個別具有的子畫素單元可以左右相互進行光學補償之外,第七畫素修補區塊PRG_7、第八畫素修補區塊PRG_8與第九畫素修補區塊PRG_9 個別具有的子畫素單元更可以與上下或左右相鄰的子畫素單元進行光學補償。又如圖14所示,每個畫素Px由R,G,G,B以正方形的形式排列而成。同樣的道理,在這個結構下,第十畫素修補區塊PRG_10與第十三畫素修補區塊PRG_13個別具有的子畫素單元,可以上下相互進行光學補償。第十一畫素修補區塊PRG_11、第十二畫素修補區塊PRG_12、第十四畫素修補區塊PRG_14與第十五畫素修補區塊PRG_15個別具有的子畫素單元,可以左右相互進行光學補償。而第十六畫素修補區塊PRG_16與第十七畫素修補區塊PRG_17個別具有的子畫素單元,可以上下或左右相互進行光學補償。前述圖13與圖14實施例中顯示裝置的態樣僅係舉例說明,本發明不以上述實施例為限。只要係使用相鄰且同色系的子畫素單元進行光學的補償,均屬於本發明的保護範圍。
綜合以上所述,本發明所提供的顯示裝置,係藉由多個相鄰且同色系的子畫素單元形成子畫素修補區塊。於其中一個子畫素單元損壞的情形之下,將相鄰且同色系的子畫素單元與此損壞的子畫素單元電性耦接,進而將原本要提供至損壞的子畫素單元的驅動信號,引導至其相鄰且同色系的子畫素單元,且搭配透鏡的設置,從而達到光學補償的效果。
雖然本發明以前述之實施例揭露如上,然其並非用以限定本發明。在不脫離本發明之精神和範圍內,所為之更動與潤飾,均屬本發明之專利保護範圍。關於本發明所界定之保護範圍請參考所附之申請專利範圍。
PRG_1‧‧‧第一畫素修補區塊
PRG_2‧‧‧第二畫素修補區塊
PRG_3‧‧‧第三畫素修補區塊
PRG_4‧‧‧第四畫素修補區塊
PRG_5‧‧‧第五畫素修補區塊
PRG_6‧‧‧第六畫素修補區塊
PRG_7‧‧‧第七畫素修補區塊
PRG_8‧‧‧第八畫素修補區塊
PRG_9‧‧‧第九畫素修補區塊
PRG_10‧‧‧第十畫素修補區塊
PRG_11‧‧‧第十一畫素修補區塊
PRG_12‧‧‧第十二畫素修補區塊
PRG_13‧‧‧第十三畫素修補區塊
PRG_14‧‧‧第十四畫素修補區塊
PRG_15‧‧‧第十五畫素修補區塊
PRG_16‧‧‧第十六畫素修補區塊
PRG_17‧‧‧第十七畫素修補區塊
PG_1‧‧‧第一電力線組
PG_2‧‧‧第二電力線組
PL1~PL11‧‧‧電力線
Px‧‧‧畫素
P1‧‧‧第一子畫素單元
P2‧‧‧第二子畫素單元
P3‧‧‧第三子畫素單元
P4‧‧‧第四子畫素單元
P5‧‧‧第五子畫素單元
P6‧‧‧第六子畫素單元
P7‧‧‧第七子畫素單元
P8‧‧‧第八子畫素單元
P9‧‧‧第九子畫素單元
T11‧‧‧第一子畫素單元的第一電源端
T12‧‧‧第一子畫素單元的第二電源端
T21‧‧‧第二子畫素單元的第一電源端
T22‧‧‧第二子畫素單元的第二電源端
T91‧‧‧第九子畫素單元的第一電源端
T92‧‧‧第九子畫素單元的第二電源端
R‧‧‧紅色
G‧‧‧綠色
B‧‧‧藍色
RL‧‧‧修補線
T1、T2‧‧‧電晶體
GT‧‧‧主控端
S1、S3‧‧‧第一端
S2、S4‧‧‧第二端
CS‧‧‧控制信號
T1‧‧‧第一時段
T2‧‧‧第二時段
T3‧‧‧第三時段
T4‧‧‧第四時段
20‧‧‧驅動背板
21、21_1~21_3‧‧‧絕緣層
SIG1‧‧‧第一驅動信號
SIG2‧‧‧第二驅動信號
SS1‧‧‧第一訊號層
SS2‧‧‧第二訊號層
L1‧‧‧第一透鏡
L2‧‧‧第二透鏡
L3‧‧‧第三透鏡
LEV1、LEV2‧‧‧光強度
CN‧‧‧導線
SL‧‧‧半導體層
M1‧‧‧第一金屬
M2‧‧‧第二金屬
M3‧‧‧第三金屬
圖1係依據本發明之一實施例所繪示的顯示裝置的電路架構圖。 圖2係依據本發明之一實施例所繪示的部分第一畫素修補區塊的電路架構圖。 圖3係依據本發明之另一實施例所繪示的部分第一畫素修補區塊的電路架構圖。 圖4係依據本發明之一實施例所繪示的部分第一畫素修補區塊的側視圖及其光型示意圖。 圖5係依據本發明之另一實施例所繪示的部分第一畫素修補區塊的電路架構圖。 圖6係依據本發明之一實施例所繪示的驅動信號的運作時序圖。 圖7係依據本發明之另一實施例所繪示的部分第一畫素修補區塊的電路架構圖。 圖8係依據本發明之另一實施例所繪示的第一畫素修補區塊的電路架構圖。 圖9係依據本發明之另一實施例所繪示的電晶體與驅動信號的時序控制圖。 圖10A~10E係依據本發明之一實施例所繪示的部分第一畫素修補區塊的製作流程各步驟的剖面示意圖。 圖11係依據本發明之一實施例所繪示的畫素修補方法流程圖。 圖12A~12D係依據本發明之另一實施例所繪示的部分第一畫素修補區塊的製作流程各步驟的剖面示意圖。 圖13係依據本發明之一實施例所繪示的顯示裝置的俯視示意圖。 圖14係依據本發明之另一實施例所繪示的顯示裝置的俯視示意圖。
Claims (11)
- 一種顯示裝置,具有一第一電力線組與一第二電力線組,該第一電力線組包含一第一電力線,該第二電力線組包含一第二電力線與一第三電力線,該顯示裝置包含:多個畫素修補區塊,每一該些畫素修補區塊包含:一第一子畫素單元,具有一第一電源端與一第二電源端,該第一子畫素單元的該第一電源端電性耦接該第一電力線,該第一子畫素單元的該第二電源端電性耦接該第二電力線,該第一子畫素單元用以產生一第一色光;以及一第二子畫素單元,具有一第一電源端與一第二電源端,該第二子畫素單元的該第一電源端電性耦接該第一電力線,該第二子畫素單元的該第二電源端電性耦接該第三電力線且該第二子畫素單元用以產生該第一色光; 其中該些畫素修補區塊其中有一第一畫素修補區塊,該第一畫素修補區塊的該第一子畫素單元的該第二電源端與該第二子畫素單元的該第二電源端電性耦接。
- 如請求項1所述的顯示裝置,其中該第一畫素修補區塊更包含一修補線,分別連接該第二子畫素單元的該第二電源端與該第一子畫素單元的該第二電源端。
- 如請求項2所述的顯示裝置,其中該第一畫素修補區塊更包含:一第一透鏡,覆蓋該第一子畫素單元與該第二子畫素單元。
- 如請求項3所述的顯示裝置,其中該修補線不被該第一透鏡覆蓋。
- 如請求項1所述的顯示裝置,其中每一該些畫素修補區塊,更包含:一電晶體,具有一主控端、一第一端與一第二端,該電晶體的該主控端受控於一控制信號,該電晶體的該第一端電性耦接該第一子畫素單元的該第二電源端,該電晶體的該第二端電性耦接該第二子畫素單元的該第二電源端。
- 如請求項5所述的顯示裝置,其中該電晶體用以於一第一時段處於不導通狀態,該第一畫素修補區塊的該第一子畫素單元於該第一時段產生該第一色光,當該第二子畫素單元於一第二時段未產生該第一色光時,於該第二時段內該電晶體處於導通狀態,該第二時段鄰接於該第一時段。
- 如請求項1所述的顯示裝置,其中於一第三時段中,該第一畫素修補區塊的該第一子畫素單元的該第一電源端輸出來自該第一電力線的一第一驅動信號至該第一畫素修補區塊的該第一子畫素單元,且該第一驅動信號自該第一畫素修補區塊的該第一子畫素單元的該第二電源端輸出至該第二電力線,於一第四時段中,該第一畫素修補區塊的該第一子畫素單元的該第一電源端輸出來自該第一電力線的一第二驅動信號至該第一畫素修補區塊的該第一子畫素單元,且該第二驅動信號自該第一畫素修補區塊的該第一子畫素單元的該第二電源端輸出至該第三電力線,該第四時段鄰接於該第三時段。
- 如請求項1至7任一所述的顯示裝置,其中該第一畫素修補區塊更包含:一第二透鏡,覆蓋該第一子畫素單元;以及一第三透鏡,覆蓋該第二子畫素單元。
- 一種畫素修補方法,適於一畫素修補區塊,該畫素修補區塊包含一第一子畫素單元與一第二子畫素單元,用以產生一第一色光,該第一子畫素單元具有一第一電源端與一第二電源端,該第二子畫素單元具有一第一電源端與一第二電源端,且相鄰於該第一子畫素單元,該畫素修補方法,包含:檢測該第一子畫素單元與該第二子畫素單元是否產生該第一色光;以及若該第一子畫素單元產生該第一色光且該第二子畫素單元無法產生該第一色光,以一修補線將該第二子畫素單元的該第二電源端焊接至該第一子畫素單元的該第二電源端。
- 如請求項9所述的畫素修補方法,更包含以一第一透鏡覆蓋該第一子畫素單元與該第二子畫素單元。
- 如請求項10所述的畫素修補方法,其中以該第一透鏡覆蓋該第一子畫素單元與該第二子畫素單元的步驟是在以該修補線將該第二子畫素單元的該第二電源端焊接至該第一子畫素單元的該第二電源端的步驟之前。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW105133356A TWI590220B (zh) | 2016-10-14 | 2016-10-14 | 顯示裝置 |
CN201710242811.6A CN106971688B (zh) | 2016-10-14 | 2017-04-14 | 显示装置及其像素修补方法 |
US15/675,853 US9972549B2 (en) | 2016-10-14 | 2017-08-14 | Display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW105133356A TWI590220B (zh) | 2016-10-14 | 2016-10-14 | 顯示裝置 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI590220B TWI590220B (zh) | 2017-07-01 |
TW201814685A true TW201814685A (zh) | 2018-04-16 |
Family
ID=59332856
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW105133356A TWI590220B (zh) | 2016-10-14 | 2016-10-14 | 顯示裝置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9972549B2 (zh) |
CN (1) | CN106971688B (zh) |
TW (1) | TWI590220B (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108877644A (zh) | 2018-07-20 | 2018-11-23 | 京东方科技集团股份有限公司 | 阵列基板及修复阵列基板的方法 |
TWI668508B (zh) * | 2018-08-13 | 2019-08-11 | 友達光電股份有限公司 | 畫素單元 |
TWI683431B (zh) * | 2018-11-26 | 2020-01-21 | 友達光電股份有限公司 | 發光元件基板及其修復方法 |
TWI708234B (zh) * | 2018-12-25 | 2020-10-21 | 友達光電股份有限公司 | 顯示裝置及其驅動方法 |
KR102622348B1 (ko) | 2019-02-11 | 2024-01-10 | 삼성디스플레이 주식회사 | 화소 및 이를 구비한 표시 장치 |
US11183152B2 (en) | 2019-08-13 | 2021-11-23 | Innolux Corporation | Method for compensating for brightness of abnormal pixel of display device |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4373999B2 (ja) * | 2006-06-19 | 2009-11-25 | 東芝モバイルディスプレイ株式会社 | 液晶表示装置 |
KR20130128146A (ko) * | 2012-05-16 | 2013-11-26 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 |
TWI505002B (zh) | 2013-02-05 | 2015-10-21 | Lextar Electronics Corp | 發光二極體顯示面板 |
KR102387784B1 (ko) * | 2014-12-29 | 2022-04-15 | 엘지디스플레이 주식회사 | 유기발광표시장치 및 이의 리페어 방법 |
KR102377465B1 (ko) * | 2014-12-31 | 2022-03-22 | 엘지디스플레이 주식회사 | 표시장치 |
TWI576799B (zh) | 2016-03-22 | 2017-04-01 | 友達光電股份有限公司 | 顯示面板 |
-
2016
- 2016-10-14 TW TW105133356A patent/TWI590220B/zh active
-
2017
- 2017-04-14 CN CN201710242811.6A patent/CN106971688B/zh active Active
- 2017-08-14 US US15/675,853 patent/US9972549B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9972549B2 (en) | 2018-05-15 |
TWI590220B (zh) | 2017-07-01 |
CN106971688B (zh) | 2018-12-14 |
US20180108679A1 (en) | 2018-04-19 |
CN106971688A (zh) | 2017-07-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI590220B (zh) | 顯示裝置 | |
KR102616204B1 (ko) | 투명표시장치 및 투명표시패널 | |
TWI653756B (zh) | 有機發光顯示設備、其修復方法及其驅動方法 | |
KR102295168B1 (ko) | 표시 장치 | |
US10720468B2 (en) | Redundancy in inorganic light emitting diode displays | |
KR102071009B1 (ko) | 유기 발광 표시 장치 및 그 리페어 방법 | |
TWI683431B (zh) | 發光元件基板及其修復方法 | |
TWI588804B (zh) | 有機發光二極體顯示器及其測試方法 | |
KR102305920B1 (ko) | 유기 발광 표시 장치 | |
US9336708B2 (en) | Organic light emitting diode display and repairing method thereof | |
WO2017161623A1 (zh) | Amoled显示面板线缺陷的修复结构及修复方法 | |
WO2020134861A1 (zh) | 显示基板、显示装置和显示基板的测试方法 | |
KR102274024B1 (ko) | 유기발광표시장치 및 그 제조 방법 | |
KR20130070723A (ko) | 테스트 패드를 구비하는 유기발광 표시장치 | |
TWI744035B (zh) | 顯示面板及其製造方法 | |
US9899460B2 (en) | Organic light emitting display device | |
KR102203532B1 (ko) | 투명표시장치 및 투명표시패널 | |
KR102405342B1 (ko) | 유기발광표시장치 | |
KR102207912B1 (ko) | 유기 발광 표시 장치 | |
TWI753645B (zh) | 微型發光二極體顯示器及其修補方法 | |
KR102358558B1 (ko) | 유기발광 표시장치 | |
KR100612120B1 (ko) | 유기 전계 발광 소자 및 이를 제조하는 방법 | |
WO2021109008A1 (zh) | 发光二极管显示模组、修复方法、以及显示设备 | |
KR20070055738A (ko) | 서브 픽셀별로 점등 검사가 가능한 유기 전계 발광 소자용모기판 |