TW201802892A - 完全自對準雙閘極薄膜電晶體的製造方法 - Google Patents

完全自對準雙閘極薄膜電晶體的製造方法

Info

Publication number
TW201802892A
TW201802892A TW106111299A TW106111299A TW201802892A TW 201802892 A TW201802892 A TW 201802892A TW 106111299 A TW106111299 A TW 106111299A TW 106111299 A TW106111299 A TW 106111299A TW 201802892 A TW201802892 A TW 201802892A
Authority
TW
Taiwan
Prior art keywords
layer
gate
photoresist
region
providing
Prior art date
Application number
TW106111299A
Other languages
English (en)
Inventor
曼喬 那格
Original Assignee
愛美科公司
荷蘭應用科學研究院
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 愛美科公司, 荷蘭應用科學研究院 filed Critical 愛美科公司
Publication of TW201802892A publication Critical patent/TW201802892A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)

Abstract

本發明提供一種一完全自對準雙閘極金屬氧化物半導體薄膜電晶體的製造方法。該方法包括:在一基板之一前側上提供定界一閘極區域之一第一閘極電極;提供一第一閘極介電層;提供一圖案化金屬氧化物半導體層;提供一第二閘極介電層;提供一第二閘極導電層;提供一光阻層;圖案化該光阻層;圖案化該第二閘極導電層,藉此形成一第二閘極電極;及圖案化該第二閘極介電層。圖案化該光阻層包括:執行一背側照明步驟、一前側照明步驟及一光阻劑顯影步驟,其中該背側照明步驟包括使用該第一閘極電極作為一遮罩而自該基板之一背側照明該光阻層,且其中前側照明步驟包括使用僅在一邊緣部分中曝露該閘極區域中之該光阻層之一遮罩而自該前側照明該光阻層。

Description

完全自對準雙閘極薄膜電晶體的製造方法
本發明係關於非晶金屬氧化物半導體薄膜電晶體的製造方法。更特定言之,本發明係關於完全自對準雙閘極薄膜電晶體的製造方法。
近年來,非晶金屬氧化物半導體,諸如(舉例而言)非晶氧化銦鎵鋅(IGZO)作為用於薄膜電晶體(TFT)應用之一材料已受到極大關注。已研究此等材料作為非晶矽(a-Si:H)及低溫多晶矽(LTPS) TFT之一替代物,例如,在主動矩陣液晶顯示器(AMLCD)及主動矩陣有機發光二極體顯示器(AMOLED)之背景內容中。 為增強基於TFT之電子系統之效能,需要高速操作。用以改良速度效能之常見解決方案係使用高遷移率材料及減小電晶體通道長度(L)。達成增強效能之另一解決方案係使用一雙閘極(DG)電晶體結構。在TFT架構之背景內容中,自對準(SA)閘極-源極/汲極TFT結構(其中一閘極自對準至該源極及汲極)與背通道蝕刻(BCE)及蝕刻停止層(ESL)結構相比具有零閘極-源極/汲極重疊電容,且當與ESL結構比較時具有一更小覆蓋區。已報告,針對具有雙閘極(DG)操作之a-IGZO TFT電路,達成通道之更佳控制,從而導致改良之特性,諸如更高遷移率、更高接通電流(ION )、更小子臨限斜率(SS-1 )及更靠近零伏特之一接通電壓(VON )。 一種完全自對準雙閘極a-IGZO電晶體的製造方法由Xin He等人揭示於「Implementation of Fully Self-Aligned Homojunction Double-Gate a-IGZO TFTs,IEEE Electron Device Letters,第35卷,第9期,2014年9月,第927頁至第929頁。在一完全自對準雙閘極TFT中,頂部閘極及底部閘極彼此自對準且源極及汲極自對準至該等閘極。根據由Xin He等人描述之方法,使用具有背側照明之一光微影步驟實現該底部閘極與該頂部閘極之間之自對準;藉由氬電漿處理及氫摻雜獲得源極/汲極區域與兩個閘極之間之自對準。此方法需要六個光微影(PL)步驟,即,六個步驟包括:提供一光阻層;照明該光阻層;及使經照明光阻劑顯影。在一第一步驟中,將一第一閘極金屬層(底部閘極或背閘極金屬層)沈積於一玻璃基板上且藉由濕式蝕刻來圖案化該第一閘極金屬層(PL#1)以形成一背閘極電極。接著,沈積一第一閘極介電層,接著藉由DC濺鍍沈積一a-IGZO層。接著,使用濕式蝕刻來圖案化該a-IGZO層(PL#2)。然後,沈積一第二閘極介電層。隨後,在前側處提供一負性光阻層且接著自背側照明晶圓(PL#3),用於界定頂部閘極圖案。因此,藉由在背側照明期間充當一原位遮罩之該背閘極電極界定該頂部閘極圖案。在光阻劑顯影之後,沈積且剝離一第二閘極層(頂部閘極層)以形成該頂部閘極電極。乾式蝕刻係用於使用該頂部閘極作為一蝕刻遮罩而圖案化該第二閘極介電層。接著,藉由Ar電漿處理該源極/汲極區域上之經曝露a-IGZO層以增強傳導性。然後,沈積一SiNx 層,從而進一步導致自對準至該頂部閘極電極之n+ a-IGZO源極/汲極區域之形成。其後接著敞開該源極/汲極區域之通孔(PL#4),且沈積且圖案化源極/汲極電極(PL#5)。最後,敞開一背閘極接觸孔(PL#6)。
本發明之一目的係提供一種完全自對準雙閘極薄膜電晶體的製造方法,其中與已知方法相比,程序步驟之數目減小。更特定言之,本發明之一目的係提供一種完全自對準雙閘極非晶金屬氧化物半導體薄膜電晶體的製造方法,其具有與已知方法相比之減少數目個光微影步驟。 上述目標藉由根據本發明之一方法而完成。 本發明係關於一種一完全自對準雙閘極金屬氧化物半導體薄膜電晶體的製造方法。該方法包括:在一基板之一前側上提供定界一閘極區域之一第一閘極電極;在該基板及該第一閘極電極上方提供一第一閘極介電層;在該第一閘極介電層上提供一圖案化金屬氧化物半導體層,定界一半導體區域之該圖案化金屬氧化物半導體層部分地重疊於該閘極區域之部分且延伸超過該閘極區域之兩個相對邊緣;在該圖案化金屬氧化物半導體層上方提供一第二閘極介電層;提供一第二閘極導電層;提供一光阻層;圖案化該光阻層,藉此形成一圖案化光阻層;圖案化該第二閘極導電層,藉此形成一第二閘極電極;及圖案化該第二閘極介電層,藉此形成一圖案化第二閘極介電層。在根據本發明之實施例之一方法中,圖案化該光阻層包括執行一背側照明步驟、一前側照明步驟及一光阻劑顯影步驟,其中該背側照明步驟包括使用該第一閘極電極作為一遮罩而自該基板之一背側照明該光阻層,且其中前側照明步驟包括使用僅在一邊緣部分中曝露該閘極區域中之該光阻層之一遮罩而自該前側照明該光阻層。 在本發明之一方法之實施例中,可在提供該光阻層之前完成提供該第二閘極導電層。在此等實施例中,使用一正性光阻層。接著,圖案化該第二閘極導電層包括使用該圖案化光阻層作為一遮罩而局部蝕刻該第二閘極導電層;且圖案化該第二閘極介電層包括使用該圖案化光阻層或該第二閘極電極作為一遮罩而局部蝕刻該第二閘極介電層。 在本發明之一方法之其他實施例中,可在圖案化該光阻層之後完成提供該第二閘極導電層。在此等實施例中,使用一負性光阻層。接著,圖案化該第二閘極導電層包括執行一剝離程序,且圖案化該第二閘極介電層包括使用該第二閘極電極作為一遮罩來局部蝕刻該第二閘極介電層。 在本發明之實施例中,該邊緣部分較佳地定位於與該半導體區域不重疊之該閘極區域之一部分中。在本發明之實施例中,該第一閘極可(例如)包括一較窄部分及一較寬部分,且該邊緣部分可定位於對應於該較寬部分之一部分之一區內。在此等實施例中,該邊緣部分僅與該底部閘極之該較寬部分之一部分重疊。 一種根據本發明之實施例之方法可進一步包括在該圖案化金屬氧化物半導體層中提供一源極區域及一汲極區域,其中該源極區域及該汲極區域自對準至該第二閘極電極。在提供該源極區域及該汲極區域之程序中,可使用該第二閘極電極作為一遮罩。 提供該源極區域及該汲極區域可(例如)包括用氫摻雜。提供該源極區域及該汲極區域可(例如)包括該金屬氧化物半導體材料之摻雜劑植入或電漿處理或還原。可組合(例如,循序執行)用於提供該源極區域及該汲極區域之不同方法。在本發明之實施例中,形成該源極區域及該汲極區域可包括該金屬氧化物半導體材料之氫摻雜、摻雜劑植入、電漿處理及/或還原之一組合。 一種根據本發明之實施例之方法可進一步包括沈積一介電層且同時朝向該源極區域、該汲極區域、該第二閘極電極及該第一閘極電極形成穿過該介電層之通孔。 在根據本發明之一方法之實施例中,沈積該介電層可包括沈積一氮化矽層。在此等實施例中,沈積該氮化矽層之步驟可將氫引入該金屬氧化物半導體層中,藉此用氫摻雜該金屬氧化物半導體層且形成該源極區域及該汲極區域。沈積該氮化矽層較佳地包括憑藉電漿增強化學氣相沈積而沈積該氮化矽層。 一種根據本發明之實施例之方法可進一步包括沈積且圖案化一導電層,藉此同時形成一源極接觸件、一汲極接觸件、一第一閘極接觸件及一第二閘極接觸件。 根據本發明之實施例之一方法的一優點在於:與已知方法相比,該方法允許製造具有一減小數目之程序步驟(更特定言之,一減小數目之光微影步驟)之完全自對準雙閘極薄膜電晶體。一優點在於:此可導致完全自對準雙閘極薄膜電晶體之一減小之製造成本。一優點在於:與已知方法相比,此可導致該方法之一減小之複雜性。 在隨附獨立及附屬技術方案中闡述本發明之特定及較佳態樣。視情況且不僅如技術方案中明確闡述,來自附屬技術方案之特徵可與獨立技術方案之特徵組合,且與其他附屬技術方案組合。 將自結合藉由實例方式繪示本發明之原理之附圖進行之下列詳細描述明白本發明之上述及其他特性、特徵及優點。此描述僅為舉例之目的而給出,而不限制本發明之範疇。下文所引用之參考圖係指附圖。
將參考特定實施例且參考特定圖式描述本發明,但本發明並不限於此但僅由發明申請專利範圍限制。所描述之圖式係僅示意性的且非限制性的。在該等圖式中,可誇大一些元件之大小且為闡釋性目的而不按比例繪製。該等尺寸及相對尺寸並不對應於針對本發明之實踐之實際縮減。 此外,在描述及發明申請專利範圍中之術語頂部、底部、上方、下方及類似者係為描述目的而使用且未必用於描述相對位置。應理解,如此使用之術語可在適當境況下互換且本文中所描述之本發明之實施例能夠以除本文中所描述或繪示以外之其他定向操作。 應注意,在發明申請專利範圍中使用之術語「包括」不應解釋為限制於其後所列出之構件;其並不排除其他元件或步驟。因此,其應解釋為指定存在如所指之所陳述特徵、整體、步驟或組件,但不排除存在或增加一或多個其他特徵、整體、步驟或組件或其等之群組。 在本說明書中,參考「一項實施例」或「一實施例」意謂:結合該實施例而描述之一特定特徵、結構或特性包含於本發明之至少一項實施例中。因此,在貫穿本說明書之各種地方出現片語「在一項實施例中」或「在一實施例中」並不一定全部係指相同實施例但可能。此外,如一般技術者將從本發明明白,在一或多項實施例中,可以任何合適方式組合特定特徵、結構或特性。 類似地,應瞭解,在本發明之例示性實施例之描述中,為簡化本發明及協助理解各種發明態樣之一或多者之目的,有時將本發明之各種特徵一起集合在其之一單一實施例、圖式或描述中。然而,本發明之此方法不應解釋為反映一意向:所申請發明需要多於每一發明申請專利範圍中所明確敘述之特徵。而是,如以下發明申請專利範圍反映,發明態樣在於少於一單一前述所揭示實施例之全部特徵。因此,繼實施方式後之發明申請專利範圍在此明確併入此實施方式中,其中每一發明申請專利範圍獨立作為本發明之一單獨實施例。 此外,雖然本文中所描述之一些實施例包含一些但非其他包含於其他實施例中之特徵,但不同實施例之特徵之組合意以在本發明之範疇內且形成不同實施例,如此項技術者將理解。例如,在以下發明申請專利範圍中,可以任何組合使用所主張實施例之任一者。 在本文中所提供之描述中,闡述許多特定細節。然而,應理解,可在無此等特定細節之情況下實踐本發明之實施例。在其他例項中,並未詳細展示眾所周知的方法、結構及技術以不模糊對此描述之一理解。 以下術語僅經提供以協助對本發明之理解。 在本發明之背景內容中,「自對準」意指:藉由執行一程序而將一裝置之一第一元件或特徵對準至該裝置之一第二元件或特徵,其中該第二元件或特徵用作用於界定該第一元件或特徵之一遮罩。因此,藉由使用一個元件或特徵作為用於圖案化其他元件或特徵之一遮罩而獲得該裝置之兩個元件或特徵之間的對準。例如,在一電晶體製程之背景內容中,一金屬閘極可用作用於界定該電晶體之「自對準」源極及汲極區域之一遮罩。例如,在一雙閘極電晶體製程之背景內容中,一第一閘極可用作用於界定一「自對準」第二閘極之一遮罩。 在本發明之背景內容中,「完全自對準雙閘極薄膜電晶體(程序)」係指一雙閘極薄膜電晶體及對應製程,其中該等閘極彼此自對準且其中該源極及汲極區域自對準至一閘極。更特定言之,在本發明之背景內容中,底部閘極用作用於界定(圖案化)頂部閘極之一遮罩,且該頂部閘極用作用於界定該薄膜電晶體之該源極及汲極區域之一遮罩。 現將藉由本發明之若干實施例之一詳細描述描述本發明。清楚的是,可在不脫離本發明之真正精神或技術教示之情況下,根據熟習此項技術者之知識組態本發明之其他實施例,本發明僅受隨附發明申請專利範圍之限制。 圖1示意性地繪示根據本發明之一方法之一實施例的一程序流程之一實例。 圖1之程序流程中展示之方法200包括在一第一步驟(圖1,步驟201)中,在一基板上提供一第一閘極電極或底部閘極電極。提供該第一閘極電極或底部閘極電極包括沈積一底部閘極金屬層且憑藉光微影圖案化該底部閘極金屬層以藉此形成一第一閘極電極或底部閘極電極。該底部閘極電極定界(即,界定)一閘極區域。 在下一步驟(圖1,步驟202)中,在該基板及該第一閘極電極上方提供(例如,沈積)一第一閘極介電層或底部閘極介電層。接著,在該第一閘極介電層上提供一圖案化非晶金屬氧化物半導體層(圖1,步驟203)。提供該圖案化非晶金屬氧化物半導體層包括沈積一非晶金屬氧化物半導體層且憑藉光微影及乾式或濕式蝕刻來圖案化此層。該圖案化金屬氧化物半導體層定界(即,界定)一半導體區域。 接著,在步驟204 (圖1)處,在該金屬氧化物半導體層上方提供一第二閘極介電層或頂部閘極介電層,且然後,在步驟205 (圖1)處,在該第二閘極介電層上提供一第二閘極導電層或頂部閘極導電層。 在頂部閘極導電層沈積之後,在該第二閘極導電層上提供一正性光阻層(圖1,步驟206)且圖案化此光阻層(圖1,步驟207)。藉由執行一背側照明步驟(圖1,步驟207a)、一前側照明步驟(圖1,步驟207b)及一光阻劑顯影步驟(圖1,步驟207c)而完成該光阻層之圖案化,藉此形成一圖案化光阻層。該背側照明步驟包括使用該第一閘極電極作為一遮罩而自該基板之一背側照明該光阻層。使用該第一閘極電極或底部閘極電極作為一遮罩之一優點在於:其允許形成與該底部閘極電極完全對準之一第二閘極電極或頂部閘極電極。該前側照明步驟包括使用僅在一邊緣部分中曝露該閘極區域中之該光阻層之一遮罩而自該基板之該前側照明該光阻層,該邊緣部分與該半導體區域不重疊。可首先完成該背側照明且然後可完成該前側照明,或反之亦然,可首先完成該前側照明且然後完成該背側照明。 接著,藉由使用該圖案化光阻層作為一遮罩來局部蝕刻該第二閘極導電層而圖案化該頂部閘極導電層或第二閘極導電層(圖1,步驟208),藉此形成一第二閘極電極。此外,藉由使用該圖案化光阻層或第二閘極電極作為一遮罩來局部蝕刻該第二閘極介電層而圖案化該頂部閘極介電層或第二閘極介電層(圖1,步驟209)。 圖2示意性地繪示根據本發明之一方法之另一實施例的一程序流程之一實例。 圖2之程序流程中展示之方法300包括在一第一步驟(圖2,步驟301)中,在一基板上提供一第一閘極電極或底部閘極電極。提供該第一閘極電極或底部閘極電極包括沈積一底部閘極金屬層且憑藉光微影圖案化該底部閘極金屬層,以藉此形成一第一閘極電極或底部閘極電極。該底部閘極電極定界(即,界定)一閘極區域。 在下一步驟(圖2,步驟302)中,在該基板及該第一閘極電極上方提供(例如,沈積)一第一閘極介電層或底部閘極介電層。接著,在該第一閘極介電層上提供一圖案化非晶金屬氧化物半導體層(圖2,步驟303)。提供該圖案化非晶金屬氧化物半導體層包括沈積一非晶金屬氧化物半導體層且憑藉光微影及乾式或濕式蝕刻來圖案化此層。該圖案化金屬氧化物半導體層定界(即,界定)一半導體區域。 接著,在步驟304 (圖2)處,在該金屬氧化物半導體層上方提供一第二閘極介電層或頂部閘極介電層。 然後,提供一負性光阻層(圖2,步驟306)且圖案化此光阻層(圖2,步驟307)。藉由執行一背側照明步驟(圖2,步驟307a)、一前側照明步驟(圖2,步驟307b)及一光阻劑顯影步驟(圖2,步驟307c)而完成該光阻層之圖案化,藉此形成一圖案化光阻層。該背側照明步驟包括使用該第一閘極電極作為一遮罩而自該基板之一背側照明該光阻層。使用該第一閘極電極或底部閘極電極作為一遮罩之一優點在於:其允許形成與該底部閘極電極完全對準之一第二閘極電極或頂部閘極電極。該前側照明步驟包括使用僅在一邊緣部分中曝露該閘極區域中之該光阻層之一遮罩而自該基板的該前側照明該光阻層,該邊緣部分與該半導體區域不重疊。可首先完成該背側照明且然後可完成該前側照明,或反之亦然,可首先完成該前側照明且然後完成該背側照明。 在已形成該圖案化光阻層之後,提供一第二閘極導電層或頂部閘極導電層(圖2,步驟305)。接著,藉由執行一剝離程序而圖案化該頂部閘極導電層或第二閘極導電層(圖2,步驟308),藉此形成一第二閘極電極。此外,藉由使用該第二閘極電極作為一遮罩來局部蝕刻該第二閘極介電層而圖案化該頂部閘極介電層或第二閘極介電層(圖2,步驟309)。 圖3至圖8繪示根據本發明之一實施例之一完全自對準雙閘極薄膜電晶體100的一製造方法之一實例。在此等圖式中,在左手側展示製成結構之一示意性俯視圖,且在右手側分別展示沿線A-A’及沿線B-B’之示意性橫截面。在圖3至圖8中以不同於該等橫截面之尺度之一尺度展示該俯視圖。圖9中示意性地繪示對應程序流程400。 在所展示之實例中,該薄膜電晶體形成於一基板10 (諸如(舉例而言)一玻璃基板或一箔基板)上。然而,本發明不限於此且可使用其他基板,只要其等對用於界定該頂部閘極電極之該微影步驟(使用穿過該基板之照明)之波長實質上透明,如進一步描述。在已提供基板10 (圖9,步驟401)之後,在基板10之一前側101上沈積一緩衝層及(視需要)一障壁層(圖9,步驟402),如圖3中示意性地繪示。在圖3中,該緩衝層及該障壁層經展示為一單一層11。一障壁層係通常與一可撓性基板(諸如,一箔基板)組合使用,但其亦可與其他基板(諸如,玻璃基板)組合使用。 在本發明之實施例中,該障壁層及該緩衝層係介電層。該障壁層可(例如)係一氮化矽層或一聚合物層(例如,其具有在介於100 nm與3微米之間之範圍中的一厚度),但本發明不限於此。該障壁層保護該裝置不受來自該基板之非所需影響,例如,不受元素(諸如(舉例而言)氫)自該基板至該金屬氧化物半導體層中之非所需擴散的影響。該緩衝層可(例如)係氧化矽層(例如,藉由PECVD (電漿增強化學氣相沈積)沈積)或氧化鋁層(例如,藉由ALD (原子層沈積)沈積)。該緩衝層通常具有在介於50 nm與200 nm之間之範圍中的一厚度,但本發明不限於此。一緩衝層可(例如)經沈積用於提供改良之光滑度(即,用於提供具有比下方層(諸如舉例而言,該緩衝層)之表面更佳之光滑度的一表面)。可使用包括多個障壁層及/或多個緩衝層之層堆疊。 在具有障壁層及緩衝層11之基板10上,一底部閘極(BG)金屬層或第一閘極金屬層經沈積且憑藉光微影圖案化以藉此形成一第一閘極電極或底部閘極電極12 (圖9,步驟403)。對應於第一閘極電極或底部閘極電極12之位置之區或區域(換言之,由第一閘極電極12定界之區或區域)被進一步稱為閘極區域120 (圖3)。在此處所描述之程序流程400中,該底部閘極圖案化步驟係第一光微影(PL)步驟,其包括:提供一光阻層;照明該光阻層;及使經照明光阻劑顯影(PL#1 )。圖3展示其中底部閘極電極12具有一矩形形狀之一實例,該矩形形狀在矩形之兩個相對側處具有一較寬部分。此僅係一實例,且本發明不限於此。可使用其他閘極電極形狀。 該底部閘極金屬層(即,用於形成第一閘極電極或底部閘極電極12之該金屬層)可(例如)包括Ti、Au、Mo、MoCr、TiN、Cu、W、AlSi或TiW,但本發明不限於此。厚度可在(例如)介於10 nm與2微米之間之範圍中,但本發明不限於此。例如,可藉由PVD (物理氣相沈積)、PECVD或蒸鍍沈積該金屬層,但本發明不限於此。該金屬層可係一單一層或包括至少兩個層之一層堆疊。 在下一步驟中,如圖4中所展示,諸如舉例而言憑藉PECVD、PVD、ALD或溶液處理來沈積一第一閘極介電層或底部閘極介電層13 (諸如舉例而言,氧化矽層、氧化鋁層或氧化鉿層) (圖9,步驟404)。底部閘極介電層13之厚度通常在介於25 nm與500 nm之間之範圍中,但本發明不限於此。在底部閘極介電層13之頂部上,例如,藉由PVD (諸如舉例而言,DC濺鍍或蒸鍍)、PECVD、ALD或溶液處理來沈積一非晶金屬氧化物半導體層(諸如舉例而言,一非晶IGZO層) (圖9,步驟405)。接著,憑藉光微影及濕式或乾式蝕刻來圖案化該非晶金屬氧化物半導體層(圖9,步驟405),藉此形成一圖案化金屬氧化物半導體層14,從而導致如圖4中示意性地展示之一結構。對應於圖案化金屬氧化物半導體層14之位置之區或區域(換言之,藉由圖案化金屬氧化物半導體層14定界之區或區域)被進一步稱為半導體區域140 (圖4)。半導體區域140部分地重疊於閘極區域(120)之部分且延伸超過閘極區域(120)之兩個相對邊緣(圖6)。在此處所描述之程序流程400中,此金屬氧化物半導體層圖案化步驟係第二光微影(PL)步驟,其包括:提供一光阻層;照明該光阻層;及使經照明光阻劑顯影(PL#2 )。 在本發明之實施例中,非晶金屬氧化物半導體層14可(例如)包括氧化鎵銦鋅(GIZO或IGZO)或其他基於金屬氧化物之半導體,例如具有以下組合物(未指示化學計量):ZnO、ZnSnO、InO、InZnO、InZnSnO、LaInZnO、GaInO、HfInZnO、MgZnO、LaInZnO、TiO、TiInSnO、TiInZnO、ScInZnO、SiInZnO及ZrInZnO、ZrZnSnO。然而,本發明不限於此,且在一個態樣中方法可與熟習此項技術者已知之其他適合金屬氧化物半導體一起使用。可藉由多種方法(諸如舉例而言,前驅物溶液之濺鍍、熱蒸鍍、脈衝雷射沈積及旋轉澆鑄、噴墨印刷或滴落式澆鑄)提供此等半導體層。在本發明之實施例中,該金屬氧化物半導體層可具有介於5 nm與100 nm (例如,介於10 nm與50 nm之間)之一厚度,但本發明不限於此。 接著,(諸如舉例而言)憑藉PECVD、PVD、ALD或溶液處理來沈積一第二閘極介電層或頂部閘極(TG)介電層15 (諸如舉例而言,氧化矽層、氧化鋁層或氧化鉿層) (圖9,步驟406)。第二閘極介電層15之厚度通常在介於25 nm與500 nm之間之範圍中,但本發明不限於此。在第二閘極介電層15上,沈積一第二閘極導電層或頂部閘極導電層16(圖9,步驟407),以用於形成薄膜電晶體100之一第二閘極電極或頂部閘極電極。在本發明之實施例中,頂部閘極導電層16係對用於圖案化頂部閘極導電層16以藉此界定一第二閘極電極或頂部閘極電極之該微影步驟中使用之波長實質上透明的一導電層(如下文所描述)。可用於形成頂部閘極導電層16之材料之實例係ITO (氧化銦錫)、AZO (摻鋁氧化鋅)及TiN,但本發明不限於此。頂部閘極導電層16之厚度經選擇使得該層對在後續光微影步驟中使用之光之波長實質上透明。例如,對於一ITO層16,厚度可在介於10 nm與100 nm之間之範圍中。例如,對於一TiN層16,厚度較佳地不大於50 nm。在圖9中作為一實例展示之程序流程400中,接著,在頂部閘極導電層16上提供一正性光阻層21 (圖9,步驟408)。此示意性地繪示於圖5中。 接著,藉由執行如圖5中示意性地繪示之正性光阻層21之兩個照明步驟,接著係使經照明光阻層顯影之一步驟,以藉此形成一圖案化光阻層而圖案化光阻層21 (圖9,步驟408)。此圖案化程序包括一背側照明步驟(舉例而言,如圖1,步驟207a中所繪示)及一前側照明步驟(舉例而言,如圖1,步驟207b中所繪示)。在不使用任何專用遮罩之情況下,自基板10之背側102 (即,自該結構之基板側(即,與其中提供層堆疊及光阻層21之側相對之側))照明圖5中所展示之結構。在此照明步驟期間,底部閘極電極12具有用於該照明之一遮罩之功能。使用底部閘極電極12作為一遮罩之一優點在於:其允許形成與該底部閘極電極完全對準之一頂部閘極電極。在存在相同光阻層21之情況下,使用一遮罩22自前側101照明該結構,如沿圖5中所展示之線B-B’ 之橫截面中所繪示。此遮罩22經設計使得在對應於閘極區域120之一區中,在穿過該遮罩之照明期間,僅一邊緣部分(162,圖6所展示)曝露於該光。在圖式中所展示之實例中,邊緣部分162經選擇以定位成使得在閘極區域120內,邊緣部分162僅與該底部閘極之一較寬部分之一部分重疊。在邊緣部分162與半導體區域140之間不存在重疊,即,邊緣部分162僅存在於不同於其中存在金屬氧化物半導體層14之區的一區中。在本發明之實施例中,首先可完成該背側照明且然後完成該前側照明,或反之亦然,首先可完成該前側照明且然後完成該背側照明。在已執行兩個照明步驟之後,使光阻層21顯影以形成一圖案化光阻層。接著,使用剩餘圖案化光阻層作為一蝕刻遮罩藉由乾式或濕式蝕刻來圖案化頂部閘極導電層或第二閘極導電層16及頂部閘極介電層或第二閘極介電層15 (圖9,步驟408)。在此處所描述之程序流程400中,此頂部閘極導電層及頂部閘極介電層圖案化步驟係第三光微影(PL)步驟,其包括:提供一光阻層;照明該光阻層;及使經照明光阻劑顯影(PL#3 )。 圖6中示意性地繪示所得結構,其展示圖案化頂部閘極介電層151及頂部閘極電極或第二閘極電極161 (圖案化頂部閘極導電層16)。在此結構中,頂部閘極電極161具有與底部閘極電極12相同之形狀(惟一邊緣部分162除外),其中頂部閘極電極161與底部閘極電極12不重疊。 接著,圖9之步驟410,在圖案化金屬氧化物半導體層14中形成一源極區域及一汲極區域。在本發明之實施例中,該源極區域及該汲極區域自對準至第二閘極電極161。形成該源極區域及該汲極區域可(例如)包括使用該第二閘極電極作為一遮罩之該金屬氧化物半導體材料之用氫摻雜、摻雜物植入、電漿處理或還原。如進一步描述,在本發明之有利實施例中,形成一源極區域及一汲極區域之步驟可與(舉例而言)執行下一步驟411(圖9)之一結果組合。 在該下一程序步驟中,沈積一介電層17 (圖9,步驟411),如圖7中所繪示。介電層17可(例如)係(舉例而言)具有在介於50 nm與500 nm之間之範圍中的一厚度之一SiNx 層。例如,該介電層17可藉由PECVD沈積。在根據本發明之實施例之一方法中,介電層17可有利地為一SiNx 層,此係因為此一層之沈積可導致非晶金屬氧化物半導體層14之曝露區域(即,未被頂部閘極電極161覆蓋之區域中)之氫摻雜,藉此形成金屬氧化物半導體層14中之一源極區域141及一汲極區域142,如圖7中示意性地繪示。此等經曝露區域對應於其中不存在頂部閘極電極161之區域。因此,此方法導致自對準至頂部閘極電極161之源極及汲極區域之形成。在本發明之實施例中,其他方法可用於摻雜非晶金屬氧化物半導體層14之該等曝露區域(即,未被頂部閘極電極161覆蓋之區域),諸如(舉例而言)憑藉Ca、Ti、Al還原該金屬氧化物半導體材料;藉由植入摻雜劑(例如,B、P);或藉由使用一Ar或NF3 電漿處理。可使用不同方法之一組合。在本發明之實施例中,將頂部閘極電極161用作用於摻雜步驟之一遮罩。 在程序流程400 (圖9)之步驟412處,藉由光微影及乾式或濕式蝕刻穿過介電層17而界定通孔18,以用於至源極區域141、汲極區域142、頂部閘極電極161及至底部閘極電極12的同時接觸件開口。在此處所描述之程序流程400中,此通孔形成步驟係第四光微影(PL)步驟,其包括:提供一光阻層;照明該光阻層;及使經照明光阻劑顯影(PL#4 )。根據本發明之實施例之一方法的一優點在於:在對應於邊緣部分162之一區中之頂部閘極電極161與底部閘極電極12之間不存在重疊。如圖7中所繪示,此允許(即)使用一單一圖案化步驟朝向源極區域141、汲極區域142、頂部閘極電極161及底部閘極電極12同時形成開口或通孔。與用於製造完全自對準雙閘極薄膜電晶體之已知方法相比,此允許節省一個光微影步驟。 在下一步驟(圖9,步驟413)中,沈積一導電層(例如,一金屬層或一導電氧化物層)且藉由光微影及蝕刻(例如,乾式蝕刻)圖案化該導電層,以藉此形成一源極接觸件191、一汲極接觸件192、一頂部閘極接觸件或第二閘極接觸件194及一底部閘極接觸件或第一閘極接觸件193,如圖8中所繪示。該導電層可(例如)含有Mo、MoCr、一Mo合金、Al、W、Ti、TiN、Au或ITO,但本發明不限於此。此層之厚度可在(例如)介於50 nm與500 nm之間之範圍中,但本發明不限於此。該導電層可係一單一層或其可係包括至少兩個層之一層堆疊。在此處所描述之程序流程400中,此接觸件或電極形成步驟係第五光微影(PL)步驟,其包括:提供一光阻層;照明該光阻層;及使經照明光阻劑顯影(PL#5 )。最後,樣品可(例如)在N2 、O2 或空氣氣氛中在介於150°C與450°C之間(例如,介於200°C與300°C之間)之範圍中的一溫度下退火達1至12小時。 圖9中示意性地繪示之程序流程400僅係根據本發明之一實施例之一完全自對準雙閘極薄膜電晶體的一製造方法之一實例。例如,在根據本發明之另一實施例之一完全自對準雙閘極薄膜電晶體的一製造方法中,可在圖案化該光阻層之後提供該第二閘極導電層,且圖案化該第二閘極導電層可包括執行一剝離程序(例如,如圖2中所繪示)。 根據本發明之一方法400 (圖9)之一實施例製造雙閘極薄膜電晶體裝置100。在一玻璃載體基板10之頂部上,沈積一PECVD SiNx 障壁層,接著在150°C下進行一100 nm厚之Al2 O3 緩衝層之原子層沈積(步驟402)。其後接著沈積10 nm TiN/50 nm AlSi/10 nm TiN層堆疊及使用一序列乾式及濕式蝕刻步驟圖案化該堆疊,以藉此形成一第一閘極電極或底部閘極電極12 (步驟403)。接著,在150°C下沈積由100 nm之Al2 O3 組成之一第一閘極介電層13 (步驟404),接著濺鍍沈積一24 nm厚非晶IGZO層(步驟405)。使用濕式蝕刻來圖案化非晶IGZO層(步驟405)。接著,在250°C下憑藉PECVD沈積一100 nm厚氧化矽第二閘極介電層15 (步驟406),接著沈積一25 nm厚TiN第二閘極導電層16。隨後,藉由根據本發明之一方法之一光阻層之底部及頂部曝露(步驟408)而圖案化包括第二閘極導電層16及第二閘極介電層15之該閘極堆疊(步驟409)。使用一序列乾式蝕刻步驟(CF4 及SF6 化學物)完成圖案化(步驟409)。然後,在150°C下憑藉PECVD沈積一400 nm厚SiNx 介電層17 (步驟411)。使用一序列乾式及濕式蝕刻步驟完成接觸件開口(步驟412)。此接觸件開口步驟經組合用於接觸底部閘極電極12及頂部閘極電極161以及源極區域141及汲極區域142。接著,沈積一10 nm Ti/80 nm AlSi/10 nm Ti堆疊且使用乾式及濕式蝕刻步驟圖案化該堆疊(步驟413),以藉此形成一源極接觸件191、一汲極接觸件192、一底部閘極接觸件193及一頂部閘極接觸件194。最後,使該等樣品在一N2 氣氛中於250°C下退火達1小時。 圖10展示VDS =10 V下之IDS 對VGS 轉移特性,且圖11展示如針對如上文所描述般製造之該雙閘極薄膜電晶體量測之VGS =10 V下之IDS 對VDS 輸出特性(圓圈)。該等電晶體具有15微米/5微米之一W/L比率。作為一參考,對於相同裝置展示類似特性,但分別地其中在量測期間僅使用該背閘極(三角形)且其中在該量測期間僅使用該頂部閘極(正方形)。當與單閘極TFT比較時,本發明之雙閘極TFT展示一更陡子臨限斜率SS-1 及一更高接通電流ION 。另外,針對本發明之雙閘極TFT獲得接近零伏特之一接通電壓VON 。經量測SS-1 、ION 及VON 值之一概述給出於表1中。
Figure TW201802892AD00001
表1 前述描述詳細說明本發明之特定實施例。然而,將瞭解,無論前述內容在文字上表現得多詳細,仍可依許多方式實踐本發明。應注意,在描述本發明之特定特徵或態樣時,特定術語之使用不應被視為暗指:該術語在本文中被重新定義成受限於包含與彼術語相關聯之本發明之特徵或態樣的任何特定特性。 將瞭解,儘管本文中已針對根據本發明之裝置論述較佳實施例、特定結構及組態以及材料,然可在形式及細節方面作出各種改變或修改。例如,可針對在本發明之範疇內所描述之方法添加或刪除步驟。 儘管本發明之上述實施方式以及發明內容已關注一裝置的一製造方法,但本發明亦係關於一種使用根據如上文所描述之實施例之任一者的一方法獲得之裝置。
10‧‧‧基板/玻璃載體基板
11‧‧‧層/障壁層及緩衝層
12‧‧‧第一閘極電極/底部閘極電極
13‧‧‧第一閘極介電層/底部閘極介電層
14‧‧‧圖案化金屬氧化物半導體層/非晶金屬氧化物半導體層/金屬氧化物半導體層
15‧‧‧第二閘極介電層/頂部閘極(TG)介電層/
16‧‧‧第二閘極導電層/頂部閘極導電層/ITO層/TiN層
17‧‧‧介電層
18‧‧‧通孔
21‧‧‧正性光阻層
22‧‧‧遮罩
100‧‧‧完全自對準雙閘極薄膜電晶體/薄膜電晶體/完全自對準雙閘極金屬氧化物半導體薄膜電晶體
101‧‧‧前側
102‧‧‧背側
120‧‧‧閘極區域
140‧‧‧半導體區域
141‧‧‧源極區域
142‧‧‧汲極區域
151‧‧‧圖案化頂部閘極介電層/圖案化第二閘極介電層
161‧‧‧頂部閘極電極/第二閘極電極
162‧‧‧邊緣部分
191‧‧‧源極接觸件
192‧‧‧汲極接觸件
193‧‧‧底部閘極接觸件/第一閘極接觸件
194‧‧‧頂部閘極接觸件/第二閘極接觸件
200‧‧‧方法
201‧‧‧步驟
202‧‧‧步驟
203‧‧‧步驟
204‧‧‧步驟
205‧‧‧步驟
206‧‧‧步驟
207‧‧‧步驟
207a‧‧‧步驟
207b‧‧‧步驟
207c‧‧‧步驟
208‧‧‧步驟
209‧‧‧步驟
300‧‧‧方法
301‧‧‧步驟
302‧‧‧步驟
303‧‧‧步驟
304‧‧‧步驟
305‧‧‧步驟
306‧‧‧步驟
307‧‧‧步驟
307a‧‧‧步驟
307b‧‧‧步驟
307c‧‧‧步驟
308‧‧‧步驟
309‧‧‧步驟
400‧‧‧程序流程/方法
401‧‧‧步驟
402‧‧‧步驟
403‧‧‧步驟
404‧‧‧步驟
405‧‧‧步驟
406‧‧‧步驟
407‧‧‧步驟
408‧‧‧步驟
409‧‧‧步驟
410‧‧‧程序步驟/步驟
411‧‧‧步驟
412‧‧‧步驟
413‧‧‧步驟
A-A’‧‧‧線
B-B’‧‧‧線
BG‧‧‧底部閘極
DG‧‧‧雙閘極
TG‧‧‧頂部閘極
圖1示意性地繪示根據本發明之一方法之一實施例的一程序流程之一實例。 圖2示意性地繪示根據本發明之一方法之一實施例的一程序流程之一實例。 圖3至圖8示意性地繪示根據本發明之一實施例之一完全自對準雙閘極薄膜電晶體的製造方法的一實例之程序步驟。在左手側展示結構之一示意性俯視圖,且在右手側分別展示沿線A-A’及沿線B-B’之示意性橫截面。 圖9示意性地繪示用於根據本發明之一方法製造一完全自對準雙閘極薄膜電晶體的一程序流程之一實例。 圖10展示針對根據本發明之一方法之一實施例製造的一完全自對準雙閘極薄膜電晶體量測之IDS 對VGS 轉移特性(圓圈)。作為一參考,針對僅具有背閘極(三角形)之裝置且針對僅具有頂部閘極(正方形)之裝置展示類似特性。 圖11展示針對根據本發明之一方法之一實施例製造的一完全自對準雙閘極薄膜電晶體量測之IDS 對VDS 輸出特性(圓圈)。作為一參考,針對僅具有背閘極(三角形)之裝置且針對僅具有頂部閘極(正方形)之裝置展示類似特性。 在不同圖式中,相同參考符號係指相同或類似元件。
200‧‧‧方法
201‧‧‧步驟
202‧‧‧步驟
203‧‧‧步驟
204‧‧‧步驟
205‧‧‧步驟
206‧‧‧步驟
207‧‧‧步驟
207a‧‧‧步驟
207b‧‧‧步驟
207c‧‧‧步驟
208‧‧‧步驟
209‧‧‧步驟

Claims (10)

  1. 一種一完全自對準雙閘極金屬氧化物半導體薄膜電晶體(100)的製造方法(200、300、400),該方法包括: 在一基板(10)之一前側(101)上提供(201、301、403)定界一閘極區域(120)之一第一閘極電極(12); 在該基板(10)及該第一閘極電極(12)上方提供(202、302、404)一第一閘極介電層(13); 在該第一閘極介電層(13)上提供(203、303、405)一圖案化金屬氧化物半導體層(14),定界一半導體區域(140)之該圖案化金屬氧化物半導體層(14)部分地重疊於該閘極區域(120)之部分且延伸超過該閘極區域(120)之兩個相對邊緣; 在該圖案化金屬氧化物半導體層(14)上方提供(204、304、406)一第二閘極介電層(15); 提供(205、305、407)一第二閘極導電層(16); 提供(206、306、408)一光阻層(21); 藉由執行一背側照明步驟(207a、307a)、一前側照明步驟(207b、307b)及一光阻劑顯影步驟(207c、307c)而圖案化(207、307、408)該光阻層(21),藉此形成一圖案化光阻層,其中該背側照明步驟(207a、307a)包括使用該第一閘極電極(12)作為一遮罩而自該基板(10)之一背側(102)照明該光阻層(21),且其中該前側照明步驟(207b、307b)包括使用僅在一邊緣部分(162)中曝露該閘極區域(120)中之該光阻層(21)之一遮罩(22)而自該前側(101)照明該光阻層(21); 圖案化(208、308、409)該第二閘極導電層(16),藉此形成一第二閘極電極(161);及 圖案化(209、309、409)該第二閘極介電層(15),藉此形成一圖案化第二閘極介電層(151), 其中該光阻層(21)包括一正性光阻劑,其中該第二閘極導電層(16)提供於該第二閘極介電層(15)上且其中該光阻層(21)提供於該第二閘極導電層(16)上;或 其中該光阻層(21)包括一負性光阻劑,其中該光阻層(21)提供於該第二閘極介電層(15)上,且其中該第二閘極導電層(16)在已圖案化該光阻層(21)之後提供於該光阻層上方及該第二閘極介電層(15)上方。
  2. 如請求項1之方法(200、400),其中該光阻層(21)包括一正性光阻劑,且其中在提供(206、308)該光阻層(12)之前完成提供(205、407)該第二閘極導電層(16),其中圖案化(208、409)該第二閘極導電層(16)包括使用該圖案化光阻層作為一遮罩來局部蝕刻該第二閘極導電層(16),且其中圖案化(209、409)該第二閘極介電層(15)包括使用該圖案化光阻層或該第二閘極電極(161)作為一遮罩來局部蝕刻該第二閘極介電層(15)。
  3. 如請求項1之方法(300),其中該光阻層(21)包括一負性光阻劑,且其中在圖案化(307)該光阻層(12)之後完成提供(305)該第二閘極導電層(16),其中圖案化(308)該第二閘極導電層(16)包括執行一剝離程序,且其中圖案化(309)該第二閘極介電層(15)包括使用該第二閘極電極(161)作為一遮罩來局部蝕刻該第二閘極介電層(15)。
  4. 如請求項1之方法(200、300、400),其中該邊緣部分(162)定位於與該半導體區域(140)不重疊之該閘極區域(120)之一部分中。
  5. 如請求項1之方法(400),其進一步包括:在該圖案化金屬氧化物半導體層(14)中提供(410)一源極區域(141)及一汲極區域(142),其中該源極區域(141)及該汲極區域(142)自對準至該第二閘極電極(161)。
  6. 如請求項5之方法(400),其中提供(410)該源極區域(141)及該汲極區域(142)包括:用氫摻雜。
  7. 如請求項5之方法(400),其中提供(410)該源極區域(141)及該汲極區域(142)包括:金屬氧化物半導體材料之摻雜劑植入或電漿處理或還原。
  8. 如請求項5之方法(400),該方法進一步包括: 沈積(411)一介電層(17);及 同時朝向該源極區域(141)、該汲極區域(142)、該第二閘極電極(161)及該第一閘極電極(12)形成(412)穿過該介電層(17)之通孔(18)。
  9. 如請求項8之方法(400),其中沈積(411)該介電層(17)包括沈積一氮化矽層,其中沈積該氮化矽層之該步驟將氫引入該金屬氧化物半導體層(14)中,藉此用氫摻雜該金屬氧化物半導體層(14)且形成該源極區域(141)及該汲極區域(142)。
  10. 如請求項8之方法(400),其進一步包括沈積且圖案化(413)一導電層,藉此同時形成一源極接觸件(191)、一汲極接觸件(192)、一第一閘極接觸件(193)及一第二閘極接觸件(194)。
TW106111299A 2016-04-18 2017-03-31 完全自對準雙閘極薄膜電晶體的製造方法 TW201802892A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
??16165832.3 2016-04-18
EP16165832.3A EP3236503A1 (en) 2016-04-18 2016-04-18 Method for fabricating fully self-aligned dual-gate thin film transistors

Publications (1)

Publication Number Publication Date
TW201802892A true TW201802892A (zh) 2018-01-16

Family

ID=55759542

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106111299A TW201802892A (zh) 2016-04-18 2017-03-31 完全自對準雙閘極薄膜電晶體的製造方法

Country Status (5)

Country Link
EP (1) EP3236503A1 (zh)
JP (1) JP2017208532A (zh)
KR (1) KR20170119294A (zh)
CN (1) CN107305843A (zh)
TW (1) TW201802892A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI759082B (zh) * 2020-06-19 2022-03-21 台灣積體電路製造股份有限公司 半導體元件及其製造方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020154983A1 (zh) * 2019-01-30 2020-08-06 深圳市柔宇科技有限公司 薄膜晶体管及其制作方法、显示面板及显示装置
JP7293749B2 (ja) * 2019-03-14 2023-06-20 富士電機株式会社 炭化珪素半導体装置の選別方法
JP7326795B2 (ja) 2019-03-20 2023-08-16 株式会社リコー 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム
GB2587793B (en) * 2019-08-21 2023-03-22 Pragmatic Printing Ltd Electronic circuit comprising transistor and resistor

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2932609B1 (fr) * 2008-06-11 2010-12-24 Commissariat Energie Atomique Transistor soi avec plan de masse et grille auto-alignes et oxyde enterre d'epaisseur variable
CN102130009B (zh) * 2010-12-01 2012-12-05 北京大学深圳研究生院 一种晶体管的制造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI759082B (zh) * 2020-06-19 2022-03-21 台灣積體電路製造股份有限公司 半導體元件及其製造方法

Also Published As

Publication number Publication date
CN107305843A (zh) 2017-10-31
EP3236503A1 (en) 2017-10-25
KR20170119294A (ko) 2017-10-26
JP2017208532A (ja) 2017-11-24

Similar Documents

Publication Publication Date Title
TW201802892A (zh) 完全自對準雙閘極薄膜電晶體的製造方法
JP5775253B2 (ja) 薄膜トランジスタ基板とその製造方法
EP2506308B1 (en) Method for manufacturing amorphous oxide thin film transistor
WO2016165186A1 (zh) 双栅极氧化物半导体tft基板的制作方法及其结构
US10707236B2 (en) Array substrate, manufacturing method therefor and display device
WO2016165187A1 (zh) 双栅极氧化物半导体tft基板的制作方法及其结构
US20140183522A1 (en) Thin film transistor, thin film transistor array panel including the same and manufacturing method thereof
CN103346093B (zh) 源/漏区抬高的顶栅自对准薄膜晶体管及其制作方法
WO2018010214A1 (zh) 金属氧化物薄膜晶体管阵列基板的制作方法
US8058096B2 (en) Microelectronic device
US8273600B2 (en) Self-aligned metal oxide TFT with reduced number of masks
WO2016176881A1 (zh) 双栅极tft基板的制作方法及其结构
WO2016165185A1 (zh) 双栅极氧化物半导体tft基板的制作方法及其结构
WO2017219412A1 (zh) 顶栅型薄膜晶体管的制作方法
WO2020244313A1 (zh) 阵列基板及其制备方法、显示面板、显示装置
WO2017024612A1 (zh) 氧化物半导体tft基板的制作方法及其结构
WO2017092172A1 (zh) Tft基板的制作方法
US9966450B2 (en) Dual-gate TFT array substrate and manufacturing method thereof
WO2019134257A1 (zh) 一种p型薄膜晶体管及其制备方法
JP2010205765A (ja) 自己整合半導体トランジスタの製造方法
KR102046127B1 (ko) 수직 구조 박막 트랜지스터의 제조 방법
TWI645512B (zh) 薄膜電晶體基板及其製備方法
CN108122759B (zh) 薄膜晶体管及其制作方法、阵列基板及显示装置
US8592817B2 (en) Self-aligned metal oxide TFT with reduced number of masks
CN111710609A (zh) 铟镓锌氧薄膜晶体管的掺杂方法