TW201635361A - 半導體裝置之製造方法 - Google Patents

半導體裝置之製造方法 Download PDF

Info

Publication number
TW201635361A
TW201635361A TW104143856A TW104143856A TW201635361A TW 201635361 A TW201635361 A TW 201635361A TW 104143856 A TW104143856 A TW 104143856A TW 104143856 A TW104143856 A TW 104143856A TW 201635361 A TW201635361 A TW 201635361A
Authority
TW
Taiwan
Prior art keywords
semiconductor wafer
adhesive sheet
semiconductor
adhesive
sheet
Prior art date
Application number
TW104143856A
Other languages
English (en)
Other versions
TWI695421B (zh
Inventor
Naoya Okamoto
Akinori Sato
Hironobu Fujimoto
Toshiaki MENJO
Tadatomo Yamada
Kimihiko Kawasaki
Original Assignee
Lintec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lintec Corp filed Critical Lintec Corp
Publication of TW201635361A publication Critical patent/TW201635361A/zh
Application granted granted Critical
Publication of TWI695421B publication Critical patent/TWI695421B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting

Abstract

本發明係一種半導體裝置之製造方法,其中,具備於半導體晶圓之第一面(W1),形成較半導體晶圓(W)之厚度為淺之切削深度的溝(W5)之工程,和於加以形成有溝(W5)之第一面(W1),貼上第一黏著薄片(10)之工程,和研削半導體晶圓(W)之第二面(W6),而薄化半導體晶圓(W)之厚度,分割為複數之半導體晶片(CP)之工程,和於研削第二面(W6)而顯現之第三面(W3),貼附第二黏著薄片之工程,和剝離第一黏著薄片(10)之工程,和伸展前述第二黏著薄片而擴大複數之半導體晶片(CP)彼此之間隔的工程的半導體裝置之製造方法。

Description

半導體裝置之製造方法
本發明係有關半導體裝置之製造方法。
近年,進展有電子機器之小型化,輕量化,及高機能化。對於加以搭載於電子機器之半導體裝置,亦加以要求小型化,薄型化,及高密度化。加以開發有薄型化加以使用於半導體裝置之半導體晶片的方法。
例如,對於文獻1(日本特開平5-335411號公報),係加以記載有依照矽基板表面側之粒分割預定邊界線而形成有底的溝之工程,和將基板的背面側,研削至該溝的底部開口而加以形成有粒為止之工程的粒之製造方法。如根據文獻1,加以記載有於背面研削後之矽基板的厚度為薄之情況,可防止基板之斷裂之內容。加以記載於文獻1之製造方法係有稱作「先切割法」或「DBG(Dicing Before Grinding)處理」之情況。
半導體晶片係有加以安裝於接近於此尺寸之封裝者。如此之封裝係亦有加以稱作半導體晶片尺寸封裝(Chip Scale Package;CSP)者。作為製造CSP之處理之一,可 舉出半導體晶圓級封裝(Wafer Level Package;WLP)。在WLP中,在經由切割而個片化封裝之前,於晶片電路形成面形成外部電極等,最終係切割包含晶片之封裝,作為個片化。作為WLP,係可舉出扇入(Fan-In)型與扇出(Fan-Out)型。在扇出型之WLP(以下,有略記為FO-WLP之情況)中,將半導體晶片,呈成為較半導體晶片尺寸為大之範圍地,以封閉構件而被覆,形成半導體晶片封閉體,將再配線層或外部電極,不僅半導體晶片的電路面,而亦在封閉構件之表面範圍加以形成。
例如,對於文獻2(國際公開第2010/058646號),係加以記載有將自半導體晶圓加以個片化之複數的半導體晶片,殘留其電路形成面,使用塑模構件而圍繞周圍,形成擴張半導體晶圓,使再配線圖案延伸存在於半導體晶片外的範圍而形成之半導體封裝之製造方法。在記載於文獻2之製造方法中,在以塑模構件而圍繞加以個片化之複數的半導體晶片之前,重新貼上於擴張用之半導體晶圓安裝膠帶,展延半導體晶圓安裝膠帶而擴大複數之半導體晶片之間的距離。另外,對於文獻2係亦加以記載有適用DBG處理之實施形態。
在加以記載於文獻2之製造方法中,係採用經由切割而個片化半導體晶圓之方法之故,有著複數之矽半導體晶片的排列狀態產生混亂之虞。另外,在文獻2之製造方法中,適用DBG處理之情況,兼具背面研削時之表面保護特性及擴張時之擴張性的膠帶材料則作為必要。但對於文 獻2,係對於兼具如此特性之膠帶材料,未有任何具體的揭示。更且,通常,保護背面研削時之半導體晶圓的電路面之膠帶係為與半導體晶圓外形略同尺寸之故,伸展該膠帶之情況係為困難。因此,在採用記載於文獻2之DBG處理之方法中,擴大複數之半導體晶片彼此之間隔情況亦為困難。
發明之概要
本發明之目的係提供:在分割為複數之半導體晶片的工程中,防止排列狀態之混亂,可擴大複數之半導體晶片彼此之間隔者之半導體裝置的製造方法者。
如根據本發明之一形態,加以提供:具備於半導體晶圓之第一面,形成較前述半導體晶圓之厚度為淺之切削深度的溝之工程,和於加以形成有前述溝之前述第一面,貼上第一黏著薄片之工程,和研削與加以貼上有前述第一黏著薄片之前述第一面相反面之第二面,而薄化前述半導體晶圓之厚度,將前述半導體晶圓分割為複數之半導體晶片之工程,和於研削前述第二面而顯現之第三面,貼上第二黏著薄片之工程,和剝離前述第一黏著薄片之工程,和伸展前述第二黏著薄片而擴大前述複數之半導體晶片彼此之間隔的工程的半導體裝置之製造方法。
如根據本發明之一形態,經由所謂先切割法而將半導體晶圓,分割為複數之半導體晶片之故,可防止切割時之 半導體晶片之排列狀態的混亂。更且,如根據此本發明之一形態,將經由先切割法而加以個片化之複數之半導體晶片,貼上於第二黏著薄片,伸展此第二黏著薄片,可擴大複數之半導體晶片彼此之間隔者。
在本發明之第一形態中,在於前述第一面形成前述溝之前,更包含貼上第三黏著薄片於前述第一面之工程,而切斷前述第三黏著薄片而形成前述溝於前述第一面,將前述第一黏著薄片,貼上於加以切斷之前述第三黏著薄片者為佳。
如根據如此形態,在經由第三黏著薄片而加以保護第一面之狀態,進行溝的形成之故,而可防止經由切削屑之第一面的污染或破損。
在本發明之一形態中,對於前述第一面,係加以形成有複數之電路,而前述溝係區隔前述複數之電路地加以形成者為佳。
如根據如此之形態,可將半導體晶圓個片化為複數之半導體晶片單位者。
在本發明之一形態中,前述第二黏著薄片係拉伸彈性率則較前述第一黏著薄片為小者為佳。
如根據此形態,在伸展第二黏著薄片之擴張工程中,成為容易擴大複數之半導體晶片彼此之間隔。
在本發明之一形態中,擴大前述複數之半導體晶片彼此之間隔之後,更具備殘留前述第一面而以封閉構件而被覆前述複數之半導體晶片之工程者為佳。
如根據此形態,在未混亂複數之半導體晶片的排列狀態而擴大複數之半導體晶片間之間隔之後,可以封閉構件而被覆複數之半導體晶片者。並且,如根據此形態,可將加以個片化之半導體晶片,無需各1個自第一黏著薄片,經由取放而再排列於其他的黏著薄片或支持體,而由封閉構件加以被覆者。因此,如根據此形態,可將WLP之製造處理的工程作為簡略化者。
1‧‧‧半導體封裝
3‧‧‧封閉體
5A‧‧‧外部電極墊片
7‧‧‧外部端子電極
10‧‧‧第一黏著薄片
11‧‧‧第一基材薄膜
12‧‧‧第一黏著劑層
20‧‧‧第二黏著薄片
21‧‧‧第二基材薄膜
22‧‧‧第二黏著劑層
30‧‧‧保護薄片
31‧‧‧第三基材薄膜
32‧‧‧第三黏著劑層
40‧‧‧表面保護薄片
41‧‧‧第四基材薄膜
42‧‧‧第四黏著劑層
50‧‧‧研磨機
60‧‧‧封閉構件
61‧‧‧第一絕緣層
62‧‧‧第二絕緣層
W‧‧‧半導體晶圓
CP‧‧‧半導體晶片
W1‧‧‧電路面
W2‧‧‧電路
(UV)‧‧‧紫外線
(EB)‧‧‧電子線
圖1(圖1A、圖1B、圖1C及圖1D)係說明有關第一實施形態之製造方法的剖面圖。
圖2(圖2A、圖2B、及圖2C)係接續圖1而說明有關第一實施形態之製造方法的剖面圖。
圖3(圖3A及圖3B)係接續圖2而說明有關第一實施形態之製造方法的剖面圖。
圖4(圖4A、圖4B、及圖4C)係接續圖3而說明有關第一實施形態之製造方法的剖面圖。
圖5(圖5A、圖5B、及圖5C)係接續圖4而說明有關第一實施形態之製造方法的剖面圖。
圖6(圖6A、圖6B、及圖6C)係說明有關第二實施形態之製造方法的剖面圖。
[第一實施形態]
以下,對於有關本實施形態之半導體裝置的製造方法加以說明。
對於圖1A,係加以顯示加以貼附於作為第三黏著薄片之保護薄片30的半導體晶圓W。半導體晶圓W係具有作為第一面之電路面W1。對於電路面W1係加以形成有電路W2。保護薄片30係加以貼附於半導體晶圓W之電路面W1。保護薄片30係保護電路面W1及電路W2。
半導體晶圓W係例如,亦可為矽半導體晶圓,而亦可為鎵.砷等之化合物半導體晶圓。作為形成電路W2於電路面W1之方法,係可舉出所泛用之方法,例如,可舉出蝕刻法,及剝離法等。
保護薄片30係具有第三基材薄膜31,和第三黏著劑層32。第三黏著劑層32係加以層積於第三基材薄膜31。
第三基材薄膜31之材質係未特別加以限定。作為第三基材薄膜31之材質係例如,可舉出聚氯乙烯樹脂,聚脂樹脂(聚乙二醇對苯二甲酸酯等)、丙烯酸樹脂,聚碳酸酯樹脂,聚乙烯樹脂,聚丙烯樹脂,丙烯腈.丁二烯.苯乙烯樹脂,聚醯亞胺樹脂,聚氨酯樹脂,及聚苯乙烯樹脂等。
含於第三黏著劑層32之黏著劑係未特別加以限定,而可將各種種類之黏著劑適用於第三黏著劑層32。作為含於第三黏著劑層32之黏著劑係例如,可舉出橡膠系黏著劑,丙烯酸系黏著劑,聚矽氧系黏著劑,聚酯系黏著劑,及尿烷系黏著劑等。然而,黏著劑之種類係考慮用途 或所貼附之被著體的種類等而加以選擇。
對於加以調配能量線聚合性化合物於第三黏著劑層32之情況,係自第三基材薄膜31側照射能量線於第三黏著劑層32,而使能量線聚合性化合物硬化。當使能量線聚合性化合物硬化時,第三黏著劑層32之凝集力則提高,而第三黏著劑層32與半導體晶圓W之間的黏著力則下降或消失。作為能量線係例如,可舉出紫外線(UV)或電子線(EB)等,而紫外線為佳。
[溝形成工程]
對於圖1B係加以顯示說明自半導體晶圓W之電路面W1側形成特定深度的溝之工程(有著稱為溝形成工程之情況)的圖。
在溝形成工程中,自保護薄片30側,使用切割裝置之切割片等而導入切削於半導體晶圓。此時,完全地切斷保護薄片30,且自半導體晶圓W之電路面W1,導入較半導體晶圓W之厚度為淺之深度的切削,而形成溝W5。溝W5係呈區隔加以形成於半導體晶圓W之電路面W1之複數的電路W2地加以形成。溝W5之深度係如為較作為目的之半導體晶片之厚度稍微厚之程度,並無特別限定。對於溝W5之形成時,係產生有自半導體晶圓W之切削屑。在本實施形態中,電路面W1則在經由保護薄片30所保護之狀態,形成溝W5之形成之故,而可防止經由切削屑的電路面W1或電路W2之污染或破損。
[研削工程]
對於圖1C,係加以圖示說明在形成溝W5之後,研削作為半導體晶圓W之第二面的背面W6之工程(有著稱為研削工程之情況)的圖。
在本實施形態中,在進行研削前,於保護薄片30側,貼附第一黏著薄片10。在貼附第一黏著薄片10之後,使用研磨機50,自背面W6側研削半導體晶圓W。經由研削,半導體晶圓W之厚度則變薄,最終,半導體晶圓W係加以分割為複數之半導體晶片CP。至加以除去溝W5底部為止,自背面W6側進行研削,個片化半導體晶圓W為各電路W2。之後,因應必要而更加以進行背面研削,而可得到特定厚度之半導體晶片CP者。在本實施形態中,至露出有作為第三面之背面W3為止進行研削。
對於圖1D係加以顯示所分割的複數之半導體晶片CP則加以保持於保護薄片30及第一黏著薄片10之狀態。
第一黏著薄片10係具有第一基材薄膜11,和第一黏著劑層12。第一黏著劑層12係加以層積於第一基材薄膜11。
第一基材薄膜11之材質係未特別加以限定。作為第一基材薄膜11之材質係例如,可舉例與對於第三基材薄膜31所例示之材質同樣的材質。
含於第一黏著劑層12之黏著劑係未特別加以限定,而可將各種種類之黏著劑適用於第一黏著劑層12。作為 含於第一黏著劑層12之黏著劑係例如,可舉出與對於第三黏著劑層32所說明之黏著劑同樣的黏著劑。然而,黏著劑之種類係考慮用途或所貼附之被著體的種類等而加以選擇。對於第一黏著劑層12,亦加以調配能量線聚合性化合物。
第一黏著薄片10係呈成為與半導體晶圓W略同形狀地,預先切斷亦可,另外,準備較半導體晶圓W為大之第一黏著薄片10,在貼附於半導體晶圓W後,將半導體晶圓W切斷為同形狀亦可。
在本實施形態中,對於第一黏著劑層12,係在之後的工程,所切斷之保護薄片30亦可呈一起剝離地,比較而言包含有黏著力強之黏著劑者為佳。第一基材薄膜11係呈未在進行剝離時伸展地,具有如聚乙二醇對苯二甲酸酯,具體而言具有高剛性者為佳。
[貼附工程(第二黏著薄片)]
對於圖2A係加以顯示說明在研削工程之後,將第2黏著薄片20,貼附複數之半導體晶片CP之工程(有稱為貼附工程之情況)的圖。
第2黏著薄片20係加以貼附於半導體晶片CP之背面W3。第2黏著薄片20係具有第二基材薄膜21,和第二黏著劑層22。
第二基材薄膜21之材質係未特別加以限定。作為第二基材薄膜21之材質係例如,可舉出與對於第三基材薄 膜31所例示之材質同樣的材質。
第二黏著劑層22係加以層積於第二基材薄膜21。含於第二黏著劑層22之黏著劑係未特別加以限定,而可將各種種類之黏著劑適用於第二黏著劑層22。作為含於第二黏著劑層22之黏著劑係例如,可舉出與對於第三黏著劑層32所說明之黏著劑同樣之黏著劑。然而,黏著劑之種類係考慮用途或所貼附之被著體的種類等而加以選擇。對於第二黏著劑層22,亦可加以調配能量線聚合性化合物。
第二黏著薄片20係拉伸彈性率則較第一黏著薄片10為小者為佳。第二黏著薄片20之拉伸彈性率係10MPa以上2000MPa以下者為佳。第二黏著薄片20之斷裂伸長度係為50%以上者亦為佳。然而,在本說明書中之拉伸彈性率,及斷裂伸長度係依據JIS K7161及JIS K7127,而使用拉伸試驗裝置而加以測定。
在本實施形態中,對於第二黏著劑層22之半導體晶圓W而言之黏著力係較對於第三黏著劑層32之半導體晶圓W而言之黏著力為大者為佳。如第二黏著劑層22之黏著力者為大時,成為容易剝離第一黏著薄片10及保護薄片30。
第2黏著薄片20係加以貼附於複數之半導體晶片CP及第一環狀框架亦可。使用第一環狀框架之情況,於第2黏著薄片20之第二黏著劑層22上,載置第一環狀框架,將此輕按壓,進行固定。之後,在第一環狀框架之環形狀 的內側露出之第二黏著劑層22按壓於半導體晶片CP的背面W3,固定複數之半導體晶片CP於第2黏著薄片20。
[剝離工程(第一黏著薄片)]
對於圖2B係加以顯示說明在貼附第2黏著薄片20之後,剝離第一黏著薄片10及保護薄片30之工程(有稱為剝離工程之情況)的圖。
在本實施形態中,如前述,對於保護薄片30係加以貼附有第一黏著薄片10。在剝離第一黏著薄片10時,所切斷之保護薄片30亦一起剝離。當剝離保護薄片30時,露出有複數之半導體晶片CP之電路面W1。在本實施形態中,如圖2B所示,將經由先切割法而加以分割之半導體晶片CP間的距離作為D1。距離D1係例如,15μm以上110μm以下者為佳。
[擴張工程]
對於圖2C係加以顯示說明伸展保持複數之半導體晶片CP之第二黏著薄片20的工程(有稱為擴張工程之情況)的圖。
在擴張工程中,更擴大複數之半導體晶片CP間的間隔。在擴張工程中,伸展第二黏著薄片20之方法係未特別加以限定。作為伸展第二黏著薄片20之方法,係例如,可舉出將環狀或圓狀的擴張器按壓於第二黏著薄片20而伸展第二黏著薄片20之方法,或使用把持構件等而 把持第二黏著薄片20之外周部而伸展之方法等。
在本實施形態中,如圖2C所示,將擴張工程後之半導體晶片CP間的距離作為D2。距離D2係較距離D1為大。距離D2係例如,200μm以上5000μm以下者為佳。
[封閉工程]
對於圖3係加以顯示說明使用封閉構件60而封閉複數之半導體晶片CP的工程(有稱為封閉工程之情況)的圖。
對於圖3A係加以顯示說明在擴張工程之後,將作為第四黏著薄片之表面保護薄片40貼附於複數之半導體晶片CP的工程圖。
伸展第二黏著薄片20而將複數之半導體晶片CP間之間隔的距離擴大至距離D2之後,貼附表面保護薄片40於半導體晶片CP之電路面W1。表面保護薄片40係具有第四基材薄膜41,和第四黏著劑層42。表面保護薄片40係呈以第四黏著劑層42而被覆電路面W1地加以貼附者為佳。
表面保護薄片40之材質係未特別加以限定。作為第四基材薄膜41之材質係例如,可舉出與對於第三基材薄膜31所例示之材質同樣的材質。
第四黏著劑層42係加以層積於第四基材薄膜41。含於第四黏著劑層42之黏著劑係未特別加以限定,而可將各種種類之黏著劑適用於第四黏著劑層42。作為含於第 四黏著劑層42之黏著劑係例如,可舉出與對於第三黏著劑層32所說明之黏著劑同樣之黏著劑。然而,黏著劑之種類係考慮用途或所貼附之被著體的種類等而加以選擇。對於第四黏著劑層42,亦可加以調配能量線聚合性化合物。
對於第四黏著劑層42之半導體晶圓W而言之黏著力係較對於第二黏著劑層22之半導體晶圓W而言之黏著力為大者為佳。如第四黏著劑層42之黏著力為大時,在轉印複數之半導體晶片CP於表面保護薄片40之後,成為容易剝離第二黏著薄片20。
表面保護薄片40係具有耐熱性者為佳。後述之封閉構件則為熱硬化性樹脂之情況,例如,硬化溫度係120℃~180℃程度,而加熱時間係30分~2小時程度。表面保護薄片40係在使封閉構件熱硬化時,具有未有如皺褶之耐熱性者為佳。另外,表面保護薄片40係在熱硬化處理後,由可自半導體晶片CP剝離之材質而加以構成者為佳。
表面保護薄片40係加以貼附於複數之半導體晶片CP及第二環狀框架亦可。使用第二環狀框架之情況,於表面保護薄片40之第四黏著劑層42上,載置第二環狀框架,將此輕按壓,進行固定。之後,將在第二環狀框架之環形狀的內側露出之第四黏著劑層42,按壓於半導體晶片CP之電路面W1而進行固定。
在貼附表面保護薄片40之後,剝離第二黏著薄片20 時,複數之半導體晶片CP之背面W3則露出。在剝離第二黏著薄片20之後,亦加以維持在擴張工程中所擴張之複數之半導體晶片CP間的距離D2者為佳。對於加以調配能量線聚合性化合物於第二黏著劑層22之情況,係自第二基材薄膜21側照射能量線於第二黏著劑層22,而使能量線聚合性化合物硬化之後,剝離第二黏著薄片20者為佳。
對於圖3B係加以顯示說明封閉經由表面保護薄片40所保持之複數之半導體晶片CP之工程的圖。
經由殘留電路面W1而將複數之半導體晶片CP,經由封閉構件60而被覆之時,加以形成封閉體3。對於複數之半導體晶片CP彼此之間,亦加以充填封閉構件60。在本實施形態中,因經由表面保護薄片40而加以被覆電路面W1及電路W2之故,可防止以封閉構件60加以被覆電路面W1者。
經由封閉工程,而得到加以埋入各特定距離隔離之複數之半導體晶片CP於封閉構件之封閉體3。在封閉工程中,複數之半導體晶片CP係在加以維持距離D2之狀態,經由封閉構件60而加以被覆者為佳。
以封閉構件60而被覆複數之半導體晶片CP之方法係未特別加以限定。例如,採用保持以表面保護薄片40而被覆電路面W1,將複數之半導體晶片CP收容於金屬模具內,接著,注入流動性的樹脂材料於金屬模具內,使樹脂材料硬化之方法亦可。另外,採用呈被覆複數之半導體 晶片CP之背面W3地載置薄片狀之封閉樹脂,由加熱封閉樹脂者,埋入複數之半導體晶片CP於封閉樹脂方法亦可。作為封閉構件60之材質,係例如,可舉出環氧樹脂等。對於作為封閉構件60所使用之環氧樹脂,係例如,包含有苯酚樹脂,彈性體,無機充填材,及硬化促進劑等亦可。
在封閉工程之後,剝離表面保護薄片40時,半導體晶片CP之電路面W1,和與封閉體3之表面保護薄片40接觸之面3S則露出。
[半導體封裝之製造工程]
對於圖4及圖5係加以圖示使用複數之半導體晶片CP而說明半導體封裝之製造工程的圖。本實施形態係包含如此半導體封裝之製造工程者為佳。
[再配線層形成工程]
對於圖4A係加以顯示剝離表面保護薄片40之後的封閉體3之剖面圖。在本實施形態中,更包含於剝離表面保護薄片40之後的封閉體3,形成再配線層之再配線層形成工程者為佳。在再配線層形成工程中,將與露出之複數之半導體晶片CP的電路W2連接之再配線,形成於電路面W1上及封閉體3的面3S上。對於在再配線之形成時,係首先,形成絕緣層於封閉體3。
對於圖4B係加以顯示說明於半導體晶片CP的電路 面W1及封閉體3的面3S,形成第一絕緣層61之工程的剖面圖。將包含絕緣性樹脂的第一絕緣層61,呈於電路面W1及面3S上,使電路W2或電路W2之內部端子電極W4露出地加以形成。作為絕緣性樹脂,係例如,可舉出聚醯亞胺樹脂,聚苯并噁唑纖維樹脂,及聚矽氧樹脂等。內部端子電極W4之材質係如為導電性材料而未加以限定,例如,可舉出金、銀、銅、及鋁等之金屬、以及合金等。
對於圖4C係加以顯示說明形成再配線5之工程的剖面圖。再配線5係與加以封閉於封閉體3之半導體晶片CP電性連接。在本實施形態中,接續於第一絕緣層61的形成而形成再配線5。再配線5之材質係如為導電性材料而未加以限定,例如,可舉出金、銀、銅、及鋁等之金屬、以及合金等。再配線5係可經由公知的方法而形成。
對於圖5A係加以顯示說明形成被覆再配線5之第二絕緣層62之工程的剖面圖。再配線5係具有外部端子電極用之外部電極墊片5A。對於第二絕緣層62係設置開口等,使外部端子電極用之外部電極墊片5A露出。在本實施形態中,外部電極墊片5A係在封閉體3之半導體晶片CP的範圍(對於電路面W1之範圍)內及範圍外(對應於封閉構件60上的面3S之範圍)中而露出。另外,再配線5係外部電極墊片5A則呈配置為陣列狀地,加以形成於封閉體3的面3S。在本實施形態之製造工程中,因於封閉體3之半導體晶片CP的範圍外,形成使外部電極墊 片5A露出之構造之故,可得到扇出型之WLP者。
[與外部端子電極之連接工程]
對於圖5B係加以顯示說明於封閉體3之外部電極墊片5A,使外部端子電極連接之工程的剖面圖。於自設置於第二絕緣層62之開口等露出之外部電極墊片5A,載置焊錫球等之外部端子電極7,經由焊錫接合等,而使外部端子電極7與外部電極墊片5A電性連接。焊錫球之材質係未特別加以限定,例如,可舉出含鉛焊錫,及無鉛焊錫等。
[第二切割工程]
對於5C係加以顯示說明個片化加以連接外部端子電極7之封閉體3的工程(亦有稱為第二切割工程之情況)的剖面圖。在第二切割工程中,以半導體晶片CP單位而個片化封閉體3。個片化封閉體3之方法係未特別加以限定。例如,可採用與切割前述之半導體晶圓W之方法同樣的方法,而個片化封閉體3。個片化封閉體3之工程係使封閉體貼3附於切割薄片等之黏著薄片而實施。
由個片化封閉體3者,加以製造半導體晶片CP單位之半導體封裝1。如上述,於使其扇出於半導體晶片CP之範圍外的外部電極墊片5A,使外部端子電極7連接之半導體封裝1,係作為扇出型之晶圓級封裝(FO-WLP)而加以製造。
[安裝工程]
在本實施形態中,包含將所個片化之半導體封裝1,安裝於印刷配線基板等之工程者亦為佳。
如根據本實施形態,經由所謂先切割法而將半導體晶圓W分割為複數之半導體晶片CP之故,而可防止切割時之半導體晶片CP的排列狀態之混亂。更且,如根據本實施形態,將經由先切割法而加以個片化之複數之半導體晶片CP,貼附於第二黏著薄片20,伸展此第二黏著薄片20而可擴大複數之半導體晶片CP彼此之間隔者。在擴張工程中,可防止複數之半導體晶片CP之排列狀態的混亂。
有關本實施形態之方法係對於製造FO-WLP型式之半導體封裝1之處理的適合性優越。具體而言,如根據本實施形態,可使在FO-WLP型式之半導體封裝1之晶片間隔的均等性及正確性提升者。
[第二實施形態]
第二實施形態係對於從剝離在第一實施形態之第一黏著薄片10的工程至再配線層形成工程為止之處理,與第一實施形態不同。第二實施形態係在其他的點中,與第一實施形態同樣之故,而省略或簡略化說明。
對於圖6A係加以顯示說明剝離在本實施形態之第一黏著薄片10的工程的圖。
在本實施形態中,包含在貼附第二黏著薄片20於半 導體晶片CP之背面W3之後,僅剝離第一黏著薄片10之工程。即,在第一實施形態中,在剝離第一黏著薄片10時,對於加以切斷之保護薄片30亦一起剝離之情況而言,在本實施形態中,保持將保護薄片30殘留於半導體晶片CP之電路面W1而剝離第一黏著薄片10。
對於加以調配能量線聚合性化合物於第一黏著劑層12之情況,係自第一基材薄膜11側照射能量線於第一黏著劑層12,而使能量線聚合性化合物硬化。當使能量線聚合性化合物硬化時,第一黏著劑層之凝集力則提高,而第一黏著劑層12與保護薄片30之間的黏著力則下降或消失。此時,呈使保護薄片30之第三黏著劑層32之黏著力下降或消失地,照射能量線者為佳。作為能量線係例如,可舉出紫外線(UV)或電子線(EB)等,而紫外線為佳。
在本實施形態中,對於第二黏著劑層22之半導體晶圓W而言之黏著力係較對於第一黏著劑層12之第三基材薄膜31而言之黏著力為大者為佳。更且,對於第一黏著劑層12之第三基材薄膜31而言之黏著力係較對於第三黏著劑層32之半導體晶圓W而言之黏著力為小者為佳。在本實施形態中係第一黏著薄片10,第二黏著薄片20,及保護薄片30則加以貼附於半導體晶片CP之狀態,僅第一黏著薄片10進行先行剝離。因此,如第一黏著劑層12之黏著力為低時,保持將加以分割之保護薄片30殘留於半導體晶片CP而容易剝離。
對於圖6B係加以顯示說明在剝離第一黏著薄片10之後,伸展第二黏著薄片20之擴張工程的圖。
對於第二黏著薄片20,係加以複數個保持電路面W1加以被覆於保護薄片30之半導體晶片CP。在本實施形態之擴張工程中,在如此之狀態伸展第二黏著薄片20,而將複數之半導體晶片CP間擴大至距離D2為止。
對於圖6C係加以顯示說明在擴張工程之實施後,封閉複數之半導體晶片CP之工程的圖。
在第一實施形態中,對於貼附表面保護薄片40於電路面W1,而剝離第二黏著薄片20,使用封閉構件60而封閉半導體晶片CP之情況而言,在本實施形態中,因已於電路面W1加以貼附保護薄片30之故,即使未貼附表面保護薄片40亦可,而可保持於半導體晶片CP之背面W3加以貼附第二黏著薄片20而封閉。經由殘留電路面W1而經由封閉構件60而被覆複數之半導體晶片CP之時,而加以形成封閉體3A。封閉體3A的面3S與半導體晶片CP之電路面W1則為同一面者為佳。
在本實施形態中,如圖6C所示,於複數之半導體晶片CP彼此之間或周圍,加以充填封閉構件60。在本實施形態中,因經由保護薄片30而加以被覆電路面W1及電路W2之故,可以封閉構件60而加以被覆電路面W1者。在封閉工程中,於半導體晶片CP之背面W3,加以貼附第二黏著薄片20。因此,半導體晶片CP之背面W3係未經由封閉構件60而加以被覆,而可薄化封閉體3A之厚度 者。
經由本實施形態之封閉工程之時,可得到加以埋入各特定距離隔離之複數之半導體晶片CP於封閉構件60之封閉體3A。在封閉工程中,複數之半導體晶片CP係在加以維持距離D2之狀態,經由封閉構件60而加以被覆者為佳。
在封閉工程之後,剝離保護薄片30及第二黏著薄片20。剝離此等之順序係未特別加以限定。剝離保護薄片30時係例如,使用接著膠帶者為佳。可於保護薄片30之第三基材薄膜31的面貼附接著膠帶,將此接著膠帶作為基點而剝離保護薄片30者。接著膠帶係亦可為黏著膠帶,或熱密封膠帶。當剝離第二黏著薄片20時,露出有半導體晶片CP之背面W3。
可使用封閉體3A,而歷經與第一實施形態同樣之工程,製造半導體封裝或半導體裝置者。
如根據有關本實施形態之製造方法,與第一實施形態同樣,可防止複數之半導體晶片CP之排列狀態的混亂。有關本實施形態之方法,亦對於製造FO-WLP型式之半導體封裝的處理之適合性優越,更可製造薄型之半導體封裝。
[第三實施形態]
第三實施形態係關於至實施在第一實施形態之第二擴張工程為止之工程,與第一實施形態為同樣。因此,對於 同樣的點,係省略或簡略化說明。以下,說明有關第三實施形態之中,與第一實施形態不同的點。
在第三實施形態中,係包含實施擴張工程,擴大複數之半導體晶片CP彼此之間隔之後,未進行封閉工程,而各拾取複數之半導體晶片CP的工程。拾取係可利用以往所利用之拾取裝置。在本實施形態中,更包含將所拾取之半導體晶片CP,各安裝於印刷配線基板等之工程者亦為佳。安裝後之半導體晶片CP係例如,以封閉構件等而加以封閉作為封裝化。
如根據本實施形態,在防止半導體晶片CP之排列狀態之混亂同時,擴大複數之半導體晶片CP彼此之間隔之後,可拾取半導體晶片CP者。因此,成為可容易防止在進行拾取時,由拾取裝置所把持之半導體晶片CP則與其他的半導體晶片接觸,以及拾取裝置則與其他半導體晶片接觸者。
[實施形態之變形]
本發明係未加以任何限制於上述之實施形態。本發明係包含在可達成本發明之目的之範圍,變形上述實施形態之形態等。
例如,在半導體晶圓或半導體晶片之電路等係未加以限定於圖示之排列或形狀等。與在半導體封裝之外部端子電極的連接構造等,亦未加以限定於在前述實施形態所說明之形態。在前述實施形態中,舉例說明過製造FO-WLP 型式之半導體封裝,但本發明係亦可適用於製造扇入型之WLP等其他之半導體封裝之形態。
例如,在前述之實施形態中,例示過於半導體晶圓W之電路面W1貼附保護薄片30,實施溝形成工程的形態,但本發明係未加以限定於如此之形態。例如,未貼附保護薄片30於電路面W1,而保持使電路面W1露出而進行溝形成工程,而在溝形成後,貼附第一黏著薄片10於電路面W1,而實施研削工程之形態,亦包含於本發明。另外,在溝形成工程前,形成被覆電路面W1之保護膜亦可。保護膜係為使電路W2之內部端子電極W4露出之形狀者為佳。保護膜係例如,使用氮化矽,氧化系,或聚醯亞胺等而加以形成者為佳。
例如,在前述實施形態中,舉例說明過伸展第二黏著薄片20而擴大複數之半導體晶片CP彼此之間隔的形態,但更且,追加擴張工程而實施亦可。複數次實施擴張工程之情況,可將加以保持於第二黏著薄片20之複數的半導體晶片CP,保持維持所擴大之間隔,而轉印於另外的擴張薄片,伸展該擴張薄片,更可擴大複數的半導體晶片CP彼此之間隔者。例如,在第一實施形態中,在貼附表面保護薄片40之後,伸展表面保護薄片40而更擴大複數的半導體晶片CP彼此之間隔亦可。
例如,在前述實施形態中,舉例說明過包含形成較半導體晶圓的厚度為淺之切削深度的溝之工程的半導體裝置之製造方法,但亦可使用預先加以形成該溝之半導體晶 圓。
10‧‧‧第一黏著薄片
11‧‧‧第一基材薄膜
12‧‧‧第一黏著劑層
30‧‧‧保護薄片
31‧‧‧第三基材薄膜
32‧‧‧第三黏著劑層
50‧‧‧研磨機
W‧‧‧半導體晶圓
CP‧‧‧半導體晶片
W1‧‧‧電路面
W2‧‧‧電路
W3‧‧‧背面
W5‧‧‧溝
W6‧‧‧背面

Claims (5)

  1. 一種半導體裝置的製造方法,其特徵為具備:於半導體晶圓之第一面,形成較前述半導體晶圓之厚度為淺之切削深度的溝之工程,和於加以形成有前述溝之前述第一面,貼上第一黏著薄片之工程,和研削與加以貼上有前述第一黏著薄片之前述第一面相反面之第二面,而薄化前述半導體晶圓之厚度,將前述半導體晶圓分割為複數之半導體晶片之工程,和於研削前述第二面而顯現之第三面,貼附第二黏著薄片之工程,和剝離前述第一黏著薄片之工程,和伸展前述第二黏著薄片而擴大前述複數之半導體晶片彼此之間隔的工程者。
  2. 如申請專利範圍第1項記載之半導體裝置的製造方法,其中,在於前述第一面形成前述溝之前,更包含貼附第三黏著薄片於前述第一面之工程,切斷前述第三黏著薄片而形成前述溝於前述第一面,將前述第一黏著薄片,貼上於加以切斷之前述第三黏著薄片者。
  3. 如申請專利範圍第1項記載之半導體裝置的製造方法,其中,對於前述第一面,係加以形成有複數之電路,前述溝係呈區隔前述複數之電路地加以形成者。
  4. 如申請專利範圍第1項記載之半導體裝置的製造方法,其中,前述第二黏著薄片係拉伸彈性率則較前述第一黏著薄片為小者。
  5. 如申請專利範圍第1項至第4項任一項記載之半導體裝置的製造方法,其中,擴大前述複數之半導體晶片彼此之間隔之後,更具備殘留前述第一面而以封閉構件而被覆前述複數之半導體晶片之工程者。
TW104143856A 2014-12-26 2015-12-25 半導體裝置之製造方法 TWI695421B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014-266140 2014-12-26
JP2014266140A JP6482866B2 (ja) 2014-12-26 2014-12-26 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW201635361A true TW201635361A (zh) 2016-10-01
TWI695421B TWI695421B (zh) 2020-06-01

Family

ID=56359712

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104143856A TWI695421B (zh) 2014-12-26 2015-12-25 半導體裝置之製造方法

Country Status (2)

Country Link
JP (1) JP6482866B2 (zh)
TW (1) TWI695421B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI814785B (zh) * 2018-03-07 2023-09-11 日商琳得科股份有限公司 擴張方法、半導體裝置的製造方法及黏著薄板

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110800091A (zh) * 2017-08-04 2020-02-14 琳得科株式会社 半导体装置的制造方法
JP7093630B2 (ja) * 2017-12-27 2022-06-30 リンテック株式会社 離間装置および離間方法
JP7250468B6 (ja) * 2018-10-12 2023-04-25 三井化学株式会社 電子装置の製造方法および粘着性フィルム
JP2021034398A (ja) * 2019-08-14 2021-03-01 株式会社ジャパンディスプレイ 素子移載装置、素子移載方法
KR102351045B1 (ko) * 2019-12-19 2022-01-14 한국기계연구원 마이크로 소자의 간격 조절 전사방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005243910A (ja) * 2004-02-26 2005-09-08 Lintec Corp 半導体チップの製造方法
JP2006203079A (ja) * 2005-01-21 2006-08-03 Sharp Corp 半導体装置および半導体装置の製造方法
JP5518502B2 (ja) * 2009-01-27 2014-06-11 シチズン電子株式会社 発光ダイオードの製造方法
WO2014002535A1 (ja) * 2012-06-29 2014-01-03 シャープ株式会社 半導体装置の製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI814785B (zh) * 2018-03-07 2023-09-11 日商琳得科股份有限公司 擴張方法、半導體裝置的製造方法及黏著薄板

Also Published As

Publication number Publication date
TWI695421B (zh) 2020-06-01
JP6482866B2 (ja) 2019-03-13
JP2016127116A (ja) 2016-07-11

Similar Documents

Publication Publication Date Title
TWI695421B (zh) 半導體裝置之製造方法
TWI676210B (zh) 半導體裝置之製造方法
US20140057411A1 (en) Dicing before grinding after coating
CN109417045B (zh) 调准夹具、调准方法及转移粘接方法
JP2015504608A (ja) マイクロ表面実装デバイスパッケージング
TWI601218B (zh) 具有高溫塗層之晶片封裝構造之製造方法
JP4725639B2 (ja) 半導体装置の製造方法
US9281182B2 (en) Pre-cut wafer applied underfill film
TWI819172B (zh) 電子零件封裝的製造方法
JP6698647B2 (ja) 半導体装置の製造方法
US9362105B2 (en) Pre-cut wafer applied underfill film on dicing tape
KR102487681B1 (ko) 반도체 장치의 제조 방법
TWI688631B (zh) 黏著片及半導體裝置的製造方法
JP6438791B2 (ja) 半導体装置の製造方法
TWI741197B (zh) 半導體封裝件及半導體封裝件之製造方法
US9806034B1 (en) Semiconductor device with protected sidewalls and methods of manufacturing thereof
JP5383464B2 (ja) 半導体装置及びその製造方法
TW202113937A (zh) 半導體裝置之製造方法
JP2010147358A (ja) 半導体装置の製造方法
US10410922B2 (en) Semiconductor device with six-sided protected walls
WO2022185489A1 (ja) 半導体装置の製造方法
KR20210133898A (ko) 반도체 패키지 및 이의 제조방법
JP2010147356A (ja) 半導体装置の製造方法