TW201635153A - 使用經校準、單一時脈來源同步串列器-解串列器協定之高速資料傳輸 - Google Patents

使用經校準、單一時脈來源同步串列器-解串列器協定之高速資料傳輸 Download PDF

Info

Publication number
TW201635153A
TW201635153A TW105103663A TW105103663A TW201635153A TW 201635153 A TW201635153 A TW 201635153A TW 105103663 A TW105103663 A TW 105103663A TW 105103663 A TW105103663 A TW 105103663A TW 201635153 A TW201635153 A TW 201635153A
Authority
TW
Taiwan
Prior art keywords
semiconductor device
serial data
clock
electronic system
serializer
Prior art date
Application number
TW105103663A
Other languages
English (en)
Other versions
TWI723006B (zh
Inventor
喬治W 康尼
Original Assignee
泰瑞達公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 泰瑞達公司 filed Critical 泰瑞達公司
Publication of TW201635153A publication Critical patent/TW201635153A/zh
Application granted granted Critical
Publication of TWI723006B publication Critical patent/TWI723006B/zh

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2834Automated test systems [ATE]; using microprocessors or computers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/10Distribution of clock signals, e.g. skew
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/002Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation
    • H04L7/0029Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation interpolation of received data signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/0033Correction by delay
    • H04L7/0041Delay of data signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/08Speed or phase control by synchronisation signals the synchronisation signals recurring cyclically
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L2007/045Fill bit or bits, idle words

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Information Transfer Systems (AREA)

Abstract

揭示一種電子系統,其包含:一第一半導體裝置;一第二半導體裝置;一時脈電路;及複數個獨立可調整校準電路,其等連接於該複數個串列資料路徑之各者中。該第一半導體裝置可包含複數個串列器-解串列器介面。該第二半導體裝置可包含複數個串列資料介面,其等耦合至該複數個串列器-解串列器介面,以提供介於該第一半導體裝置與該第二半導體裝置之間之複數個串列資料路徑。該複數個串列器-解串列器介面及該複數個串列資料介面可受時控於導出自該時脈電路之一時脈信號。該複數個獨立可調整校準電路可經組態以補償跨該複數個串列資料路徑之時序差。

Description

使用經校準、單一時脈來源同步串列器-解串列器協定之高速資料傳輸
本發明係有關具有高速資料傳輸之電子系統及操作該電子系統之方法。
電子系統可具有處理資料之子區段,且大量資料在這些子區段之間傳輸。系統之快速且可靠操作可需要迅速傳輸大量資料。在設計此一系統時,兩個半導體裝置之間之資料傳輸速率受限於各種因素。這些因素包括形成彼等裝置之間之連接的接腳可用性(pin availability)。此外,許多因素可影響在各連接上可傳送資料的速度。彼等因素可包括信號雜音比(signal to noise ratio),繼而信號雜音比受到可用於傳送信號之功率及由系統引入之時序變化的影響。
例如,在一自動測試系統中,必須在判定適當控制值的半導體裝置與使用彼等控制值產生或測量測試信號的接腳電子器件(pin electronics)之間傳輸大量資料。接腳電子器件通常由矽鍺(SiGe)製成,而會消耗相對較大量的功率。
一種用以提供在低數目個接腳上之高速資料傳輸的技術係串列器-解串列器介面(Serializer-Deserializer interface),其在串列資料介面與 並列資料介面之間轉換資料。一串列器-解串列器介面可使用各種協定,包括8b/10b編碼(8b/10b coding)及嵌入式時脈(embedded clocking)。
一些態樣包括一種電子系統,其包含:一第一半導體裝置;一第二半導體裝置;一時脈電路;及複數個獨立可調整校準電路,其等連接於該複數個串列資料路徑之各者中。該第一半導體裝置可包含複數個串列器-解串列器介面。該第二半導體裝置可包含複數個串列資料介面,其等耦合至該複數個串列器-解串列器介面,以提供介於該第一半導體裝置與該第二半導體裝置之間之複數個串列資料路徑。該複數個串列器-解串列器介面及該複數個串列資料介面可受時控於導出自該時脈電路之一時脈信號。該複數個獨立可調整校準電路可經組態以補償跨該複數個串列資料路徑之時序差。
進一步態樣包括一種操作包含一第一半導體裝置及一第二半導體裝置之一電子系統之方法。該第一半導體裝置可包含耦合至該第二半導體裝置之複數個串列器-解串列器介面,以形成複數個串列資料路徑。該方法可包含校準該複數個串列器-解串列器介面以補償該複數個串列資料路徑之中的信號內延遲;使用一來源同步串列器-解串列器協定,經由該複數個串列器-解串列器介面之一第一部分將複數個多位元字組(multi-bit word)自該第一半導體裝置傳送至該第二半導體裝置;經由該複數個串列器-解串列器介面之一第二部分將一重複位元型樣(pattern of bits)自該第一半導體裝置傳送至該第二半導體裝置;及使用經由該複數個串列器-解串列器介面之該第二部分接收的該重複位元型樣作為一參考時脈,在該第二半導體裝置 處接收該複數個多位元字組,用於解碼經由該複數個串列器-解串列器介面之該第一部分接收之資料。
額外態樣包括一種操作一電子系統之方法。該電子系統可包含一第一半導體裝置及一第二半導體裝置。該第一半導體裝置可經由複數個串列資料路徑耦合至該第二半導體裝置。該方法可包含校準該複數個串列資料路徑以等化介於該第一半導體裝置與該第二半導體裝置之間之延遲;使用一串列器-解串列器協定,藉由分布複數個多位元字組之位元,將該複數個多位元字組自該第一半導體裝置傳送至該第二半導體裝置,用於經由該經校準複數個串列資料路徑之一第一部分並行傳送;及在該第二半導體裝置處接收該複數個多位元字組。該傳送及接收可相對於一相同時脈經同步化。
前述為如藉由隨附申請專利範圍所定義的本發明之非限制摘要。
100‧‧‧自動測試系統或測試器
110‧‧‧電腦工作站
120‧‧‧測試頭
126‧‧‧中心卡
128‧‧‧分布卡
130‧‧‧儀器卡
130A‧‧‧儀器(通道卡)
132‧‧‧電腦介面
132A‧‧‧儀器同步化鏈路(ISL)介面
133‧‧‧路由器
134‧‧‧參考時脈產生器
136‧‧‧DSYNC扇出電路系統
138‧‧‧RCLK扇出電路系統
142‧‧‧時脈模組
146‧‧‧型樣產生器
147‧‧‧格式化/時序電路系統
149‧‧‧接腳電子器件(電路系統)
150‧‧‧受測試裝置(DUT)
200‧‧‧系統
210‧‧‧第一半導體裝置
211‧‧‧串列器-解串列器(SerDes)介面
212‧‧‧SerDes介面
220‧‧‧第二半導體裝置
221‧‧‧串列資料介面
222‧‧‧串列資料介面
231‧‧‧串列資料路徑
232‧‧‧串列資料路徑
240‧‧‧時脈電路
245‧‧‧時脈信號
251‧‧‧校準電路
252‧‧‧校準電路
300‧‧‧系統
310‧‧‧第一半導體裝置
311‧‧‧SerDes介面;並列輸入串列輸出(PISO)介面
312‧‧‧SerDes介面;並列輸入串列輸出(PISO)介面
313‧‧‧SerDes介面;並列輸入串列輸出(PISO)介面
314‧‧‧SerDes介面;並列輸入串列輸出(PISO)介面
315‧‧‧SerDes介面;串列輸入並列輸出(SIPO)介面
316‧‧‧SerDes介面;串列輸入並列輸出(SIPO)介面
317‧‧‧SerDes介面;串列輸入並列輸出(SIPO)介面
318‧‧‧SerDes介面;串列輸入並列輸出(SIPO)介面
320‧‧‧第二半導體裝置
321‧‧‧串列資料介面
322‧‧‧串列資料介面
323‧‧‧串列資料介面
324‧‧‧串列資料介面
325‧‧‧串列資料介面
326‧‧‧串列資料介面
327‧‧‧串列資料介面
328‧‧‧串列資料介面
331‧‧‧串列資料路徑
332‧‧‧串列資料路徑
333‧‧‧串列資料路徑
334‧‧‧串列資料路徑
335‧‧‧串列資料路徑
336‧‧‧串列資料路徑
337‧‧‧串列資料路徑
338‧‧‧串列資料路徑
340‧‧‧時脈電路
345‧‧‧時脈信號
346‧‧‧鎖相迴路(PLL)
347‧‧‧四元鎖相迴路(QPLL)
351‧‧‧校準電路
352‧‧‧校準電路
353‧‧‧校準電路
354‧‧‧校準電路
355‧‧‧校準電路
356‧‧‧校準電路
357‧‧‧校準電路
358‧‧‧校準電路
410‧‧‧階段
420‧‧‧階段
430‧‧‧階段
440‧‧‧階段
450‧‧‧階段
510‧‧‧階段
520‧‧‧階段
530‧‧‧階段
540‧‧‧階段
550‧‧‧階段
RCLK‧‧‧低頻率參考時脈
將參考下列圖式描述本申請案之各種態樣及實施例。應理解,圖式非必然按比例繪製。多個圖式中出現的項目係藉由其等所出現之圖式中的相同元件符號予以指示。
圖1係可應用一些實施例之一自動測試系統之方塊圖;圖2係根據一些實施例之一種實施一單一時脈來源同步串列器-解串列器協定之系統之方塊圖;圖3係根據一些實施例之一種系統之示意圖,該系統實施一單一時脈來源的同步串列器-解串列器協定; 圖4係根據一些實施例之一種操作一電子系統之方法之示意圖,該電子系統實施一單一時脈來源同步串列器-解串列器協定;及圖5係根據一些實施例之一種操作一電子系統之額外方法之流程圖,該電子系統實施一單一時脈來源同步串列器-解串列器協定。
發明人已認知且理解,技術可搭配串列器-解串列器電路系統應用以調適彼電路系統,以使用低數目個接腳及低功率來提供半導體裝置之間之高速資料傳輸。根據一些實施例,彼等技術可包括使用一來源同步串列器-解串列器(Serializer Deserializer,SerDes)協定。半導體裝置上的SerDes電路系統可使用導出自相同時脈來源之時脈,在一些實施例中,可使用多個SerDes路徑之一者分布時脈。在一些實施例中,該等技術可包括在多串列資料路徑上傳送資料及補償在多串列資料路徑上之時序差。載送時脈之SerDes路徑可連同其他串列資料路徑予以校準。
當根據這些技術操作時,來源同步協定可使用顯著少於SerDes電路系統的功率,該SerDes電路系統應用了通常在SerDes裝置中使用之時脈復原技術(clock recovery techniques)。使用SiGe半導體裝置時,此一功率使用量的減少可尤其至關重要,其中習知技術會超過功率容許度。進一步,發明人已認知且理解,如本文所述之技術可縮減路徑之間之時序差,使得甚至有抖動及時脈域交叉(clock domain crossing)的來源情況中(其等在其他狀況下可能會造成錯誤),半導體裝置仍可運作。因此,資料錯誤率可低到足以捨棄使用高度冗餘的錯誤校正碼(error correcting code)。例如,可不用8/10編碼(意謂用10個位元來編碼8個位元之資訊,以提供可在錯誤校 正中使用的冗餘資訊),其有時候用於校正SerDes電路路徑中的錯誤。由於不使用8b/10b編碼,所以可達成較大的資料輸送量,諸如透過使用9/10或10/10編碼方案。
發明人已認知且理解,如本文所述之資料傳輸技術在半導體裝置測試環境中可為有益。可使用一台自動測試設備(稱為「測試器」)以產生激發受測試裝置(DUT)的測試信號並且測量回應。在此一環境中,一接腳電子器件半導體裝置可以SiGe實施以提供所需速度及精確度。為了低成本及低功率消耗,可在分開之CMOS半導體裝置中實施用以控制接腳電子器件及處理來自接腳電子器件之資料的電路系統。
在測試器操作之各循環期間,可將資料自格式化及時序電路系統(其可在一第一半導體裝置中)傳輸至接腳電子器件(其可在一分開之半導體裝置中),以指定待藉由接腳電子器件電路系統執行之所欲測試或量測操作。各接腳電子器件晶片可含有電路系統以產生及測量多個通道之測量信號,在各測試器循環中,通道之各者會需要許多位元。因此,必須在半導體裝置之間傳輸的總位元量可能非常大。對於高速測試器操作,可依非常高資料速率傳輸資料。
格式化及時序半導體裝置可係一現場可程式閘陣列(Field Programmable Gate Array,FPGA)。此組態造成需要在該兩個半導體裝置之間傳遞資料,該兩個半導體裝置之一者可係一FPGA。已知的FPGA裝置可包括多個I/O接腳。彼等I/O接腳之一些者可專用於實施含多個並列路徑之一並列I/O匯流排,各並列路徑一次傳送一資料字組之一個位元。其他I/O接腳可連接至SerDes電路系統,並且可用於串列資料路徑。串列資料路徑傳 送位元之速率可快於一並列I/O匯流排之任意路徑之速率,但運用並列之多個路徑,並列I/O匯流排可一次傳送更多位元。例如,一並列匯流排上的各並列路徑可依至多約1.2Gbps之速率傳送資料。在一匯流排中含有並列之8個路徑,匯流排資料傳輸速率可係9.6Gbps。一SerDes路徑可依約33Gbps之速率傳送資料。然而,習知用於在SerDes路徑提供精確資料傳送的時脈復原電路系統會消耗比測試器可用功率更多的每通道功率,尤其如果實施於SiGe裝置中。根據本文中描述之技術,可應用SerDes電路系統以提供相對於一並列匯流排而言的高資料速率及低接腳計數,但提供可接受之功率消耗。
圖1繪示一自動測試系統或測試器(大體上標示為100)之一實施例,其可包括一電腦工作站110及一測試頭120(以虛線標示)。該測試頭可容納用於產生及測量測試信號的複數個電子板總成,包括中心卡126、分布卡128及多個儀器卡130。
如圖1中所繪示,中心卡126可饋送信號至分布卡128,用於分布至一陣列的儀器卡130。中心卡126可包括:一電腦介面132,其繫結工作站110至測試頭板總成;及一參考時脈產生器134,其產生一低頻率參考時脈,標示為RCLK。該參考時脈產生器可包含例如一100MHz或400MHz晶體振盪器。電腦介面132可允許測試器介接至一電腦工作站110,使用者透過電腦工作站110可開發可載入至測試器120中的測試程式。電腦工作站110可提供其他功能給使用者,諸如起始執行先前開發之測試程式或分析測試結果。
在一些實施例中,可使用任意適合的技術使多個儀器卡130 之操作同步化。在闡釋之實施例中,中心卡126可包括回應於來自工作站之命令而產生控制信號的控制電路系統。控制信號之一者可包含一「DSYNC」信號。DSYNC信號可提供一參考時間至所有儀器或意圖同步化操作之其他組件。可分別沿設置在分布卡128上的DSYNC扇出電路系統(fan-out circuitry)136及RCLK扇出電路系統138扇出或分布參考時脈信號及DSYNC信號。分布這些信號可允許多個儀器上的型樣產生器共同一起開始及操作。
儀器卡130上的儀器可係數位或類比儀器或可執行涉及數位信號與類比信號的功能。儀器130A描繪一數位儀器,亦稱為一「通道卡(channel card)」。一通道卡可含有用於多個測試器通道之電子資源。一測試系統很可能包括多個通道卡。
如圖1中所示,各儀器卡包括電路系統以執行儀器之所欲功能。在諸如儀器130A之數位儀器的情況中,功能電路系統可包括格式化/時序電路系統147及接腳電子器件電路系統149。此電路系統可產生及測量用於測試DUT 150之數位信號。
此外,數位儀器130A可包括一型樣產生器146。型樣產生器146可提供控制儀器130A之功能部分的一序列的命令。型樣產生器146可回應於某些條件而提供分支(branching),或基於測試系統之狀態而執行其他條件式功能。型樣產生器146可受時控於來自本地時脈模組142之時脈且因此可依可程式化速率(其可高於參考時脈之頻率)提供指令。
此外,儀器130A可包括一儀器同步化鏈路(instrument synchronization link,ISL)介面132A。ISL介面132A可允許型樣產生器146與 可類似地含有一ISL介面之其他儀器通訊。型樣產生器146可發送待藉由其他儀器之功能電路系統執行的命令或接收來自其他儀器之狀態資訊,其可例如用於控制條件式分支。
其他儀器可具有不同功能電路系統,此取決於待藉由該儀器實施之特定功能。在所描述之實施例中,各儀器卡可包括一時脈模組142。然而,如上所述,各儀器可不具有、具有一個或更多時脈模組。
如圖1中所示,各通道卡130A可包括一時脈模組142。時脈模組142可被程式化以自RCLK產生所欲頻率之一或多個時脈。在所描述之實施例中,藉由一時脈模組142產生之時脈之各者意圖在「本地」使用,即,在含有時脈產生器之儀器或板內。一時脈產生器可產生數個不同頻率之時脈。因為所有時脈皆自相同來源產生,所以該等時脈可視為彼此同步。然而,應理解,時脈模組中產生的時脈數目、及是否彼等時脈在本地使用或分布至其他儀器並非關鍵。
時脈模組可含有依低但可程式化頻率而產生參考時脈的電路系統。彼低頻率參考時脈可被供應至一鎖相迴路(phase locked loop,PLL)或其他電路以產生參考時脈。一PLL可經組態以倍增低頻率參考時脈之頻率。替代地或此外,該PLL可包括控制抖動之一濾波器。
在闡釋之實施例中,可在格式化/時序電路系統147與接腳電子器件149之間傳輸大量資料。可使用如本文所述之用於高資料速率傳輸之技術以傳輸彼資料。在闡釋之實施例中,格式化/時序電路系統147可實施在一FPGA中。一FPGA可含有多個SerDes電路。接腳電子器件149亦可具有多個SerDes電路。可連接這些電路以提供用於傳輸資料之多個路 徑,因此有效率增加資料傳輸速率。
圖2繪示根據一些實施例之一種系統200,系統200實施一單一時脈來源同步的SerDes協定。如本文中所使用,「單一時脈」指示相對於經同步化之時脈來定時在一路徑上的傳送及接收位元。然而,可有執行其他功能之其他時脈。根據一些實施例,系統200可係一自動化測試系統,諸如上文描述者。在此一實施例中,第一半導體裝置210可係實施格式化/時序電路系統之一FPA,及第二半導體裝置220可係一接腳電子器件晶片。
系統200可包括一第一半導體裝置210、一第二半導體裝置220及一時脈電路240。根據一些實施例,第二半導體裝置220可係一SiGe裝置。替代地或此外,第二半導體裝置220可係一接腳電子器件晶片,或任意其他適合的晶片裝置,其可由任意其他適合的材料製成。
第一半導體裝置210可包括SerDes介面211及212。第二半導體裝置220可包括串列資料介面221及222,串列資料介面221及222可分別耦合至SerDes介面211及212,以提供介於第一半導體裝置210與第二半導體裝置220之間之串列資料路徑231及232。
系統200亦可包括獨立可調整校準電路251及252,校準電路251及252可經連接以影響串列資料路徑231及232之各者中資料之時序。根據一些實施例,校準電路251及252可分別耦合至SerDes介面211及212。校準電路251及252可例如改變傳送或偵測資料位元之時間。如一具體實例,校準電路251及252可耦合至各SerDes電路之一傳送/接收時脈,且可經調整以變更傳遞一時脈信號至SerDes電路的一延遲。在一些實施例中,校準電路251及252可實施為相位內插器(phase interpolator)及/或任意其 他適合電路。
SerDes介面211及212以及串列資料介面221及222可受時控於導出自時脈電路240的一時脈信號245。校準電路251及252可補償跨串列資料路徑231及232之時序差。
圖3繪示根據一些實施例之一種系統300,系統300實施一單一時脈來源同步的SerDes協定。圖3可應用圖2中繪示之技術,但此外亦繪示可存在於一測試器中的多個並列路徑,並且繪示經由一串列路徑傳輸一時脈。
系統300可包括一第一半導體裝置310(其可對應於第一半導體裝置210)、一第二半導體裝置320(其可對應於第一半導體裝置220)及一時脈電路340(其可對應於時脈電路240)。如所示,第一半導體裝置310可係一FPGA,及/或第二半導體裝置320可係一SiGe裝置。時脈電路340可係一外部參考時脈電路。此處,「外部(external)」可意指半導體裝置外部之時脈。然而,彼電路系統可在一測試器內部,諸如在一時脈模組142(圖1)內。
第一半導體裝置310可包括SerDes介面311至318。SerDes介面311至314可係並列輸入串列輸出(PISO)介面。SerDes介面315至318可係串列輸入並列輸出(SIPO)介面。第二半導體裝置320可包括串列資料介面321至328,串列資料介面321至328可分別耦合至SerDes介面311至318,以提供介於第一半導體裝置310與第二半導體裝置320之間之串列資料路徑331至338。
根據一些實施例,可使用該等串列資料路徑之一第一部分 (即,串列資料路徑331至333)以將資料自第一半導體裝置310傳送至第二半導體裝置320。此外,可使用該等串列資料路徑之一第二部分(即,334)以將導出自時脈電路340之一參考時脈(例如,時脈信號345)自第一半導體裝置310傳送至第二半導體裝置320。
替代地或此外,可使用該等串列資料路徑之一第三部分(即,串列資料路徑335至338)以將資料自第二半導體裝置320傳送至第一半導體裝置310。串列資料介面321至328可耦合至該等串列資料路徑之該第三部分(即,335至338)。如圖3中所示,各路徑具有一專用功能。然而,不需要各路徑專用於一單一功能。而是,在一些實施例中,例如,可操作路徑以在不同時間執行傳送或接收的功能。
根據一些實施例,時脈電路340可輸出超過2吉赫(gigaHertz,GHz)之一頻率之一時脈。替代地或此外,時脈電路340可輸出任意其他適合的頻率之一時脈。
根據一些實施例,第一半導體裝置310亦可包括一四元鎖相迴路(QPLL),其將來自時脈電路340之一時脈信號345以一乘數倍增(諸如16)。依此方式,約2GHz之一時脈可產生超過30GHz之一時脈以用於定時在一SerDes路徑上的高速資料傳輸。替代地或此外,時脈電路340本身可包括一QPLL 347。如所示,QPLL 347可將來自時脈電路340之時脈信號345以任意其他適合的乘數倍增(包括4及8)。例如,來自時脈電路340之時脈信號345可係150至300兆赫(megahertz),而基於16之乘數,來自QPLL 347之時脈信號可係2.4至3.8吉赫(gigaHertz,GHz)。可由SerDes介面311至318使用來自QPLL 347之時脈信號。
根據一些實施例,系統300亦可包括耦合於時脈電路340與第二半導體裝置320之間之一PLL 346。PLL 346亦可將來自時脈電路340之時脈信號345以16之乘數或任意其他適合的乘數倍增。此乘數可等於QPLL 347所使用之乘數。然而,甚至當乘數不相同時,提供至第一半導體裝置之時脈可同步於提供至第二半導體裝置之時脈,此係因為該兩個時脈皆導出自時脈信號345。第二半導體裝置320可使用來自PLL 358之時脈信號,該時脈信號包括作為串列資料介面321至328之一時脈。
因為來自QPLL 347之時脈信號、該等串列資料路徑之該第二部分(即,串列資料路徑334)及來自PLL 346之時脈信號可皆基於來自時脈電路340之時脈信號345,所以SerDes介面311至318、及串列資料介面321至328可受時控於一單一時脈(例如,來自時脈電路340之時脈信號345)。
此外,第一半導體裝置310可額外包括獨立可調整校準電路351至358。如所示,校準電路351至358可係相位內插器,其等基於一控制輸入來組態,以調整在各SerDes電路處傳送或接收位元之相對時間。可藉由電腦工作站110上運行的一程式(而該電腦工作站110在測試器上運行一校準程式),或依任意其他適合方式來建置在各者處的相對延遲。如所示,校準電路351至358亦可分別耦合至SerDes介面311至318,且可補償跨SerDes介面311至318及/或串列資料路徑331至338之時序差。根據一些實施例,校準電路351至358可在一頻率變更的任意時間時使所有時脈及資料傳送置中。
根據一些實施例,串列資料路徑331至338之取決於資料的 抖動可小於或等於串列資料路徑331至338之一資料眼(data eye)之約10至15百分比。替代地或此外,第一半導體裝置310可與第二半導體裝置320分開小於約15公分(6吋)之一距離。例如,此距離可係約10公分(4吋),如所示。可基於上述之串列資料路徑331至338之所欲之資料相依抖動來判定此一距離,或該距離可導致此資料相依抖動。
根據一些實施例,第二半導體裝置320可係一接腳電子器件晶片,其含有一或多個驅動器及驅動電路系統,驅動電路系統可基於在該等串列資料路徑之該第一部分(即,331至333)上並行接收之資料在各循環中控制該等驅動器。此外,第二半導體裝置320可包括一或多個比較器及比較電路系統,比較電路系統可在各循環中,自該等比較器獲得比較資料,並且可在該等串列資料路徑之該第三部分(即,335至338)上並行控制傳送該比較資料。第二半導體裝置320亦可包括多工器(multiplexers),該等多工器的數量相同於該等串列資料路徑之該第三部分(即,335至338)。
圖4係根據一些實施例之一種操作一電子系統之方法之示意圖,該電子系統實施一單一時脈來源同步SerDes協定。根據一些實施例,該電子系統可係包括多個通道的一自動測試系統,且在耦合至該測試系統之一工作站上運行的一程式可控制測試系統硬體,以執行圖4至圖5中繪示之一些或所有動作。
根據一些實施例,在階段410,該等SerDes介面(例如,311至318)可經校準以補償該等串列資料路徑(例如,331至338)之中變化的信號內延遲。例如,在階段410,可判定傳播穿過路徑的相對延遲。接著,可使用相對延遲來判定程式化至校準電路351至358(圖3)之各者中之值, 以補償相對差。
在階段420,可使用一來源同步SerDes協定,經由SerDes介面之一第一部分(例如,311至313)將多位元字組自第一半導體裝置(例如,310)傳送至第二半導體裝置(例如,320)。根據一些實施例,傳送該等多位元字組可包含以小於每通道500毫瓦之一功率、以超過每秒25GB(gigabit,十億位元)之一資料速率傳送每通道至少8個位元之字組。然而,可使用每通道任意適合數目個位元、資料速率及/或功率。
替代地或此外,傳送該等多位元字組可包含傳送以資訊密度高於一8/10編碼方案的一編碼方案來編碼的資料。替代於這些實施例或除了這些實施之外,傳送該等多位元字組亦可包含經由該等SerDes介面之該第一部分、以大於每秒30GB並列傳送該經編碼資料。然而,可使用任意適合的資訊密度及/或資料速率。
在階段430,可經由該等SerDes介面之一第二部分(例如,SerDes介面314),將一重複位元型樣(例如,導出自時脈電路340之一時脈信號)自該第一半導體裝置傳送至該第二半導體裝置。應理解,雖然圖4中展示階段430接在階段420之後,及階段440接在階段420之後,但是一些或所有這些階段可同時發生,使得可使用該重複位元型樣作為用於傳送及接收兩者之一時脈。
在階段440,可使用經由該等SerDes介面之該第二部分接收之該重複位元型樣作為一參考時脈,在該第二半導體裝置處接收該等多位元字組,其可用於解碼經由該等SerDes介面之該第一部分接收之資料。
根據一些實施例,在階段450,可使用(經由該等SerDes 介面之該第二部分接收之)該重複位元型樣作為一參考時脈,在該第二半導體裝置處傳送多位元字組,其可用於編碼資料以用於經由該等SerDes介面之一第三部分(例如,335至338)傳送。
圖5係根據一些實施例之一種操作一電子系統之額外方法之示意圖,該電子系統實施一單一時脈來源SerDes協定。
根據一些實施例,在階段510,該等串列資料路徑(例如,331至338)可經校準以等化介於第一半導體裝置(例如,310)與第二半導體裝置(例如,320)之間之延遲。例如,校準該等串列資料路徑可包含調整至一或多個相位內插器(例如,351至358)之一控制輸入。替代地或此外,經校準的該等串列資料路徑可作用為一並列資料匯流排,使得可並行傳送該等多位元字組之位元。
在階段520,可使用一SerDes協定,藉由分布該等多位元字組之位元,將多位元字組自該第一半導體裝置傳送至該第二半導體裝置,用於經由經校準的該等串列資料路徑之一第一部分(例如,331至333)並行傳送。根據一些實施例,可使用一來源同步協定,在經校準的該等串列資料路徑之各者上傳送該等多位元字組之該等位元。替代地或此外,可使用一非對稱編碼方案,在經校準的該等串列資料路徑之各者上傳送該等多位元字組之該等位元。
根據一些實施例,在階段530,可經由經校準的該等串列資料路徑之一第二部分(例如,334),將一重複位元型樣自該第一半導體裝置傳送至該第二半導體裝置。該重複位元型樣可相對於該傳送該等多位元字組可相對於其經同步化的一時脈經同步化。此外,可使用該重複位元型 樣作為該接收該等多位元字組相對於其經同步化之時脈。
在階段540,可在該第二半導體裝置處接收該等多位元字組。此外,該傳送及接收該等多位元字組可相對於相同、單一時脈經同步化。
根據一些實施例,在階段550,可使用經由經校準的該等串列資料路徑之該第二部分接收之該重複位元型樣作為一參考時脈,自該第二半導體裝置傳送多位元字組,用於編碼資料。
此類變更、修改與改進意欲為此揭露之部分,並且意欲為落於本發明之精神與範疇中。再者,雖然已指出本發明之優點,應理解的是並非本發明之每一個實施例皆將包括每一項所述之優點。一些實施例可不實施在本文中及在一些例子中描述為優點的任意特徵。因此,前述說明與圖式皆僅作為例子之用。
可單獨、組合或用各式安排(前述實施例中未特地討論者)來使用本發明的各式態樣,並且因而前述說明或繪示於圖式中者所提出的細節與組件安排不會對其應用造成限制。例如,一個實施例中所述的態樣可用任何方式與其他實施例中所述的態樣組合。
並且,本發明可體現為一種已提供例子的方法。作為該方法之部件而進行的行動可用任何合適的方式排序。因此,可將實施例建構為以不同於所繪示者的順序而進行行動,其可包括同時進行某些行動,即使在說明性實施例中顯示為循序行動。
再者,可依任意順序重新排序所描繪及描述的電路及模組,及可提供信號以據此啟用重新排序。
在申請專利範圍中使序數用語例如「第一(first)」、「第二(second)」、「第三(third)」等來修飾一申請專利元件本身並無隱含任何優先順序、地位先後或一申請專利元件超越另一個的順序,或者方法行動進行的時間順序,而只是用來作為標示以區別一個具有特定名稱的申請專利元件與另一個具有相同名稱的元件(但針對序數用語的使用),以區別申請專利元件。
並且,本說明書中所用之用詞與用語係針對說明之目的,而且不應將其視為限制。本文中使用「包括(including)」,「包含(comprising)」,或「具有(having)」,「含有(containing)」,「涉及(involving)」及其等之變化形意指涵蓋其後所列出的項目及其同等物以及額外項目。
300‧‧‧系統
310‧‧‧第一半導體裝置
311‧‧‧SerDes介面;並列輸入串列輸出(PISO)介面
312‧‧‧SerDes介面;並列輸入串列輸出(PISO)介面
313‧‧‧SerDes介面;並列輸入串列輸出(PISO)介面
314‧‧‧SerDes介面;並列輸入串列輸出(PISO)介面
315‧‧‧SerDes介面;串列輸入並列輸出(SIPO)介面
316‧‧‧SerDes介面;串列輸入並列輸出(SIPO)介面
317‧‧‧SerDes介面;串列輸入並列輸出(SIPO)介面
318‧‧‧SerDes介面;串列輸入並列輸出(SIPO)介面
320‧‧‧第二半導體裝置
321‧‧‧串列資料介面
322‧‧‧串列資料介面
323‧‧‧串列資料介面
324‧‧‧串列資料介面
325‧‧‧串列資料介面
326‧‧‧串列資料介面
327‧‧‧串列資料介面
328‧‧‧串列資料介面
331‧‧‧串列資料路徑
332‧‧‧串列資料路徑
333‧‧‧串列資料路徑
334‧‧‧串列資料路徑
335‧‧‧串列資料路徑
336‧‧‧串列資料路徑
337‧‧‧串列資料路徑
338‧‧‧串列資料路徑
340‧‧‧時脈電路
345‧‧‧時脈信號
346‧‧‧鎖相迴路(PLL)
347‧‧‧四元鎖相迴路(QPLL)
351‧‧‧校準電路
352‧‧‧校準電路
353‧‧‧校準電路
354‧‧‧校準電路
355‧‧‧校準電路
356‧‧‧校準電路
357‧‧‧校準電路
358‧‧‧校準電路

Claims (25)

  1. 一種電子系統,其包含:一第一半導體裝置,其包含:複數個串列器-解串列器介面(Serializer-Deserializer interfaces);一第二半導體裝置,其包含:複數個串列資料介面,其等耦合至該複數個串列器-解串列器介面,以提供介於該第一半導體裝置與該第二半導體裝置之間之複數個串列資料路徑;及一時脈電路;複數個獨立可調整校準電路,其等連接於該複數個串列資料路徑之各者中,其中:該複數個串列器-解串列器介面及該複數個串列資料介面受時控(clocked)於導出自該時脈電路之一時脈信號,且該複數個獨立可調整校準電路經組態以補償跨該複數個串列資料路徑之時序差。
  2. 如請求項1之電子系統,其中:該第一半導體裝置包含一現場可程式閘陣列(field-programmable gate array)。
  3. 如請求項1之電子系統,其中:該複數個串列資料路徑之一第一部分經組態成用於將資料自該第一半導體裝置傳送至該第二半導體裝置,且 該複數個串列資料路徑之一第二部分經組態成用於自該時脈電路傳送一參考時脈。
  4. 如請求項3之電子系統,其中:該複數個串列資料路徑之一第三部分經組態成用於將資料自該第二半導體裝置傳送至該第一半導體裝置,且該複數個串列資料介面係耦合至該複數個串列資料路徑之該第三部分。
  5. 如請求項4之電子系統,其中:該第二半導體裝置進一步包含:至少一驅動器及驅動電路系統,該驅動電路系統經組態以在複數個循環之各者中,基於在該複數個串列資料路徑之該第一部分上並行接收之資料來控制該至少一驅動器;及至少一比較器及比較電路系統,該比較電路系統經組態以在複數個循環之各者中,自該至少一比較器獲得比較資料,並且在該複數個串列資料路徑之該第三部分上並行控制傳送該比較資料的傳輸。
  6. 如請求項1之電子系統,其中:該時脈電路經組態以輸出具有超過2GHz(gigaHertz)之一頻率之一時脈。
  7. 如請求項1之電子系統,其中:該時脈電路包含一四元鎖相迴路(quad phase locked loop)。
  8. 如請求項1之電子系統,其中: 該複數個校準電路包含複數個相位內插器(phase interpolator)。
  9. 如請求項1之電子系統,其中:該第二半導體裝置包含一矽鍺裝置。
  10. 如請求項1之電子系統,其中:該電子系統包含一自動化測試系統。
  11. 如請求項10之電子系統,其中:該第二半導體裝置包含一接腳電子器件晶片(pin electronics chip)。
  12. 如請求項1之電子系統,其中:該第一半導體裝置係與該第二半導體裝置分開小於約6吋之一距離。
  13. 如請求項1之電子系統,其中:該複數個串列資料路徑之資料相依抖動係小於或等於該複數個串列資料路徑之一資料眼(data eye)之約10至15百分比。
  14. 一種操作一電子系統之方法,該電子系統包含一第一半導體裝置及一第二半導體裝置,該第一半導體裝置包含耦合至該第二半導體裝置之複數個串列器-解串列器介面以形成複數個串列資料路徑,該方法包含:校準該複數個串列器-解串列器介面以補償該複數個串列資料路徑之中變化的信號內延遲;使用一來源同步串列器-解串列器協定,經由該複數個串列器-解串列器介面之一第一部分將複數個多位元字組(multi-bit word)自該第一半導體裝置傳送至該第二半導體裝置;經由該複數個串列器-解串列器介面之一第二部分將一重複位元型 樣(pattern of bits)自該第一半導體裝置傳送至該第二半導體裝置;及使用經由該複數個串列器-解串列器介面之該第二部分接收的該重複位元型樣作為一參考時脈,在該第二半導體裝置處接收該複數個多位元字組,用於解碼經由該複數個串列器-解串列器介面之該第一部分接收之資料。
  15. 如請求項14之方法,其中:該電子系統包含一包含複數個通道的自動測試系統;及傳送該複數個多位元字組包含以小於每通道500毫瓦之一功率、以超過每秒25GB(gigabit)之一資料速率傳送每通道至少8個位元之字組。
  16. 如請求項14之方法,其進一步包含:使用經由該複數個串列器-解串列器介面之該第二部分接收的該重複位元型樣作為一參考時脈,在該第二半導體裝置處傳送複數個多位元字組,用於編碼資料以經由該複數個串列器-解串列器介面之一第三部分傳送。
  17. 如請求項14之方法,其中:傳送該複數個多位元字組包含傳送以具有資訊密度高於一8/10編碼方案的一編碼方案經編碼的資料。
  18. 如請求項14之方法,其中:傳送該複數個多位元字組包含經由該複數個串列器-解串列器介面之該第一部分以大於每秒30GB(gigabit,十億位元)並列傳送該經編碼資料。
  19. 一種操作一電子系統之方法,該電子系統包含一第一半導體裝置及一第二半導體裝置,該第一半導體裝置經由複數個串列資料路徑耦合至該第二半導體裝置,且該方法包含:校準該複數個串列資料路徑以等化介於該第一半導體裝置與該第二半導體裝置之間之延遲;使用一串列器-解串列器協定,藉由分布複數個多位元字組之位元,將該複數個多位元字組自該第一半導體裝置傳送至該第二半導體裝置,用於經由該經校準複數個串列資料路徑之一第一部分並行傳送;及在該第二半導體裝置處接收該複數個多位元字組,其中該傳送及接收相對於一相同時脈經同步化。
  20. 如請求項19之方法,其中:校準該複數個串列資料路徑以等化介於該第一半導體裝置與該第二半導體裝置之間之該延遲包含調整至至少一個相位內插器之一控制輸入。
  21. 如請求項19之方法,其進一步包含:經由該經校準複數個串列資料路徑之一第二部分將一重複位元型樣自該第一半導體裝置傳送至該第二半導體裝置,該重複型樣相對於一時脈經同步化,該傳送該複數個多位元字組相對於該時脈經同步化,其中該重複位元型樣係作為該接收該複數個多位元字組經同步化所相對之該時脈。
  22. 如請求項21之方法,其進一步包含:使用經由該經校準複數個串列資料路徑之該第二部分接收之該重 複位元型樣作為一參考時脈,自該第二半導體裝置傳送多位元字組以用於編碼資料。
  23. 如請求項19之方法,其中:該經校準複數個串列資料路徑經組態為一並列資料匯流排使得該複數個多位元字組之位元並行傳送。
  24. 如請求項23之方法,其中:該複數個多位元字組之該等位元經使用一來源同步協定在該經校準複數個串列資料路徑之各者上傳送。
  25. 如請求項23之方法,其中:該等多位元字組之該等位元係使用一非對稱編碼方案在該經校準複數個串列資料路徑之各者上傳送。
TW105103663A 2015-02-04 2016-02-04 使用經校準、單一時脈來源同步串列器-解串列器協定之高速資料傳輸 TWI723006B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/614,326 US9577818B2 (en) 2015-02-04 2015-02-04 High speed data transfer using calibrated, single-clock source synchronous serializer-deserializer protocol
US14/614,326 2015-02-04

Publications (2)

Publication Number Publication Date
TW201635153A true TW201635153A (zh) 2016-10-01
TWI723006B TWI723006B (zh) 2021-04-01

Family

ID=56553502

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105103663A TWI723006B (zh) 2015-02-04 2016-02-04 使用經校準、單一時脈來源同步串列器-解串列器協定之高速資料傳輸

Country Status (6)

Country Link
US (1) US9577818B2 (zh)
JP (1) JP6814145B2 (zh)
KR (1) KR102448923B1 (zh)
CN (1) CN107209225B (zh)
TW (1) TWI723006B (zh)
WO (1) WO2016126603A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI666906B (zh) * 2017-03-21 2019-07-21 美商甲骨文國際公司 串列器/解串列器內建正弦抖動注入
TWI834661B (zh) * 2018-05-10 2024-03-11 美商泰瑞達公司 匯流排同步系統

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10542312B1 (en) * 2018-01-26 2020-01-21 Bae Systems Information And Electronic Systems Integration Inc. High speed data transfer
JP7110643B2 (ja) * 2018-03-20 2022-08-02 日本電気株式会社 遅延調整装置
US11283436B2 (en) 2019-04-25 2022-03-22 Teradyne, Inc. Parallel path delay line
US10942220B2 (en) 2019-04-25 2021-03-09 Teradyne, Inc. Voltage driver with supply current stabilization
US11119155B2 (en) 2019-04-25 2021-09-14 Teradyne, Inc. Voltage driver circuit
CN110597748B (zh) * 2019-07-31 2021-09-07 北京航天时代光电科技有限公司 一种基于tlk2711的高速通信接口及数据处理系统
US20220155370A1 (en) * 2020-11-17 2022-05-19 Synopsys, Inc. Device under test synchronization with automated test equipment check cycle
CN115037287B (zh) * 2021-03-05 2023-07-28 默升科技集团有限公司 扩频时钟转换器
CN116185908A (zh) * 2021-11-29 2023-05-30 慧荣科技股份有限公司 接口电路、存储器控制器及校正多个信号处理装置的方法

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5243273A (en) * 1990-09-12 1993-09-07 Hewlett-Packard Company General purpose, reconfigurable system for processing serial bit streams
US5715274A (en) * 1995-01-09 1998-02-03 Lsi Logic Corporation Method and system for communicating between a plurality of semiconductor devices
US5717704A (en) * 1996-04-16 1998-02-10 Ltx Corporation Test system including a local trigger signal generator for each of a plurality of test instruments
JP4063392B2 (ja) * 1998-03-26 2008-03-19 富士通株式会社 信号伝送システム
US6192069B1 (en) * 1997-11-03 2001-02-20 Advanced Micro Devices, Inc. Circuit and methodology for transferring signals between semiconductor devices
US6853181B1 (en) * 2003-12-31 2005-02-08 Teradyne, Inc. Silicon-on-insulator channel architecture for automatic test equipment
US6775328B1 (en) * 1999-08-11 2004-08-10 Rambus Inc. High-speed communication system with a feedback synchronization loop
US6694462B1 (en) * 2000-08-09 2004-02-17 Teradyne, Inc. Capturing and evaluating high speed data streams
JP3990319B2 (ja) * 2003-06-09 2007-10-10 株式会社アドバンテスト 伝送システム、受信装置、試験装置、及びテストヘッド
US7072355B2 (en) * 2003-08-21 2006-07-04 Rambus, Inc. Periodic interface calibration for high speed communication
US7363563B1 (en) * 2003-12-05 2008-04-22 Pmc-Sierra, Inc. Systems and methods for a built in test circuit for asynchronous testing of high-speed transceivers
US7454681B2 (en) * 2004-11-22 2008-11-18 Teradyne, Inc. Automatic test system with synchronized instruments
US7313496B2 (en) * 2005-02-11 2007-12-25 Advantest Corporation Test apparatus and test method for testing a device under test
TWI277748B (en) * 2005-08-29 2007-04-01 Via Tech Inc Time jitter injection testing circuit and related testing method
EP2044452A1 (en) * 2006-07-10 2009-04-08 Asterion, Inc. Digital waveform generation and measurement in automated test equipment
US7936809B2 (en) * 2006-07-11 2011-05-03 Altera Corporation Economical, scalable transceiver jitter test
US7940667B1 (en) * 2006-09-13 2011-05-10 Pmc-Sierra Us, Inc. Delay measurements and calibration methods and apparatus for distributed wireless systems
KR100825811B1 (ko) * 2007-02-27 2008-04-29 삼성전자주식회사 고속 검사가 가능한 반도체 소자 자동검사장치
US7869780B2 (en) * 2007-04-19 2011-01-11 Skyworks Solutions, Inc. Phase-locked loop based controller for adjusting an adaptive continuous-time filter
WO2008153652A2 (en) * 2007-05-25 2008-12-18 Rambus Inc. Reference clock and command word alignment
JP2012515376A (ja) * 2009-01-12 2012-07-05 ラムバス・インコーポレーテッド クロック転送低電力シグナリングシステム
US8094705B2 (en) * 2009-03-12 2012-01-10 Oracle America, Inc. Fast SERDES I/O characterization
US8452908B2 (en) * 2009-12-29 2013-05-28 Juniper Networks, Inc. Low latency serial memory interface
US8832336B2 (en) * 2010-01-30 2014-09-09 Mosys, Inc. Reducing latency in serializer-deserializer links
US9300309B2 (en) * 2010-04-09 2016-03-29 Advantest Corporation Apparatus and method for source synchronous testing of signal converters
US8578222B2 (en) * 2011-02-17 2013-11-05 Qualcomm Incorporated SerDes power throttling as a function of detected error rate
US8692538B2 (en) * 2011-06-09 2014-04-08 Teradyne, Inc. Test equipment calibration
US8497704B2 (en) * 2011-07-18 2013-07-30 Lsi Corporation Methods and structure for source synchronous circuit in a system synchronous platform
US8822933B2 (en) * 2012-06-21 2014-09-02 General Electric Company Time-to-digital converter for a medical imaging system
US8964880B2 (en) * 2012-07-11 2015-02-24 Texas Instruments Incorporated Reduction in power supply induced jitter on a SerDes transmitter
CN103795404B (zh) * 2012-10-31 2017-10-31 中兴通讯股份有限公司 一种相位插值器电路及相位插值信号处理方法
US9100167B2 (en) * 2012-11-30 2015-08-04 Broadcom Corporation Multilane SERDES clock and data skew alignment for multi-standard support
US9032274B2 (en) * 2013-02-14 2015-05-12 Advanced Micro Devices, Inc. Method and apparatus for clock and data recovery
KR101348425B1 (ko) * 2013-05-14 2014-01-10 주식회사 아이티엔티 자동 테스트 장비의 타이밍 보정 장치
US9031179B2 (en) * 2013-07-08 2015-05-12 Oracle International Corporation Calibration of clock path mismatches between data and error slicer
TW201503596A (zh) * 2013-07-11 2015-01-16 Realtek Semiconductor Corp 時脈與資料回復裝置、取樣器及其取樣方法
US9172454B2 (en) * 2013-11-01 2015-10-27 Magnolia Broadband Inc. Method and system for calibrating a transceiver array
US9378174B2 (en) * 2013-11-04 2016-06-28 Xilinx, Inc. SERDES receiver oversampling rate

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI666906B (zh) * 2017-03-21 2019-07-21 美商甲骨文國際公司 串列器/解串列器內建正弦抖動注入
TWI834661B (zh) * 2018-05-10 2024-03-11 美商泰瑞達公司 匯流排同步系統

Also Published As

Publication number Publication date
US9577818B2 (en) 2017-02-21
WO2016126603A1 (en) 2016-08-11
CN107209225A (zh) 2017-09-26
KR20170115041A (ko) 2017-10-16
KR102448923B1 (ko) 2022-09-30
TWI723006B (zh) 2021-04-01
CN107209225B (zh) 2021-08-10
JP2018506029A (ja) 2018-03-01
JP6814145B2 (ja) 2021-01-13
US20160227004A1 (en) 2016-08-04

Similar Documents

Publication Publication Date Title
TWI723006B (zh) 使用經校準、單一時脈來源同步串列器-解串列器協定之高速資料傳輸
US7936809B2 (en) Economical, scalable transceiver jitter test
Yeung et al. A 2.4 Gb/s/pin simultaneous bidirectional parallel link with per-pin skew compensation
US8497704B2 (en) Methods and structure for source synchronous circuit in a system synchronous platform
TWI622270B (zh) 用於平衡高速串列數位介面之信道之間的偏斜之方案
TWI538405B (zh) 晶載內連線的時序校正
US7512201B2 (en) Multi-channel synchronization architecture
JP5174493B2 (ja) 半導体集積回路装置及びアイ開口マージン評価方法
US9225344B2 (en) Methods and apparatus for aligning clock signals on an integrated circuit
KR101916992B1 (ko) 넓은 주파수 범위에 걸친 정확한 클록 도메인 동기화를 위한 반도체 디바이스 및 방법
CN210168032U (zh) 用于对准高数据速率时钟和数据恢复解串器的采样实例的系统
TWI690161B (zh) 藉由從轉換器發送至轉換器的訊號來同步化資料轉換器的方法
JP3966511B2 (ja) 同期バス・インターフェースのための自動遅延検出およびレシーバ調節の方法およびシステム
WO2010010603A1 (ja) クロック乗せ換え回路およびそれを用いた試験装置
US9478268B2 (en) Distributed clock synchronization
US6680636B1 (en) Method and system for clock cycle measurement and delay offset
CN105227257A (zh) 一种改进型时钟同步镜像延迟电路
US9891653B2 (en) Techniques for clock rate changes during data rate changes in an integrated circuit (IC)
US8689159B1 (en) Redundancy for on-chip interconnect
Sawyer Source-synchronous serialization and deserialization (up to 1050 Mb/s)
Keezer et al. Source-synchronous testing of multilane PCI Express and HyperTransport buses
Bhatti et al. 2 Gbps SerDes design based on IBM Cu-11 (130nm) standard cell technology
CN105512069B (zh) 串行解串器装置及其异步转换方法
Devunuri SFI-4.1 16-Channel SDR Interface with Bus Alignment Using Virtex-6 FPGAs