TW201631713A - 具有支撐結構的微元件的製作方法 - Google Patents

具有支撐結構的微元件的製作方法 Download PDF

Info

Publication number
TW201631713A
TW201631713A TW104105400A TW104105400A TW201631713A TW 201631713 A TW201631713 A TW 201631713A TW 104105400 A TW104105400 A TW 104105400A TW 104105400 A TW104105400 A TW 104105400A TW 201631713 A TW201631713 A TW 201631713A
Authority
TW
Taiwan
Prior art keywords
wafer
support structure
layer
micro
fabricating
Prior art date
Application number
TW104105400A
Other languages
English (en)
Other versions
TWI571978B (zh
Inventor
Hung-Lin Yin
Original Assignee
Asia Pacific Microsystems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asia Pacific Microsystems Inc filed Critical Asia Pacific Microsystems Inc
Priority to TW104105400A priority Critical patent/TWI571978B/zh
Priority to US14/922,334 priority patent/US9553055B2/en
Priority to CN201510744069.XA priority patent/CN105883712B/zh
Publication of TW201631713A publication Critical patent/TW201631713A/zh
Application granted granted Critical
Publication of TWI571978B publication Critical patent/TWI571978B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00642Manufacture or treatment of devices or systems in or on a substrate for improving the physical properties of a device
    • B81C1/0065Mechanical properties
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B06GENERATING OR TRANSMITTING MECHANICAL VIBRATIONS IN GENERAL
    • B06BMETHODS OR APPARATUS FOR GENERATING OR TRANSMITTING MECHANICAL VIBRATIONS OF INFRASONIC, SONIC, OR ULTRASONIC FREQUENCY, e.g. FOR PERFORMING MECHANICAL WORK IN GENERAL
    • B06B1/00Methods or apparatus for generating mechanical vibrations of infrasonic, sonic, or ultrasonic frequency
    • B06B1/02Methods or apparatus for generating mechanical vibrations of infrasonic, sonic, or ultrasonic frequency making use of electrical energy
    • B06B1/0292Electrostatic transducers, e.g. electret-type
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81BMICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
    • B81B3/00Devices comprising flexible or deformable elements, e.g. comprising elastic tongues or membranes
    • B81B3/0064Constitution or structural means for improving or controlling the physical properties of a device
    • B81B3/0067Mechanical properties
    • B81B3/0078Constitution or structural means for improving mechanical properties not provided for in B81B3/007 - B81B3/0075
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00015Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
    • B81C1/00023Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems without movable or flexible elements
    • B81C1/00055Grooves
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00642Manufacture or treatment of devices or systems in or on a substrate for improving the physical properties of a device
    • B81C1/0065Mechanical properties
    • B81C1/00666Treatments for controlling internal stress or strain in MEMS structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81BMICROSTRUCTURAL DEVICES OR SYSTEMS, e.g. MICROMECHANICAL DEVICES
    • B81B2203/00Basic microelectromechanical structures
    • B81B2203/04Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/3754Coating
    • H01L2224/37599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Micromachines (AREA)
  • Pressure Sensors (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)

Abstract

一種具有支撐結構的微元件的製作方法,包含以下步驟:提供一第一晶圓;形成一與該第一晶圓接合的第一結構層;形成多個至少貫穿該第一結構層的溝槽,以界定出多個結構體;及可選擇地對應至少一結構體形成一支撐結構,該支撐結構由介電材料形成且連接該結構體及該第一晶圓,以加強該結構體與該第一晶圓的接合強度。

Description

具有支撐結構的微元件的製作方法
本發明是有關於一種製作方法,特別是指一種具有支撐結構的微元件的製作方法。
參閱圖1,現有的一種微元件,例如電容感測元件,包含一下電極層91、一介電層92、一上電極層93及一金屬層94。下電極層91材質為低阻值矽。介電層92材質為二氧化矽形成於下電極層91上且具有多個空腔921。上電極層93材質為低阻值矽,一般以晶圓接合方式與介電層92連接。金屬層94形成在上電極層93上且為導電金屬。金屬層94與上電極層93一起圖案化而形成多個上電極單元95,相鄰的上電極單元95以溝槽96間隔開而互相絕緣。
然而,由於上電極層93與介電層92之間的接合面積小,容易因為膜層堆疊的應力而脫層(peeling),大幅降低製程的良率。此外,當微元件施加高電壓操作時,相鄰的兩上電極單元95容易發生崩潰(break down)毀損,也使得可靠性不佳。
因此,本發明之其中一目的,即在提供一種可提升良率的具有支撐結構的微元件的製作方法。
於是,本發明具有支撐結構的微元件的製作方法在一些實施態樣中,是包含以下步驟:提供一第一晶圓;形成一與該第一晶圓接合的第一結構層;形成多個至少貫穿該第一結構層的溝槽,以界定出多個結構體;及可選擇地對應至少一結構體形成一支撐結構,該支撐結構由介電材料形成且連接該結構體及該第一晶圓,以加強該結構體與該第一晶圓的接合強度。
在一些實施態樣中,該第一晶圓包括一第一基材及一形成於該第一基材表面的第一絕緣層,且該第一結構層與該第一絕緣層連接。
在一些實施態樣中,連接有該支撐結構的結構體與該第一晶圓的接觸區域的線寬小於10um。
在一些實施態樣中,該第一絕緣層具有多個凹槽;該第一結構層覆蓋該等凹槽且所形成的溝槽位置與該等凹槽相錯開。
在一些實施態樣中,該等溝槽貫穿該第一結構層及該第一絕緣層。
在一些實施態樣中,形成該等支撐結構後,還 包含在該第一結構層表面形成一第二結構層的步驟。
在一些實施態樣中,該第二結構層的材質為金屬。
在一些實施態樣中,該等結構體與該第一基材相配合分別形成一電極單元,且該第一基材的材質為低阻值矽以作為該等電極單元的下電極,且該第一結構層的材質為低阻值矽以使該等結構體作為該等電極單元的上電極。
在一些實施態樣中,該支撐結構由該結構體靠近側緣的上表面區域延伸至該第一晶圓界定對應溝槽的至少一部分表面區域。
在一些實施態樣中,形成該支撐結構的材料選自二氧化矽、氮化矽、苯丙環丁烯(Benzocyclobutene,BCB)、聚乙烯胺(polyimide)及光阻劑。
在一些實施態樣中,形成該第一結構層的步驟包括提供一第二晶圓並將該第二晶圓與該第一晶圓接合,再將該第二晶圓厚度減少而形成該第一結構層。
在一些實施態樣中,該第二晶圓包括一第一矽層、一第二矽層及一夾置於該第一矽層與該第二矽層之間的第二絕緣層;該第二晶圓是透過該第一矽層與該第一晶圓接合,而且將該第二晶圓厚度減少的步驟是移除該第二矽層及該第二絕緣層而使該第一矽層形成該第一結構層。
本發明之功效在於:藉由支撐結構將結構體與第一晶圓連結固定,能夠強化結構體與第一晶圓的接合強 度,避免結構體受後續製程應力作用與第一晶圓分離,而提升製程良率與元件可靠度。而且,藉由支撐結構也能在後續製程,避免蝕刻溶液滲入結構體與第一晶圓的接合界面。此外,支撐結構為介電材料製成,可以使結構體的側面有較佳的絕緣特性。
1‧‧‧第一晶圓
10‧‧‧第一基材
11‧‧‧第一絕緣層
12‧‧‧凹槽
2‧‧‧第二晶圓
20‧‧‧第一結構層
21‧‧‧第一矽層
22‧‧‧第二矽層
23‧‧‧第二絕緣層
24‧‧‧結構體
241‧‧‧側面
242‧‧‧上表面
3‧‧‧溝槽
30‧‧‧穿孔
4‧‧‧電極單元
5‧‧‧支撐結構
51‧‧‧子部分
6‧‧‧第二結構層
60‧‧‧導電層
61‧‧‧上電極導電 部
62‧‧‧下電極導電 部
W‧‧‧寬度
S1‧‧‧步驟
S2‧‧‧步驟
S3‧‧‧步驟
S4‧‧‧步驟
本發明之其他的特徵及功效,將於參照圖式的實施例詳細說明中清楚地呈現,其中:圖1是一截面示意圖,說明現有一種電容感測元件的局部結構;圖2是一方塊圖,說明本發明具有支撐結構的微元件的製作方法的一實施例的步驟流程;圖3至圖7是說明該實施例的實施步驟對應形成的結構的截面示意圖;圖8是一俯視示意圖,說明該實施例形成的微元件的結構的平面分布;圖9與圖10是說明該實施例形成溝槽的另一實施態樣的截面示意圖;圖11是一截面示意圖,說明該實施例可形成不同結構形態的微元件;圖12是一圖11的俯視示意圖,說明該實施例的支撐結構可具有不同態樣。
在本發明被詳細描述之前,應當注意在以下的說明內容中,類似的元件是以相同的編號來表示。
參閱圖2,本發明具有支撐結構的微元件的製作方法之一實施例主要包含以下步驟:步驟S1,提供一第一晶圓;步驟S2,形成一與該第一晶圓接合的第一結構層;步驟S3,形成多個至少貫穿該第一結構層的溝槽,以界定出多個結構體;及步驟S4,可選擇地對應至少一結構體形成一支撐結構,該支撐結構由介電材料形成且連接該結構體及該第一晶圓,以加強該結構體與該第一晶圓的接合強度。
以下配合其他圖式詳細說明實施步驟,在本實施例是以製作電容感測元件為例說明,但本發明不以製作電容感測元件為限,其亦可應用於其他以晶圓接合方式為基礎所製成的微元件。
參閱圖3,說明步驟S1提供一第一晶圓1。在本實施例中,第一晶圓1包括一第一基材10及一形成於該第一基材10表面的第一絕緣層11。再者,第一晶圓1由一低阻值晶圓在表面以熱氧化製程形成二氧化矽層所形成,故該第一基材10的材質為低阻值矽,且該第一絕緣層11的材質為二氧化矽。此外,該第一絕緣層11具有多個凹槽12。
參閱圖4,說明步驟S2,形成一與該第一晶圓1接合的第一結構層20。在本實施例中,先提供一第二晶 圓2,將該第二晶圓2與該第一晶圓1接合,再將該第二晶圓2厚度減少而形成該第一結構層20。其中,接合的方式可採用熔合接合(fusion bonding)等微機電製程中常用之接合方法。第二晶圓2採用SOI晶圓,包括一第一矽層21、一第二矽層22及一夾置於該第一矽層21與該第二矽層22之間的第二絕緣層23。該第二晶圓2是透過該第一矽層21與該第一晶圓1接合,且於接合後還進一步包含將該第二晶圓2厚度減少的步驟,亦即移除該第二矽層22及該第二絕緣層23,僅留下第一矽層21而形成該第一結構層20,且該第一結構層20的材質為低阻值矽。本實施步驟的第二晶圓2亦可採用單層的低阻值矽晶圓,並視第二晶圓2的厚度決定與第一晶圓1接合後是否需要進一步減少第二晶圓2的厚度,若第二晶圓2本身的厚度已經夠薄,在接合後即可直接做為第一結構層20,無需進行減薄的步驟,但若第二晶圓2的厚度較厚,再進行減薄的步驟以形成第一結構層20。
參閱圖5,說明步驟S3,形成多個貫穿該第一結構層20的溝槽3。在本實施例是要製作電容感測元件,所以在形成該等溝槽3前還可包含形成多個貫穿該第一結構層20及該第一絕緣層11的穿孔30(配合參見圖8)的步驟,以在該等穿孔30處露出該第一基材10。形成穿孔30後,再於該第一結構層20形成溝槽3且所形成的溝槽3位置與該等凹槽12相錯開。藉由該等溝槽3界定出多個結構體24,該等結構體24與該第一基材10相配合分別形成一 電極單元4,且該第一基材10作為該等電極單元4的下電極,而該等結構體24作為該等電極單元4的上電極。本實施例中,溝槽3僅貫穿第一結構層20,但是在另一實施態樣,溝槽3也可以進一步貫穿第一絕緣層11(見圖9)。
參閱圖6,說明步驟S4,以介電材料在至少一結構體24形成一支撐結構5,使該支撐結構5連接該結構體24及該第一晶圓1,以加強該結構體24與該第一晶圓1的接合強度。該支撐結構5可由形成一介電材料層後再圖案化該介電材料層而成。形成該支撐結構5的材料可選自二氧化矽、氮化矽、苯丙環丁烯(Benzocyclobutene,BCB)、聚乙烯胺(polyimide)及光阻劑。在本實施例中,每一結構體24的相反兩側都形成一支撐結構5,且支撐結構5由該結構體24靠近側緣的上表面242區域延伸至該第一晶圓1界定對應溝槽3的至少一部分表面區域,亦即由結構體24的上表面242區域延伸通過結構體24的側面241直至第一晶圓1相鄰該側面241的表面區域,藉此支撐結構5可達到強化結構體24與第一晶圓1之接合強度的效果,然而,若支撐結構5未延伸至上表面242區域亦可實施。而且,支撐結構5可以是一整體或由多個相間隔的子部分51構成(見圖12)。此外,在本實施例中,支撐結構5覆蓋第一晶圓1的表面是第一絕緣層11表面,但是,若溝槽3貫穿第一絕緣層11時,支撐結構5可延伸覆蓋第一基材10表面(見圖10)。在同一溝槽3處的相鄰支撐結構5可以連接或斷開,亦可填滿溝槽3,並不限制。
參閱圖7與圖8,形成該等支撐結構5後,還可包含在該第一結構層20表面形成一第二結構層6的步驟。在本實施例中,第二結構層6的材質為金屬,且具體為形成一圖案化的導電層60,使該導電層60包括多個分別有部分覆蓋該等結構體24的上表面242的上電極導電部61,及多個分別對應該等穿孔30覆蓋該第一基材10的下電極導電部62。該等下電極導電部62用以作為下電極焊墊以供外部導線焊接,且該等上電極導電部61除覆蓋於結構體24外還有部份作為該等電極單元4的上電極焊墊以供外部導線焊接。
藉由支撐結構5分別連接於結構體24的相反兩側面241並與該第一晶圓1連接,可以使結構體24與第一晶圓1的結合更為穩固。尤其當結構體24與第一晶圓1的接觸區域的寬度W小於10um時,由於接合面積較小,若結構體24上還形成第二結構層6時容易因為第二結構層6產生的應力使結構體24與第一晶圓1分離,而藉由支撐結構5連結固定結構體24與第一晶圓1,能夠強化結構體24與第一晶圓1的接合強度,避免結構體24受應力作用與第一晶圓1分離。而且,藉由該等支撐結構5也能在後續製程中,例如形成圖案化的導電層60,避免蝕刻溶液滲入結構體24與第一晶圓1的接合界面。此外,在本實施例中,由於該等支撐結構5為介電材料製成,可以提供較空氣更好的絕緣特性,以降低相鄰電極單元4之間因結構體24側面241粗糙在高電壓操作時產生尖端放電而發生元件 崩潰的風險。
雖然在本實施例中是以製作電容感測元件為例說明,但是本發明還可適用例如圖11與圖12所示的不同結構形態的微元件,而且在同一晶圓上可以形成不同結構形態的結構體24,可以選擇在其中需要強化接合強度的結構體24形成支撐結構5,特別是結構體24與第一晶圓1的接觸區域的寬度W小於10um的類型,也就是與第一晶圓1接合面積較小的結構體24,即可藉由支撐結構5來強化結構體24與第一晶圓1的接合強度。而且支撐結構5可為環繞整個結構體24的一整體或只覆蓋結構體24的單一側的一整體,或者支撐結構5可由多個子部分51構成而相間隔的分布於結構體24的相反兩側或沿周側分布,可視需求調整並不限制。
綜上所述,藉由支撐結構5將結構體24與第一晶圓1連結固定,能夠強化結構體24與第一晶圓1的接合強度,避免結構體24受後續製程應力作用與第一晶圓1分離,而提升製程良率與元件可靠度。而且,藉由支撐結構5也能在後續製程,避免蝕刻溶液滲入結構體24與第一晶圓1的界面。此外,支撐結構5為介電材料製成,可以提供結構體24的側面241有較佳的絕緣特性。
惟以上所述者,僅為本發明之實施例而已,當不能以此限定本發明實施之範圍,即大凡依本發明申請專利範圍及專利說明書內容所作之簡單的等效變化與修飾,皆仍屬本發明專利涵蓋之範圍內。
S1‧‧‧步驟
S2‧‧‧步驟
S3‧‧‧步驟
S4‧‧‧步驟

Claims (12)

  1. 一種具有支撐結構的微元件的製作方法,包含以下步驟:提供一第一晶圓;形成一與該第一晶圓接合的第一結構層;形成多個至少貫穿該第一結構層的溝槽,以界定出多個結構體;及可選擇地對應至少一結構體形成一支撐結構,該支撐結構由介電材料形成且連接該結構體及該第一晶圓,以加強該結構體與該第一晶圓的接合強度。
  2. 如請求項1所述具有支撐結構的微元件的製作方法,其中,該第一晶圓包括一第一基材及一形成於該第一基材表面的第一絕緣層,且該第一結構層與該第一絕緣層連接。
  3. 如請求項1或請求項2所述具有支撐結構的微元件的製作方法,其中,連接有該支撐結構的結構體與該第一晶圓的接觸區域的線寬小於10um。
  4. 如請求項2所述具有支撐結構的微元件的製作方法,其中,該第一絕緣層具有多個凹槽;該第一結構層覆蓋該等凹槽且所形成的溝槽位置與該等凹槽相錯開。
  5. 如請求項2所述具有支撐結構的微元件的製作方法,其中,該等溝槽貫穿該第一結構層及該第一絕緣層。
  6. 如請求項1所述具有支撐結構的微元件的製作方法,其中,形成該支撐結構後,還包含在該第一結構層表面形 成一第二結構層的步驟。
  7. 如請求項6所述具有支撐結構的微元件的製作方法,其中,該第二結構層的材質為金屬。
  8. 如請求項1所述具有支撐結構的微元件的製作方法,其中,該等結構體與該第一基材相配合分別形成一電極單元,且該第一基材的材質為低阻值矽以作為該等電極單元的下電極,且該第一結構層的材質為低阻值矽以使該等結構體作為該等電極單元的上電極。
  9. 如請求項1所述具有支撐結構的微元件的製作方法,其中,該支撐結構由該結構體靠近側緣的上表面區域延伸至該第一晶圓界定對應溝槽的至少一部分表面區域。
  10. 如請求項1所述具有支撐結構的微元件的製作方法,其中,形成該支撐結構的材料選自二氧化矽、氮化矽、苯丙環丁烯(Benzocyclobutene,BCB)、聚乙烯胺(polyimide)及光阻劑。
  11. 如請求項1所述具有支撐結構的微元件的製作方法,其中,形成該第一結構層的步驟包括提供一第二晶圓並將該第二晶圓與該第一晶圓接合,再將該第二晶圓厚度減少而形成該第一結構層。
  12. 如請求項11所述具有支撐結構的微元件的製作方法,其中,該第二晶圓包括一第一矽層、一第二矽層及一夾置於該第一矽層與該第二矽層之間的第二絕緣層;該第二晶圓是透過該第一矽層與該第一晶圓接合,而且將該第二晶圓厚度減少的步驟是移除該第二矽層及該第二絕緣 層而使該第一矽層形成該第一結構層。
TW104105400A 2015-02-16 2015-02-16 A method of manufacturing a microelement with a support structure TWI571978B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW104105400A TWI571978B (zh) 2015-02-16 2015-02-16 A method of manufacturing a microelement with a support structure
US14/922,334 US9553055B2 (en) 2015-02-16 2015-10-26 Method for fabricating semiconductor devices having reinforcing elements
CN201510744069.XA CN105883712B (zh) 2015-02-16 2015-11-05 具有支撑结构的微元件的制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW104105400A TWI571978B (zh) 2015-02-16 2015-02-16 A method of manufacturing a microelement with a support structure

Publications (2)

Publication Number Publication Date
TW201631713A true TW201631713A (zh) 2016-09-01
TWI571978B TWI571978B (zh) 2017-02-21

Family

ID=56621377

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104105400A TWI571978B (zh) 2015-02-16 2015-02-16 A method of manufacturing a microelement with a support structure

Country Status (3)

Country Link
US (1) US9553055B2 (zh)
CN (1) CN105883712B (zh)
TW (1) TWI571978B (zh)

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002324815A (ja) * 2001-04-25 2002-11-08 Tdk Corp 電子装置の製造方法
JP2003282885A (ja) * 2002-03-26 2003-10-03 Sharp Corp 半導体装置およびその製造方法
JP4398305B2 (ja) * 2004-06-02 2010-01-13 カシオ計算機株式会社 半導体装置およびその製造方法
TWI278045B (en) * 2006-03-14 2007-04-01 Touch Micro System Tech Method for wafer-level package
US7812459B2 (en) * 2006-12-19 2010-10-12 Taiwan Semiconductor Manufacturing Company, Ltd. Three-dimensional integrated circuits with protection layers
US8119500B2 (en) * 2007-04-25 2012-02-21 Taiwan Semiconductor Manufacturing Company, Ltd. Wafer bonding
KR100976812B1 (ko) * 2010-02-08 2010-08-20 옵토팩 주식회사 전자 소자 패키지 및 그 제조 방법
US8735260B2 (en) * 2010-12-13 2014-05-27 Taiwan Semiconductor Manufacturing Company, Ltd. Method to prevent metal pad damage in wafer level package
CN103438936B (zh) * 2013-09-02 2016-06-15 东南大学 基于soi片器件层硅阳极键合的电容式温度、湿度和气压传感器集成制造方法

Also Published As

Publication number Publication date
US9553055B2 (en) 2017-01-24
CN105883712A (zh) 2016-08-24
US20160240490A1 (en) 2016-08-18
CN105883712B (zh) 2019-03-22
TWI571978B (zh) 2017-02-21

Similar Documents

Publication Publication Date Title
US10779101B2 (en) MEMS device
JP2015115446A (ja) 半導体装置の製造方法
KR20150065067A (ko) 정전용량 미세가공 초음파 변환기 및 그 제조방법
JP5791294B2 (ja) 静電容量型電気機械変換装置
JP2009279733A (ja) 微小電気機械システム装置およびその製造方法
JP2007095950A (ja) 半導体装置及びその製造方法
JP5812625B2 (ja) 静電容量型電気機械変換装置の製造方法
JP5067209B2 (ja) ファブリペロー干渉計
CN107799388B (zh) 半导体装置及其制造方法
US9287050B2 (en) MEMS and method of manufacturing the same
TWI571978B (zh) A method of manufacturing a microelement with a support structure
TWI437689B (zh) 半導體裝置
CN107799386B (zh) 半导体装置及其制造方法
TWI631782B (zh) 半導體雷射及其製造方法
JP2010245461A (ja) Memsセンサの製造方法
KR101210138B1 (ko) 멤스 센서의 웨이퍼 레벨 패키지 및 그 제조 방법
JP2008010961A (ja) 音響感応装置
JP2008105112A (ja) Memsデバイス
TWI531014B (zh) An airtight wafer-level packaging method and an airtight wafer-level package structure made by the method thereof
JP2008244403A (ja) 半導体装置及びその製造方法
TWI388496B (zh) 微機電系統結構及其製造方法
TWI525777B (zh) MEMS components
JPH11330232A (ja) 半導体集積回路装置及びその製造方法
JP2015198162A (ja) 半導体装置の製造方法
JP2016111060A (ja) 半導体装置および半導体装置の製造方法