TW201506887A - 積體電路、顯示裝置、電子機器及顯示控制方法 - Google Patents

積體電路、顯示裝置、電子機器及顯示控制方法 Download PDF

Info

Publication number
TW201506887A
TW201506887A TW103126983A TW103126983A TW201506887A TW 201506887 A TW201506887 A TW 201506887A TW 103126983 A TW103126983 A TW 103126983A TW 103126983 A TW103126983 A TW 103126983A TW 201506887 A TW201506887 A TW 201506887A
Authority
TW
Taiwan
Prior art keywords
pixel
gray scale
memory
voltage
pattern
Prior art date
Application number
TW103126983A
Other languages
English (en)
Other versions
TWI631547B (zh
Inventor
Hideki Ogawa
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of TW201506887A publication Critical patent/TW201506887A/zh
Application granted granted Critical
Publication of TWI631547B publication Critical patent/TWI631547B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/344Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3651Control of matrices with row and column drivers using an active matrix using multistable liquid crystals, e.g. ferroelectric liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0469Details of the physics of pixel operation
    • G09G2300/0478Details of the physics of pixel operation related to liquid crystal pixels
    • G09G2300/0482Use of memory effects in nematic liquid crystals
    • G09G2300/0486Cholesteric liquid crystals, including chiral-nematic liquid crystals, with transitions between focal conic, planar, and homeotropic states
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/068Application of pulses of alternating polarity prior to the drive pulse in electrophoretic displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • G09G3/342Control of illumination source using several illumination sources separately controlled corresponding to different display panel areas, e.g. along one dimension such as lines
    • G09G3/3426Control of illumination source using several illumination sources separately controlled corresponding to different display panel areas, e.g. along one dimension such as lines the different display panel areas being distributed in two dimensions, e.g. matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/3453Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on rotating particles or microelements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/38Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using electrochromic devices

Abstract

本發明之積體電路係對記憶有用以使像素之光學狀態遷移至所指定之灰階之電壓施加之複數個圖案群的第1記憶單元進行存取,且針對複數個上述像素中成為對象之一像素而輸出控制信號,該控制信號係用以使藉由複數個上述圖案群中之根據一像素之位置、及上述一像素之灰階值而選擇之圖案群中所包含之圖案而表示之電壓施加至上述一像素,該一像素之灰階值係藉由由獲取單元獲取之圖像資料而表示。

Description

積體電路、顯示裝置、電子機器及顯示控制方法
本發明係關於一種用於使用記憶性顯示元件作為顯示元件之顯示裝置之技術。
記憶性顯示元件為了提高覆寫速度而進行僅覆寫顯示區域之一部分之部分覆寫(例如專利文獻1~2)。
先前技術文獻 專利文獻
專利文獻1:日本專利特開2009-42780號公報
專利文獻2:日本專利特表2007-530984號公報
查找表(LUT,Look Up table)為用以使灰階遷移而使用之方法之一種,故而藉由更新中途之像素之灰階遷移而給觀察者帶來不適感。
本發明係為了解決上述問題之至少一部分而完成者,其可作為以下之形態或應用例而實現。
[應用例]本應用例之一積體電路之特徵在於包含:獲取單元,其獲取表示圖像之圖像資料,該圖像顯示於包含灰階根據施加電壓而遷 移之像素之記憶性顯示元件;及輸出單元,其對記憶有用以使上述像素之光學狀態遷移至所指定之灰階之電壓施加之複數個圖案群的第1記憶單元進行存取,針對複數個上述像素中成為對象之一像素輸出控制信號,該控制信號係用以使藉由複數個上述圖案群中之根據上述一像素之位置、及上述一像素之灰階值而選擇之圖案群中所包含之圖案而表示的電壓施加至上述一像素,且上述一像素之灰階值係藉由由上述獲取單元獲取之圖像資料而表示。
根據該積體電路,可根據像素之灰階值而使用針對每個像素而不同之電壓施加之圖案進行覆寫。
較佳為上述輸出單元包含複數個副輸出單元,且對複數個上述副輸出單元分別分配有上述記憶性顯示元件可表現之複數個灰階中之一個灰階,複數個上述副輸出單元之各者針對上述圖像資料表示上述一個灰階之像素而輸出上述控制信號。
根據該積體電路,可使用被分配有灰階值之複數個副輸出單元,使用針對每個灰階而不同之電壓施加之圖案進行覆寫。
較佳為對複數個上述副輸出單元之各者,分配有包含複數個上述像素之顯示區域之一部分,且複數個上述副輸出單元之各者針對所分配之上述顯示區域之一部分中所包含之上述一像素而輸出上述控制信號。
根據該積體電路,可使用分別分配有灰階值及顯示區域之一部分之複數個副輸出單元,使用針對每個灰階而不同之電壓施加之圖案進行覆寫。
較佳為上述圖案表示每單位期間之施加電壓之變化,複數個上述副輸出單元之各者包含用以特定出上述圖案中之一個期間之計數器,複數個上述副輸出單元之各者輸出上述控制信號,該控制信號係使與上述圖案中之藉由上述計數器特定出之上述一個期間對應之電壓 施加至上述一像素。
根據該積體電路,可施加電壓施加之圖案中之藉由計數器之值特定出之電壓。
較佳為複數個上述副輸出單元之各者將與所指定之單位期間數及所選擇之上述圖案群之單位期間數對應之值設為上述計數器的初始值。
根據該積體電路,可使利用圖案之電壓施加之起始針對每個副輸出單元而不同。
較佳為對複數個上述副輸出單元分別分配有複數個上述圖案群中之一個圖案群,且複數個上述副輸出單元之各者輸出上述控制信號,該控制信號係使藉由所分配之上述一個圖案群中包含之圖案而表示之電壓施加至上述一像素。
較佳為該積體電路包含:第2記憶單元,其記憶表示覆寫後之圖像之各個像素之灰階之第1圖像資料;及第3記憶單元,其記憶表示覆寫前之圖像之各個像素之灰階之第2圖像資料;且上述獲取單元獲取上述第1圖像資料及上述第2圖像資料作為上述圖像資料。
根據該積體電路,可根據覆寫前後之圖像而使用針對每個像素而不同之電壓施加之圖案進行覆寫。
[應用例]本應用例之一顯示裝置較佳為包含上述任一個積體電路、及上述記憶性顯示元件。
根據該顯示裝置,可使用針對每個像素而不同之電壓施加之圖案進行覆寫。
[應用例]本應用例之一電子機器較佳為包含上述顯示裝置、及控制上述顯示裝置之主機裝置。
根據該電子機器,可使用針對每個像素而不同之電壓施加之圖案進行覆寫。
[應用例]本應用例之一顯示控制方法提供包括如下步驟之顯示控制方法,即:獲取表示圖像之圖像資料之步驟,該圖像顯示於包含灰階根據施加電壓而遷移之像素之記憶性顯示元件;對第1記憶單元進行存取之步驟,該第1記憶單元記憶有用以使上述像素之光學狀態遷移至所指定之灰階之電壓施加之複數個圖案群;及進行如下控制之步驟,即針對複數個上述像素中成為對象之一像素,使藉由複數個上述圖案群中之根據上述一像素之位置、及上述一像素之灰階值而選擇之圖案群中所包含之圖案而表示之電壓施加至上述一像素,且上述一像素之灰階值係藉由由上述獲取單元獲取之圖像資料而表示。
根據該顯示控制方法,可使用針對每個像素而不同之電壓施加之圖案進行覆寫。
[應用例]本應用例之另一積體電路係控制包含像素之記憶性顯示元件者,其特徵在於包含:輸出部,其輸出與用以進行上述像素之顯示色之灰階遷移之電壓施加圖案對應的控制信號;第1記憶部,其記憶複數個驅動波形表,該驅動波形表包含複數個上述電壓施加圖案;及獲取部,其獲取顯示於上述像素之圖像資料;且上述驅動波形表中之上述電壓施加圖案之選擇係根據上述像素之上述灰階遷移之遷移前之灰階資料及遷移後之灰階資料而進行,且用於上述電壓施加圖案之選擇之上述驅動波形表之選擇係根據上述像素之上述遷移前之灰階資料或上述遷移後之灰階資料而進行。
根據該構成,自複數個驅動波形表中以像素之遷移前之灰階資料或遷移後之灰階資料之任一者為主色而選擇驅動波形表,且自該所選擇之驅動波形表中根據像素之遷移前之灰階資料及遷移後之灰階資料而選擇施加電壓圖案,藉此可使用適於以記憶性顯示元件中所包含之像素單位進行灰階遷移之施加電壓圖案。
較佳為於上述之另一積體電路中,上述輸出部包含第2記憶部, 用於上述電壓施加圖案之選擇之上述驅動波形表係預先自上述第1記憶部讀出且與特定之灰階建立對應而記憶於上述第2記憶部,在上述像素之上述遷移前之灰階資料或上述遷移後之灰階資料與上述特定之灰階相同之情形時,自記憶於上述第2記憶部之上述驅動波形表中選擇上述電壓施加圖案。
根據該構成,藉由將與主色對應之驅動波形表預先自第1記憶部保存至輸出部內之第2記憶部,而可降低自輸出部對第1記憶部存取之頻率。
1‧‧‧光電裝置
3‧‧‧主機裝置
10‧‧‧光電面板
11‧‧‧第1基板
12‧‧‧電泳層
13‧‧‧第2基板
14‧‧‧像素
15‧‧‧顯示區域
16‧‧‧掃描線驅動電路
17‧‧‧資料線驅動電路
20‧‧‧顯示控制器
21‧‧‧主機I/F
22‧‧‧顯示引擎
23‧‧‧時序控制器
24‧‧‧記憶體I/F
25‧‧‧記憶體控制器
26‧‧‧VRAM
27‧‧‧VRAM
29‧‧‧波形記憶體
31‧‧‧CPU
32‧‧‧RAM
33‧‧‧記憶裝置
34‧‧‧輸入輸出IF
111‧‧‧基板
112‧‧‧接著層
113‧‧‧電路層
114‧‧‧像素電極
115‧‧‧掃描線
116‧‧‧資料線
117‧‧‧配線
121‧‧‧微膠囊
122‧‧‧黏合劑
131‧‧‧共用電極
132‧‧‧膜
141‧‧‧電晶體
142‧‧‧電容
143‧‧‧電泳元件
221‧‧‧資料控制部
222‧‧‧管道
1000‧‧‧電子機器
A、B‧‧‧區域
Bk‧‧‧黑
C1~C5‧‧‧指示
DG‧‧‧深灰
EPcom‧‧‧(共用電極131之)電位
LG‧‧‧淺灰
P1、P2、P3、…、Pn‧‧‧管道
S100~S110‧‧‧步驟
Vcom‧‧‧基準電位
Wt‧‧‧白
X1、Xj+1‧‧‧資料信號
Y1、Y2、Y3、Ym、Yi+1‧‧‧掃描信號
圖1係表示一實施形態之電子機器1000之構成之圖。
圖2係表示光電面板10之剖面構造之模式圖。
圖3係表示光電面板10之電路之構成之圖。
圖4係表示像素14之等效電路之圖。
圖5係例示驅動波形表之圖。
圖6係例示利用驅動波形之電泳元件143之灰階遷移之圖。
圖7係說明相關技術之驅動方法中之問題點之圖。
圖8係例示顯示控制器20之構成之圖。
圖9係例示顯示引擎22之構成之圖。
圖10係表示電子機器1000之動作之流程圖。
圖11係例示覆寫後之圖像之圖。
圖12係例示區域、管道、及主色之指定之圖。
圖13係例示驅動波形之偏移之圖。
圖14(a)及(b)係表示電壓施加圖案不同之驅動波形模式之例之圖。
圖15(a)~(c)係表示驅動波形模式之選擇方法之圖。
圖16係表示抗混疊處理之一例之圖。
1.概要
圖1係表示一實施形態之電子機器1000之構成之圖。電子機器1000例如為平板型電腦。電子機器1000包含光電裝置1及主機裝置3。光電裝置1係顯示字符及圖像之至少一者之顯示裝置。於本例中,光電裝置1包含光電面板10及顯示控制器20。光電面板10係使用光電元件,更具體而言係使用即便不供給電力亦可維持顯示之記憶性顯示元件之裝置,詳細而言,該光電面板10係使用電泳元件作為記憶性顯示元件之EPD(Electrophoretic Display,電泳顯示器)。顯示控制器20係控制光電面板10之裝置。
主機裝置3包含:CPU(Central Processing Unit,中央處理單元)31、RAM(Random Access Memory,隨機存取記憶體)32、記憶裝置33、及輸入輸出IF(Interface,介面)34。CPU31係控制電子機器1000及其他硬體構成之裝置。RAM32係作為CPU31執行程式時之工作區而發揮功能之記憶裝置。記憶裝置33係記憶資料及程式之非揮發性記憶裝置。輸入輸出IF34係於主機裝置3與其他裝置之間進行資料或信號之輸入輸出之介面。於本例中,經由輸入輸出IF34而對顯示控制器20供給信號。除此之外,電子機器1000包含輸入裝置(例如觸控螢幕、小鍵盤等)及通信裝置(例如無線通信裝置)(均省略圖示)。
圖2係表示光電面板10之剖面構造之模式圖。光電面板10包含第1基板11、電泳層12、及第2基板13。第1基板11及第2基板13係用以夾持電泳層12之基板。
第1基板11包含基板111、接著層112、及電路層113。基板111係由具有絕緣性之材料、例如玻璃而形成。於另一例中,基板111亦可藉由除絕緣性外還具有可撓性及輕量性之材料、例如聚碳酸酯而形成。接著層112係接著基板111與電路層113之層。電路層113係包含用 以驅動電泳層12之電路之層。電路層113包含像素電極114。
電泳層12包含微膠囊121及黏合劑122。微膠囊121藉由黏合劑122而固定。作為黏合劑122,使用與微膠囊121之親和性良好、與電極之密著性優異、且具有絕緣性之材料。微膠囊121係於內部儲存有分散介質及電泳粒子之膠囊。微膠囊121可使用具有柔軟性之材料、例如阿拉伯膠、明膠系之化合物或胺基甲酸酯系之化合物等。再者,於微膠囊121與像素電極114之間,亦可設置藉由接著劑而形成之接著層。
電泳粒子係具有於分散介質中藉由電場而移動之性質之粒子(高分子或膠體)。於本實施形態中,於微膠囊121內儲存有白色電泳粒子與黑色電泳粒子。黑色電泳粒子係含有例如苯胺黑或碳黑等黑色顏料之粒子,於本實施形態中帶正電。白色電泳粒子係含有例如二氧化鈦或氧化鋁等白色顏料之粒子,於本實施形態中帶負電。
第2基板13包含共用電極131及膜132。膜132係進行電泳層12之密封及保護者。膜132係藉由透明且具有絕緣性之材料、例如聚對苯二甲酸乙二酯而形成。共用電極131係藉由透明且具有導電性之材料、例如氧化銦錫(Indium Tin Oxide;ITO)而形成。
圖3係表示光電面板10之電路之構成之圖。光電面板10包含m條掃描線115、n條資料線116、m×n個像素14、掃描線驅動電路16、及資料線驅動電路17。藉由m×n個像素14而形成顯示區域15。掃描線驅動電路16及資料線驅動電路17係藉由顯示控制器20控制。掃描線驅動電路16、資料線驅動電路17、及顯示控制器20分別係COG(Chip On Glass,玻璃覆晶)安裝於基板111上之積體電路。掃描線115沿列方向(x方向)配置,傳輸掃描信號。掃描信號係自m條掃描線115中依序排他性地選擇一條掃描線115之信號。資料線116沿行方向(y方向)配置,對像素14供給資料電壓。掃描線115與資料線116絕緣。像素14係 對應於掃描線115與資料線116之交叉而設置。再者,於需要將複數條掃描線115中之一條掃描線115與其他掃描線115加以區別時,稱為第1列、第2列、……、第m列之掃描線115。對於資料線116亦相同。藉由m×n個像素14而形成顯示區域15。於將顯示區域15中之第i列第j行之像素14與其他像素14加以區別時,稱為像素14(i,j)。
掃描線驅動電路16輸出用以自m條掃描線115中依序排他性地選擇一條掃描線115之掃描信號Y。掃描信號Y例如係依序排他性地成為H(High,高)位準之信號。資料線驅動電路17輸出資料信號X。資料信號X係供給用以使像素14之灰階遷移之資料電壓之信號。資料線驅動電路17輸出表示與藉由掃描信號選擇之列之像素14對應之資料電壓之資料信號。掃描線驅動電路16及資料線驅動電路17係藉由顯示控制器20控制。
圖4係表示像素14之等效電路之圖。像素14包含電晶體141、電容142、及電泳元件143。電泳元件143包含像素電極114、電泳層12、及共用電極131。電晶體141為控制對像素電極114之資料之寫入的開關單元之一例,例如為n通道之TFT(Thin Film Transistor,薄膜電晶體)。電晶體141之閘極、源極、及汲極分別連接於掃描線115、資料線116、及像素電極114。於將L(Low,低)位準之掃描信號(非選擇信號)輸入至閘極時,電晶體141之源極與汲極絕緣。若將H位準之掃描信號(選擇信號)輸入至閘極,則電晶體141之源極與汲極導通,而將資料電壓寫入至像素電極114。又,於電晶體141之汲極連接有電容142之一個電極,且電容142之另一個電極經由配線117而連接於基準電位Vcom。電容142保持有與資料電壓對應之電荷。像素電極114於每個像素14分別設有一個,且與共用電極131對向。共用電極131為所有像素14共用,且經由配線118而被賦予電位EPcom。於像素電極114與共用電極131之間夾持有電泳層12。藉由像素電極114、電泳層12、 及共用電極131而形成電泳元件143。對電泳層12施加相當於像素電極114與共用電極131之電位差之電壓。於微膠囊121中,電泳粒子根據施加至電泳層12之電壓移動而進行灰階表現。於像素電極114之電位相對於共用電極131之電位EPcom為正(例如+15V)之情形時,帶負電之白色電泳粒子向像素電極114側移動,且帶正電之黑色電泳粒子向共用電極131側移動。此時若自第2基板13側觀察光電面板10,則像素14看起來為黑色。於像素電極114之電位相對於共用電極131之電位EPcom為負(例如-15V)之情形時,帶正電之黑色電泳粒子向像素電極114側移動,且帶負電之白色電泳粒子向共用電極131側移動。此時,像素14看起來為白色。
再者,於以下之說明中,將自掃描線驅動電路16選擇第1列之掃描線115起至第m列之掃描線115之選擇結束為止之單位期間稱為「訊框」。各掃描線115於1訊框分別被選擇一次,且於1訊框分別對各像素14供給一次資料信號。
其次,說明光電面板10之驅動方法之概要。於本例中,1訊框之時間長度較電泳元件143之響應時間短。所謂電泳元件143之響應時間係指於對電泳元件143施加特定之電壓(例如+15V)時電泳元件143之光學狀態(例如相對明度)自基準值(例如10%)遷移至其他基準值(例如90%)為止之時間。即,於僅1訊框之電壓施加中,無法使灰階自最低亮度遷移至最高亮度。因此,為了自當前之灰階遷移至所需之灰階,要跨及複數個訊框進行電壓施加。施加至電泳元件143之電壓為正電壓(例如像素電極114之電位相對於共用電極131之電位EPcom為+15V)、負電壓(例如像素電極114之電位相對於共用電極131之電位EPcom為-15V)、及零電壓(像素電極114之電位與共用電極131之電位EPcom相等)之任一者。用以自當前之灰階遷移至所需之灰階為止之各訊框之施加電壓之組合(數學上準確而言為排列)之圖案(序列)有複 數個。電壓施加之圖案可謂表示施加電壓之時間變化,於該意義上,以下將此稱為「驅動波形(Waveform)」。
圖5係例示驅動波形表之圖。驅動波形表係記載將像素14之顯示自當前灰階遷移至下一灰階之情形時之複數個訊框之施加電壓之資訊(圖案)者。圖5中所示之驅動波形表係以4訊框之施加電壓進行所有灰階之遷移之情形者。圖5中,「+」、「-」、及「0」分別表示正電壓、負電壓、及零電壓。
圖5所示者為一個驅動波形表,但於本發明之實施形態中,於光電面板10之驅動中使用不同之複數個驅動波形表。該等複數個驅動波形表係分別對應於使覆寫速度為高速、減少殘像等不同之目的而設計。再者,於以下之說明中,有時將一個或複數個驅動波形表稱為驅動波形群。又,於以下之說明中,將於某目的下設計之驅動波形群以「模式」之用語表示。例如,將用以高速覆寫之驅動波形表示為第1模式之驅動波形,將低殘像之驅動波形表示為第2模式之驅動波形。
光電面板10之驅動受環境因素(例如溫度)影響,故而於各模式下,存在與複數種環境因素對應之複數個驅動波形表。例如,使用根據利用場景及環境因素而自該等複數個驅動波形表中選擇之一個驅動波形表。圖5表示以此方式選擇之與一個模式之一環境因素對應之驅動波形表。
自記錄於根據驅動波形之模式及環境因素而選擇之一個驅動波形表之施加電壓之資訊中,使用與當前灰階、下一灰階、及訊框編號對應之施加電壓之資訊。例如於圖5中,於當前灰階為深灰(DG)且下一灰階為淺灰(LG)之情形時,於為第2訊框時,輸出負電壓作為資料電壓。即,於本例中,於各訊框中施加之電壓可謂由驅動波形之模式、環境因素(溫度)、當前灰階、下一灰階、及訊框編號之5個參數決定。再者,以下為了簡單地進行說明,對不管環境因素而使用共用 之驅動波形之例進行說明。
圖6係例示利用驅動波形之電泳元件143之灰階遷移之圖。圖6中例示2個驅動波形,該驅動波形係於顯示白(Wt)、淺灰(LG)、深灰(DG)、及黑(Bk)之4灰階之電泳元件143中,使灰階自DG遷移至Wt。該等2個驅動波形之總訊框數不同。圖6(A)表示以4訊框使灰階自DG遷移至Wt之驅動波形,圖6(B)表示以12訊框使灰階自DG遷移至Wt之驅動波形。圖6(A)之驅動波形係用以獲得高覆寫速度而設計者。圖6(B)之驅動波形係用以獲得低殘像而設計者。
圖7係說明光電面板10之驅動方法中之問題點之圖。此處表示如下例,即於光電面板10之顯示區域15之例如矩形區域內,自於淺灰(LG)之四方形中描畫有深灰(DG)之橢圓之狀態覆寫為全白(Wt)之例。此處,於進行覆寫之矩形區域內使用共用之驅動波形表(驅動波形群)。此時,根據驅動波形之設計,於覆寫中有灰階反轉之情況(覆寫前為淺灰(LG)之區域相較為深灰(DG)之區域暗之情況)。例如於顯示經抗混疊處理後之圖像之情形時,雖說為覆寫中途,但若如此灰階反轉,則有給使用者帶來不適感之情況。
應用有本發明之電子機器1000會處理該問題。具體而言,電子機器1000於成為覆寫對象之區域內,使用針對每個主色而決定之驅動波形表中所包含之驅動波形來覆寫圖像。所謂主色係指自光電面板10可表現之灰階中指定出之灰階。於本實施形態中,例如於覆寫前之灰階為淺灰(LG)之像素14與黑(Bk)之像素14使用不同之驅動波形表。
2.構成
圖8係例示顯示控制器20之構成之圖。於圖8中,除顯示控制器20外,亦圖示有相關之硬體。顯示控制器20包含主機I/F21、顯示引擎22、時序控制器23、記憶體I/F24、記憶體控制器25、VRAM26、及VRAM27。
主機I/F21受理自主機裝置3指示圖像之覆寫之信號,且根據所受理之信號而對顯示引擎22指示圖像之覆寫。
顯示引擎22根據圖像資料而產生用以驅動光電裝置1之信號。顯示引擎22之詳情將於下文敍述。
時序控制器23調整自顯示引擎22輸出之信號之時序,且對掃描線驅動電路16及資料線驅動電路17輸出控制信號。
VRAM26為本發明之第2記憶單元(第2記憶部)之一例,其係記憶表示下一圖像即覆寫後之圖像之第1圖像資料之記憶裝置。VRAM27為本發明之第3記憶單元(第3記憶部)之一例,其係記憶表示當前圖像即覆寫前之圖像之第2圖像資料之記憶裝置。此處,所謂「當前圖像」係指於圖像之覆寫中進行覆寫前之圖像。
記憶體I/F24係作為向VRAM26及VRAM27之存取(資料之讀寫)之中介之介面。
若圖像之覆寫完成,則記憶體控制器25將記憶於VRAM26中之下一圖像之資料寫入(即複製)至VRAM27。
波形記憶體29係記憶有複數個驅動波形表之記憶裝置、及其控制裝置。若自顯示引擎22被提供驅動波形之模式、環境因素(溫度)、當前灰階、下一灰階、及訊框編號之5個參數,則波形記憶體29將與該等參數對應之施加電壓之資訊輸出至顯示引擎22。再者,波形記憶體29為本發明之第1記憶單元(第1記憶部)之一例,其亦可設置於顯示引擎22內。
圖9係例示顯示引擎22之構成之圖。於圖9中,除顯示引擎22外,亦圖示有相關之硬體。顯示引擎22為本發明之輸出單元(輸出部)之一例,其包含資料控制部221與管道222。
管道222包含n個管道P1~Pn。n個管道P1~Pn為分別獨立地進行處理之副輸出單元之一例。
資料控制部221自VRAM26及VRAM27讀出圖像資料,且將讀出之資料針對每個像素14而輸出至對應之管道。即,資料控制部221為獲取圖像資料之獲取單元(獲取部)之一例。
對各管道P1~Pn分配有光電面板10上之區域及主色。資料控制部221根據像素14之位置及該像素14之灰階值而選擇管道P1~Pn。各管道P1~Pn自波形記憶體29讀出與光電面板10上之區域及主色對應之施加電壓之資訊,且將表示所讀出之施加電壓之資訊之信號輸出至時序控制器23。
3.動作
圖10係表示電子機器1000之動作之流程圖。於電子機器1000中,CPU31執行程式,於該程式之執行中以產生特定之事件為契機而開始圖10之流程。
於步驟S100中,主機裝置3之CPU31將表示覆寫後之圖像之圖像資料經由記憶體I/F24寫入至VRAM26。於步驟S101中,CPU31對顯示控制器20指示進行圖像之覆寫。更詳細而言,CPU31將圖像之覆寫指示(更新命令)經由主機I/F21輸出至顯示引擎22。該覆寫指示包含以下(1)~(5)資訊之全部。
(1)更新圖像之區域
(2)使用之驅動波形模式
(3)使用之管道之編號(P1~Pn)
(4)主色
(5)偏移之訊框數
於本實施形態中,更新圖像之區域為矩形區域。矩形區域係藉由成為基準之點(例如左上頂點)及表示矩形區域之大小(例如寬度及高度)之資訊而特定出。驅動波形模式及管道P1~Pn之各者係藉由預先被分配之識別編號而特定出。主色係藉由灰階值特定出。關於偏移之 訊框數,將於下文敍述。
圖11係例示覆寫後之圖像之圖。此處,對顯示區域15中之區域A及區域B之2個區域進行覆寫。區域A之圖像包含淺灰(LG)及深灰(DG)之2色之像素14。區域B之圖像包含淺灰(LG)、深灰(DG)、及黑(Bk)之3色之像素14。因此,此處使用5個管道。由於使用5個管道進行處理,故而自CPU31向顯示引擎22輸出5個覆寫指示。將該等5個覆寫指示稱為指示C1~C5。
圖12係例示指示C1~C5中之區域、管道、及主色之指定之圖。於覆寫指示中,除此之外,亦指定驅動波形模式及偏移之訊框數,但此處省略圖示。再者,即便上述(1)~(5)資訊之一者不同,亦使用不同之驅動波形表。因此,於在複數個管道P1~P5之各者中選擇之區域之至少一部分重疊之情形時,認為複數個驅動波形表對應於特定之主色。於此種情形時,需要另外選擇對該特定之主色使用哪一個管道P1~P5。因此,亦可使各管道P1~P5之對應之區域不重疊。藉由使於各個管道P1~P5中所指定之區域不重疊,可避免需要選擇使用複數個管道P1~P5之哪一個之事態。
再次參照圖10。於步驟S102中,資料控制部221設定與各管道P1~P5對應之參數(區域及主色)。資料控制部221包含用以記憶各管道P1~P5之區域及主色之暫存器。資料控制部221將藉由接收到之覆寫指示而表示之參數(圖12)寫入至與各管道P1~P5對應之暫存器中。
於步驟S103中,資料控制部221設定各管道P1~P5之訊框編號之計數器。該計數器係用以表示當前訊框相當於將偏移與驅動波形之訊框數相加所得之訊框數中之第幾個訊框者。各管道P1~P5包含可用作計數器之暫存器。資料控制部221將使用特定出覆寫指示中所包含之驅動波形模式及偏移之訊框數之資訊而決定之值寫入至各管道P1~P5之特定之暫存器中。在對寫入至該特定之暫存器中之值進行說明之 前,首先對偏移進行說明。
圖13係例示驅動波形之偏移之圖。所謂偏移係指自存在覆寫指示起至利用驅動波形之電壓施加開始為止之待機訊框數。圖13表示管道P1使用驅動波形模式1、管道P2使用驅動波形模式2之例。驅動波形模式1之訊框數為7訊框,驅動波形模式2之訊框數為5訊框。於管道P1中,自存在覆寫指示後立即開始驅動波形模式1之電壓施加,但於管道P2中,於5訊框之偏移之後,開始驅動波形模式2之電壓施加(即管道P1之偏移為零)。偏移可針對每個管道而設定。雖未圖示,但例如於管道P3中亦可設定與管道P2不同之偏移。
若使用偏移,則有可能導致覆寫完成之前之時間變長。於圖13之例中,假若於管道P2中偏移為零,則以7訊框完成覆寫,但由於使用偏移,故而於覆寫完成之前需要10訊框。雖存在此種缺點,但藉由使用偏移而可降低圖7中說明之不適感。
再次參照圖10,說明步驟S103中之計數器之設定。資料控制部221將偏移加上所指定之驅動波形模式之訊框數所得之值作為初始值而寫入至對應之管道之計數器。於圖13之例中,對管道P1之計數器寫入「7」,且對管道P2之計數器寫入「10」。
於步驟S104中,資料控制部221自VRAM26及VRAM27讀出圖像資料。具體而言,資料控制部221自VRAM26讀出下一圖像之資料NI,且自VRAM27讀出當前圖像之資料CI。圖像資料係以特定單位(例如逐列)讀出。
於步驟S105中,資料控制部221選擇使資料處理之管道P1~P5。管道P1~P5之選擇係針對每個像素14而進行。資料控制部221根據成為對象之像素14之位置及灰階值(於本例中為藉由資料NI而表示之灰階值)而選擇管道P1~P5。例如,於成為對象之像素14處於區域A內,且藉由資料NI表示之灰階值為淺灰(LG)之情形時,選擇管道P1。資料 控制部221將成為對象之像素14之資料(資料CI及資料NI)輸出至所選擇之管道P1
各管道P1~P5對波形記憶體29進行存取,讀出與所指定之驅動波形模式、當前灰階、下一灰階、及訊框編號對應之施加電壓之資訊(步驟S106)。此處,於偏移之期間中(例如對於圖13之管道P2為第1~第5訊框),各管道P1~P5進行視作自波形記憶體29讀出零電壓之資訊之處理。各管道P1~P5產生與自波形記憶體29讀出之施加電壓之資訊對應之信號,並將該信號輸出至時序控制器23(步驟S107)。對顯示區域15之所有像素14,依序執行步驟S104~S107之處理(步驟S108)。
時序控制器23調整自各管道P1~P5輸出之信號之時序,且輸出至資料線驅動電路17。時序控制器23包含特定之尺寸(例如1列量)之緩衝器(省略圖示)。藉由自各管道P1~P5輸出之信號而表示之資料依序儲存於緩衝器。儲存於緩衝器中之資料與利用掃描線驅動電路16之掃描線115之掃描同步地被輸出至資料線驅動電路17。
於步驟S108中,資料控制部221判斷1訊框之處理是否完成。1訊框之處理是否完成可根據成為有效之掃描線115之信號之位置而認識。雖然已敍述,但於對顯示區域15之所有像素14之處理未結束之情形時(於1訊框之處理未結束之情形時)返回至步驟S104。於上述處理結束之情形時進入至步驟S109。
於步驟S109中,資料控制部221更新計數器。具體而言,資料控制部221將各管道P1~P5之計數器值分別遞減1。於更新計數器後,進入至圖像之更新結束之判斷(步驟S111)。
於步驟S111中,圖像之更新結束之判斷係根據各管道P1~P5之計數器之值而判斷。具體而言,於所有管道P1~P5之計數器之值為零之情形時,資料控制部221判斷為覆寫已完成。於存在計數器值不為零之管道之情形時,資料控制部221判斷為覆寫未完成。於判斷為覆寫 已完成之情形時(步驟S111:是),資料控制部221對記憶體控制器25指示資料之傳送並且進入至步驟S110。於判斷為覆寫未完成之情形時(步驟S111:否),返回至步驟S104。
若自資料控制部221指示資料之傳送,則記憶體控制器25將記憶於VRAM26中之下一圖像之資料複製至VRAM27。記憶於VRAM27中之下一圖像之資料與記憶於VRAM26中之當前圖像之資料成為相等而圖像之覆寫結束。
其次,參照圖14~圖16對驅動波形模式之選擇與具體之效果進行說明。圖14(a)及(b)係表示電壓施加圖案不同之驅動波形模式之例之圖,圖15(a)~(c)係表示驅動波形模式之選擇方法之圖,圖16係表示抗混疊處理之一例之圖。
本發明之作為用以使像素14之光學狀態遷移至所指定之灰階之電壓施加之複數個圖案群的驅動波形模式,並不限於先前圖5所示之驅動波形表,考慮使用複數個驅動波形模式。作為複數個驅動波形模式,如上所述,可列舉用以高速覆寫之驅動波形模式、或用以實現低殘像之驅動波形模式。又,驅動波形模式係考慮光電面板10之電泳元件143之顯示特性(響應速度、相對明度、溫度特性等)而設計。
例如,可列舉圖14(a)所示之驅動波形模式1(以下,僅稱為「波形模式1」)或圖14(b)所示之驅動波形模式2(以下,僅稱為「波形模式2」)。
如圖14(a)所示,波形模式1係記載有用以使像素14之顯示自當前灰階遷移至下一灰階之電壓施加之資訊(圖案)者,訊框數被設定為0~9之10訊框。根據波形模式1,例如於使相對明度最低之當前灰階為黑(Bk)之像素14之顯示遷移至相對明度最高之下一灰階即白(Wt)之情形時,於訊框0~1施加「0」亦即基準電壓,於訊框2~7施加「-」亦即相對於基準電壓為負電壓,進而於訊框8~9施加「0」亦即基準電 壓。即,藉由6訊框之負電壓之施加而自黑(Bk)遷移至白(Wt)。又,於使相對明度最低之當前灰階為黑(Bk)之像素14之顯示遷移至半色調即下一灰階之深灰(DG)之情形時,於訊框0~1相對於基準電壓而施加「-」亦即負電壓,於訊框2~9施加「0」亦即零電壓(基準電壓)。即,利用2訊框之負電壓之施加而自黑(Bk)遷移至深灰(DG)。於自黑(Bk)遷移至淺灰(LG)之情形時,於訊框0~3之4訊框施加負電壓。換言之,於自相對明度最低之狀態遷移至半色調之情形時,調整施加負電壓之訊框數。
另一方面,波形模式1係於使相對明度最高之當前灰階為白(Wt)之像素14之顯示遷移至相對明度最低之下一灰階即黑(Bk)之情形時,於訊框0~3施加「0」亦即零電壓,於訊框4~9施加「+」亦即正電壓。即,利用6訊框之正電壓之施加而自白(Wt)遷移至黑(Bk)。又,於使相對明度最高之當前灰階為白(Wt)之像素14之顯示遷移至半色調即下一灰階之淺灰(LG)之情形時,於訊框0~5施加「+」亦即正電壓,於訊框6~9施加「-」亦即負電壓。同樣地,於使相對明度最高之當前灰階為白(Wt)之像素14之顯示遷移至半色調即下一灰階之深灰(DG)之情形時,於訊框0~1施加「0」亦即基準電壓,於訊框2~7施加「+」亦即正電壓,於訊框8~9施加「-」亦即負電壓。即,於自白(Wt)遷移至半色調即淺灰(LG)或深灰(DG)之情形時,於暫且遷移至黑(Bk)之後遷移至半色調(LG或DG)。
如圖14(b)所示,波形模式2係記載有用以使像素14之顯示自當前灰階遷移至下一灰階之電壓施加之資訊(圖案)者,訊框數被設定為0~7之8訊框。又,當前灰階設定有黑(Bk)、深灰(DG)、淺灰(LG)、白(Wt)之4色,但下一灰階設定有黑(Bk)與白(Wt)之2色。換言之,未準備自黑(Bk)或白(Wt)遷移至半色調之電壓施加之資訊(圖案)。
此處,參照圖16說明抗混疊處理之例。圖16係將光電面板10之 顯示區域15中之像素14之排列放大表示之俯視圖。像素14之平面形狀例如為正方形。再者,像素14之平面形狀並不限定於正方形,亦可設為行方向相較列方向長之長方形。
於此種顯示區域15中,於使列方向或行方向顯示直線之情形時,只要使排列於藉由圖像資料指定之列方向或行方向之像素14自白(Wt)遷移至黑(Bk),則當然可顯示無變形之直線。但如圖16所示,例如於欲顯示相對於列方向及行方向而傾斜之斜線(圖中以假想線表示)之情形時,若僅使斜線之寬度範圍之像素14自白(Wt)遷移至黑(Bk),則於斜線之外緣(邊緣)產生因像素14之配置間距而引起之階差。作為於外觀上緩和此種階差之圖像處理,存在使位於斜線之外緣(邊緣)之像素14自白(Wt)遷移至半色調(LG或DG)之抗混疊處理。藉由實施抗混疊處理而使外緣(邊緣)稍微模糊,但外觀上可顯示平滑之斜線。於本實施形態中,於欲顯示之斜線上將於列方向上相鄰之2個像素14以黑(Bk)顯示,且使相對於黑(Bk)顯示之2個像素14而於列方向上相鄰之像素14以半色調(LG或DG)顯示。再者,實施抗混疊處理並不限於斜線,當然亦可應用於由斜線或曲線組合而成之圖形或字符等之顯示。又,對於實施抗混疊處理之像素14之半色調位準之設定方法可應用各種算法。例如可列舉以下方法,即以於上述外緣(邊緣)橫穿像素14時本來欲顯示之部分之面積相對於像素14之面積之比例而決定半色調位準。
如圖16所示,於使已實施抗混疊處理之例如斜線實際顯示之情形時,較佳為使黑(Bk)顯示與半色調(LG或DG)顯示大致同時出現。例如,若半色調(LG或DG)顯示相較黑(Bk)顯示提前出現,則相較於斜線之中心部而於周邊部,明度變低之中空之斜線於中途顯示,從而於外觀上產生不適感。
作為消除此種外觀之不適感之方法,如圖15(a)之例1所示,若發 出覆寫指示則管道P1選擇波形模式1而輸出使白(Wt)遷移至黑(Bk)之施加電壓。藉此,於管道P1指定之像素14於訊框0~3被施加「0」亦即零電壓,於訊框4~9被施加「+」亦即正電壓,從而相對明度逐漸降低而遷移至黑(Bk)。另一方面,管道P2於偏移4訊框之後選擇波形模式1且輸出使白(Wt)遷移至半色調即淺灰(LG)之施加電壓。藉此,於管道P2指定之像素14相較在管道P1指定之像素14晚遷移至淺灰(LG)。
於圖15(a)之例1中,管道P1與管道P2選擇相同波形模式1,但即便作為如圖15(b)之例2般管道P1選擇波形模式2、且管道P2於偏移4訊框之後選擇波形模式1之方法,亦可消除如上所述之顯示中空之斜線之不適感。具體而言,於圖15(b)之例2中,於管道P1指定之像素14於訊框0~3被施加「0」亦即零電壓,於訊框4~7被施加「+」亦即正電壓,從而相對明度降低而遷移至黑(Bk)。亦即,於管道P1指定之像素14相較例1提前遷移至黑(Bk),且於遷移之過程中成為相較在管道P2指定之像素14之相對明度低之相對明度,故而不會產生上述中空之現象。
認為上述中空之現象不僅於使已實施抗混疊處理之圖像顯示時產生,亦於刪除(覆寫)已實施抗混疊處理之圖像之情形時產生。於此種情形時,可列舉例如圖15(c)所示之例3之波形模式之選擇方法。
如圖15(c)所示,根據例3之波形模式之選擇方法,若發出覆寫指示則管道P1選擇波形模式1且輸出使黑(Bk)遷移至白(Wt)之施加電壓。藉此,於管道P1指定之像素14於訊框0~1被施加「0」亦即零電壓,於訊框2~7被施加「-」亦即負電壓,從而相對明度逐漸上升而遷移至白(Wt),於訊框8~9被施加「0」亦即零電壓。另一方面,管道P2選擇波形模式2且輸出使深灰(DG)遷移至白(Wt)之施加電壓。於管道P2指定之像素14於訊框0~1被施加「0」亦即零電壓,於訊框2~ 4被施加「-」亦即負電壓,從而相對明度上升而遷移至白(Wt)。亦即,於管道P2指定之像素14相較由在管道P1指定之像素14提前遷移至白(Wt),故而最終不會產生中空之現象。
總結而言,於存在有於下一圖像(或當前圖像)中與相對明度較低之第1像素相鄰、且於下一圖像(或當前圖像)中相較第1像素之相對明度高之第2像素之情形時,較佳為於第1像素及第2像素之遷移之過程中,以第2像素之相對明度不低於相鄰之第1像素之相對明度之方式,將波形模式下之電壓施加圖案準備複數個,並且自複數個波形模式中選擇波形模式而加以組合。
4.變化例
本發明並不限定於上述實施形態,可實施各種變化。以下,說明幾個變化例。亦可將以下之變化例中之2個以上之變化例組合而使用。
4-1.變化例1
顯示引擎22亦可不包含複數個管道P1~Pn。例如,僅包含單一之處理部(管道)之顯示引擎22亦可定義區域及主色與驅動波形模式之對應關係。該情形時,顯示引擎22針對每個像素14而特定出所屬之區域及主色,且自波形記憶體29讀出與特定出之區域及主色對應之驅動波形模式之施加電壓。
4-2.變化例2
各管道P1~Pn之處理之詳情並不限定於實施形態中說明者。於存在圖像之覆寫指示時,各管道P1~Pn於亦可將記憶於波形記憶體29之驅動波形表中之有可能用於處理之部分全部讀出,且將讀出之表記憶於各管道P1~Pn之記憶體中。該情形時,各管道P1~Pn包含用以記憶驅動波形表(之一部分)之LUT(Look Up Table)記憶體。例如於圖13中,對管道P1分配有驅動波形模式1及主色LG,故而管道P1自波形記 憶體29讀出驅動波形模式1之驅動波形表中之下一灰階相當於LG之部分,且將此記憶於管道P1之LUT記憶體中。管道P1若自資料控制部221被供給當前灰階及下一灰階之資料,則自記憶於LUT記憶體中之表讀出該等資料及與記憶於暫存器中之計數器值對應之施加電壓之資訊。根據本例,於覆寫處理之開始前必須自波形記憶體29讀出驅動波形表且記憶,但於覆寫中即便並不針對每個像素14而對波形記憶體29進行存取,亦可特定出施加電壓。
又,自波形記憶體29向各管道P1~Pn讀出驅動波形表亦可藉由預先執行來自CPU31之特定之指令而進行。該情形時,主色等參數之設定亦可根據來自CPU31之指定而進行。再者,對LUT記憶體之讀出係對所選擇之驅動波形表整體進行,且該管道執行之選擇亦可根據所讀出之主色而進行。
4-3.變化例3
於步驟S105中,管道P1~Pn亦可根據當前灰階(資料CI)選擇,而並非根據下一灰階(資料NI)選擇。於一例中,主機裝置3管理當前圖像(例如記憶於記憶體中)。於在當前圖像中區域A包含3個灰階值之情形時,主機裝置3共計輸出3個對應於各者之覆寫指示。或,主機裝置3亦可不管當前圖像而輸出與光電裝置1可表現之灰階數(實施形態之例中為4灰階)對應之覆寫指示(即4個覆寫指示)。
4-4.其他變化例
於顯示引擎22中,亦可於所有管道P1~Pn使用共用之驅動波形模式,而不針對每個管道P1~Pn使用不同之驅動波形模式。即便不根據驅動波形之特性而將驅動波形模式分開使用,亦可藉由調整偏移而降低圖7中說明之不適感。
於顯示引擎22中,關於偏移之功能亦可省略。即便不根據驅動波形之特性而使用偏移,亦可藉由驅動波形模式之分開使用而降低圖 7中說明之不適感。
於實施形態中省略關於由環境因素(例如溫度)所致之驅動波形之變化之說明,但顯示控制器20或波形記憶體29亦可根據環境因素而使驅動波形變化。例如,顯示控制器20亦可根據環境因素而變更訊框之時間長度及施加電壓值之至少一者。或,例如於波形記憶體29記憶有與複數種溫度條件之各者對應之驅動波形表之情形時,波形記憶體29輸出自所指定之驅動波形模式中之與提供之溫度對應之驅動波形表讀出之施加電壓值。
顯示控制器20之硬體構成並不限定於圖8及圖9中說明者。又,各要素間之功能之分配並不限定於實施形態中說明者。例如,於實施形態中,亦可將說明為記憶於資料控制部221之暫存器中之資料、及說明為記憶於VRAM27中之資料記憶於單一的記憶裝置中。例如該記憶裝置亦可針對每個像素14而記憶下一灰階NI、當前灰階CI、管道222之識別編號、及驅動波形模式之識別編號。資料控制部221將下一灰階NI、當前灰階CI、及驅動波形模式之識別編號輸出至藉由自該記憶裝置讀出之資料而表示之管道。於另一例中,顯示控制器20亦可不包含VRAM26及VRAM27,而是將外部之記憶裝置用作VRAM26及VRAM27。又,顯示控制器20亦可包含波形記憶體29。
計數器值之設定及更新之方法並不限定於實施形態中說明者。於上述實施形態中對如下之例進行了說明,即,將偏移之訊框數加上所使用之驅動波形之總訊框數所得之值用作計數器的初始值,且於計數器更新時將計數器值遞減。於其他例中,亦可使用零作為計數器之初始值,且於計數器更新時將計數器值遞增。該情形時,於步驟S108中,於計數器值成為偏移之訊框數加上所使用之驅動波形之總訊框數所得之值的最大值時,判斷為覆寫完成。
像素14之等效電路並不限定於實施形態中說明者。只要為可將 被控制之電壓施加至像素電極114與共用電極131之間之構成,則開關元件及電容元件無論如何組合均可。又,驅動該像素14之方法可為以下方法之任一者,即:雙極驅動,於單一訊框,存在施加電壓之極性不同之電泳元件143;或單極驅動,於單一訊框,對所有電泳元件143施加同一極性之電壓。
像素14之構造並不限定於實施形態中說明者。例如,荷電粒子之極性並不限定於實施形態中說明者。亦可使黑色電泳粒子帶負電,且白色電泳粒子帶正電。於該情形時,施加至像素14之電壓之極性與實施形態中說明之情形相反。又,灰階並不限定於白與黑(如已說明般,灰階並非為黑與白。例如:一極端光學狀態可為白與其他深藍,故而中間之灰階位準將成為深淺不一之藍,或者一極端光學狀態可為紅與其他藍,故而中間之灰階位準將成為深淺不一之紫)。
記憶性顯示元件(bi-stable display element,雙穩態顯示元件)並不限定於使用微膠囊之電泳方式之顯示元件。亦可使用微杯型電泳方式、扭轉球方式、電子粉流體(註冊商標)方式、膽固醇狀液晶、手性向列型液晶、電潤濕(electrowetting)方式、電致變色(electrochromism)方式等其他顯示元件。又,所謂bi-stable(雙穩態)不僅包含2值亦包含多值multi-stable(多穩態)。(廣泛而言,雙穩態顯示技術隨著越來越多之顯示灰度/色彩深度而發展,亦即多穩態顯現技術)
電子機器1000並不限定於平板型電腦。亦可為電子書閱讀器、電子記事本、計算器、POS(point-of-sale,銷售點)終端、數位靜態相機、行動電話機、顯示裝置等除平板型電腦以外者。
本發明可於不脫離本發明之主旨之範圍內廣泛地應用。
22‧‧‧顯示引擎
23‧‧‧時序控制器
24‧‧‧記憶體I/F
25‧‧‧記憶體控制器
26‧‧‧VRAM
27‧‧‧VRAM
29‧‧‧波形記憶體
221‧‧‧資料控制部
222‧‧‧管道

Claims (15)

  1. 一種積體電路,其包含:獲取單元,其獲取與圖像對應之圖像資料,該圖像顯示於具有灰階根據施加電壓而遷移之像素之記憶性顯示元件;及輸出單元,其自記憶有用以使上述像素之光學狀態遷移至所指定之灰階之電壓施加之複數個圖案群的第1記憶單元,針對複數個上述像素中成為對象之一像素而輸出控制信號,該控制信號係用以使藉由複數個上述圖案群中之根據上述一像素之位置、及上述一像素之灰階值而選擇之圖案群中所包含之圖案而表示的電壓施加至上述一像素,該一像素之灰階值係藉由由上述獲取單元獲取之圖像資料而表示。
  2. 如請求項1之積體電路,其中上述輸出單元包含複數個副輸出單元,且對複數個上述副輸出單元分別分配有上述記憶性顯示元件可表現之複數個灰階中之一個灰階,複數個上述副輸出單元之各者,針對上述圖像資料表示上述一個灰階之像素而輸出上述控制信號。
  3. 如請求項2之積體電路,其中對複數個上述副輸出單元之各者分配有包含複數個上述像素之顯示區域之一部分,且複數個上述副輸出單元之各者,針對所分配之上述顯示區域之一部分中所包含之上述一像素而輸出上述控制信號。
  4. 如請求項2或3之積體電路,其中上述圖案表示每單位期間之施加電壓之變化,且複數個上述副輸出單元之各者具有用以特定出上述圖案中之一個期間之計數器, 複數個上述副輸出單元之各者輸出上述控制信號,該控制信號係使與上述圖案中之藉由上述計數器而特定出之上述一個期間對應之電壓施加至上述一像素。
  5. 如請求項4之積體電路,其中複數個上述副輸出單元之各者,將與所指定之單位期間數及所選擇之上述圖案群之單位期間數對應之值設為上述計數器的初始值。
  6. 如請求項2至5中任一項之積體電路,其中對複數個上述副輸出單元分別分配有複數個上述圖案群中之一個圖案群,且複數個上述副輸出單元之各者輸出上述控制信號,該控制信號係使藉由分配之上述一個圖案群中所包含之圖案而表示之電壓施加至上述一像素。
  7. 如請求項1至6中任一項之積體電路,其更包含:第2記憶單元,其記憶表示覆寫後之圖像之各個像素之灰階之第1圖像資料;及第3記憶單元,其記憶表示覆寫前之圖像之各個像素之灰階之第2圖像資料;且上述獲取單元獲取上述第1圖像資料及上述第2圖像資料作為上述圖像資料。
  8. 一種顯示裝置,其包含:如請求項1至7中任一項之積體電路;及上述記憶性顯示元件。
  9. 一種電子機器,其包含:如請求項8之顯示裝置;及控制上述顯示裝置之主機裝置。
  10. 一種記憶性顯示元件之控制方法,其係具有複數個像素之記憶性顯示元件(雙穩態顯示元件)之控制方法,且包括:接收圖像資料; 至少根據上述圖像資料,而自第1記憶單元接收用以使第1像素自第1灰階(灰階位準)遷移至第2灰階之第1波形資料(波形);至少根據上述圖像資料,而自上述第1記憶單元接收用以使第2像素自第3灰階遷移至第4灰階之第2波形資料,其中,上述第3灰階與上述第1灰階不同,或上述第4灰階與上述第2灰階不同,使基於上述第2波形資料而對第2像素之施加電壓之開始點,相較基於上述第1波形資料而對第1像素之施加電壓之開始點延遲n訊框(n為1以上之整數)。
  11. 如請求項10之記憶性顯示元件之控制方法,其中於上述第2灰階及上述第4灰階為第1極限光學狀態(第1極端光學狀態)下,第3灰階為與上述第1極限光學狀態相反之第2極限光學狀態時,上述第1像素係於自上述第1灰階遷移至上述第3灰階之後,遷移至上述第2灰階,上述第2像素係與上述第1像素一併自上述第3灰階遷移至上述第4灰階,使基於上述第1波形資料而對第1像素之施加電壓之開始點延遲。
  12. 如請求項10之記憶性顯示元件之控制方法,其中上述第1波形資料對應於m訊框量(m為2以上之整數),且n小於m。
  13. 如請求項10之記憶性顯示元件之控制方法,其中上述第1像素與上述第2像素相鄰,上述第3灰階及上述第4灰階藉由抗混疊處理而成為第1極限光學狀態(第1極端光學狀態)、或與上述第1極限光學狀態相反之第2極限光學狀態,上述第1灰階及上述第2灰階之至少一者藉由上述抗混疊處理 而被設定為半色調。
  14. 如請求項10之記憶性顯示元件之控制方法,其中上述第1波形資料對應於m訊框量(m為2以上之整數),上述第2波形資料對應於l訊框量(l為1以上之整數),且n小於m,m大於l。
  15. 如請求項14之記憶性顯示元件之控制方法,其中上述第1波形資料係於灰階模式(grayscale mode)下使用,上述第2波形資料係於單色模式(monochrome mode)下使用。
TW103126983A 2013-08-09 2014-08-06 積體電路及顯示控制方法 TWI631547B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2013166182 2013-08-09
JP2013-166182 2013-08-09
JP2014129970A JP2015057637A (ja) 2013-08-09 2014-06-25 集積回路、表示装置、電子機器および表示制御方法
JP2014-129970 2014-06-25

Publications (2)

Publication Number Publication Date
TW201506887A true TW201506887A (zh) 2015-02-16
TWI631547B TWI631547B (zh) 2018-08-01

Family

ID=52502522

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103126983A TWI631547B (zh) 2013-08-09 2014-08-06 積體電路及顯示控制方法

Country Status (4)

Country Link
US (1) US9761180B2 (zh)
JP (1) JP2015057637A (zh)
CN (1) CN104347037B (zh)
TW (1) TWI631547B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10657869B2 (en) * 2014-09-10 2020-05-19 E Ink Corporation Methods for driving color electrophoretic displays
TWI591412B (zh) 2014-09-10 2017-07-11 電子墨水股份有限公司 彩色電泳顯示器及其驅動方法
CN109243400B (zh) * 2018-11-23 2021-04-27 合肥京东方光电科技有限公司 像素驱动控制方法、驱动控制电路、显示面板及存储介质
CA3189174A1 (en) 2020-09-15 2022-03-24 Stephen J. Telfer Improved driving voltages for advanced color electrophoretic displays and displays with improved driving voltages
WO2022060715A1 (en) 2020-09-15 2022-03-24 E Ink Corporation Four particle electrophoretic medium providing fast, high-contrast optical state switching
US11846863B2 (en) 2020-09-15 2023-12-19 E Ink Corporation Coordinated top electrode—drive electrode voltages for switching optical state of electrophoretic displays using positive and negative voltages of different magnitudes

Family Cites Families (61)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0564263B1 (en) * 1992-04-01 1998-09-30 Canon Kabushiki Kaisha Display apparatus
KR100344861B1 (ko) * 1994-08-23 2002-11-23 아사히 가라스 가부시키가이샤 액정 디스플레이 장치의 구동 방법
JP3529999B2 (ja) * 1997-02-06 2004-05-24 株式会社リコー 液晶セルおよびその駆動方法
US6531997B1 (en) * 1999-04-30 2003-03-11 E Ink Corporation Methods for addressing electrophoretic displays
US7119772B2 (en) * 1999-04-30 2006-10-10 E Ink Corporation Methods for driving bistable electro-optic displays, and apparatus for use therein
US7012600B2 (en) * 1999-04-30 2006-03-14 E Ink Corporation Methods for driving bistable electro-optic displays, and apparatus for use therein
US6504524B1 (en) * 2000-03-08 2003-01-07 E Ink Corporation Addressing methods for displays having zero time-average field
WO2001030066A1 (en) * 1999-10-21 2001-04-26 Mandl William J System for digitally driving addressable pixel matrix
US6816138B2 (en) * 2000-04-27 2004-11-09 Manning Ventures, Inc. Graphic controller for active matrix addressed bistable reflective cholesteric displays
JP3750566B2 (ja) * 2000-06-22 2006-03-01 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、駆動回路、電気泳動表示装置および電子機器
JP3664059B2 (ja) * 2000-09-06 2005-06-22 セイコーエプソン株式会社 電気光学装置の駆動方法、駆動回路及び電気光学装置並びに電子機器
JP3904394B2 (ja) * 2001-01-24 2007-04-11 セイコーエプソン株式会社 画像処理回路、画像処理方法、電気光学装置、および電子機器
US7952557B2 (en) * 2001-11-20 2011-05-31 E Ink Corporation Methods and apparatus for driving electro-optic displays
US8593396B2 (en) * 2001-11-20 2013-11-26 E Ink Corporation Methods and apparatus for driving electro-optic displays
US7528822B2 (en) * 2001-11-20 2009-05-05 E Ink Corporation Methods for driving electro-optic displays
US9412314B2 (en) * 2001-11-20 2016-08-09 E Ink Corporation Methods for driving electro-optic displays
JP4218249B2 (ja) * 2002-03-07 2009-02-04 株式会社日立製作所 表示装置
US20080024482A1 (en) 2002-06-13 2008-01-31 E Ink Corporation Methods for driving electro-optic displays
JP4284390B2 (ja) * 2002-06-27 2009-06-24 ソニー株式会社 アクティブマトリクス表示装置及び画像信号処理装置
JP3876803B2 (ja) * 2002-09-20 2007-02-07 セイコーエプソン株式会社 電気光学装置及びその駆動方法、駆動回路並びに電子機器
KR100857745B1 (ko) 2003-03-31 2008-09-09 이 잉크 코포레이션 쌍안정 전기광학 디스플레이의 구동 방법
KR20060032635A (ko) 2003-07-15 2006-04-17 코닌클리케 필립스 일렉트로닉스 엔.브이. 전력 소비가 감소된 전기 영동 디스플레이 패널
JP3843973B2 (ja) * 2003-09-02 2006-11-08 セイコーエプソン株式会社 プロジェクタ
TW200514092A (en) * 2003-09-18 2005-04-16 Koninkl Philips Electronics Nv An electrophoretic display with reduced look-up-table memory
US8199086B2 (en) * 2004-01-28 2012-06-12 Kent Displays Incorporated Stacked color photodisplay
US20070273713A1 (en) * 2004-04-01 2007-11-29 Koninklijke Philips Electronics, N.V. Driving a matrix display
WO2006030842A1 (ja) * 2004-09-17 2006-03-23 Sharp Kabushiki Kaisha 表示装置の駆動方法、駆動装置、そのプログラムおよび記録媒体、並びに、表示装置
WO2006132361A1 (ja) * 2005-06-10 2006-12-14 Sharp Kabushiki Kaisha 表示素子および表示装置
JP2007108355A (ja) 2005-10-12 2007-04-26 Seiko Epson Corp 表示制御装置、表示装置及び表示装置の制御方法
TWI308314B (en) * 2005-12-02 2009-04-01 Chi Mei Optoelectronics Corp Liquid crystal display and driving method thereof
JP4702061B2 (ja) * 2006-01-06 2011-06-15 セイコーエプソン株式会社 電気光学装置
CN101542377B (zh) * 2006-11-30 2014-08-06 皇家飞利浦电子股份有限公司 减色显示器
EP1950729B1 (en) * 2007-01-29 2012-12-26 Seiko Epson Corporation Drive method for display device, drive device, display device, and electronic device
JP5056843B2 (ja) * 2007-03-08 2012-10-24 富士通株式会社 液晶表示素子及びその駆動方法、及びそれを用いた電子ペーパー
US8237653B2 (en) * 2007-03-29 2012-08-07 Seiko Epson Corporation Electrophoretic display device, method of driving electrophoretic device, and electronic apparatus
JP5157322B2 (ja) 2007-08-30 2013-03-06 セイコーエプソン株式会社 電気泳動表示装置、電気泳動表示装置の駆動方法、及び電子機器
JP5417695B2 (ja) 2007-09-04 2014-02-19 セイコーエプソン株式会社 電気泳動表示装置の駆動方法、電気泳動表示装置、及び電子機器
US20090153743A1 (en) * 2007-12-18 2009-06-18 Sony Corporation Image processing device, image display system, image processing method and program therefor
US8564530B2 (en) * 2008-04-09 2013-10-22 Seiko Epson Corporation Automatic configuration of update operations for a bistable, electro-optic display
JP5311220B2 (ja) * 2008-04-16 2013-10-09 Nltテクノロジー株式会社 メモリ性を有する画像表示装置、該装置に用いられる駆動制御装置及び駆動方法
JP2010026159A (ja) 2008-07-17 2010-02-04 Seiko Epson Corp 電気泳動装置、電気泳動装置の駆動方法、電子機器
JP5012751B2 (ja) 2008-09-30 2012-08-29 セイコーエプソン株式会社 情報表示装置の駆動方法および情報表示装置
US20100156878A1 (en) * 2008-12-18 2010-06-24 Industrial Technology Research Institute Systems for driving displays
JP5223730B2 (ja) * 2009-03-03 2013-06-26 富士通株式会社 表示装置およびコレステリック液晶表示パネルの駆動方法
JP2010217282A (ja) * 2009-03-13 2010-09-30 Seiko Epson Corp 電気泳動表示装置、電子機器及び電気泳動表示パネルの駆動方法
JP5376129B2 (ja) * 2009-03-13 2013-12-25 セイコーエプソン株式会社 電気泳動表示装置、電子機器及び電気泳動表示パネルの駆動方法
EP2434474A4 (en) * 2009-05-19 2013-03-27 Sharp Kk Liquid crystal display device and method for its activation
US20120086740A1 (en) * 2009-07-03 2012-04-12 Sharp Kabushiki Kaisha Liquid Crystal Display Device And Light Source Control Method
JP5454238B2 (ja) * 2010-03-08 2014-03-26 セイコーエプソン株式会社 電気光学装置
CN102214443B (zh) * 2010-04-01 2013-10-02 广州奥熠电子科技有限公司 电泳显示器及其驱动方法
JP5565097B2 (ja) * 2010-05-26 2014-08-06 セイコーエプソン株式会社 電気光学装置および電子機器
JP5565098B2 (ja) * 2010-05-26 2014-08-06 セイコーエプソン株式会社 電気光学装置および電子機器
JP5640552B2 (ja) * 2010-08-23 2014-12-17 セイコーエプソン株式会社 制御装置、表示装置及び表示装置の制御方法
JP2012078525A (ja) * 2010-09-30 2012-04-19 Fujitsu Ltd 表示装置及びその駆動方法
US9349327B2 (en) * 2010-12-06 2016-05-24 Lg Display Co., Ltd. Electrophoretic display apparatus, method for driving same, and method for measuring image stability thereof
JP2012194432A (ja) * 2011-03-17 2012-10-11 Seiko Epson Corp 集積回路装置、電気光学装置及び電子機器
JP5754194B2 (ja) * 2011-03-22 2015-07-29 セイコーエプソン株式会社 集積回路装置、電気光学装置及び電子機器
JP5796766B2 (ja) * 2011-04-07 2015-10-21 Nltテクノロジー株式会社 メモリ性を有する画像表示装置
JP2012237951A (ja) * 2011-05-10 2012-12-06 Seiko Epson Corp 電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置及び電子機器
WO2014103918A1 (ja) * 2012-12-28 2014-07-03 シャープ株式会社 液晶表示装置およびその駆動方法
KR102071628B1 (ko) * 2013-04-11 2020-01-31 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
US20150077442A1 (en) 2015-03-19
JP2015057637A (ja) 2015-03-26
CN104347037B (zh) 2019-02-19
US9761180B2 (en) 2017-09-12
TWI631547B (zh) 2018-08-01
CN104347037A (zh) 2015-02-11

Similar Documents

Publication Publication Date Title
TWI631547B (zh) 積體電路及顯示控制方法
KR101803567B1 (ko) 표시 장치의 제어 방법, 표시 장치, 및 표시 장치의 제어 장치
CN114299890A (zh) 用于驱动电光显示器的方法
US8913001B2 (en) Control device, electrooptics device, electronic equipment, and control method
US20130249960A1 (en) Device for controlling display device, method of controlling display device, display device, and electronic apparatus
US20140285479A1 (en) Control apparatus, electro-optic apparatus, electronic device, and control method
US8860641B2 (en) Control device, electrooptics device, electronic apparatus, and control method
US8659543B2 (en) Driving method, control device, display device, and electronic apparatus
KR20110121845A (ko) 액정표시장치의 구동방법
JP5691302B2 (ja) 制御装置、表示装置及び表示装置の制御方法
TWI430232B (zh) 雙穩態顯示面板之驅動方法
JP2012194344A (ja) 電気光学装置の駆動方法、電気光学装置の制御装置、電気光学装置および電子機器
JP2015158530A (ja) 制御装置、表示装置、制御方法およびプログラム
JP2012053220A (ja) 制御装置、表示装置及び表示装置の制御方法
US11289036B2 (en) Methods for driving electro-optic displays
JP2011013685A (ja) 電気泳動表示装置、コントローラ、および電子機器
JP5108680B2 (ja) 液晶表示装置
JP2015184358A (ja) 表示装置、制御方法および制御装置
US20140247290A1 (en) Control apparatus, electro-optical apparatus, electronic device, and control method
JP6015786B2 (ja) 制御装置、表示装置及び表示装置の制御方法
JP5115831B2 (ja) 電気泳動表示装置、コントローラ、および電子機器
JP5024461B2 (ja) 電気泳動表示装置、電子機器、電気泳動表示装置の駆動方法、およびコントローラ
JP2015184357A (ja) 表示装置、制御方法および制御装置
JP2010197563A (ja) 電気泳動表示パネルの駆動方法、電気泳動表示装置及び電子機器
KR20100092280A (ko) 액정표시장치 및 그의 구동 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees