JP2012237951A - 電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置及び電子機器 - Google Patents
電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置及び電子機器 Download PDFInfo
- Publication number
- JP2012237951A JP2012237951A JP2011132463A JP2011132463A JP2012237951A JP 2012237951 A JP2012237951 A JP 2012237951A JP 2011132463 A JP2011132463 A JP 2011132463A JP 2011132463 A JP2011132463 A JP 2011132463A JP 2012237951 A JP2012237951 A JP 2012237951A
- Authority
- JP
- Japan
- Prior art keywords
- pixel
- voltage
- gradation
- value
- storage area
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/3433—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
- G09G3/344—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/165—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on translational movement of particles in a fluid under the influence of an applied field
- G02F1/166—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on translational movement of particles in a fluid under the influence of an applied field characterised by the electro-optical or magneto-optical effect
- G02F1/167—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on translational movement of particles in a fluid under the influence of an applied field characterised by the electro-optical or magneto-optical effect by electrophoresis
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0204—Compensation of DC component across the pixels in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0252—Improving the response speed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/16—Determination of a pixel data signal depending on the signal applied in the previous frame
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/16—Calculation or use of calculated indices related to luminance levels in display data
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Life Sciences & Earth Sciences (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Electrochemistry (AREA)
- Molecular Biology (AREA)
- Health & Medical Sciences (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
Abstract
【解決手段】画素を黒にする書き込み動作の途中で画素を白にする場合、画素を黒にする書き込み動作を新規に開始し、画素を白にする書き込み動作の途中で画素を黒にする場合、画素を黒にする書き込み動作を新規に開始する。また、所定のタイミングにおいて画素を白へ変化させるために印加した第1電圧の印加回数と、画素を黒へ変化させるために印加した第2電圧の印加回数との差が所定値でない場合、この差が所定値になるまで第1電圧または第2電圧を画素へ印加する
【選択図】図13
Description
そこで、このような問題を解決するために、部分領域の単位でパイプライン処理を行うことにより書き込みを行う方式が考案されている(特許文献1参照)。特許文献1に開示されている方式によれば、画面上の互いに重ならない2つの部分領域にタイミングをずらして画像を書き込む場合、先に書き込みを開始した部分領域の書き込みが完了していなくても、後から書き込みを開始する部分領域の書き込みを開始することができ、この方式を採用しない場合と比較して表示速度が向上する。
本発明によれば、画素の階調変更に複数回の電圧印加を要する電気光学装置の体感的な表示速度を向上させることができる。
この構成によれば、書き込み動作が終了した後で第1電圧の印加回数と第2電圧の印加回数に差がある場合、印加回数の差が所定値になるまで第1電圧が印加され、第1電圧の印加回数と第2電圧の印加回数の差が大きくならず、画素の劣化を抑えることができる。
この構成によれば、書き込み動作が終了した後で第1電圧の印加回数と第2電圧の印加回数に差がある場合、印加回数の差が所定値になるまで第2電圧が印加され、第1電圧の印加回数と第2電圧の印加回数の差が大きくならず、画素の劣化を抑えることができる。
この構成によれば、第1電圧の印加回数と第2電圧の印加回数の差を所定値にしてから新規の書き込み動作が開始されるので、新規の書き込み動作を行っても第1電圧の印加回数と第2電圧の印加回数の差が大きくならず、画素の劣化を抑えることができる。
この構成によれば、第1電圧の印加回数と第2電圧の印加回数の差を所定値にしてから新規の書き込み動作が開始されるので、新規の書き込み動作を行っても第1電圧の印加回数と第2電圧の印加回数の差が大きくならず、画素の劣化を抑えることができる。
この構成によれば、階調変更前の画素の階調と階調変更後の画素とに基づいて適切な電圧印加回数を設定するため、電圧印加回数を一定の回数にする構成と比較して画素の書き換えの速度を早くすることができる。
この構成によれば、画素を第1階調へ変化させる場合と第2階調へ変化させる場合とで電圧印加回数が同じである構成と比較すると、いずれか一方の階調への変化を早くすることができる。
本発明によれば、画素の階調変更に複数回の電圧印加を要する電気光学装置の体感的な表示速度を向上させることができる。
本発明によれば、画素の階調変更に複数回の電圧印加を要する電気光学装置の体感的な表示速度を向上させることができる。
(第1実施形態の構成)
図1は、本発明の一実施形態に係る表示装置1000のハードウェア構成を示したブロック図である。表示装置1000は、画像を表示する装置であり、電気泳動方式の電気光学装置1、制御部2、VRAM(Video Random Access Memory)3及び記憶部の一例であるRAM4を備えている。また、電気光学装置1は、表示部10とコントローラー5を備えている。
コントローラー5は、表示部10の表示領域100に画像を表示させるための各種信号を表示部10の走査線駆動回路130とデータ線駆動回路140に供給するものである。コントローラー5は、電気光学装置1の制御装置に相当する。なお、制御部2とコントローラー5を合わせた部分を電気光学装置1の制御装置と定義することもできる。あるいは、制御部2、コントローラー5、VRAM3およびRAM4の全体を、電気光学装置1の制御装置と定義することもできる。
RAM4は、表示領域100に画像を表示させるために用いられる各種データを記憶する。RAM4には、残り回数記憶領域B、階調値記憶領域C、回数差記憶領域D、予定画像記憶領域Eが設けられている。各記憶領域の詳細については後述する。
回路層101cは、行方向に配列された複数の走査線112と、列方向に配列された複数のデータ線114を有している。また、回路層101cは、走査線112とデータ線114との交差のそれぞれに対応して、画素電極101dを有している。
図3においては、i行目の走査線112とj列目のデータ線114との交差に対応した画素110の等価回路を示している。他のデータ線114と走査線112との交差に対応した画素110も構成は図に示した構成と同じであるため、ここでは、代表してi行目のデータ線114とj列目の走査線112との交差に対応した画素110の等価回路について説明し、他の画素110の等価回路については説明を省略する。
データ線駆動回路140は、表示領域の各データ線114と接続されており、選択された走査線112に接続されている画素110の1行分の表示内容に応じて各列のデータ線114にデータ信号をそれぞれ供給するものである。
走査線112がハイレベルとなると、当該走査線112にゲートが接続されたTFT110aがオン状態になり、画素電極101dがデータ線114に接続される。走査線112がハイレベルであるときにデータ線114にデータ信号を供給すると、当該データ信号は、オン状態になったTFT110aを介して画素電極101dに印加される。走査線112がローレベルになると、TFT110aはオフ状態になるが、データ信号によって画素電極101dに印加された電圧は、補助容量110cに蓄積され、画素電極101dの電位及び共通電極層103bの電位との電位差(電圧)に応じて電気泳動粒子が移動する。
図4(a)は、画素110の配列を示した図である。画素P(i,j)は、i行j列目にある一つの画素110を表している。添字のiは、行列に配置された画素110の行番号を表し、添字のjは、列番号を表している。
図4(b)は、VRAM3において、図4(a)に示した画素の各々に対応したバッファを示した図である。例えば、バッファA(i,j)は画素P(i,j)に対応した記憶領域である。バッファA(i,j)には、画素P(i,j)の階調を示す画素データが格納される。なお、画素を黒にする場合には値が「0」である画素データが書き込まれ、画素を白にする場合には値が「5」である画素データが書き込まれる。
図4(c)は、残り回数記憶領域Bにおいて、図4(a)に示した画素の各々に対応した記憶領域を示した図である。例えば、残り回数記憶領域B(i,j)は画素P(i,j)に対応した記憶領域である。残り回数記憶領域B(i,j)には、画素P(i,j)に対して電圧を複数回印加する時の残りの印加回数を示す値が格納される。
図4(d)は、階調値記憶領域Cにおいて、図4(a)に示した画素の各々に対応した記憶領域を示した図である。例えば、階調値記憶領域C(i,j)は画素P(i,j)に対応した記憶領域である。階調値記憶領域C(i,j)には、電圧が印加されたことにより変化した画素P(i,j)の階調を示す値が格納される。
図4(e)は、回数差記憶領域Dにおいて、図4(a)に示した画素の各々に対応した記憶領域を示した図である。例えば、回数差記憶領域D(i,j)は画素P(i,j)に対応した記憶領域である。回数差記憶領域D(i,j)には、画素P(i,j)において、プラスの電圧が印加された回数とマイナスの電圧が印加された回数との差を表す値が格納される。
図4(f)は、予定画像記憶領域Eにおいて、図4(a)に示した画素の各々に対応した記憶領域を示した図である。例えば、予定画像記憶領域E(i,j)は画素P(i,j)に対応した記憶領域である。予定画像記憶領域E(i,j)には、表示領域100に表示させる予定の画像の各画素の画素データが格納される。
回数差算出部501は、各画素について上記回数差を算出するブロックである。回数差算出部501は、回数差記憶領域D(i,j)に対応した画素P(i,j)の画素電極101dへ第2電圧を印加した場合には回数差記憶領域D(i,j)の値をインクリメントし、第1電圧を印加した場合には回数差記憶領域D(i,j)の値をデクリメントし、第1電圧を印加した回数と第2電圧を印加した回数との差を得る。回数差算出部501は、第1電圧を印加した回数と第2電圧を印加した回数との差を回数差記憶領域D(i,j)に書き込む。
図6によると、本実施形態においては、階調値が0の状態(画素が黒の状態)から共通電極層103bの電圧Vcomに対して−15Vの電圧を画素電極101dに5回印加すると、階調値が5の状態(画素が白の状態)になる。一方、階調値が5の状態(画素が白の状態)から共通電極層103bの電圧Vcomに対して+15Vの電圧を画素電極101dに3回印加すると、階調値が0の状態(画素が黒の状態)になる。
次に本実施形態の動作について説明する。図7〜図10は、コントローラー5が行う処理の流れを示したフローチャートである。また、図11は、時間の経過と共に変化する各記憶領域の内容を示した図であり、一の画素P(1,1)に対応したバッファA(1,1)、残り回数記憶領域B(1,1)、階調値記憶領域C(1,1)、回数差記憶領域D(1,1)及び予定画像記憶領域E(1,1)の内容について示している。なお、各記憶領域の内容はフレーム期間が終了した後の値となっている。また、図11においては、1フレーム期間において画素電極101dに印加した電圧の共通電極層103bに対する極性も示している。
まずコントローラー5は、変数iと変数jを初期化して1にする(ステップSA1,SA2)。次にコントローラー5は、バッファA(i,j)の値と予定画像記憶領域E(i,j)の値が同じであるか判断する。ここで、コントローラー5は、バッファA(i,j)の値と予定画像記憶領域Ei,j)の値が同じである場合(ステップSA3でYES)、処理の流れをステップSA9へ移す。
一方、コントローラー5は、バッファA(i,j)の値と予定画像記憶領域E(i,j)の値が異なる場合(ステップSA3でNO)、残り回数記憶領域B(i,j)が0であるか判断する。コントローラー5は、残り回数記憶領域B(i,j)が0である場合(ステップSA4でYES)、バッファA(i,j)、階調値記憶領域C(i,j)及び図6のテーブルに基づいて、残り回数記憶領域B(i,j)に残りの印加回数を書き込む(ステップSA5)。コントローラー5は、ステップSA5が終了すると、予定画像記憶領域E(i,j)の値をバッファA(i,j)の値で上書きする。
まず、コントローラー5は、残り回数記憶領域B(i,j)の値が0であるか判断する。コントローラー5は、残り回数記憶領域B(i,j)の値が0ではない場合(ステップSC1でNO)、残り回数記憶領域B(i,j)の値をデクリメントする(ステップSC2)。またコントローラー5は、j列目のデータ線114を電圧Vcomに対して+15Vにし(ステップSC3)、回数差記憶領域D(i,j)の値をインクリメントする(ステップSC4)。次にコントローラー5は、階調値記憶領域C(i,j)の値を更新し(ステップSC5)、処理の流れをステップSC6へ移す。
またコントローラー5は、階調値記憶領域C(1,1)の値を更新する(ステップSC5)。なお、電圧Vcomに対して画素電極101dへ+15Vの電圧を印加した場合、一回の電圧印加による実際の画素の階調値の変化量は2であるため、3フレーム目が終了した時点では、階調値記憶領域C(1,1)の階調値は3となる。この後、1行目の走査線112が駆動されると(ステップSB7)、1行1列目の画素の画素電極101dには、電圧Vcomに対して+15Vの電圧が印加され、黒の電気泳動粒子が共通電極層103b側に移動する。
まず、コントローラー5は、バッファA(1,1)の値が0であり(ステップSB3でYES)、残り回数記憶領域B(1,1)の値が0であるため(ステップSC1でYES)、回数差記憶領域D(1,1)の値を判断する。ここで、回数差記憶領域D(1,1)の値は3であり、値が5未満であるため(ステップSC6でYES)、1列目のデータ線114を電圧Vcomに対して+15Vにした後(ステップSC3)、回数差記憶領域D(1,1)の値をインクリメントして4にする(ステップSC4)。また、コントローラー5は、階調値記憶領域C(1,1)の値を更新する(ステップSC5)。なお、ここで階調値記憶領域C(1,1)の値が0になっている場合は、値を0のままとする。
まず、コントローラー5は、バッファA(1,1)の値が0であり(ステップSB3でYES)、残り回数記憶領域B(1,1)の値が0であるため(ステップSC1でYES)、回数差記憶領域D(1,1)の値を判断する。ここで、回数差記憶領域D(1,1)の値は5であるため(ステップSC6でNO)、1列目のデータ線114を電圧Vcomに対して0Vにする(ステップSC7)。
コントローラー5は、バッファA(1,1)の値が10フレーム目開始前の予定画像記憶領域E(1,1)の値(0)と異なっているため(ステップSA3でNO)、残り回数記憶領域B(1,1)が0であるか判断する。ここで、図11に示したように10フレーム目開始前の時点(9フレーム目が終了した時点)で残り回数記憶領域B(1,1)が0であると(ステップSA4でYES)、コントローラー5は、画素P(1,1)の階調を5から0まで変化させるのに必要な電圧印加回数を残り回数記憶領域B(1,1)に書き込む(ステップSA5)。図6を参照すると、画素の階調を5から0まで変化させるのに必要な電圧印加回数は3であるため、コントローラー5は、3を残り回数記憶領域B(1,1)に書き込む。またコントローラー5は、予定画像記憶領域E(i,j)の値をバッファA(i,j)の値である5で上書きする(ステップSA6)。
まずコントローラー5は、バッファ(i,j)の値と予定画像記憶領域E(i,j)の値が同じであり(ステップSD1でYES)、残り回数記憶領域B(i,j)の値が0ではないため(ステップSD7でNO)、残り回数記憶領域B(1,1)の値をデクリメントして4にする(ステップSD8)。またコントローラー5は、1列目のデータ線114を電圧Vcomに対して−15Vにした後(ステップSD9)、回数差記憶領域D(1,1)の値をデクリメントして4にする(ステップSD10)。またコントローラー5は、階調値記憶領域C(1,1)の値を更新する(ステップSD11)。なお、画素電極101dへ電圧Vcomに対して−15Vの電圧を印加した場合、一回の電圧印加による実際の画素の階調値の変化量は1であるため、10フレーム目が終了した時点では、階調値記憶領域C(1,1)の階調値は4となる。この後、1行目の走査線112が駆動されると(ステップSB7)、1行1列目の画素の画素電極101dには、電圧Vcomに対して−15Vの電圧が印加され、白の電気泳動粒子が共通電極層103b側に移動する。
次に、残り回数記憶領域の値が0になる前にVRAM3の内容が変更された場合の動作について、図12を用いて説明する。図12も、時間の経過と共に変化する各記憶領域の内容を示した図であり、画素P(1,1)に対応したバッファA(1,1)、残り回数記憶領域B(1,1)、階調値記憶領域C(1,1)及び回数差記憶領域D(1,1)の内容について示している。なお、図12において1フレーム目から4フレーム目までの動作については、図11の1フレーム目から4フレーム目までの動作と同じであるため説明を省略する。
次に、残り回数記憶領域B(1,1)の値が0になる前にバッファA(1,1)の内容を変更する動作が繰り返された場合について、図13を用いて説明する。図13も、時間の経過と共に変化する各記憶領域の内容を示した図であり、画素P(1,1)に対応したバッファA(1,1)、残り回数記憶領域B(1,1)、階調値記憶領域C(1,1)及び回数差記憶領域D(1,1)の内容について示している。なお、図13の1フレーム目から12フレーム目までの動作については、図12の1フレーム目から12フレーム目までの動作と同じであるため説明を省略する。
この後、1行目の走査線112が駆動されると(ステップSB7)、1行1列目の画素の画素電極101dには、電圧Vcomに対して+15Vの電圧が印加され、バッファA(1,1)の値は、画素の階調として白を表す5であるものの、黒の電気泳動粒子が共通電極層103b側に移動する。
この後コントローラー5は、42フレーム目までは、画素P(1,1)の画素電極101dについて、電圧Vcomに対して−15Vの電圧を印加する。
一方、本実施形態では、上述した29フレーム目以降の動作のように、バッファ記憶領域の内容が書き換えられても、画素電極101dに印加する電圧を制御し、共通電極層103bに対してプラスの電圧が印加された回数と、共通電極層103bに対してマイナスの電圧が印加された回数との間に大きな偏りが生じないため、画素110の劣化を抑えることができる。
次に、本発明の第2実施形態について説明する。第2実施形態に係る表示装置は、ハードウェア構成については第1実施形態と同じである。第2実施形態に係る表示装置が第1実施形態に係る表示装置と相違する点は、階調値記憶領域Cが設けられていない点と、コントローラー5が行う処理が異なる点にある。以下、この相違点を中心に説明する。
コントローラー5は、バッファA(i,j)の値と予定画像記憶領域E(i,j)の値が同じであるか判断する。コントローラー5は、バッファA(i,j)の値と予定画像記憶領域E(i,j)の値が異なる場合(ステップSE1でNO)、j列目のデータ線114を電圧Vcomに対して−15Vにし(ステップSE2)、回数差記憶領域D(i,j)の値をデクリメントする(ステップSE3)。また、コントローラー5は、回数差記憶領域D(i,j)の値が0である場合(ステップSE4でYES)、予定画像記憶領域E(i,j)の値をバッファA(i,j)の値で上書きする(ステップSE5)。コントローラー5は、ステップSE5の処理を終えると処理の流れをステップSB6へ移す。また、コントローラー5は、回数差記憶領域D(i,j)の値が0ではない場合(ステップSE4でNO)、処理の流れをステップSB6へ移す。
次に、第2実施形態の動作について説明する。図17は、時間の経過と共に変化する各記憶領域の内容を示した図であり、画素P(1,1)に対応したバッファA(1,1)、残り回数記憶領域B(1,1)、回数差記憶領域D(1,1)及び予定画像記憶領域E(1,1)の内容について示している。なお、各記憶領域の内容はフレーム期間が終了した後の値となっている。また、図17においては、1フレーム期間において画素電極101dに印加した電圧の共通電極層103bに対する極性も示している。
コントローラー5は、8フレーム目と9フレーム目においては、バッファA(1,1)と予定画像記憶領域E(1,1)の値が同じであり、残り回数記憶領域B(1,1)の値が0であるため、画素P(1,1)の画素電極101dの電圧を電圧Vcomと同じにする。
コントローラー5は、10フレーム目の開始前にバッファA(1,1)が5から0に書き換えられた場合、ステップSA5で残り回数記憶領域B(1,1)に5を書き込み、予定画像記憶領域E(1,1)に5を書き込む。コントローラー5は、10フレーム目から14フレーム目までは、画素P(1,1)の画素電極101dへ電圧Vcomに対して−15Vの電圧を印加し、残り回数記憶領域B(1,1)の値をデクリメントし、回数差記憶領域D(1,1)の値をデクリメントする。
次に、残り回数記憶領域の値が0になる前にVRAM3の内容が変更された場合の動作について、図18を用いて説明する。図18も、画素P(1,1)に対応した各記憶領域の内容について示した図である。なお、図18において1フレーム目から4フレーム目までの動作については、図18の4フレーム目までの動作と同じであるため説明を省略する。
5フレーム目の開始前にバッファA(1,1)が0から5に書き換えられた場合、コントローラー5は、フレーム期間の開始前に図14の処理を行う。ここで、画素P(1,1)について注目すると、コントローラー5は、ステップSA5で残り回数記憶領域B(1,1)に5を書き込み、予定画像記憶領域E(1,1)に5を書き込む。
次に、残り回数記憶領域B(1,1)の値が0になる前にバッファA(1,1)の内容を変更する動作が繰り返された場合について、図19を用いて説明する。図19も、画素P(1,1)に対応した各記憶領域の内容について示した図である。なお、図19の1フレーム目から12フレーム目までの動作については、図18の1フレーム目から12フレーム目までの動作と同じであるため説明を省略する。
この後、1行目の走査線112が駆動されると(ステップSB7)、1行1列目の画素の画素電極101dには、電圧Vcomに対して+15Vの電圧が印加され、バッファA(1,1)の値は画素の階調として白を表す5であるものの、黒の電気泳動粒子が共通電極層103b側に移動する。
次に、残り回数記憶領域B(1,1)の値が0になる前にバッファA(1,1)の内容を変更する動作が繰り返された場合について、図20を用いて説明する。図20も、画素P(1,1)に対応した各記憶領域の内容について示した図である。
また、コントローラー5は、13フレーム目の前にバッファA(1,1)に画素110の階調値として0(黒)が書き込まれると、ステップSA3でNOと判断し、ステップSA4でNOと判断する。またコントローラー5は、バッファA(1,1)の値が0であるため(ステップSA7でNO)、回数差記憶領域D(1,1)の値を判断する。ここで、コントローラー5は、回数差記憶領域D(1,1)の値が7であるため、ステップSA11でYESと判断し、予定画像記憶領域E(1,1)の内容を更新しない。
この後、1行目の走査線112が駆動されると(ステップSB7)、1行1列目の画素の画素電極101dには、電圧Vcomに対して−15Vの電圧が印加され、バッファA(1,1)の値は、画素の階調として黒を表す0であるものの、白の電気泳動粒子が共通電極層103b側に移動する。
コントローラー5は、20フレーム目においては、バッファA(1,1)の値が0であるため、ステップSB4の処理を行う。コントローラー5は、バッファ(1,1)の値と予定画像記憶領域E(1,1)の値が同じであり、残り回数記憶領域B(1,1)の値が0ではないため、ステップSE7〜ステップSE9の処理を行う。即ち、1行1列目の画素の画素電極101dには、電圧Vcomに対して+15Vの電圧が印加されることとなる。この後コントローラー5は、24フレーム目までは、画素P(1,1)の画素電極101dについて、電圧Vcomに対して+15Vの電圧を印加する。
次に、上述した実施形態に係る電気光学装置1を適用した電子機器の例について説明する。図21は、当該電気光学装置1を用いた電子ブックリーダーの外観を示した図である。電子ブックリーダー2000は、板状のフレーム2001と、ボタン9A〜9Fと、上述した実施形態に係る電気光学装置1、制御部2、VRAM3およびRAM4を備えている。電子ブックリーダー2000においては表示領域100が露出している。電子ブックリーダー2000においては、電子書籍の内容が表示領域100に表示され、ボタン9A〜9Fを操作することにより電子書籍のページがめくられる。
なお、このほかにも、上述した実施形態に係る電気光学装置1が適用可能な電子機器としては、時計や、電子ペーパー、電子手帳、電卓、携帯電話機等などが挙げられる。
以上、本発明の実施形態について説明したが、本発明は上述した実施形態に限定されることなく、他の様々な形態で実施可能である。例えば、上述の実施形態を以下のように変形して本発明を実施してもよい。なお、上述した実施形態及び以下の変形例は、各々を組み合わせてもよい。
この場合、第1実施形態では図7〜10の処理に替えて、図22〜図25の処理を行う。
図22の処理においては、ステップSA7AでバッファA(i,j)の値が5(白)であればステップSA5へ移行し、値が0(黒)であればステップSA8Aへ移行する。また、ステップSA8Aにおいては、回数差記憶領域D(i,j)の値が4以上であればステップSA9へ移行し、回数差記憶領域D(i,j)の値が4未満であればステップSA5へ移行する。
また、図23の処理においては、ステップSB3AでバッファA(i,j)の値が5(白)であればステップSB4Aへ移行し、0(黒)であればステップSB5Aへ移行する。なお、ステップSB4Aでは図24の処理が行われ、ステップSB5Aでは図25の処理が行われる。
また、図24の処理においては、ステップSC3Aではj列目のデータ線を電圧Vcomに対して−15Vとし、ステップSC4Aで回数差記憶領域D(i,j)の値をデクリメントする。また、図24の処理においては、ステップSC6Aで回数差記憶領域D(i,j)の値が0を超えているか判断し、0を超えていればステップSC3Aへ移行し、0以下であれば図24の処理を終了するようにする。
また、図25の処理においては、ステップSD2Aでj列目のデータ線を電圧Vcomに対して−15Vとし、ステップSD3Aで回数差記憶領域D(i,j)の値をデクリメントし、ステップSD5Aで回数差記憶領域D(i,j)の値が0であればステップSD6へ移行し、値が5であれば図25の処理を終了する。また、図25の処理においては、ステップSD9Aではj列目のデータ線を電圧Vcomに対して+15Vとし、ステップSD10Aで回数差記憶領域D(i,j)の値をインクリメントする。
この構成によれば、画素を白に書き換えている最中に黒に書き換える動作が繰り返されても、画素電極101dに印加する電圧を制御し、共通電極層103bに対してプラスの電圧が印加された回数と、共通電極層103bに対してマイナスの電圧が印加された回数との間に大きな偏りが生じないため、画素110の劣化を抑えることができる。
Claims (10)
- 複数の画素を含む表示部を備え、前記画素を第1階調から第2階調へ変化させる書き込み動作と、前記第2階調から前記第1階調へ変化させる書き込み動作が、前記画素へ電圧を複数回印加する動作によって行われる電気光学装置の制御装置であって、
前記画素を前記第1階調へ変化させるために印加した第1電圧の印加回数と、前記画素を前記第2階調へ変化させるために印加した第2電圧の印加回数との差を算出する回数差算出部と、
所定のタイミングにおいて前記画素についての前記差が所定値でない場合、前記差が所定値になるまで前記第1電圧または前記第2電圧を前記画素へ印加し、前記画素の階調を変更する場合、前記書き込み動作の途中でも前記画素へ電圧を複数回印加する動作を新規に開始する電圧制御部と
を備える電気光学装置の制御装置。 - 前記電圧制御部は、前記書き込み動作が終了した後で、前記画素が前記第1階調であり且つ前記画素について前記差が所定値でない場合、前記差が所定値になるまで前記画素に対して前記第1電圧を印加すること
を特徴とする請求項1に記載の電気光学装置の制御装置。 - 前記電圧制御部は、前記書き込み動作が終了した後で、前記画素が前記第2階調であり且つ前記画素について前記差が所定値でない場合、前記差が所定値になるまで前記画素に対して前記第2電圧を印加すること
を特徴とする請求項1または請求項2に記載の電気光学装置の制御装置。 - 前記画素を前記第2階調にする書き込み動作の途中で前記画素を前記第1階調にする書き込み動作を開始する時に前記差の絶対値が閾値以上である場合、前記電圧制御部は、前記差が所定値になるまで前記第2電圧を印加した後で前記第1電圧の印加を開始すること
を特徴とする請求項1乃至請求項3のいずれかに記載の電気光学装置の制御装置。 - 前記画素を前記第1階調にする書き込み動作の途中で前記画素を前記第2階調にする書き込み動作を開始する時に前記差の絶対値が閾値以上である場合、前記電圧制御部は、前記差が所定値になるまで前記第1電圧を印加した後で前記第2電圧の印加を開始すること
を特徴とする請求項1乃至請求項4のいずれかに記載の電気光学装置の制御装置。 - 前記画素の階調を変更する場合、変更前の前記画素の階調、変更後の前記画素の階調、及び変更前の階調から変更後の階調へ階調を変更するための電圧の印加回数と変更前後の階調とを対応付けたテーブルとに基づいて前記印加回数を決定する印加回数決定部
を備えることを特徴とする請求項1乃至請求項5のいずれかに記載の電気光学装置の制御装置。 - 前記画素を前記第1階調へ変化させるために印加する第1電圧の印加回数と、前記画素を前記第2階調へ変化させるために印加する第2電圧の印加回数とが異なること
を特徴とする請求項1乃至請求項6のいずれかに記載の電気光学装置の制御装置。 - 複数の画素を含む表示部を備え、前記画素を第1階調から第2階調へ変化させる書き込み動作と、前記第2階調から前記第1階調へ変化させる書き込み動作が、前記画素へ電圧を複数回印加する動作によって行われる電気光学装置の制御方法であって、
前記画素を前記第1階調へ変化させるために印加した第1電圧の印加回数と、前記画素を前記第2階調へ変化させるために印加した第2電圧の印加回数との差を算出するステップと、
所定のタイミングにおいて前記画素についての前記差が所定値でない場合、前記差が所定値になるまで前記第1電圧または前記第2電圧を前記画素へ印加し、前記画素の階調を変更する場合、前記書き込み動作の途中でも前記画素へ電圧を複数回印加する動作を新規に開始するステップと
を備える電気光学装置の制御方法。 - 複数の画素を含む表示部を備え、前記画素を第1階調から第2階調へ変化させる書き込み動作と、前記第2階調から前記第1階調へ変化させる書き込み動作が、前記画素へ電圧を複数回印加する動作によって行われる電気光学装置であって、
前記画素を前記第1階調へ変化させるために印加した第1電圧の印加回数と、前記画素を前記第2階調へ変化させるために印加した第2電圧の印加回数との差を算出する回数差算出部と、
所定のタイミングにおいて前記画素についての前記差が所定値でない場合、前記差が所定値になるまで前記第1電圧または前記第2電圧を前記画素へ印加し、前記画素の階調を変更する場合、前記書き込み動作の途中でも前記画素へ電圧を複数回印加する動作を新規に開始する電圧制御部と
を備える電気光学装置。 - 請求項9に記載の電気光学装置を備えることを特徴とする電子機器。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP12782677.4A EP2709093A4 (en) | 2011-05-10 | 2012-04-18 | DEVICE FOR CONTROLLING AN ELECTRIC OPTICAL DEVICE, METHOD FOR CONTROLLING THE ELECTRIC OPTICAL DEVICE, ELECTROOPTICAL DEVICE AND ELECTRONIC EQUIPMENT |
KR1020137032661A KR20140021017A (ko) | 2011-05-10 | 2012-04-18 | 전기 광학 장치의 제어 장치, 전기 광학 장치의 제어 방법, 전기 광학 장치 및 전자 기기 |
PCT/JP2012/002670 WO2012153468A1 (ja) | 2011-05-10 | 2012-04-18 | 電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置及び電子機器 |
CN201280012581XA CN103430229A (zh) | 2011-05-10 | 2012-04-18 | 电光装置的控制装置、电光装置的控制方法、电光装置及电子设备 |
US13/461,399 US9007407B2 (en) | 2011-05-10 | 2012-05-01 | Controller of electro-optical device, control method of electro-optical device, electro-optical device, and electronic apparatus |
TW101116269A TW201246168A (en) | 2011-05-10 | 2012-05-07 | Controller of electro-optical device, control method of electro-optical device, electro-optical device, and electronic apparatus |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201161484424P | 2011-05-10 | 2011-05-10 | |
US61/484424 | 2011-05-10 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2012237951A true JP2012237951A (ja) | 2012-12-06 |
Family
ID=47460879
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011132463A Withdrawn JP2012237951A (ja) | 2011-05-10 | 2011-06-14 | 電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置及び電子機器 |
Country Status (7)
Country | Link |
---|---|
US (1) | US9007407B2 (ja) |
EP (1) | EP2709093A4 (ja) |
JP (1) | JP2012237951A (ja) |
KR (1) | KR20140021017A (ja) |
CN (1) | CN103430229A (ja) |
TW (1) | TW201246168A (ja) |
WO (1) | WO2012153468A1 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013104899A (ja) * | 2011-11-10 | 2013-05-30 | Seiko Epson Corp | 制御装置、電気光学装置、電子機器および制御方法 |
JP2013218068A (ja) * | 2012-04-06 | 2013-10-24 | Seiko Epson Corp | 制御装置、表示装置、電子機器および制御方法 |
JP2015057637A (ja) * | 2013-08-09 | 2015-03-26 | セイコーエプソン株式会社 | 集積回路、表示装置、電子機器および表示制御方法 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9269310B1 (en) * | 2012-02-16 | 2016-02-23 | Amazon Technologies, Inc. | Progressive display updates |
JP6102059B2 (ja) * | 2012-02-22 | 2017-03-29 | セイコーエプソン株式会社 | 電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置及び電子機器 |
JP5966444B2 (ja) | 2012-03-01 | 2016-08-10 | セイコーエプソン株式会社 | 電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置及び電子機器 |
JP5958003B2 (ja) | 2012-03-23 | 2016-07-27 | セイコーエプソン株式会社 | 表示装置の制御装置、表示装置の制御方法、表示装置及び電子機器 |
US10156765B2 (en) | 2013-01-09 | 2018-12-18 | E Ink Holdings Inc. | Electrophoretic display apparatus |
TWI484281B (zh) * | 2013-01-09 | 2015-05-11 | E Ink Holdings Inc | 電泳顯示裝置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008224890A (ja) * | 2007-03-09 | 2008-09-25 | Mitsubishi Pencil Co Ltd | 電気泳動表示装置、制御装置、制御方法、および表示システム |
JP2009192786A (ja) * | 2008-02-14 | 2009-08-27 | Seiko Epson Corp | 画像書き換え制御装置、情報表示装置およびプログラム |
JP2009204813A (ja) * | 2008-02-27 | 2009-09-10 | Seiko Epson Corp | 画像書き換え制御装置および情報表示装置 |
JP2009204814A (ja) * | 2008-02-27 | 2009-09-10 | Seiko Epson Corp | 画像書き換え制御装置および情報表示装置 |
JP2009251615A (ja) * | 2008-04-09 | 2009-10-29 | Seiko Epson Corp | 電気光学表示デバイスの制御方法、電気光学表示デバイスの制御装置 |
JP2009251594A (ja) * | 2008-04-08 | 2009-10-29 | Lg Display Co Ltd | 液晶表示装置とその駆動方法 |
JP2010026159A (ja) * | 2008-07-17 | 2010-02-04 | Seiko Epson Corp | 電気泳動装置、電気泳動装置の駆動方法、電子機器 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2004036537A1 (en) * | 2002-10-16 | 2004-04-29 | Koninklijke Philips Electronics N.V. | A display apparatus with a display device and method of driving the display device |
TWI380114B (en) * | 2005-12-15 | 2012-12-21 | Nlt Technologies Ltd | Electrophoretic display device and driving method for same |
JP4887930B2 (ja) * | 2006-06-23 | 2012-02-29 | セイコーエプソン株式会社 | 表示装置および時計 |
JP5376129B2 (ja) * | 2009-03-13 | 2013-12-25 | セイコーエプソン株式会社 | 電気泳動表示装置、電子機器及び電気泳動表示パネルの駆動方法 |
US20110001748A1 (en) | 2009-07-02 | 2011-01-06 | Firstpaper Llc | Electronic display controller |
-
2011
- 2011-06-14 JP JP2011132463A patent/JP2012237951A/ja not_active Withdrawn
-
2012
- 2012-04-18 EP EP12782677.4A patent/EP2709093A4/en not_active Withdrawn
- 2012-04-18 WO PCT/JP2012/002670 patent/WO2012153468A1/ja active Application Filing
- 2012-04-18 KR KR1020137032661A patent/KR20140021017A/ko not_active Application Discontinuation
- 2012-04-18 CN CN201280012581XA patent/CN103430229A/zh active Pending
- 2012-05-01 US US13/461,399 patent/US9007407B2/en active Active
- 2012-05-07 TW TW101116269A patent/TW201246168A/zh unknown
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008224890A (ja) * | 2007-03-09 | 2008-09-25 | Mitsubishi Pencil Co Ltd | 電気泳動表示装置、制御装置、制御方法、および表示システム |
JP2009192786A (ja) * | 2008-02-14 | 2009-08-27 | Seiko Epson Corp | 画像書き換え制御装置、情報表示装置およびプログラム |
JP2009204813A (ja) * | 2008-02-27 | 2009-09-10 | Seiko Epson Corp | 画像書き換え制御装置および情報表示装置 |
JP2009204814A (ja) * | 2008-02-27 | 2009-09-10 | Seiko Epson Corp | 画像書き換え制御装置および情報表示装置 |
JP2009251594A (ja) * | 2008-04-08 | 2009-10-29 | Lg Display Co Ltd | 液晶表示装置とその駆動方法 |
JP2009251615A (ja) * | 2008-04-09 | 2009-10-29 | Seiko Epson Corp | 電気光学表示デバイスの制御方法、電気光学表示デバイスの制御装置 |
JP2010026159A (ja) * | 2008-07-17 | 2010-02-04 | Seiko Epson Corp | 電気泳動装置、電気泳動装置の駆動方法、電子機器 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013104899A (ja) * | 2011-11-10 | 2013-05-30 | Seiko Epson Corp | 制御装置、電気光学装置、電子機器および制御方法 |
JP2013218068A (ja) * | 2012-04-06 | 2013-10-24 | Seiko Epson Corp | 制御装置、表示装置、電子機器および制御方法 |
JP2015057637A (ja) * | 2013-08-09 | 2015-03-26 | セイコーエプソン株式会社 | 集積回路、表示装置、電子機器および表示制御方法 |
Also Published As
Publication number | Publication date |
---|---|
KR20140021017A (ko) | 2014-02-19 |
US20120287175A1 (en) | 2012-11-15 |
TW201246168A (en) | 2012-11-16 |
WO2012153468A1 (ja) | 2012-11-15 |
EP2709093A4 (en) | 2014-10-01 |
CN103430229A (zh) | 2013-12-04 |
EP2709093A1 (en) | 2014-03-19 |
US9007407B2 (en) | 2015-04-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2012153468A1 (ja) | 電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置及び電子機器 | |
JP5691593B2 (ja) | 表示制御方法、表示装置および電子機器 | |
JP4269187B2 (ja) | 電気泳動装置、電気泳動装置の駆動方法、電子機器 | |
JP5958003B2 (ja) | 表示装置の制御装置、表示装置の制御方法、表示装置及び電子機器 | |
JP5948811B2 (ja) | 制御装置、電気光学装置、電子機器および制御方法 | |
JP6082186B2 (ja) | 表示装置の制御装置、表示装置の制御方法、表示装置及び電子機器 | |
JP5750952B2 (ja) | 電気光学装置、電気光学装置の駆動方法、電気光学装置の制御装置および電子機器 | |
JP2012053219A (ja) | 制御装置、表示装置及び表示装置の制御方法 | |
JP5966444B2 (ja) | 電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置及び電子機器 | |
JP2012194344A (ja) | 電気光学装置の駆動方法、電気光学装置の制御装置、電気光学装置および電子機器 | |
JP5909863B2 (ja) | 電気光学装置の制御装置、電気光学装置および電子機器 | |
JP6102059B2 (ja) | 電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置及び電子機器 | |
JP2013182116A (ja) | 電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置及び電子機器 | |
JP2014186221A (ja) | 制御装置、電気光学装置、電子機器及び制御方法 | |
JP6146425B2 (ja) | 電気光学装置、電気光学装置の駆動方法および電子機器 | |
KR20090104366A (ko) | 전기 영동 표시 장치의 구동 방법 | |
JP6102373B2 (ja) | 制御装置、電気光学装置、電子機器及び制御方法 | |
JP2012053220A (ja) | 制御装置、表示装置及び表示装置の制御方法 | |
JP2013195896A (ja) | 表示装置の制御装置、表示装置の制御方法、表示装置及び電子機器 | |
JP6146055B2 (ja) | 制御装置、電気光学装置、電子機器及び制御方法 | |
JP6015786B2 (ja) | 制御装置、表示装置及び表示装置の制御方法 | |
JP2015158530A (ja) | 制御装置、表示装置、制御方法およびプログラム | |
JP2012194345A (ja) | 電気光学装置の制御装置、電気光学装置の制御方法、電気光学装置および電子機器。 | |
JP2013083836A (ja) | 電気光学装置の駆動方法、制御装置、表示装置および電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140401 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150407 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150603 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150714 |
|
A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20150914 |