TW201250775A - Pattern-forming method and method for manufacturing semiconductor device - Google Patents

Pattern-forming method and method for manufacturing semiconductor device Download PDF

Info

Publication number
TW201250775A
TW201250775A TW101105563A TW101105563A TW201250775A TW 201250775 A TW201250775 A TW 201250775A TW 101105563 A TW101105563 A TW 101105563A TW 101105563 A TW101105563 A TW 101105563A TW 201250775 A TW201250775 A TW 201250775A
Authority
TW
Taiwan
Prior art keywords
film
pattern
gas
wafer
substrate
Prior art date
Application number
TW101105563A
Other languages
English (en)
Other versions
TWI490912B (zh
Inventor
Hiraku Ishikawa
Teruyuki Hayashi
Takaaki Matsuoka
Yuji Ono
Original Assignee
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Ltd filed Critical Tokyo Electron Ltd
Publication of TW201250775A publication Critical patent/TW201250775A/zh
Application granted granted Critical
Publication of TWI490912B publication Critical patent/TWI490912B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02123Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
    • H01L21/0217Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/30604Chemical etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/033Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
    • H01L21/0334Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
    • H01L21/0337Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32139Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67161Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers
    • H01L21/67178Apparatus for manufacturing or treating in a plurality of work-stations characterized by the layout of the process chambers vertical arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/67184Apparatus for manufacturing or treating in a plurality of work-stations characterized by the presence of more than one transfer chamber
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67155Apparatus for manufacturing or treating in a plurality of work-stations
    • H01L21/6719Apparatus for manufacturing or treating in a plurality of work-stations characterized by the construction of the processing chambers, e.g. modular processing chambers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/311Etching the insulating layers by chemical or physical means
    • H01L21/31105Etching inorganic layers
    • H01L21/31111Etching inorganic layers by chemical means

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Plasma & Fusion (AREA)
  • Inorganic Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Drying Of Semiconductors (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Formation Of Insulating Films (AREA)

Description

201250775 六、發明說明: 【發明所屬之技術領域】 本發明關於一種於基板的被處理膜上形成特定圖 案之圖案形成方法及半導體裝置之製造方法。疋 【先前技術】 例如半導體裝置之製造步驟中,係依序進行將光 阻液塗佈在例如半導體晶圓(以下稱為「晶圓」)上而 形成光阻膜之光阻塗佈處理、將特定圖案曝光在該光 阻臈之曝光處理、以及將曝光後的光阻膜顯影之=與 ^等來進行光微影處理’而於晶圓上形成特定光二 圖案。然後’以此光阻圖案作為遮罩,來對 $處理膜進彳了㈣處理後,再純級膜的去除處理 寻,而於被處理臈形成特定圖案。 形成上述被處理臈的圖案時,由於謀求半導體裝 f的更加高集積化,故近年來要求該被處理膜圖案的 π細化。於是’雖然使得例如曝光處理中所使用的光 線短波長化等已有進展,但由於技術面及費用面上的 極限’因而形成例如數奈練度之微細的被處理膜圖 案乃處於困難的狀況。 ^於是,便提出有一種使用例如矽氧化膜(si〇2膜) 等作為犠牲膜’而於光阻圖案的兩侧側壁部分形成遮
罩來加以使用之所謂的雙重曝光法(d〇uble patterning)的其中之一之 SWT(side WaU
Transfer ;側 201250775 壁轉移)法之方案SWT法最初係進行光微影處理,而 以較晶圓上所形成的光阻圖案要更微細之間距來進行 被處理膜的圖型化。亦即,此方法中,首先,係在例 如300°C以下程度的溫度環境下於光阻圖案上成膜矽 氧化膜,並使該矽氧化膜僅殘留於光|1 且圖案的側壁部 般來蝕刻該矽氧化膜。之後,去除光I5且圖案後,便會 在晶圓的被處理臈上形成有石夕氧化膜圖案。以上述方 式所形成之微細矽氧化膜的圖案作為遮罩來蝕刻被處 理膜後’便會在晶圓上形成有微細被處理膜圖案(專利 文獻1 .日本特開2009-99938號公報)。 然而’若使用專利文獻1記載的方法來成膜矽氧 化膜’則該矽氧化膜的膜應力便會增加(例如達數百 PMa)。如此一來,當蝕刻矽氧化膜來使該矽氧化膜僅 殘留在光阻圖案的側壁部時,便會因矽氧化膜的膜應 力而有光阻圖案變形的情況。又,之後在去除光阻圖 案時,,有矽氧化膜無法維持特定形狀而崩塌的情 況:於是,便無法在魏化卿成特定@案,而無法 在晶圓上形成微細的被處理膜圖案。 阻圖案係由有機材料所構成,故心 ^:^以上的高溫’便會有該光阻圖; 又!指傷H散獻丨記載的 赋以下程度的溫度環境下於光由 ::膜來因此會有受到光阻圖案崩塌等的摘傷= 此來,便無法在矽氧化膜形成特定圖案。 201250775 再者,使用矽氧化膜來作為蝕刻被處理膜時的遮 罩之情況下,無法將矽氧化膜使用於被處理膜,又與 矽氧化膜以外的膜之選擇比較低的情況很多。於是, 此情況下,作為被處理膜使用的膜便會受到限制。 本發明有鑑於上述問題點,其目的係在當基板溫 度為100。(:以下的低溫環境下,將蝕刻基板上的被處 理膜時之遮罩適當地形成為特定圖案。 【發明内容】 各為達成上述目的,本發明之圖案形成方法係形成 當蝕刻基板上的被處理膜時成為遮罩的特定圖案之圖 案&成方法’其具有以下步驟:於基板的被處理膜上 形成有機顧案之有軸圖案形成步驟;之後,於該 有,膜圖案上成膜錢化狀成膜步驟;以及之後, 亥石夕氮化膜僅殘留於該有機顧案的㈣部般來独 =石夕氮化雜,麵財機膜圖案,而於基板的被 〇Γ ^ 以成祺步驟係在維持基板溫度為100 ==锻::處理氣體而生賴,並藉由 膜應力之魏化膜4理’而形成具有10_以下的 依據本發明,於忐 維持為we以下的低中’由於係在基板溫度 此可避免有機膜的之狀態下形成石夕氮化膜,因 機膜的_ ”損傷。又,由於錢化膜 5 201250775 係具有lOOMPa以下的低應力,故在石夕氮化膜圖案形 成步驟中’有機膜的圖案不會變形,再者縱使去除有 機膜的圖案後,而仍可維持矽氮化膜為特定形狀。於 是,便可將蝕刻基板上之被處理膜時作為遮罩的矽氮 化膜適當地形成為特定圖案。而且,相較於習知的妙 氧化膜,矽氮化膜係相對於被處理膜而具有高選擇 比。於是,使用矽氮化膜作為遮罩之情況下,被處理 膜可被蝕刻的適用範圍便較廣。 本發明另一觀點為一種半導體裝置之製造方法, 其係進行圖案形成方法而於基板的被處理膜上形成矽 氮化膜圖案後,以該氮化矽膜圖案作為遮罩來蝕刻基 板上的被處理膜而製造半導體裝置;其中該圖案形成 方法具有以下步驟:於基板的被處理膜上形成有機膜 圖案之有機膜圖案形成步驟;之後,在維持基板溫度 為100 C以下之狀態下,激發處理氣體而生成電漿, 並藉由戎電漿來進行電漿處理,而於該有機膜圖案上 成膜具有lOOMPa以下膜應力的該矽氮化膜之成膜步 驟;以及之後,使該矽氮化膜僅殘留於該有機膜圖案 的側壁。卩般來蝕刻該矽氮化膜後,去除該有機膜圖 案,而於基板的被處理膜上形成該矽氮化膜的該特定 圖案之矽氮化膜圖案形成步驟。 依據本發明,便可在基板溫度為loot:以下的低 恤%境下,將蝕刻基板上的被處理膜時之遮罩適當地 形成為特定圖案。 201250775 【實施方式】 以下’參照添附圖式來加以說明本發明實施型 態。此外,本說明書及圖式中,針對實質上具有相同 功能、結構的構成要素_予相同符號而省略重複說 明。 、圖1係概略顯示用以實施本實施型態之圖案形成 方法^基板處料、統1的結構之俯視圖^此外,本實 施麼態之基板處理系統丨所處理之作為基板的晶圓% 上係如後述般地預先形成有被處理膜(例如聚矽膜卜 基板處理系統1係如®丨所示般地具有對晶圓w 進行特定處理之第1處理部u與第2處理部12。第^ 處理部11中係對晶圓w上進行光微影處理,而於該 晶圓w上形成光阻圖案。第2處理部12中係於晶^ W的被處理膜上形成矽氮化膜(siN膜)的圖案。 第1處理部11係如圖2所示般地具有塗佈顯影声 理裝置20與曝光裝置2b塗佈顯影處理裝置2〇係2 有一體地連接晶圓匣盒站台(casset stati〇n)3〇、處理站 台31及介面站台(interface stati〇n)32之結構,其中今 晶圓匣盒站台30係在與例如外部之間進行收容有g 數片晶圓W之晶圓匣盒c的搬出入,該處理站台^ 係具備有在光微影處理中牧葉式地施予特定處理之複 數各種處理裝置,該介面站台32係在與鄰接於處理二 0 31之曝光裝置21之間進行晶圓w的傳遞。 7 201250775 晶圓&盒站台30係設置有晶圓匣盒載置台40 ° 晶圓E盒載置台40係設置有複數(例如4個)晶圓匣食 載置。卩41。晶圓匣盒載置部41係一列地排列設置於 水平方向的X方向(圖2中的上下方向)。該等晶圓匣 盒载置部41可在相對於塗佈顯影處理裝置20的外部 進行BB圓匣盒C的搬出入時載置晶圓匣盒C。 、Ba圓匣盒站台30係設置有可在延伸於X方向的 =送路杈5〇上自由移動之晶圓搬送襞置51。晶圓搬 达裝置51亦可自由移動於上下方向及鉛直軸周圍(θ
向)而可在各晶圓匣盒載置部41上的晶圆匣盒C 與後述處理站台31之第3區塊G3的傳遞裝置之間搬 送晶圓W。 處理站台31係設置有具備有各種裝置之複數(例 =二個)區塊0卜〇2、(}3、(54。例如第1區塊(51係 汉於處理站台31的正面侧(圖2的χ方向反方向 =)第2區塊G2係設置於處理站台31的背面側(圖2 ό、X方向正方向侧)。又’第3區塊⑺係設置於處理 二台31的晶·盒站台3〇側(圖2的丫方向反方向 2二4區塊G4係設置於處理站台31的介面站台 32側(圖2的Y方向正方向侧)。 岸曹it第1區塊G1係如圖4所示般地由下而上依 序重#有4層複數液處理裝置’例如 :處理之顯影裝置60、於晶圓w的光阻:二 射防止膜之反射防止_絲置61、以及將光阻= 201250775 佈在晶圓W而形成光阻膜之光阻塗佈裝置62、63。 例如第1區塊G1的各裝置60〜63係於水平方向 具有複數個能夠在處理時收容晶圓W之杯體F,而可 同步地處理複數晶圓W。 例如第2區塊G2係如圖3所示般地於上下方向 與水平方向併排地設置有進行晶圓W的熱處理之熱處 理裝置70、或對晶圓W進行疏水化處理之附著裝置 71、以及使晶圓W的外周部曝光之周邊曝光裝置72。 熱處理裝置70係具有載置並加熱晶圓W之熱板,與 載置並冷卻晶圓W之冷卻板,故可進行加熱處理與冷 卻處理兩者。此外,熱處理裝置70、附著裝置71及 周邊曝光裝置72的數量或配置可任意選擇。 例如第3區塊G3係由下而上依序設置有複數傳 遞裝置 80、81、82、83、84、85、86。又,第 4 區塊 G4係由下而上依序設置有複數傳遞裝置90、91、92。 如圖2所示,第1區塊G1〜第4區塊G4所圍繞 之區域係形成有晶圓搬送區域D。晶圓搬送區域D係 配置有例如晶圓搬送裝置100。 、 晶圓搬送裝置100係具有可自由移動於例如Y方 向、X方向、Θ方向及上下方向之搬送臂。晶圓搬送裝 置100可在晶圓搬送區域D内移動,來將晶圓W搬送 至周圍的第1區塊G1、第2區塊G2、第3區塊G3 及第4區塊G4内的特定裝置。 晶圓搬送裝置100係例如圖3所示般地上下配置 9 201250775 為複數台’可將晶圓W搬送至例如各區塊G1〜G4之 相同程度高度的特定裝置。 又’晶圓搬送區域D係設置有可在第3區塊G3 與第4區塊G4之間直線地搬送晶圓W之往復搬送農 置 110。 往復搬送裝置110可直線地自由移動於例如Y方 向。往復搬送裝置110可在支撐晶圓W之狀態下移動 於Y方向,而在第3區塊G3的傳遞裝置82與第4區 塊G4的傳遞裴置92之間搬送晶圓W。 如圖2所示,第3區塊G3的X方向正方向側旁 邊係設置有晶圓搬送裝置120。晶圓搬送裝置12〇係 具有可自由移動於例如X方向、Θ方向及上下方向之 搬送臂。晶圓搬送裝置120可在支撐晶圓W之狀態下 上下移動’來將晶圓w搬送至第3區塊G3内的 遞裝置。 1寻 ;丨站台32係設置有日-自四慨衣1 i 興傳遞! 方31阳圓搬送裝置130係具有可自由移動於例如 可將二方:及上下方向讀送臂。晶圓搬送裝置13 第^曰^切在例如搬送臂,來將晶圓w — i 思04内的各傳遞裝置與傳遞裝置131。 理部部12如圖5所示’係具有相對於第2氣 進行晶圓^仃晶^ W的搬出人之晶圓11盒站台· ^ 的搬送之共通搬送部2〇1 特定處理之蝕Μ。 訂日日圓W進;^ 虫刻裝置202、電漿成膜裝置2〇3、蝕刻裘 201250775 置204以及灰化裝置205。 晶圓匣盒站台200係具有内部設置有用以搬送晶 圓W的晶圓搬送機構210之搬送室211 p晶圓搬送機. 構210係具有略水平地保持晶圓w之2個搬送臂 210a、210b,而為藉由該等搬送臂21〇a、21〇b的其中 之一來一邊保持一邊搬送晶圓W之結構。搬送室211 的側邊係具備有載置有可併排並收容複數片晶圓…之 晶圓匣盒C的晶圓匣盒载置台212。圖示之範例中, 晶圓匣盒載置台212可載置複數(例如3個)晶圓匣盒 搬送室211與共通搬送部2〇1係透過可真空抽氣 之2個加載互鎖(load-lock)装置213a、213b而相互連 共通搬送部201具有例如從上方觀看係形成為略 多角形(圖不之範例中為六角形)之可密閉構造的搬送
邊搬送晶圓W之結構。
hja。蝕刻裝置202、電 。蝕刻裝置202、電漿成獏裝置2〇3 、触刻裝置 201250775 204、灰化裝置205及加載互鎖裝置213b、213a從俯 視方向觀之係順時針方向地依序併排,且相對於搬送 室腔室214的6個側面部而分別呈對向地加以配置。 此外,有關電漿成膜裝置203的結構將於後述中 詳加說明。又’其他的處理裝置(蝕刻裝置2〇2、2〇4, 灰化裝置205)則使用一般的裝置即可,而省略其結構 的說明。 接下來,說明上述電漿成膜裝置203的結構。此 外,本實施型態之電漿成膜裝置203係使用RLSA(輻 射狀槽孔天線;Radial Line Slot Antenna)來產生電樂:之 CVD(Chemical Vapor Deposiotion)裝置。 電毅成膜裝置203係如圖6所示般地具備有例如 上面具有開口之有底圓筒狀處理容器230。處理容器 230係由例如鋁合金所形成。又,處理容器230為接 地狀態。處理容器230底部的略中央部係設置有例如 用以載置晶圓W之载置台231。 載置台231係内建有例如電極板232,電極板232 係連接至設置於處理容器230外部之直流電源233。 藉由該直流電源233來使载置台231表面產生靜電 力,便可將晶圓W靜電吸附在載置台231上。此外, 電極板232亦可連接至例如偏壓用高頻電源(未圖示)。 處理容器230的上部開口係透過例如用以確保氣 密性之Ο形環等密封材240而設置有介電體窗241。 藉由該介電體窗241來將處理容器230内封閉。介電 12 201250775 體窗241的上部係設置有供應電漿產生用微波之輻射 狀槽孔天線242。此外,介電體窗241係使用例如氧 化鋁(Ai2〇3)。此情況下,介電體窗241便會對於乾式 清潔中所使用的三氟化氮(NF3)氣體具有耐受性。又, 為了更加提高對於三氟化氮氣的耐受性,亦可將氧化 紀(Y2〇3)被覆在介電體窗241的氧化鋁表面。 輻射狀槽孔天線242係具備有下面具有開口之略 圓筒狀天線本體250。天線本體250下面的開口部係 設置有形成有多個槽孔之圓盤狀槽孔板251。天線本 體250内的槽孔板251的上部係設置有由低損失介電 體材料所形成的介電體板252。天線本體25〇上面係 連接有連通於微波振盪裝置253之同軸導波管254。 微波振盪裝置253係設置在處理容器23〇外部,可對 輻射狀槽孔天線242振盪特定頻率(例如2 45GHz)的 微波。藉由此結構,則從微波振盪裝置253所振盪之 微波便會被傳遞至輕射狀槽孔天線242 Θ,且在介電 體板252被壓縮而波長變短t,在槽孔板251產生圓 偏波’再從介電體窗241朝向處理容器23〇内被放射。 處理容H 230内的载置台231與輻射狀槽孔天線 242之間係設置有例如略平板形狀的原料氣體供應構 U體260。原料氣體供應構造體26〇射卜形從俯視方 向觀之係形成為至少較晶gj w的直徑要大之圓形狀。 藉由該原料氣體供應構造體260,則處理容器230内 便會被區劃成輪射狀槽孔天線242側的電滎生成區域 13 201250775 R1與载置台231側的原料氣體解離區域R2。此外’ 原料氣體供應構造體260係使用例如氧化鋁。此情況 下’原料氣體供應構造體260便會對於乾式清潔中所 使用的三氟化氮氣具有耐受性。又,為了更加提高對 於三氟化氮氣的财受性,亦可將氧化記被覆在原料氣 體供應構造體260的氧化銘表面。 原料氣體供應構造體260如圖7所示’係由在同 一平面上配置為略格子狀之一連串的原料氣體供應管 261所構成。原料氣體供應管261從軸方向觀之,其 縱剖面係形成為方形。原料氣體供應管261彼此的間 隙係形成有多個開口部262。則原料氣體供應構造體 260上側的電漿生成區域ri所生成之電漿與自由基便 可通過該開口部262而進入至載置台231側的原料氣 體解離區域R2。 原料氣體供應構造體260之原料氣體供應管261 的下面係如圖6所示般地形成有多個原科氣體供應口 263°该等原料氣體供應口 263係均等地配置在原料氣 體供應構造體260面内。原料氣體供應管261係連接 有連通至處理容器230外部所設置的原料氣體供應源 264之氣體管26^原料氣體供應源264係個別地封入 有例如作為原料氣體之矽烷(siH4)氣體與氫(H2)氣 體。氣體管265係設置有閥體266及流量控制器267 ^ 藉由此結構,便可從原料氣體供應源264經由氣體管 265來將特定流量的矽烷氣體與氫氣分別導入至原料 14 201250775 氣體供應管261 m等魏諸與氫氣會從各 原料氣體供應口 263朝向下方的原料氣體解離區域R2 被供應。 覆蓋電衆生成區域R1㈣外周面之處理容器23〇 的内周面係形成有用以供應成為電槳的原料之電漿激 發用氣體之第1電漿激發用氣體供應口 27〇。第工電 漿激發用氣體供應口 270係沿著例如處理容器23〇的 内周面而形成於複數雜處。第1 ft激發用氣體供 應口謂係連接有貫穿例如處理容器230 _壁部, =通於處理容器230外部所設置的第i電毅激 m 電水激發用氣體供應管272。 ^ j激發用氣體供應管奶係設置有闕體奶及 流篁控制器274。藉由此处 量的《激發職體供,= 赠將特定流 成區域心。本實施;理容器23G_電毀生 應源功係封入有作為::,第1讓發用氣體供 氣體。 馬电焱激發用氣體之例如氬(Ar) 原料氣體供應構造體 有與例如該原料氣體供庳椹0上面係層積而配置有具 平板形狀的電聚激發用;相同的結構之略 發用氣體供應構造體2 〃應構造體28G。電毅激 子狀之第2電毁激發^由如圖8所示般配置為格 電毁激發用氣體供應構;^供應管281所構成。此外, 此情況下,電漿激發^ 280係使用例如氧化铭。 乳肢供應構造體280便會對於 15 201250775 乾式清潔中所使用的三氟化氮氣具有耐受性。又,為 了更加向對於三氟化氮氣的耐受性,亦可將氧化釔被 覆在電漿激發用氣體供應構造體28〇的氧化鋁表面。 第2電漿激發用氣體供應管281的上面係如圖6 所示般地形成有複數個第2電漿激發用氣體供應口 282。該等複數第2電漿激發用氣體供應口 282係均等 地配置在電漿激發用氣體供應構造體28〇面内。藉 此’便可從下側朝上方來對電漿生成區域R1供應電漿 激發用氣體。此外,本實施型態中,此電漿激發用氣 體為例如氬氣。又,除了氬氣以外,亦可從電漿激發 用氣體供應構造體280來對電漿生成區域R1供應作為 原料氣體之氮氣(N2)。 格子狀之第2電漿激發用氣體供應管281彼此的 間隙係形成有開口部283,則電漿生成區域R1所生成 之電毁與自由基便可通過電漿激發用氣體供應構造體 280與原料氣體供應構造體26〇而進入至下方的原料 氣體解離區域R2。 第2電漿激發用氣體供應管281係連接有連通於 處理容器230外部所設置的第2電漿激發用氣體供應 源284之氣體管285。第2電漿激發用氣體供應源284 係個別地封入有例如作為電漿激發用氣體之氬氣與作 為原料氣體之氮氣。氣體管285係設置有閥體286及 流量控制器287。藉由此結構,便可從第2電漿激發 用氣體供應口 282來對電漿生成區域R1分別供應特定 2〇125〇77 流量的氮氣與氬氣。 此外’上述肩料氣體與電漿激發 發明的處理氣體。 ’、-係構成本 處理容器230的底部之挾置有載置a 係設置有用以將處理容器230内的環/·的兩側 氣口 290。排氣口 290係連接有連通=
等排綱291之排氣管说。藉由從該;;:幫: 的排氣’便可將處理容器230内維持在 如後述的20Pa〜40Pa。 1 J 以上的基板處理系統^如圖】所示般 控制裝置300。控制裝置3⑻係例如電腦,結有= 圖示Ρ程式收容部係收容有執行基板處 在例如電腦可讀取之硬碟_、軟碟(FD)、光^^ 磁先碟_)、記憶卡等可被電腦讀取的記憶媒體,而 可由S玄記憶媒體安裝至控制裝置3〇〇。 接下來’針對上述方式所構成之基板處理系統1 :進行的晶圓處理加以說明。圖9係顯示晶圓處理的 要步驟之流程圖。圖1Q係概略顯示晶圓處理各步驟 :之晶圓W的狀態。此外,如圖1()⑷所示般地藉由 ς反處理系統丨所處理之晶圓1上係預絲成有被處 膜400。1處理膜4〇〇為上述之例如聚石夕膜。 首先,晶圓w會被搬送至第丨處理部u的塗佈 處理裝置20。在塗佈顯影處理裝置2〇巾,係藉 17 201250775 由晶圓搬送裝置51,來將一片晶圓W從晶圓匣盒載置 台40上的晶圓匣盒〇内取出,再搬送至處理站台31 之第3區塊G3的例如傳遞裝置83。 接下來’晶圓W會藉由晶圓搬送裝置100搬送至 第2區塊G2的熱處理裝置70,而受到溫度調節。之 後晶圓W會藉由晶圓搬送裝置100搬送至第1區塊 G1的反射防止膜形成裝置61,而如圖10(a)所示般地 於晶圓W上形成有反射防止膜401。之後晶圓W會被 搬送至第2區塊的熱處理裝置70 ’而受到加熱及 溫度調節’之後再被返回至第3區塊G3的傳遞裝置 83。 接下來,晶圓W會藉由晶圓搬送裝置120而被搬 送至相同的第3區塊G3的傳遞裝置84。之後晶圓W 會藉由晶圓搬送裝置1〇〇搬送至第2區塊G2的附著 裝置71,而受到附著處理。 之後’晶圓W會藉由晶圓搬送裝置100搬送至光 阻塗佈裝置62,而在旋轉中的晶圓w上塗佈光阻液, 且在晶圓W上形成有光阻臈。之後,晶圓w會藉由 晶圓搬送裝置100搬送至熱處理裝置70,而受到預烘 烤處理。之後晶圓W會藉由晶圓搬送裝置1〇〇而搬送 至第3區塊G3的傳遞裝置85。 接下來’晶圓W會藉由晶圓搬送裝置1〇〇被搬送 至周邊曝光裝置72,來對晶圓w的外周部進行曝光處 理。之後晶圓w會藉由晶圓搬送裝置100被搬送至第
1S 201250775 3區塊G3的傳遞裝置86。 接下來,晶圓W會藉由晶圓搬送裝置120被搬送 至傳遞裝置82,再藉由往復搬送裝置110被搬送至第 4區塊G4的傳遞裝置92。 之後,晶圓W會藉由介面站台32的晶圓搬送裝 置130被搬送至曝光裝置21,而受到曝光處理。 接下來,晶圓W會藉由晶圓搬送裝置130而從曝 光裝置21被搬送至第4區塊G4的傳遞裝置90。之後, 晶圓W會藉由晶圓搬送裝置100被搬送至第2區塊 G2的熱處理裝置70,而受到曝光後烘烤處理。之後, 晶圓W會藉由晶圓搬送裝置100被搬送至顯影裝置 60,而受到顯影。於顯影結束後,晶圓W會藉由晶圓 搬送裝置100被搬送至熱處理裝置70,而受到後烘烤 (post-bake)處理。 之後,晶圓W會藉由晶圓搬送裝置100被搬送至 第3區塊G3的傳遞裝置80,之後再藉由晶圓匣盒站 台30的晶圓搬送裝置51被搬送至特定晶圓匣盒載置 部41的晶圓匣盒C。如此地,便結束一連串的光微影 步驟。然後,便會如圖10(a)所示般地於晶圓W上形 成有光阻圖案402(圖9之步驟S1)。 在第1處理部11中,當晶圓W上形成有光阻圖 案402後,便將收容有該晶圓W之晶圓匣盒C從塗佈 顯影處理裝置20搬出,接著再被搬送至第2處理部 12。 19 201250775 210來H里:二2中’首先’係藉由晶圓搬送機構 =取出:晶圓1^載置台212上的晶圓 二;般=二至加載顺 被搬运至加載互鎖裝置213a内後, 213a内便會被密閉而減壓。 乂 肉盥缸料认丄尸r 傻使加載互鎖裝置213a ==而為減壓後的狀態(例如略真空狀 ί槿215达决至Γ至214内相連通。然後,藉由晶圓搬送 2 _ W從加載互鎖裝置213a搬出,再 搬送至搬送室腔室214内。 被搬至搬送室腔室214内的晶圓 ,圓搬送機構215而被搬送至姓刻裝置2〇2。^裝 置202中係如圖10(b)所讀地修飾(trimming)晶圓W 上的光阻圖案402,來使其線寬變細(圖9之步驟S2)。 又,同時地以經修飾後之光阻圖案402作為遮罩,來 麵刻晶圓w上的反射防止膜彻。然後,被處理膜4〇〇 上便會形成有反射防止膜4〇1的圖案4〇3(以下,有稱 作「反射防止膜圖案403」的情況〇 (圖9之步驟S3)。 此外,此光阻圖案402的修飾與反射防止膜4〇1的蝕 刻可藉由使用例如氧電漿等之電漿蝕刻來進行。又, 5亥等光阻圖案402與反射防止膜圖案403係構成本發 明之有機膜的圖案。 之後’晶圓W會藉由晶圓搬送機構215被返回至 椒送室腔室214内,接著再搬送至電漿成臈裝置203。 電漿成膜裝置203中係藉由例如CVD法,而如圖10(c) 20 201250775 所示般地於光阻圖案術上成财氮化膜撕(圖9之 步驟S4)。此外,該電漿成臈裝置2〇3中之矽氮化膜 404的成膜方法將於後述中詳加說明。 、、之後,利用晶圓搬送機構215來將晶圓w返回至 搬送室腔室214内,接著再搬送至制裝置204。蚀 刻裝置204令係如圖10⑹所示般地,使石夕氮化膜404 1堇殘留於光阻圖案402及反射防止膜圖案403的側壁 部:k來钮刻該矽氮化膜4〇4(圖1〇之步驟S5)。此外, 上述蝕刻係使用例如cf4、C4f8、CHF3、CH3f、CH2f2 等CF系氣體與八1·氣體等的混合氣體,或依需要而在 該混合氣體添加氧之氣體等來進行。 之後,利用晶圓搬送機構215來將晶圓W返回至 搬送室腔室214内,接著再搬送至灰化裝置2〇5。灰 化裝置205中係藉由使用例如氧電漿等之灰化等,來 如圖14(d)所示般地去除光阻圖案402與反射防止膜圖 案403。然後’被處理膜400上便會形成有矽氮化膜 404的圖案405(以下,有稱作「矽氮化膜圖案4〇5」的 情況。)(圖9之步驟S6)。 之後,利用晶圓搬送機構215來將晶圓W返回至 搬送室腔室214内,接著再搬送至加載互鎖室213b 内。之後,晶圓W會藉由晶圓搬送機構210而被收容 在特定的晶圓E盒C。之後,將收容有晶圓W之晶圓 E盒C從第2處理部12搬出,便結束一連串的晶圓處 理。 21 201250775 接下來,針對上述步驟S4中,電漿成膜裝置203 所進行之矽氮化膜404的成膜方法加以說明。 首先,例如當電漿成膜裝置203起動時,係如被 供應至電漿生成區域R1内的氬氣濃度為均句般地來 調整從第1電漿激發用氣體供應口 270所供應之氬氣 的供應流量與從第2電漿激發用氣體供應口 282所供 應之氬氣的供應流量。此供應流量的調整係在例如使 排氣裝置291稼動,而於處理容器230内形成有與實 際成膜處理時相同的氣流之狀態下,從各電襞激發用 氣體供應口 270、282供應已被設定為適當供應流量之 鼠氣。然後,在此供應流量設定下,實際地對試驗用 的晶圓施予成膜,並檢查該成膜是否已在晶圓面内均 勻地進行。右電毅生成區域R1内的氬氣濃度為均勻之 情況,則表示晶圓面内的成膜已均勻地進行,若檢查 結果為成膜在晶圓面内並未均勻地進行之情況,則改 變各氬氣供應流量的設定,且再次對試驗用晶圓施予 成膜。重複上述來設定自各電漿激發用氣體供應口 270、282的供應流量,直到成膜已在晶圓面内均^地 進行且電漿生成區域R1内的氬氣濃度成為均勻。 如上述般設定各電漿激發用氣體供應口 2 7 〇、2 8 2 的供應流量後,電漿成膜裝置203中之晶圓w的成膜 處理便會開始。首先,晶圓W會被搬送至處 〇 内,且吸附保持於載置台231上。此時,晶圓w的溫 度係維持在loot以下,例如5(rc〜100〇c。接著,藉 22 201250775 由排氣裝置291來開始處理容器230内的排氣,而將 處理容器230内壓力減壓至特定壓力(例如 20Pa〜40Pa),並維持該狀態。 此處,發明人等經過再三評估後,結果得知若處 理容器230内壓力低於20Pa’則離子的能量便會變 大,而有無法在晶圓W上適當地成膜石夕氮化膜之虞。 於是’便如上述地將處理容器230内壓力維持在 20Pa〜40Pa。 當處理容器230内被減壓後,從側邊的第丨電聚 激發用氣體供應口 270將氬氣,並且從下方的第2電 漿激發用氣體供應口 282將氮氣與氬氣供應至電漿生 成區域R1内。此時,電漿生成區域R1内的氬氣濃度 係在電漿生成區域R1内維持為均等。又,氮氣係以例 如64sccm的流量來供應。從輻射狀槽孔天線242朝向 正下方的電漿生成區域R1,會以例如2.45GHz的頻率 放射2.5kW〜3.0kW功率的微波。藉由該微波的放射, 則氬氣便會在電漿生成區域R1内被電漿化,而氮氣則 會被自由基化(或離子化)。此外,此時,朝下方行進 的微波係會在電漿激發用氣體供應構造體28〇反射, 而滯留在電漿生成區域R1内。其結果,便會在電漿生 成區域R1内生成高密度的電毁。 電聚生成區域R1内所生成之電漿與自由基會通 過電黎激發用氣體供應構造體28〇及原料氣體供應構 造體260而進入至下方的原料氣體解離區域R2内。原 23 201250775 料氣體解離區域R2係從原料氣體供應構造體260的各 原料氣體供應口 263供應有矽烷氣體與氫氣。此時, 石夕烧氣體係以例如18seem的流量來供應,氫氣係以例 如21sccm的流量來供應。此外,此氫氣的供應流量係 如後述般依矽氮化膜404的膜特性來設定。矽烷氣體 與氫氣會因分別從上方進入的電漿粒子而解離。然 後’會因該等自由基與自電漿生成區域R1所供應之氮 氣的自由基’而在晶圓W上沉積矽氮化膜404。
之後’矽氮化膜404的成膜持續進行而在晶圓W 上形成有特定厚度的矽氮化膜404後,便停止微波的 放射或處理氣體的供應。之後,將晶圓W從處理容器 230搬出而結束一連串的電漿成膜處理。如此地,晶 圓w上便會成膜有100MPa以下低應力的矽氮化膜 404。 此處’發明人等經過再三評估後,結果得知藉由 上述的電t成膜處理而於晶圆W上成膜矽氮化膜404 時’若使用含有矽烷氣體、氮氣及氫氣之處理氣體的 話,便可提高石夕氮化膜4〇4的膜特性。 圖11係顯示使用上述實施型態之電漿成膜方 法,而改變處理氣體中之氫氣的供應流量情況下,矽 氮化膜404相對於氟酸之濕式蝕刻率的變化樣態。此 外此時’石夕燒氣體的供應流量為igsccm,氫氣的供 應流量為2lsccm。又,電漿成膜處理中,晶圓w的 溫度為100°C。 24 201250775 參照圖11,可得知藉由在含有石夕烧氣體與氮氣之 處理氣體巾更添加氫氣,則錢化膜相對於默酸 的濕式蝕刻率便會降低。於是,藉由處理氣體中的氫 氣’則魏化膜4G4的_度便會提升,且魏化膜 404的膜質會提升。又,傾化膜404的階梯覆蓋率 亦會提升。再者’亦可得知錢化膜404的折射率會 提高例如2.㈣.卜而且,隨著氫氣的供應流量的增 加:矽$化膜404相對於氟酸的濕式蝕刻率會降低。 於疋藉由彳工制氫軋的供應流量,便可控制石夕氮化膜 404的濕式姓刻率,從而可控制梦氮化膜彻的膜特 性。 圖12係顯示使用上述實施型態之電漿成膜方 法,而改變處理氣體中之氫氣的供應流量情況下,矽 氮化膜姻之膜應力的變化樣態。此外,此時,石夕燒 氣體的供應流量為18seem,氫氣的供應流量為 21sccm。又,電漿成膜處理中,晶圓W的溫度為100 V。 ,照圖12,可得知藉由在含有矽烷氣體與氮氣之 處理氣體t更添加氫氣,财氮化膜的膜應力會 ,負方向側(壓縮側)改變。而且,隨著氫氣的供應流 量增加^錢化膜404的膜應力會減少。於是,藉由 t制氫氣的供應流量,便可將⑦氮錢4()4的膜應力 控制在lOOMPa以下,從而可控制石夕氮化膜4〇4的膜 特性。此外’錢化膜4G4之膜應力的下限值並未特 25 201250775 別限定,該膜應力只要大於OMPa但為1 〇〇MPa以下 即可。 如上所述,依據本貫施型態,由於步驟S4中係在 維持晶圓W溫度為loot:以下的低溫之狀態下形成矽 氮化膜404,因此可避免光阻圖案402與反射防止膜 圖案403受到損傷。又,由於矽氮化膜404具有l〇〇MPa 以下的低應力,因此在步驟S5中,光阻圖案402與反 射防止膜圖案403便不會變形。再者,縱使在步驟S6 中去除光阻圖案402與反射防止膜圖案403後,而矽 氮化膜404仍會維持特定形狀。於是,便可將當姓刻 晶圓W上的被處理膜400時作為遮罩之矽氮化膜4〇4 適當地形成為特定圖案。 又,依據本實施型態,藉由控制氫氣的供應流量, 便可控制矽氮化膜404的濕式蝕刻率或膜應力等膜特 性。 再者’本實施型態中,係使用從輻射狀槽孔天線 242所放射之微波來生成電漿。在此,發明人等經過 再三評估後,結果得知當處理氣體含有矽烷氣體、氮 氣及氫氣的情況,例如圖13所示般地,則微波的功率 與石夕氮化膜404的膜應力便會具有略呈比例的關係。 於是’依據本實施型態,亦可藉由控制微波的功率來 控制矽氮化膜404的膜應力。 在此’過去有使用 ALD(Atomic Layer Deposiotion) 法來批次(batch)式地進行矽氮化膜404的成膜處理之 26 h况。使用該ALD法於本實施型態之基板處理系統i 的情況,則每當於晶圓W上成膜矽氮化膜404時,便 必頊將該晶圓W暫時從基板處理系統i搬出。於是, =圓處理的產能便會降低。相對於此,本實施型態中, 电漿成膜裝置203係配置在基板處理系統丨的第2處 理部内,且該電漿成膜裝置2〇3中係使用cVD法 來枚葉式地進行成膜處理。是以,依據本實施型態, 則可提高晶圓處理的產能。 以上的實施型態之電漿成膜裝置2〇3中,雖係從 原料氣體供應構造體26〇供應矽烷氣體與氫氣,而從 電聚激發帛氣體供應構造體供減氣與氬氣,但 ^氣亦可從電漿激發用氣體供應構造體28〇被供應。 或者,氫氣亦可從原料氣體供應構造體26〇與電漿激 么用氣體供應構造體280兩者被供應。上述任一情況 下,只要如上所述地控制氫氣的供應流量,便可控制 石夕氮化膜404的膜特性。 〜,I 田*1工〜/ Ί ϋ联 q 的膜應力時’雖係控制處理氣體中的氫氣供應流量, ,膜應力的控制方法並未限定於本實施型態。發明人 等經過再三評估後,結果得知藉由控制例如石夕 供應流讀氮氣供應流量的比率,便可控制 404的膜應力。 又’以上的實施型態中, 但只要是具有氮原子之氣體 處理氣體雖係含有氮氣, ’便未限定於此。例如處 27 201250775 理氣體亦可含有氨氣(nh3)。 又,以上的實施型態之電漿成膜裝置2〇3中,雖 係藉由來自輻射狀槽孔天線242的微波來生成電漿, 但該電漿的生成並未限定於本實施型態。作為電漿亦 可使用例如CCP(電容耦合電漿)、ICP(感應耦合電 漿)、ECRP(電子迴旋共振電漿;Eiectrori cydotrcm Resonance Plasma)、HWP(螺旋波激發電漿;Helic〇n Wave Plasma)等。上述任一情況下,由於矽氮化膜4〇4 的成膜係在晶圓W的溫度為1〇〇。(:以下之低溫環境下 進行’因此較佳係使用高密度的電漿。 又’以上的實施型態中,雖係使用石夕氮化膜404 來作為蝕刻被處理膜4〇〇時的遮罩,但亦可使用例如 石夕氧氮化膜(SiON膜)。此情況下,處理氣體亦係在上 述石夕烧氣體 '氮氣及氫氣更添加有氧氣。然後,發明 人等經過再三評估後,結果確認了縱使將本發明應用 於石夕氧氮化膜,而仍可獲得上述效果。 又’以上的實施型態中,雖係針對使用聚石夕膜來 作為被處理膜4〇〇的情況加以說明,但被處理膜4〇〇 亦可使用例如非晶矽膜、矽氧化膜(Si〇2膜)、TE〇s膜 等其他的膜。矽氮化膜404相較於以往所使用的石夕氧 化膜’相對於被處理膜400的選擇比較高。於是,當 使用矽氮化膜404作為遮罩的情況,則可被蝕刻的被 處理膜4〇〇之適用範圍便較廣。 又’以上的實施型態中,雖係於步驟S6中去除光 28 201250775 阻圖案402與反射防止膜圖案403,但亦可於步驟% 後去除光阻圖案402。亦即,如圖14⑷所示般地於晶 圓W上形成光阻圖案402後(圖9之步驟S1),再修飾 光阻圖案402(圖9之步驟S2)且蝕刻反射防^膜 4〇1(圖9之步驟S3)。之後,如圖14(b)所示般地去除 光阻圖案402 ’便會在晶圓W的被處理膜4〇〇上形成 有作為有機膜的圖案之反射防止膜圖案4〇3。之後, 如圖14(c)所示般地於反射防止膜圖案4〇3上成膜矽氮 化膜404後(圖9之步驟S4) ’如圖14⑷所示般地飯刻 該石夕膜404(圖9之步驟S5),且去除反射防止膜圖案 403 (圖9之步驟S6)。因此本實施型態中,亦可在被 處理膜400上適當地形成矽氮化膜圖案405。此外, 該等步驟S1〜S6由於與上述實施型態相同,故省略詳 細說明。 以上的實施型態中,亦可在步驟S6後測量矽氮化 膜圖案405的尺寸。此情況下,例如圖15所示,係在 弟2處理部12配置有尺寸測量裝置500。尺寸測量裝 置500係配置在例如共通搬送部201的搬送室腔室214 外側,從俯視方向觀之係順時針方向地配置在灰化裝 置205旁邊。圖示之範例中,第2處理部12亦配置有 後述蝕刻裝置510。此外,尺寸測量裝置500的配置 不限於本實施型態,而可將尺寸測量裝置500配置在 任意位置處。例如亦可將尺寸測量裝置500鄰接於搬 送室211而配置。此情況下,尺寸測量裝置500係在 29 201250775 大氣氛圍中測量矽氮化膜圖案405的尺寸β 尺寸測量裝置500係使用例如散射測量法 (Scatterometry)來測量石夕氮化膜圖案405的尺寸。散射 測量法係使得藉由將光線照射在測量對象(晶圓W)上 的矽氮化膜圖案405所檢測出之晶圓面内的光強度分 佈,與預先記憶之假設的光強度分佈匹配(matching), 來將符合光強度分佈之假設的矽氮化膜圖案的尺寸推 定為實際的石夕氮化膜圖案405的尺寸之方法。此外, 本實施型態中’矽氮化膜圖案405的尺寸雖係測量例 如矽氮化膜圖案405的線寬,但亦可測量矽氮化膜圖 案405的高度等其他尺寸。 此情況下,在步驟S6中成膜有矽氮化膜圖案4〇5 =晶圓w係藉由晶圓搬送機構215而被搬送至尺寸測 ,裝置5〇0。尺寸測量裝i 5〇〇巾係藉由上述散射測 量法來測量矽氮化膜圖案4〇5的線寬。 尺寸測量裝置500的測量結果會被輸出至例如控 =裝置300。控制裝£ 3〇〇在所測量之石夕氮化膜圖案 ^的線寬非為期望線寬的情況,則會根據該測量结 漿成膜裝置20”之成膜處理的處理 C晶^^:正,氣的供應流量、處理 電聚成膜裝置203的處理條件 ::此 處上理〜 更了在曰曰圓W上形成特定線寬的石夕氮化膜圖案秘。 30 201250775 又’亦可提高作為產品之半導體裝置的良率。 此外,以上的實施型態中,雖係根據尺寸測量裝 置500中之矽氮化膜圖案4〇5的尺寸測量結果來補^ 電漿成膜裝置203的處理條件,但亦可補正其他的蝕 刻裝置202、204或灰化裝置205、第!處理部u中 之各處理裝置的處理條件。 又,以上的實施型態中,雖係在尺寸測量裝置5〇〇 中測量矽氮化膜的圖案405的尺寸,但亦可在步驟S2 中測量經修飾後之光阻圖案402的尺寸(或步驟S3中 被蝕刻後之反射防止膜圖案4〇3的尺寸)。此外,本實 施型態中,光阻圖案402的尺寸雖係測量例如光阻g 案402的線寬,但亦可測量光阻圖案4〇2的高度等其 他尺寸。 ,、 然後’尺寸測量裝置500中,係在測量光阻圖案 402的線寬後,根據該測量結果來補正控制裝置3^ 中蚀刻裝置202或第1處理部^中之各處理裝置的處 理條件。此情況下,由於該等處理條件亦會受到反g 控制,因此可以補正後的處理條件來適當地處理後^ 的晶圓w。此外,尺寸測量裝置500中之光阻圖案4〇1 的測量方法由於與上述實施型態中之矽氮化膜圖案 405的尺寸測量方法相同’故省略說明。 如以上實施型態中的說明,於晶圓w的被處理膜 400上成膜石夕氮化膜圖案405後,再以該石夕氮化膜圖 案4〇5作為遮罩來蝕刻被處理膜4〇〇。 201250775 此情況下,被處理膜400的蝕刻係例如圖15所示 般地在蝕刻裝置510中進行。蝕刻裝置510係配置在 例如基板處理系統1的第2處理部12。具體來說,名虫 刻裝置510係配置在例如共通搬送部201的搬送室腔 室214外侧,從俯視方向觀之係順時針方向地配置在 尺寸測量裝置500旁邊。此外’蝕刻裝置510使用一 般的裝置即可,而省略其結構的說明。 然後,在步驟S6中成膜有矽氮化臈圖案405之晶 圓W會藉由晶圓搬送機構215而被搬送至蝕刻裝置 510。蝕刻裝置510中係以矽氮化膜圖案405作為遮罩 來紐刻被處理膜400,而如圖16所示般地於晶圓w上 形成有被處理膜400的圖案520(以下,有稱作「被處 理膜圖案520」的情況)。該蝕刻係使用例如ηβγ氣體 等來進行。如此地製造半導體裝置。 依據本實施型態,由於晶圓W上會適當地形成有 矽氮化膜圖案405,故亦可於晶圓W上適當地形成被 處理膜圖案520。是以,可提高半導體裝置的良率。 此外’本實施型態中’蝕刻裝置510雖係配置在 基板處理系統】内,但亦可配置在基板處理系統ι外。 以上,雖已參照添附圖式來加以說明本發明較佳 實施型態,但本發明未限定於上述實施㈣」本發明 所屬技術領域中具通常知識者應當可在申請專利範圍 所記載之範如,思及各種改變例或修正例,且 瞭該等#然亦屬於本發明之技術制。本發明不限於 32 ^實施㈣而可有各種樣態。本發明亦可適用於基 ^半導體晶圓以外之FPD(平板顯示器)用玻璃基 、光罩用遮罩標記等其他基板的情況。 ^圖式簡單說明】 / 1係概略顯示用卩實施本實施型態之圖案形成 去的基板處理系統結構之俯視圖。 圖2係概略顯示第丨處理部的結構之俯視圖。 圖3係顯示第1處理部的結構的概略之側視圖。 圖4係顯示第1處理部的結構的概略之側視圖。 圖5係概略顯示第2處理部的結構之俯視圖。 圖6係顯示電漿成膜裝置結構的概略之縱剖視 圖7為原料氣體供應構造體之俯視圖。 圖8為電漿激發用氣體供應構造體之俯視圖。 E1 9係顯示晶圓處理的各步驟之流程圖。 圖10係概略顯示晶圓處理各步驟中的晶圓狀熊 ,規明圖’(a)係顯示形成有光阻圖案之樣態,(b)係= 7光阻圖案經修飾(trimming),且反射防止膜被蝕刻$ 勺樣態,(c)係顯示成膜有矽氮化膜之樣態,( <_ 形成有矽氮化膜圖案之樣態。 、’”、不 圖11係顯示使用本實施型態之電漿成膜方法 情況下,氮氣供應流量與矽氮化膜濕式蝕刻率的關仡 33 201250775 圖12係顯示使用本實施型態之電漿成膜方法的 情況下,氮氣供應流量與矽氮化膜膜應力的關係之圖 表。 圖13係顯示使用本實施型態之電漿成膜方法的 情況下’微波功率與矽氮化膜膜應力的關係之圖表。 圖14係概略顯示其他實施型態之晶圓處理各步 驟中的晶圓狀態之說明圖’(a)係顯示形成有光阻圖案 之樣態,0)係顯示光阻圖案經修飾,且反射防止膜被 姓刻後的樣態’(c)係顯示成膜有;g夕氮化膜之樣態,(d) 係顯示形成有矽氮化膜圖案之樣態。 .圖15係概略顯示其他實施型態之第2處理部的結 構之俯視圖。 圖16係顯示晶圓上形成有被處理膜的圊案之樣 態之說明圖。 【主要元件符號說明】 1 基板處理系統 11 第1處理部 12 第2處理部 20 塗佈顯影處理裝置 21 曝光裝置 202 蝕刻裝置 203 電漿成膜裝置 204 蝕刻裝置 34 205201250775
242 260 263 270 280 282 290 300 400 401 402 403 404 405 500 510 520 R1 R2 W 灰化裝置 輻射狀槽孔天線 原料氣體供應構造體 原料氣體供應口 第1電漿激發用氣體供應口 電漿激發用氣體供應構造體 第2電漿激發用氣體供應口 排氣口 控制裝置 被處理膜 反射防止膜 光阻圖案 反射防止膜圖案 矽氮化膜 矽氮化膜圖案 尺寸測量裝置 蝕刻裝置 被處理膜的圖案 電漿生成區域 原料氣體解離區域 晶圓 35

Claims (1)

  1. 201250775 七、申請專利範圍: i 一種圖案形成方法,係形成當蝕刻基板上的被 處理膜時成為遮罩的特定圖案之圖案形成方法’其具 有以下步驟: 於基板的被處理膜上形成有機膜圖案之有機膜圖 案形成步驟; 之後,於該有機膜圖案上成膜矽氮化膜之成膜步 驟;以及 之後,使該矽氮化膜僅殘留於該有機膜圖案的侧 壁部般來蝕刻該矽氮化膜後,去除該有機膜圖案,而 於基板的被處理膜上形成該矽氮化膜的該特定圖案之 矽氮化膜圖案形成步驟; 其中該成膜步驟係在維持基板溫度為1〇〇〇C以下 之狀態下,激發處理氣體而生成電漿,並藉由該電漿 來進行電漿處理’而形成具有l〇〇]y[Pa以下的膜應力 之矽氮化膜。 2·如申凊專利範圍第1項之圖案形成方法,其中 該處理氣體係包含石夕烧氣體、具有氮原子之氣體及氮 氣; 該成膜步驟中係控制該氣氣的供應流量,來控制 该矽氮化膜的膜應力。 項之圖案形成方法,其中 及具有氮原子之氣體; $夕境氣體之供應流量與該 3.如申請專利範圍第丄 s亥處理氣體係包含砂院氣體 該成膜步驟中係控制該 36 201250775 具有氮原子之氣體之供應流量的比率,來控制該矽 &膜的膜應力。 4.如申請專利範圍第1項之圖案形成方法,其中 於該成膜步驟中,處理氛圍係維持在2〇Pa〜4〇Paf 5·如申請專利範圍第1項之圖案形成方法,其中 於該成膜步财,該電㈣藉丨微絲激發該處理氣 體所生成。 〃 6. 如申請專利範圍第丨項之圖案形成方法,其中 於該矽氮化膜圖案形成步驟後,係測量該矽氮化膜圖 案的尺寸,並根據該測量結果來補正該成獏步驟的處 理條件。 7. 如申請專利範圍第1項之圖案形成方法,其中 於該有機膜圖案形成步驟後,係測量該有機膜圖案的 尺寸,並根據該測量結果來補正該有機膜圖案形成步 驟的處理條件。 8·如申請專利範圍第1項之圖案形成方法,其中 於該有機膜圖案形成步驟中,係對基板進行光微影處 理,而於該基板的被處理膜上形成光阻圖案; 之後,修飾该光阻圖案,且蝕刻該光阻圖案下層 的反射防止膜’來形成該光阻圖案及該反射防止膜圖 案而作為該有機膜圖案。 9.如申請專利範圍第1項之圖案形成方法,其中 於該有機Bit形成步驟中’係對基板進行級影處 理,而於該基板的被處理膜上形成光阻圖案; 37 201250775 之後,修飾該光阻圖案,且蝕刻該光阻圖案下層 的反射防止膜; 之後,去除該光阻圖案,來形成該反射防止膜圖 案而作為該有機膜圖案。 ίο.—種半導體裝置的製造方法,其係進行圖案形 成方法而於基板的被處理膜上形成矽氮化膜圖案後, 以該氮化矽膜圖案作為遮罩來蝕刻基板上的被處理膜 而製造半導體裝置; 其中該圖案形成方法具有以下步驟: 於基板的被處理膜上形成有機膜圖案之有機膜圖 案形成步驟; 之後,在維持基板溫度為l〇〇°C以下之狀態下, 激發處理氣體而生成電漿,並藉由該電漿來進行電漿 處理,而於該有機膜圖案上成膜具有1〇〇MPa以下膜 應力的該矽氮化膜之成膜步驟;以及 之後’使該石夕氮化膜僅殘留於該有機膜圖案的侧 壁部般來㈣該魏化膜後,去除該有機膜圖案,而 於基板的被處理膜上形賴錢化膜的該較 碎氮化膜圖案形成步驟。 38
TW101105563A 2011-02-22 2012-02-21 Pattern forming method and manufacturing method of semiconductor device TWI490912B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011035594A JP5473962B2 (ja) 2011-02-22 2011-02-22 パターン形成方法及び半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW201250775A true TW201250775A (en) 2012-12-16
TWI490912B TWI490912B (zh) 2015-07-01

Family

ID=46720820

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101105563A TWI490912B (zh) 2011-02-22 2012-02-21 Pattern forming method and manufacturing method of semiconductor device

Country Status (5)

Country Link
US (1) US8809207B2 (zh)
JP (1) JP5473962B2 (zh)
KR (1) KR101393185B1 (zh)
TW (1) TWI490912B (zh)
WO (1) WO2012115043A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102363899B1 (ko) * 2014-01-13 2022-02-15 어플라이드 머티어리얼스, 인코포레이티드 공간적인 원자 층 증착에 의한 자기-정렬 이중 패터닝
JP6549765B2 (ja) * 2014-06-16 2019-07-24 東京エレクトロン株式会社 処理方法
CN108369899B (zh) * 2015-11-20 2023-11-17 东京毅力科创株式会社 形成用于亚分辨率基板图案化的蚀刻掩模的方法
CN109935717B (zh) * 2017-12-15 2021-05-25 京东方科技集团股份有限公司 封装结构及封装方法、电致发光器件、显示装置
CN112189255B (zh) * 2018-03-20 2024-05-28 东京毅力科创株式会社 自对准多重图案化的方法和半导体加工方法
JP7071884B2 (ja) * 2018-06-15 2022-05-19 東京エレクトロン株式会社 エッチング方法及びプラズマ処理装置
CN111627809B (zh) * 2019-02-28 2024-03-22 东京毅力科创株式会社 基片处理方法和基片处理装置
JP2020150133A (ja) * 2019-03-13 2020-09-17 東京エレクトロン株式会社 基板処理方法及び基板処理装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07169833A (ja) 1993-12-14 1995-07-04 Nec Corp 半導体装置及びその製造方法
JPH07235615A (ja) 1993-12-31 1995-09-05 Ricoh Co Ltd プラズマシリコン窒化膜をもつ半導体装置の製造方法
JP2003297830A (ja) 2002-04-03 2003-10-17 Hitachi Kokusai Electric Inc 半導体装置の製造方法
JP2005166400A (ja) * 2003-12-02 2005-06-23 Samco Inc 表面保護膜
US7807575B2 (en) 2006-11-29 2010-10-05 Micron Technology, Inc. Methods to reduce the critical dimension of semiconductor devices
JP4400636B2 (ja) * 2007-03-01 2010-01-20 株式会社豊田中央研究所 バリア膜及びバリア膜の製造方法
US8318614B2 (en) 2007-03-26 2012-11-27 Tokyo Electron Limited Method for forming silicon nitride film, method for manufacturing nonvolatile semiconductor memory device, nonvolatile semiconductor memory device and plasma apparatus
JP2009088085A (ja) 2007-09-28 2009-04-23 Tokyo Electron Ltd 半導体装置の製造方法、半導体装置の製造装置、制御プログラム及びプログラム記憶媒体
JP5236983B2 (ja) 2007-09-28 2013-07-17 東京エレクトロン株式会社 半導体装置の製造方法、半導体装置の製造装置、制御プログラム及びプログラム記憶媒体
JP2009246131A (ja) 2008-03-31 2009-10-22 Tokyo Electron Ltd 高ストレス薄膜の成膜方法及び半導体集積回路装置の製造方法
JP5160302B2 (ja) 2008-05-19 2013-03-13 株式会社東芝 半導体装置の製造方法
JP2011023718A (ja) * 2009-07-15 2011-02-03 Asm Japan Kk PEALDによってSi−N結合を有するストレス調節された誘電体膜を形成する方法

Also Published As

Publication number Publication date
US20140080307A1 (en) 2014-03-20
KR20130103627A (ko) 2013-09-23
WO2012115043A1 (ja) 2012-08-30
JP2012174891A (ja) 2012-09-10
TWI490912B (zh) 2015-07-01
JP5473962B2 (ja) 2014-04-16
US8809207B2 (en) 2014-08-19
KR101393185B1 (ko) 2014-05-08

Similar Documents

Publication Publication Date Title
TW201250775A (en) Pattern-forming method and method for manufacturing semiconductor device
JP6415035B2 (ja) ギャップフィルのための共形膜蒸着
US9607811B2 (en) Workpiece processing method
KR20210050504A (ko) Euv 리소그래피용 pecvd 막
KR102038608B1 (ko) 반도체 장치의 제조 방법
TWI453793B (zh) A pattern forming method and a method of manufacturing the semiconductor device
CN105489485B (zh) 处理被处理体的方法
TW201626451A (zh) 高深寬比結構中的接觸窗清洗
WO2016013418A1 (ja) 被処理体を処理する方法
CN107017162B (zh) 具有高产量的超高选择比的多晶硅蚀刻
KR101423019B1 (ko) 미세 패턴의 형성 방법
TWI518217B (zh) Etching method and etching device
CN115244666A (zh) 钼的原子层蚀刻
US10840088B2 (en) Low temperature high-quality dielectric films
TWI707382B (zh) 被處理體之處理方法
US20200395221A1 (en) Method of etching porous film
JP2011176177A (ja) 半導体デバイスの製造方法、半導体デバイスおよび基板処理装置
TW202220030A (zh) 被處理體之處理方法及電漿處理裝置
JP2017183509A (ja) 半導体装置の製造方法、基板処理システムおよびプログラム
EP4325550A1 (en) Substrate processing method
TWI423336B (zh) 半導體元件及其製造方法,以及製造半導體元件之裝置
WO2022181691A1 (ja) 基板処理方法及び基板処理装置
KR102448699B1 (ko) 자기 정렬된 다중 패터닝을 위한 선택적 질화물 에칭 방법
TW202308466A (zh) 電漿處理方法、電漿處理裝置及電漿處理系統

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees