TW201240102A - Semiconductor structure and semiconductor device including a diode structure and methods of forming same - Google Patents

Semiconductor structure and semiconductor device including a diode structure and methods of forming same Download PDF

Info

Publication number
TW201240102A
TW201240102A TW101103933A TW101103933A TW201240102A TW 201240102 A TW201240102 A TW 201240102A TW 101103933 A TW101103933 A TW 101103933A TW 101103933 A TW101103933 A TW 101103933A TW 201240102 A TW201240102 A TW 201240102A
Authority
TW
Taiwan
Prior art keywords
electrode
graphite
conductive material
forming
dielectric material
Prior art date
Application number
TW101103933A
Other languages
English (en)
Other versions
TWI484642B (zh
Inventor
Jaydeb Goswami
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of TW201240102A publication Critical patent/TW201240102A/zh
Application granted granted Critical
Publication of TWI484642B publication Critical patent/TWI484642B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • H10B63/22Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes of the metal-insulator-metal type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/102Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including bipolar components
    • H01L27/1021Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including bipolar components including diodes only

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Memories (AREA)

Description

201240102 六、發明說明: 【發明所屬之技術領域】 本發明之實施例係關於形成於半導體記憶體中使用之二 極體結構的方法,此外,亦係關於包含此等二極體結構之 半導體結構及裝置。 本申請案主張2011年2月7曰申請之「SEMICONDUCTOR STRUCTURE AND SEMICONDUCTOR DEVICE INCLUDING A DIODE STRUCTURE AND METHODS OF FORMING SAME.」之美國專利申請案第13/022,233號之申請日期之 權利。 【先前技術】 電阻性隨機存取記憶體(RRAM)係利用所謂的「可變電 阻材料」之電阻特性之一變化來儲存資料的非揮發性記憶 體裝置。此等可變電阻材料(例如,過渡金屬氧化物或相 變材料)具有在一特定電壓下相對顯著改變的一電阻。當 一特定電壓施加於可變電阻材料時,該可變電阻材料之電 阻減小,此係稱為一所謂的「接通」狀態》當一重設電壓 施加於該可變電阻材料時,該可變電阻材料之電阻增加, 此係稱為一所謂的「關斷」狀態。在習知RRAM中,一交 叉點RRAM具有一相對簡單的單元結構及相對高的密度。 一習知交叉點RRAM包含複數個實質上平行的字線及複 數個實質上平行的位元線,該等位元線實質上垂直於該等 字線而配置。一所謂的「交又點」係形成於該等字線及該 等位元線的交又處《在每一交叉點處佈置一記憶體電阻器 162095.doc 201240102 使之介於字線與位元線之間。該記憶體電阻器可具有一多 層結構,該多層結構包含(例如)包含一記憶體元件之一層 及包含一非歐姆裝置(例如,一金屬絕緣體金屬(MIM)裝 置)之至少一層。 交又點記憶體架構提供高裝置密度,然而其遭受大量洩 漏電流’此可導致功率耗散增加及感測裕度減小。與導電 線(即’字線及位元線)相關聯之寄生電阻可導致輸出信號 之降級及對陣列大小之限制。 【發明内容】 在一實施例中,本發明包含一種形成二極體結構的方 法。此一方法可包含:在一導電材料上方形成一石墨材 料;組合該石墨材料之至少一部分與該導電材料之至少一 部分以形成一第一電極;在該第一電極上方形成一介電材 料;移除該介電材料之一部分以形成曝露該第一電極之一 表面的一開口;在該開口之表面上方形成一低k介電材 料;在該低k介電材料上方形成一高k介電材料;及用另一 導電材料填充該開口之一剩餘部分以形成一第二電極。 在另一實施例中,本發明包含一種形成一半導體裝置之 方法。此一方法可包含:形成複數個二極體結構;形成複 數個電阻器;及在該複數個電阻器上方形成至少一導電 線。該複數個二極體結構可藉由以下步驟而形成:將一石 墨材料之至少一部分化學吸附至一導電材料以形成至少一 第一電極;在該至少一第一電極上方形成一介電材料;在 上覆於該至少一第一電極之介電材料中之複數個開口令形 162095.doc 201240102 m介電材料‘……個開口中形成-高k介電材 第二該複數個開口中形成另一導電材料以形成複數個 5 S _電阻器可經形成而與該複數個 一者相鄰。 =另-實施例中’本發明包含—種半導體結構。該半 導體結構可包含:-第一電極,其包括經化學吸附在一導 電材料上之一石黑Μ划_ .. 一 石墨材料,-低!^介電材料,其上覆於該第 同k電材料,其佈置於該低k介電材料與一 第二電極之間。 在又另-實施例t,本發明包含—種半導體裝置。該半 導體裝置包含佈置於複數個第一導電線與複數個第二導電 1的複數個a己憶體單元,該複數個記憶體單元之每— 者包含佈置成與二極體結構相鄰的一電阻器。該二極體結 構。3第-電極,其包含一導電材料及一石墨材料; 一低k介電材料及- “介電材料,其等上覆於該第一電 極;及一第二電極’其上覆於該高k介電材料。該石墨材 料係定位於該導電材料與該似介電材料之間的一界面 處。 【實施方式】 本發明揭不形成二極體結構的方法,亦揭示包含此等二 極體結構之記憶體單元及記憶體陣列。該等二極體結構可 經形成以具有包含一石墨材料的至少-電極。該石墨材料 (諸如石墨稀)可結合-導電材料-起使用以形成相較於僅 採用導電材料之功函數而具有一實質上減小之功函數的一 162095.doc 201240102 材料。如本文中所使用’術語「石墨烯」意指且包含配置 成二維六角晶格之碳原子的一單層膜。該石墨材料可形成 介於一低k介電材料與該至少一電極之導電材料之間的一 界面。由於由石墨材料及導電材料形成之材料相較於習知 電極材料(例如,金屬)具有一低功函數,故相較於包含金 屬電極之習知二極體結構,該二極體結構可具有一實質上 增加正向偏壓電流及一實質上減小反向偏壓電流。此外, 由石墨材料及導電材料形成之材料可提供具有實質上減小 之接觸電阻的二極體結構。該等二極體結構可用作為(例 如)高密度記憶體裝置(諸如’交叉點電阻性隨機存取記憶 體(RRAM)裝置及交叉點相變隨機存取記憶體(pcRAM))中 的切換元件。如本文中所使用’術語「交又點」意指且包 含一第一導電線與一第二導電線彼此交又的一位置。當涉 及記憶體陣列時,術語「交又點」意指且包含包含若干組 大體上垂直導電線且在該若干組導電線之間之交又處具有 記憶體單元之一記憶體陣列。 以下描述提供諸如材料類型及處理條件的具體細節,以 提供本發明之實施例的一詳盡描述。然而,一般技術者將 瞭解,可在不採用此等具體細節之情況下實踐本發明之實 施例。實際上,本發明之實施例可結合在業界所採用之習 知半導體製造技術一起實踐。此外’下文所提供之描述並 未形成用於製造一半導體裝置的一完整製程流程。下文所 描述之半導體結構並未形成一完整半導體裝置。下文僅詳 細描述瞭解本發明之實施例所需的該等製程行為及結構。 162095.doc 201240102 可藉由習知製造技術執行自該等半導體結構形成一完整半 導體裝置之額外行為。 圖1至圖8係一半導體結構1〇〇之簡化部分橫截面視圖, 其等圖解說明形成二極體結構之一方法的若干實施例。參 考圖1 ’該半導體結構1 〇〇可包含上覆於一導電材料(例 如’一導電線,諸如字線1 〇4)之一石墨材料丨〇6,該導電 材料上覆於一基板102。如本文中所使用,術語「基板」 意指且包含其上形成額外材料之一基底材料或構造。該基 板可係一半導體基板、一支撐結構上之一基底半導體材 料、其上形成有一或多個材料、結構或區域之一金屬電極 或一半導體基板。該基板102可係一習知矽基板或包含一 半導電材料層之其他塊體基板。如本文中所使用,術語 「塊體基板」不僅意指且包含矽晶圓,而且意指且包含絕 緣體上覆矽(「soi」)基板(諸如藍寶石上矽(「s〇s」)基板 及玻璃上矽(「S0G」)基板)、在一基底半導體基座上之磊 晶矽層及其他半導體或光電材料(諸如矽鍺、鍺、砷化 鎵、氮化鎵或磷化銦)。該基板1〇2可經摻雜或未經摻雜。 該字線_可(舉例而言)藉由以下步驟形成:在該基板 1〇2令之—溝渠中形成導電材料;及使用諸如化學機械拖 光(CMP)程序之—習知研磨平坦化程序移除上覆於該基板 102之導電材料之部分。用以形成該字線,之導電材料可 使用諸如-化學氣相沈積(CVD)程序 '一原子層沈積 (ALD)程序或__物理氣相沈積(pvD)程序之—習知沈積程 序而形成於該基板1〇2上方。藉由實例但不限於,該字線 162095.doc 201240102 104可由一金屬(諸如鎳(Ni)、鈷(c〇)、鈀(Pd)、鎢(W)或鉑 (Pt))或一含金屬材料(諸如氮化鈦(TiN))形成。 該石墨材料106可使用諸如CVD程序或高度定向熱解石 墨(HOPG)之機械剝離之一習知程序而形成於該字線1〇4上 方。舉例而言,可使用將一含碳前驅體及一金屬字線採用 為一催化劑之一CVD程序執行石墨材料106在字線1〇4上之 催化生長。此一 CVD程序可在相對較低的溫度(即,低於 約1000°C之溫度)下執行。在該字線ι〇4係由鎳形成且該石 墨材料1 06係由石墨烯形成之實施例中,用以在金屬上方 形成石墨烯的化學沈積程序可包含在約6〇〇ac與約7〇〇〇c之 間之一溫度下且更特定言之在約65(rc之一溫度下使鎳曝 露於一含碳前驅體。該含碳前驅體可為(例如)乙炔 (c^2)、乙烯(c^4)或甲烷(CH4)。該字線1〇4曝露於該含 碳刖驅體之一曝露時間可經變更以控制該字線丨〇4上之該 石墨材料106之一厚度。在該字線1〇4係由鎳形成且該石墨 材料106係由石墨烯形成之實施例中,該曝露時間可經控 制以形成所要數目個石墨烯單層。例如,該石墨材料丨 可匕S單一石墨烯單層。相較於該字線HM之導電材 料’該石墨材料106可具有一實質上減小的功函數。藉由 隹限制)生貫例,该石墨材料丨〇6可具有小於約(6 eV之一功 函數。 如在圖2中所展示,可在該石墨材料1〇6(如關於圖1所描 述)'尤積期間形成及/或藉由於該石墨材料1G6沈積之後執行 的選用退火程序形成包含該石墨材料106與該字線104之 162095.doc 201240102 導電材料之一混合物的一石墨/導電材料1〇8。舉例而言, 可藉由使圖1之半導體結構100曝露於在約4〇〇t與約8〇〇<>c 之間之一溫度且更特定言之約60(rc之一溫度而執行該退 火程序以形成該石墨/導電材料108。在該沈積程序及/或該 選用退火程序期間,可藉由該字線104之導電材料與該石 墨材料106之交又擴散或藉由將該石墨材料1〇6化學吸附至 該字線104之導電材料上而形成該石墨/導電材料1〇8。如 本文令所使用,術語「化學吸附」、「經化學吸附」及「正 .化學吸附」意指且包含將一材料化學鍵結至另一材料之一 表面上。在該石墨材料1〇6係由石墨烯形成且該字線1〇4係 由諸如鎳之一金屬形成之實施例中,該石墨烯可經化學吸 附在該金屬上,從而導致作為石墨/導電材料1〇8之石墨烯_ 金屬材料之形成。歸因於該石墨烯與該金屬之間的相互作 用,該石墨烯-金屬材料可展現該石墨烯及該金屬之混合 特性或性質。藉由實例但不限於,該石墨/導電材料i〇8可 包含摻雜有該字線104之導電材料之石墨材料1〇6,或可包 含該石墨材料106與該字線1〇4之導電材料的一化學錯合 物。在該沈積程序及/或該退火程序期間’該石墨材料丨〇6 可實質上與該字線104之導電材料完全混合以形成該石墨/ 導電材料108,或该石墨材料1 〇6之一部分(以虛線展示)可 留在該石墨/導電材料108上方。 相較於習知電極材料(例如,鎳、鈷、鈀、鎢、鉑及氮 化鈦),該石墨/導電材料1 〇8可具有一實質上減小的功函 數。例如’該石墨/導電材料108之功函數可為小於約5 162095.doc •10· 201240102 心藉由實例但不限於,該字線1()4可由鎳形成且該石墨 材料1 06可由石墨烯形成且在該沈積程序及/或該退火程序 期間形成之石墨/導電材料108可係一石墨烯_鎳材料。該石 墨烯-鎳材料可包含石墨烯與鎳之一錯合物且可具有约37 eV之一功函數。如下文將描述,可使用該石墨/導電材料 1〇8(例如,石墨烯·鎳材料)以形成相較於習知金屬電極材 料而具有一實質上減小之功函數之二極體結構之一第一電 極120(參見圖8)。 參考圖3,可於該石墨/導電材料1〇8上方或石墨材料1〇6 之剩餘部分(若存在)上方形成一介電材料11〇。該介電材料 110可包含氮化物(例如,氮化矽)或氧化物(例如,氧化 矽)。該介電材料11 〇可使用一習知氣相沈積程序(諸如物理 氣相沈積(PVD)程序或化學氣相沈積(CVD)程序)而形成於 。亥石墨/導電材料1〇8之曝露表面上方且與該等曝露表面接 觸。 如在圖4中所展示,可貫穿該介電材料丨丨〇形成至少一開 口 112以曝露該石墨/導電材料1〇8之一表面或該石墨材料 106之剩餘部分之一表面(若存在)。該開口 112可藉由使用 (舉例而言)在積體電路製造技術中已知之習知光微影技術 (例如,遮罩及蝕刻)移除該介電材料丨丨〇之一部分而形成。 在該介電材料110係由氮化矽形成之實施例中,可於該介 電材料11〇上方形成上覆於將形成開口 112之該介電材料 110之一區域之具有一孔之二氧化矽遮罩(未展示)且可在約 180 C之一溫度下將磷酸(H3P〇4)溶液引入至該介電材料11〇 162095.doc 201240102 以形成該開Π112β藉由實例但不限於,該開口112可縱向 延伸至圖4之—平面中。該開口⑴可具有(例如)在約與 約20:1之間且更特定言之在約5:1與約1〇]之間的一縱橫 參考圖5,可於該半導體結構1〇〇之表面(即該介電材 料no、該石墨/導電材料108或該石墨材料1〇6之剩餘部分 (若存在)之曝露表面)上方形《一低W電材料ιΐ4。舉例而 言,該低k介電材料114可藉由在該介電材料ιι〇及該石墨/ 導電材料108或該石墨材料〗〇6(若存在)之曝露表面上方沈 積諸如二氧切(Si〇2)之-介電材料而形成且該低k介電材 料11 4與„玄專曝露表面接觸。該低让介電材料114可使用一 習知氣相沈積程序(諸如物理氣相沈積(pvD)程序或化學氣 相沈積(CVD)程序)而形成。藉由實例但不限於,該低让介 電材料114可經形成以具有在約〇 5 nm與約3 之間且更 特定言之在約1 nm與約2 nm之間的一厚度。該低k介電材 料11 4 了 :貫質上保形沈.積使得使用該低^介電材料114為 藉由該開口 112曝露之該介電材料11〇及該石墨/導電材料 108或該石墨材料106(若存在)之表面加襯裡,從而使該開 口 112之一部分保持未填充。 如圖6中所展示,可於低k介電材料114之曝露表面上方 形成一高k介電材料116。舉例而言,可藉由在該低化介電 材料114上方沈積一過渡金屬氧化物材料(諸如二氧化铪 (Hf02)、氧化鈦(Ti〇2)、氧化鍅(Zr〇2)、氧化鎳(例如, Ni2〇3)或氧化鋅(ZnO))而形成該高k介電材料116。該高k介 I62095.doc •12· 201240102 電材料116可使用一習知氣相沈積程序(諸如物理氣相沈積 (PVD)程序或化學氣相沈積(CvD)程序)而形成。藉由實例 但不限於,該高k介電材料116可經形成以具有小於約5 nm 且更特定言之在約1 nm與約2 nm之間的_厚度。該高k介 電材料116可經實質上保形沈積於該低k介電材料114之表 面上方’使得該開口 112之一部分保持未填充。 >考圖7 ’可於§亥向k介電材料116上方形成一導電材料 118 ^該導電材料118可藉由在開口 112中沈積一金屬(諸 如,鎳(Ni)、鈷(Co)、鈀(Pd)、鎢(w)、鉑(Pt)、氮化鈦 (TiN)或其等之合金)而形成。該導電材料118可使用一習 知氣相沈積程序(諸如化學氣相沈積程序、物理氣相沈積 私序或物理沈積程序)而形成。相較於該石墨/導電材料 108,該導電材料118可具有一實質上增加的功函數。藉由 非限制性實例,該導電材料118可經形成以具有足以實質 上填充該開口 112之剩餘部分(即,未填充部分)的一厚度。 藉由實例但不限於,該導電材料丨丨8可經形成以具有在約i nm與約10 nm之間且更特定言之約5 nm的一厚度。 在圖7中所展示的半導體結構之一曝露表面可經受諸 如一研磨平坦化程序(例如,一化學機械拋光(CMP)程序或 一機械拋光程序)之一材料移除程序,以移除上覆於該介 電材料110之低k介電材料114、高k介電材料116及導電材 料118之每一者之部分以形成如圖8中所展示之包含一第二 電極122之二極體結構101。該材料移除程序可係使用一習 知化學機械拋光設備及實現材料(例如,在圖7中所展示之 162095.doc -13· 201240102 該低k介電材料11 4、該高k介電材料116及該導電材料丨丨8) 之移除以形成該二極體結構101之一漿液而執行的一化學 機械拋光程序。在移除上覆於該介電材料之低k介電材 料Π4、高k介電材料116及導電材料ns之每一者之部分之 後,該二極體結構101之一表面可為實質上平坦。 在圖8中所展示之二極體結構丨〇 1中,該石墨/導電材料 108可形成該字線104與該低让介電材料114之間之一界面。 因此,該二極體結構101可包含具有不同於第二電極之 一功函數的第一電極120。該第一電極12〇之功函數與該第 二電極122之功函數之差可大於約1 eVe該第一電極12〇可 包含該字線104、該石墨/導電材料1〇8及該石墨材料1〇6(若 存在)。藉由非限制性實例,相較於該第二電極122之功函 數,該第一電極120之石墨/導電材料1〇8可具有一實質上 減小的功函數。在該第一電極12〇之石墨/導電材料丨⑽包 含石墨烯與鎳之一混合物(即,石墨烯_鎳材料)且該第二電 極122包含鎳之實施例中,該石墨烯-鎳材料可具有約3.7 W之一功函數且該錄可具有約5 〇1 eV之—功函數。相較 於該第二電極122 ’該石墨/導電材料1〇8之存在為該第一 電極120提供—實質上減小的功函數。由於該第-電極120 ,功函數實質上小於該第二電極m之功函數故相較於 習知一極體結構’該二極體結構⑻可具有-減小熱預算 :接觸電阻、一增加正向偏壓電流及一減小反向偏壓電 机習知-極體結構係使用多晶矽形成,&需要一高溫退 火(例如,曝露於約⑽代的溫度下)以活化其中的摻雜 162095.doc 201240102 劑。由於未使用多晶矽,所揭示之方法提供用於形成二極 體結構之一低熱預算程序。 參考圖9A及圖9B,分別展示一習知二極體結構2〇1的能 帶結構及本發明之一極體結構1 〇 1之一實施例的能帶結 構。在圖9A中所展示之習知二極體結構201包含氣化欽電 極220、222及佈置在該等氮化鈦電極220、222之間的一低 k介電材料214及一高k介電材料216。如在圖9a中所展示, 該習知二極體結構201之氮化鈦電極22〇、222之每一者之 正向偏壓方案之一能障向度(<!>f)及一反向偏壓方案之一 能障高度(0>r)為約4.6 ev。在圖9B中展示之本發明之二極 體結構101之實施例包含:一第一電極12〇,其包含在該低 k介電材料H4與該字線104之鎳之間的界面處之一石墨稀_ 錄材料(石墨/導電材料108); —錄第二電極丨22;及一高k 介電材料116 ’其介於該低k介電材料114與該第二電極ι22 之間。如在圖9B中所示,該石墨烯-鎳材料(石墨/導電材料 1〇8)具有約3.7 eV的一功函數且該鎳第二電極m具有約$ eV的一功函數。因此,相較於習知二極體結構2〇1(圖 9A),該二極體結構101具有一實質上減小的正向能障高 度。歸因於實質上減小的正向能障高度(〇f),該二極體結 構101 (圖9Β)展現相較於該習知二極體結構2〇丨(圖9八)之一 實質上增加正向偏壓電流。歸因於實質上增加的反向能障 高度(Φ,),該二極體結構1〇1(圖9Β)亦展現相較於該習知二 極體結構201 (圖9Α)之一實質上減小的反向偏壓電流。 如在圖10中所展示,可形成包含一個二極體一個電阻器 I62095.doc -15- 201240102 (1D-1R)記憶體單元302之複數個層級Ll、L2之一交又點記 憶體陣列300。該等記憶體單元302之每一者可包含與一電 阻器304串聯之二極體結構1〇1(諸如在圖8中所示之二極體 結構)。藉由實例但不限於,該等記憶體單元3〇2可配置成 在一第一方向X及一第二方向γ上延伸之複數列。在圖1〇 中展示之該交又點憶體陣列300包含在第一方向χ上之三 (3)列及在第二方向γ上之三(3)列。然而,該交叉點記憶體 陣列300可包含在第一方向χ及第二方向γ上之任何數目個 列。此外,在該第一方向χ上對準之記憶體單元3〇2之列實 質上垂直於在該第二方向γ上對準之記憶體單元3〇2之列。 為形成該交又點記憶體陣列3〇〇,可如關於圖i至圖8先 前所述般形成複數個二極體結構1〇1。可於一單一字線1〇4 上形成一或多個二極體結構1〇1之第一電極12〇。可藉由 (例如)沈積至少一電阻性材料形成電㈤器遍使之與該二極 體”口構101之每一者之第二電極(未展示)相鄰。可在實質上 垂直於該字線HM之-方向上將若干導電線遍形成於一或 多個電阻器304上方且使該等導電線306與該一或多個電阻 器3〇4接觸。因此,將該等記憶體單元302之各者佈置在該 等字線104之一者與該等導電線306之-者(其經佈置實質 上垂直於字線H)4)之間以形成該交又點記憶體陣列3〇〇。 在該交又點記憶體陣列300的操作期間,該等二極體結構 1〇1可阻斷通過鄰近記憶體單元302之非所要茂漏電流路 從。該字線1〇4及/或該導電線删可與-選擇電晶體(未展 不)電輕合,該選擇電晶體實現自記憶體單元3〇2讀取資訊 162095.doc 16- 201240102 或寫入資Λ至έ己憶體單元3〇2。該二極體結構1 〇1之第一電 極120與第二電極122(圖8)之間的,力函數之差(例如,大於 約1 eV)提供一實質上增加的正向偏壓電流及一實質上減 J的反向偏壓電流。此•外,該第一電極120之石墨/導電材 料108(圖8)(例如’石墨稀·錄材料)使用該交叉點記憶體陣 列300之操作而提供改良的熱穩^性及實質上減小的接觸 電阻。 雖然本發明易於以多種修改及替代形式呈現,但已在圖 式中藉由實例展示且已在本文中詳細描述若干特定實施 例。然而,本發明不意欲限制於所揭示的特定形式。實情 係,本發明旨在涵蓋落於如藉由以下隨附申請專利範圍及 其合法等效物所定義之本發明之範疇内之所有修飾、等效 物及替代。 【圖式簡單說明】 圖1至圖7係一半導體結構的部分橫截面視圖且圖解說明 根據本發明之實施例之形成二極體結構的一方法; 圖8係本發明之二極體結構之一實施例的一部分橫截面 視圖; 圖9A及圖9B係比較一習知二極體結構(圖9A)與在圖8中 所展示之本發明之二極體結構(圖9B)之實施例之能帶結構 之示意圖;及 圖1〇係由複數個記憶體單元形成之一交叉點記憶體陣列 之一實施例的一透視圖,每一記憶體單元包含在圖8中所 展示之二極體結構之實施例。 162095.doc 201240102 【主要元件符號說明】 100 半導體結構 101 二極體結構 102 基板 104 字線 106 石墨材料 108 石墨/導電材料 110 介電材料 112 開口 114 低k介電材料 116 局k介電材料 118 導電材料 120 第一電極 122 第二電極 201 習知二極體結構 214 低k介電材料 216 而k介電材料 220 氮化鈦電極 222 氮化鈦電極 300 交叉點記憶體陣列 302 一個二極體一個電阻器記憶體單元 304 電阻器 306 導電線 L1 層級 I62095.doc -18 - 201240102 L2 Φ f ΦΓ 層級 正向能障高度 反向能障高度 162095.doc -19-

Claims (1)

  1. 201240102 七、申請專利範圍: 1. 一種形成二極體結構之方法,其包括: 在一導電材料上方形成一石墨材料; 組合該石墨材料之至少一部分與該導電材料之至少一 部分以形成一第一電極; 在該第一電極上方形成一介電材料; 移除該介電材料之一部分以形成曝露該第一電極之— 表面的一開口; 在邊開口之表面上方形成—低k介電材料; 在該低k介電材料上方形成一高k介電材料;及 用另一導電材料填充該開口之一剩餘部分以形成一第 二電極。 2. 如請求項1之方法,其中在一導電材料上方形成一石墨 材料包括:在該導電材料上方形成石墨烯。 3·如請求項1之方法,其中在一導電材料上方形成一石墨 材料包括:在鎳、鈷、鈀、鎢、鉑及氮化鈦之至少一者 上方形成一石墨材料。 4·如凊求項1之方法,其中組合該石墨材料之至少一部分 與4導電材料之至少一部分以形成一第一電極包括:在 哀導電材料上方同時形成該石墨材料。 5·如請求項1之方法,纟中在-導電材料上方形成-石墨 材料包括:在約60(rc與約65〇。〇之間的一溫度下使該導 電材料曝露於一含碳前驅體以形成包括該石墨材料及該 導電材料之該第一電極。 162095.doc 201240102 6.如凊求項1之方法,其中組合該石墨材料之至少一部分 與5玄導電材料之至少一部分以形成一第—電極包括:使 s玄石墨材料之該至少一部分及該導電材料之該至少一部 分曝露於在約60(rc與約700。〇之間的一溫度以形成該第 一電極。 月求項1之方法’其中移除該介電材料之一部分以形 成曝露該第一電極之一表面的一開口包括:移除該介電 材料之部分以形成曝露包括石墨稀及鎳之一材料之— 表面的一開口。 8·如請求項1之方法’其中移除該介電材料之一部分以形 成曝露該第一電極之一表面的一開口包括:移除該介電 材料之一部分以形成曝露上覆在包括該石墨材料及該導 電材料的—材料之該石墨材料之一表面的一開口。 9·如請求項1之方法’其中組合該石墨材料之至少一部分 與該導電材料之至少一部分以形成一第一電極包括:將 石墨稀化學吸附至該導電材料上以形成該第一電極。 10.如請求項9之方法,其中將石墨烯化學吸附至該導電材 料上以形成該第一電極包括:在小於約700〇c的一溫度下 使該導電材料曝露於_含碳前驅體。 11· 一種形成一半導體裝置之方法,其包括: 形成複數個二極體結構,其包括: 將一石墨材料之至少一部分化學吸附至一導電材料 以形成至少一第一電極; 在該至少一第一電極上方形成一介電材料; 162095.doc -2- 201240102 在上覆於該至少一第一電極之該介電材料中之複數 個開口中形成一低k介電材料; 在該複數個開口中形成一高k介電材料;及 在該複數個開口中形成另一導電材料以形成複數個 第二電極; 形成複數個電阻器,每一電阻器與該複數個第二電極 之一者相鄰;及 在該複數個電阻器上方形成至少一導電線。 12. 13. 14. 15. 如請求項11之方法,其中將一石墨材料之至少一部分化 學吸附至一導電材料以形成至少一第一電極包括:將一 含碳前驅體引入至該導電材料以於其上化學吸附石墨 稀0 如请求項11之方法,其中將一含碳前驅體引入至該導電 材料包括.在小於約川代的―溫度下將乙块、乙烤及甲 烷之至少一者引入至該導電材料。 如請求項11之方法’其中將一石墨材料之至少一部分化 學吸附至-導電材料以形成至少―第—電極包括:在一 下伏導電材料上方沈積該石墨材料;及退火該石墨材料 及該導電材料。 -種半導體裝置,其包括: 至夕》己,隱體單A ,其佈置在至少一第一導電線與至 夕第-導電線之間’該至少—記憶體單元包括佈置成 與個一極體結構相鄰的_電阻器,該二極體結構包 括: 162095.doc 201240102 第電極,其包括經化學吸附在一導電材料上之 一石墨材料; -低k介電材料,其上覆於該第一電極;及 一高k介讀料,其佈置在該低k介電材料與一第二 電極之間。 16. 17. 如清求項15之半導體裝置 導電材料與該低k介電材料 如請求項15之半導體裝置 彿。 ,其中該石墨材料係定位於該 之間的一界面處。 ,其中該石墨材料包括石墨 •如請求項15之半導體裝置’其中該第一電極之一功函數 係低於S亥第·一電極之一功函數。 19. 如請求項15之半導體裝置,其中該第一電極之一功函數 與該第二電極之一功函數之差係大於或等於約leV。 20. 如請求項15之半導體裝置’其中該第一電極具有小於約 5 eV的一功函數》 ' ' 16209S.doc 4-
TW101103933A 2011-02-07 2012-02-07 包括二極體結構之半導體結構及半導體裝置及其形成方法 TWI484642B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US13/022,233 US8431923B2 (en) 2011-02-07 2011-02-07 Semiconductor structure and semiconductor device including a diode structure and methods of forming same

Publications (2)

Publication Number Publication Date
TW201240102A true TW201240102A (en) 2012-10-01
TWI484642B TWI484642B (zh) 2015-05-11

Family

ID=46600043

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101103933A TWI484642B (zh) 2011-02-07 2012-02-07 包括二極體結構之半導體結構及半導體裝置及其形成方法

Country Status (6)

Country Link
US (1) US8431923B2 (zh)
KR (1) KR101389194B1 (zh)
CN (1) CN103460384B (zh)
SG (1) SG192658A1 (zh)
TW (1) TWI484642B (zh)
WO (1) WO2012109051A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103515535A (zh) * 2013-10-10 2014-01-15 中国科学院苏州纳米技术与纳米仿生研究所 相变存储器接触电极的制备方法及相变存储器接触电极

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7035141B1 (en) * 2004-11-17 2006-04-25 Spansion Llc Diode array architecture for addressing nanoscale resistive memory arrays
US9202945B2 (en) * 2011-12-23 2015-12-01 Nokia Technologies Oy Graphene-based MIM diode and associated methods
US8680511B2 (en) * 2012-02-09 2014-03-25 International Business Machines Corporation Bilayer gate dielectric with low equivalent oxide thickness for graphene devices
JP5910294B2 (ja) * 2012-05-10 2016-04-27 富士通株式会社 電子装置及び積層構造体の製造方法
TWI467767B (zh) * 2012-12-07 2015-01-01 Univ Nat Taiwan 石墨烯電晶體
US9231202B2 (en) * 2013-06-19 2016-01-05 Intel Corporation Thermal-disturb mitigation in dual-deck cross-point memories
KR20150081202A (ko) 2014-01-03 2015-07-13 삼성전자주식회사 그래핀층 상에 형성된 물질층을 포함하는 적층 구조체 및 그래핀층 상에 물질층을 형성하는 방법
CN103824938A (zh) * 2014-03-03 2014-05-28 南京大学 一种阻变存储器结构及其制备方法
CN103915328B (zh) * 2014-03-05 2017-01-04 复旦大学 利用石墨烯带电在石墨烯上生长高k介质的方法
KR102216543B1 (ko) 2014-06-16 2021-02-17 삼성전자주식회사 그래핀-금속 접합 구조체 및 그 제조방법, 그래핀-금속 접합 구조체를 구비하는 반도체 소자
US9634245B2 (en) * 2015-01-09 2017-04-25 Micron Technology, Inc. Structures incorporating and methods of forming metal lines including carbon
US9865798B2 (en) 2015-02-24 2018-01-09 Qualcomm Incorporated Electrode structure for resistive memory device
CN104810476A (zh) 2015-05-07 2015-07-29 中国科学院微电子研究所 非挥发性阻变存储器件及其制备方法
CN109560104A (zh) * 2018-12-20 2019-04-02 上海集成电路研发中心有限公司 一种相变存储器及其制备方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100829570B1 (ko) 2006-10-20 2008-05-14 삼성전자주식회사 크로스 포인트 메모리용 박막 트랜지스터 및 그 제조 방법
CN101192513A (zh) * 2006-11-28 2008-06-04 中芯国际集成电路制造(上海)有限公司 金属-绝缘体-金属电容器及其制造方法
FR2910686B1 (fr) * 2006-12-20 2009-04-03 Commissariat Energie Atomique Dispositif de memorisation a structure multi-niveaux
US20090095985A1 (en) 2007-10-10 2009-04-16 Samsung Electronics Co., Ltd. Multi-layer electrode, cross point memory array and method of manufacturing the same
CN101442105B (zh) * 2007-11-21 2010-06-09 中国科学院化学研究所 一种有机场效应晶体管及其专用源漏电极与制备方法
KR20090081153A (ko) 2008-01-23 2009-07-28 삼성전자주식회사 저항성 메모리 소자 및 그 제조방법
WO2009126846A1 (en) 2008-04-11 2009-10-15 Sandisk 3D, Llc Damascene integration methods for graphitic films in three-dimensional memories and memories formed therefrom
US8569730B2 (en) 2008-07-08 2013-10-29 Sandisk 3D Llc Carbon-based interface layer for a memory device and methods of forming the same
US7733685B2 (en) * 2008-07-09 2010-06-08 Sandisk 3D Llc Cross point memory cell with distributed diodes and method of making same
WO2010048408A2 (en) * 2008-10-23 2010-04-29 Sandisk 3D, Llc Carbon-based memory elements exhibiting reduced delamination and methods of forming the same
CN101740570B (zh) * 2008-11-26 2011-06-15 中国科学院微电子研究所 互补型金属氧化物半导体晶体管器件及其制作方法
US8673703B2 (en) * 2009-11-17 2014-03-18 International Business Machines Corporation Fabrication of graphene nanoelectronic devices on SOI structures
CN101834206B (zh) * 2010-04-12 2012-10-10 清华大学 半导体器件结构及其形成方法
US8344358B2 (en) * 2010-09-07 2013-01-01 International Business Machines Corporation Graphene transistor with a self-aligned gate
US8361853B2 (en) * 2010-10-12 2013-01-29 International Business Machines Corporation Graphene nanoribbons, method of fabrication and their use in electronic devices
US8476617B2 (en) * 2011-02-18 2013-07-02 International Business Machines Corporation Graphene-containing semiconductor structures and devices on a silicon carbide substrate having a defined miscut angle

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103515535A (zh) * 2013-10-10 2014-01-15 中国科学院苏州纳米技术与纳米仿生研究所 相变存储器接触电极的制备方法及相变存储器接触电极

Also Published As

Publication number Publication date
CN103460384A (zh) 2013-12-18
WO2012109051A2 (en) 2012-08-16
KR101389194B1 (ko) 2014-04-24
WO2012109051A3 (en) 2012-11-22
KR20130109243A (ko) 2013-10-07
TWI484642B (zh) 2015-05-11
SG192658A1 (en) 2013-09-30
US8431923B2 (en) 2013-04-30
CN103460384B (zh) 2015-06-17
US20120199807A1 (en) 2012-08-09

Similar Documents

Publication Publication Date Title
TW201240102A (en) Semiconductor structure and semiconductor device including a diode structure and methods of forming same
TWI317128B (en) A nonvolatile memory cell,a monolithic three dimensional memory array,and a method for forming,setting and resetting a nonvolatile memory cell and associated conductors
US8598564B2 (en) Nonvolatile semiconductor memory device and manufacturing method thereof
US10748966B2 (en) Three-dimensional memory device containing cobalt capped copper lines and method of making the same
TWI380434B (en) Heterojunction device comprising a semiconductor and a resistivity-switching oxide or nitride
TWI387103B (zh) 具有二極體存取裝置之完全自我對準微孔型記憶胞
TWI462357B (zh) 用於高密度記憶體之垂直記憶體單元
US20160013404A1 (en) Thermally optimized phase change memory cells and methods of fabricating the same
US8264866B2 (en) Nonvolatile memory device and method for manufacturing same
US8916973B1 (en) Semiconductor device with electrode structure including graphene pattern formed over metal pattern
TWI409944B (zh) 相變記憶單元結構
US8133758B2 (en) Method of fabricating phase-change memory device having TiC layer
JP2011517857A (ja) 選択的に製造されたカーボンナノチューブ可逆抵抗スイッチング素子を使用したメモリセルおよびその形成方法
TW201314982A (zh) 電阻變化型非揮發性記憶裝置、半導體裝置及電阻變化型非揮發性記憶裝置之動作方法
TW201133867A (en) Carbon/tunneling-barrier/carbon diode
KR20080028657A (ko) 상변화 메모리 유닛의 제조 방법 및 이를 이용한 상변화메모리 장치의 제조 방법
US20090230375A1 (en) Phase Change Memory Device
TW201203641A (en) A memory cell that includes a carbon-based memory element and methods of forming the same
JP2009146943A (ja) 抵抗変化素子、これを用いた半導体記憶装置、及びそれらの作製方法
US9246091B1 (en) ReRAM cells with diffusion-resistant metal silicon oxide layers
TW201133636A (en) Method of making damascene diodes using selective etching methods
JP2008118108A (ja) 情報記憶素子およびその製造方法
US20130193402A1 (en) Phase-change random access memory device and method of manufacturing the same
JP2008166807A (ja) 相変化メモリ素子とその製造方法及び動作方法
JP2013201271A (ja) 不揮発性半導体記憶装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees