TW201208006A - Package structure and manufacturing method thereof - Google Patents

Package structure and manufacturing method thereof Download PDF

Info

Publication number
TW201208006A
TW201208006A TW99125607A TW99125607A TW201208006A TW 201208006 A TW201208006 A TW 201208006A TW 99125607 A TW99125607 A TW 99125607A TW 99125607 A TW99125607 A TW 99125607A TW 201208006 A TW201208006 A TW 201208006A
Authority
TW
Taiwan
Prior art keywords
substrate
sealant
opening
package structure
openings
Prior art date
Application number
TW99125607A
Other languages
English (en)
Inventor
Ching-Hong Chuang
Original Assignee
Advanced Semiconductor Eng
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Semiconductor Eng filed Critical Advanced Semiconductor Eng
Priority to TW99125607A priority Critical patent/TW201208006A/zh
Publication of TW201208006A publication Critical patent/TW201208006A/zh

Links

Landscapes

  • Micromachines (AREA)

Description

201208006 A5tis^^26-NE W-FINAL-TW-20100802 六、發明說明: 【發明所屬之技術領域】 本發明是有關於一種半導體結構及其製造方法,且特 別是有關於一種封裝結構及其製造方法。 【先前技術】 半導體產業是近年來發展速度最快之高科技工業之 一 ’隨著電子技術的日新月異’高科技電子產業的相繼問 世’使得更人性化、功能更佳的電子產品不斷地推陳出新, 並朝向輕、薄、短、小的趨勢設計。在半導體產業中,積 體電路(integrated circuits,1C)的生產主要可分為三個階 段.積體電路的設計(IC design)、積體電路的製作(ic process)及積體電路的封裝(IC paekage)。其中,封裝的目 的在於,防止晶片受到外界溫度、濕氣的影響以及雜塵汚 染,並提供晶片與外部電路之間電性連接的媒介。 圖1A至圖1D為習知一種投影晶片封裝結構的製造 流程圖。如圖1A所示,提供配置有多個元件52及多個接 墊54的微機電晶圓5〇,並在各元件兄周圍設置密封膠 56丄各雄、封膠56具有缺口 56a。接著,如圖m所示,透 過密封膠56將_晶@| 6Q與微機電晶圓%相對接合。如 圖所示進行切割,其方式例如為水刀()製 私’為了避免切割過程中液體從缺口 56a渗入微機電晶圓 =玻璃晶圓60之間,且為了使接塾54能夠被玻璃晶圓 H需以圖2所示的方式分別對微機電晶圓50及 201208_006ΝΕ^ΡΙΝΑί TW 20l〇〇g〇2 玻璃晶圓60進行預切割,然後再以剝離的方式完成結構的 分離,以形成圖3所示的單一封裝結構丨〇(^在封裝結構 100中’位於微機電晶圓50的接墊54係被玻璃晶圓60暴 露出’以適於與外界的其他元件進行電性連接。此外,在 透過缺口 56a對元件52進行抗沾黏塗佈製程之後,可如圖 1D所示將補膠70灌入缺口 56a,以將元件52密封於微機 電晶圓50及玻璃晶圓6〇之間。 上述對微機電晶圓50及玻璃晶圓60進行切割的方 式,因考量切割時液體從缺口 56a滲入微機電晶圓50與玻 璃晶圓60之間,對元件52造成損害,需將切割步驟分段 進行,因此不僅耗費較多的製造時間,亦增加製造成本。 【發明内容】 本發明提供一種封裝結構,其可降低製造成本。 本發明提供一種封裝結構的製造方法,其可節省製 時間。 本發明提出—種封裝結構,包括第-基板、密封膠、 第二基板及補膠。第—基板具有表©,其中表面具有主動 區及位於主動區之外的接合區。第一基板在主動區内具有 兀件,且在接合區内具有接墊。接墊電性連接至元件。密 封谬配置於表面且圍繞主動區,其中密封膠在主動區的邊 緣上具有缺口。第二基板經由密封膠與第—基板相對接 合,其中第二基板具有第一開孔以及第二開孔 對應於接塾,以供外界的其他元件經由第一開孔連接至接 201208006 ASEK2326-NEW-FINAL-TW-20100802 墊,而第二開孔對應於缺口。補膠位於第二開孔内並填補 缺口,使第一基板、第二基板、密封膠以及補膠共同形成 容置元件的密封空間。 在本發明之一實施例中,上述之第二基板為透明基 板。 在本發明之一實施例中,上述之第二開孔由第二基板 的頂面朝向第一基板的表面向下延伸,再沿平行表面的方 向延伸連接缺口。 在本發明之一實施例中,上述之第二開孔沿遠離第一 基板的表面的方向漸縮。 在本發明之-實施例中,上述之第一基板的邊緣切齊 於第一基板的邊緣。 本發明提出一種封裝結構的製造方法。首先,提供第 -基板,其中第-基板具有表面,表面包括多個區塊,,各 區塊具有主祕及在主祕之外的接合區,主動區内具有 :件^接合區内具有接墊,各元件f性連接至對應之接 墊。V刀別對應每-主動區形成圍繞主動區 密封膠在對應之主動區的邊緣上具有缺口。配=第二 =上方,其,第二基板經由密峨第= 。基板具有多個第—開孔以及多個第二開孔, 應於接墊,以供外界的其他元件經由第-歼 錄’而第二開孔分卿應於缺σ。透過各第 7開孔對對應之元件進行抗沾黏塗佈製程。分別配置多個 補膠於第二開孔内,其中補膠分別填補缺口,使第一基板、 201208006. .EW-FINAL-TW-20100802 第二基板、密轉減補·_成相容置元件的多個 ,封空間。切割第-基板及第二基板,以分離 多個封裝結構。 為』〜取 在本^之—實施射,上述之進行抗軸塗佈製程 ^方法包括形成自組裝單分子膜(Sdf_Assembied Monolayers)於各元件的表面。 j發明之—實施射,上述之封魏制製造方法 配置第二基板於第—基板上方之後,對密封膠進 仃篡外光照射,以固化密封膠。 發明之—實施射’上述之封裝結構的製造方法 昭^、配置補膠於第二開孔内之後,對補膠進行紫外光 …、射’以固化補膠。 在本㈣之—實施射,上叙㈣】第—基板及第二 的方法鋪由同—道切割步_時_第—基板與第 一暴板。 二;上述’本發明的第二基板具有第—開孔及第二開 、# ,·開孔對應於接塾而使接墊適於與外界的其他元件 行電1±連接。第二開孔對應於密封膠的缺口,因此可先 過第二開口對^件進行抗沾黏塗佈製程,並以補膠填補 刻、a j對第基板及第二基板進行切割,而可避免在切 :匕體從缺口滲入第一基板與第二基板之間。藉 匈βΪΪ 了暴露接塾及防止液體滲入缺口,而需以預切 以的方式對第-基板及第二基板進行切割,可直接 道切割步驟科切㈣-基板與第二絲,以節省 201208006 ASEK2326-NEW-FINAL-TW-20100802 製造時間並降低製造成本。 為讓本發明之上述特徵和優點能更明顯易懂 舉實施例,並配合所附圖式作詳細說明如下。 ’ 【實施方式】 圖4A至圖4E繪示本發明一實施例之封裝結構的製造 方法。圖5為圖4A至圖4E之封裝結構的製造方法流程 圖。請參考圖4A及圖5的步驟S602,首先,提供第一芙 板210 ’其中第一基板210具有表面職,表面2;〇a包二 多個區塊A,各區塊A具有主動區212及在主動區212之 外的接合區214 ’主動區212内具有元件216,而接合區 214内具有接塾218 ’各it件216電性連接至對應之接墊 218。接著,請參考圖4B及圖5的步驟S6〇4,分別對應每 -主動區212形成圍繞主動區212的密封膠22〇。各密封 膠220在對應之主動區212的邊緣上具有缺口您,以利 後續抗沾黏塗佈製程的進行。 請參考圖4C及圖5的步驟S606,配置第二基板23〇 於第一基板210上方,其中第二基板23〇經由密封膠22〇 與第一基板210相對接合。第二基板230具有多個第一開 孔232以及多個第二開孔234,第一開孔232分別對應於 接塾218 ’以供外界的其他元件經由第一開孔232連接至 接墊218’而第二開孔234分別對應於缺口 222。接著,請 參考圖5的步驟S608,透過第二開孔234及缺口 222對元 件216進行抗沾黏塗佈製程,其中進行抗沾黏塗佈製程的 7 201208006 •^>^Λχα„·ΝΕ\ν·ΡΐΝΑ1·Τ\ν-20100802 方法’例如為形成自組裝單分子膜於各元件216的表面, 使各元件216具有抗水性以避免水氣沾黏影響元件216正 常運作。 請參考圖4D及圖5的步驟S610,在對各元件216進 行抗沾黏塗佈製程之後,分別配置多個補膠24〇於第二開 孔234内,其中補膠240分別填補缺口 222,而使第一基 板210、第二基板23〇、密封膠22〇以及補膠24〇共同形^ 分別容置元件216的多個密封空間。請參考圖4Ε及圖 的步糊2,切割第一基板21。及第二基 區塊Α(標示於圖4Α)而形成多個如圖6Α所示之封裝鈐構 200。 、 值得注意的是,本實施例之第二基板23〇的第一開孔 232對應於接墊218而使接墊218適於與外界的其它元件 進行電性連接《此外,第二基板230的第二開孔234對應 於密封膠220的缺口 222,因此可先透過第二開口 234對 元件216進行抗沾黏塗佈製程,並以補膠24〇填補缺口 222 ’再對第一基板21〇及第二基板23〇進行切割,而寸避 免在切割過程中液體從缺口 222滲入第一基板21〇與第二 基板230之間。藉此,避免為了暴露接墊218及防止液體 滲入缺口 222,而需以預切割及剝離的方式對 及第二基板23G進行切割,可直接關—道切割^驟同時 切割第-基板210與第二基板23G,以節省製造時間並 低製造成本。 本實施例的封裝結構200例如為投影晶片封裝結構, 201208006 ASEK2326-NEW-FINAL-TW-20100802 其中第一基板210為微機電晶圓,而第二基板23〇為透明 的玻璃晶圓,然本發明不以此為限,在其它實施例中,封 裝結構200亦可為其它種類之封裝體。此外,本實施例的 密封膠220例如為光固化膠,上述封裝結構的製造方法更 包括在配置第二基板230於第一基板21〇上方之後,對密 封膠22〇進行紫外光照射,以固化密封膠220。本實施例 的補膠240亦例如為光固化膠,上述封裝結構的製造方法 更包括在配置補膠240於第二開孔234内之後,對補膠240 進行紫外光照射,以固化補膠240。 在其他實施例中,密封膠220以及補膠240亦可為熱 固化膠或藉由其他方式進行固化的膠體。 圖6A為圖4E之封裝結構的立體圖。圖6B為圖4E 之封裝結構的俯視圖。請參考圖6A及圖6B,本實施例的 封裝結構200包括第一基板210、密封膠220、第二基板 230及補膠240。第一基板210具有表面21〇a,其中表面 210a具有主動區212及位於主動區212之外的接合區 • 214。第一基板21〇在主動區212内具有元件216,且^接 合區214内具有接墊218。接墊218電性連接至元件216。 密封膠220配置於表面210a且圍繞主動區212,其中 密封膠220在主動區212的邊緣上具有缺口 222。第二基 板230經由密封膠220與第一基板210相對接合,其中$ 二基板230具有第一開孔232以及第二開孔234, /第一開 孔232對應於接墊218,以供外界的其他元件經由第一開 孔232連接至接墊218,而第二開孔234對應於缺口 222。 201208006 /iai:iv-£^〇-NEW-FINAL-TW-20100802 補膠240位於第二開孔234内並填補缺口 222,使第一基 板210、第二基板230、密封膠220以及補膠240共同形成 容置元件216的密封空間。值得注意是,由於在製造過程 中是直接以同一道切割步驟同時切割第一基板21〇與第二 基板230,因此在封裝結構2〇〇中,第一基板21〇的邊緣 係切齊於第二基板230的邊緣。 圖6C為圖4E之封裝結構的側視圖。請參考圖6C, 詳細而言,本實施例的第二開孔234被設計為由第二基板 230的頂面230a朝向第一基板210的表面210a向下延伸, 再沿平行表面210a的方向延伸連接缺口 222。此外,請同 時參考圖6A,本實施例的第二開孔234被設計為沿遠離表 面210a的方向D3漸縮。藉由上述第二開孔234之結構上 的設計,可使補膠234易於集中至缺口 222處,以確實填 補缺口 222。 綜上所述,本發明的第二基板具有第一開孔及第二開 孔。第一開孔對應於接墊而使接墊適於與外界進行電性連 接。第二開孔對應於密封膠的缺口.,因此可先透過第二開 口對元件進行抗沾黏塗佈製程,並以補膠填補缺口,再對· 第一基板及第二基板進行切割,而可避免在切割過程中液 體從缺口滲入第一基板與第二基板之間。藉此,避免為了 暴露接墊及防止液體滲入缺口 ’而需以預切割及剝離的方 式對第一基板及第二基板進行切割,可直接以同一道切判 步驟同時切割第一基板與第二基板,以節省製造時間並降 低製造成本。此外,可將第二開孔設計為朝向第一基板的 201208006 ASEK2326-NEW-FINAL-TW-20100802 m伸,再沿平行表面的方向往缺口延伸,並使第 :開孔沿运離表面的方向漸縮,使二 處,以確實填補缺口。 諸杲r至缺口,然本發明尸實_揭絲上,料並義以限定 本發明,任何所屬技術領域中具有知 本發明之輯和範_,當可料許不脫離 發明之保護範園當視後附之申_==本 【圖式簡單說明】 圖1A至圖iD為習知一種投影晶片 流程圖。 封裴結構的製造 圖2為習知一種對晶圓進行預切割的示意圖。 圖3為圖1C之封裝結構的立體圖。 方法 圖4A至圖似會示核明一實施例之封裝結構的製造 圖5為圖4A至圖4E之封裝結構的製造方法流程圖 圖6A為圖4E之封裝結構的立體圖。.’ 圖6B為圖4E之封裝結構的俯視圖。 圖6C為圖4E之封裝結構的側視圖。 【主要元件符號說明】 50 :微機電晶圓 52、216 :元件 54、218 :接墊 NEW-FINAL-TW-20100802 201208006 56、220 :密封膠 56a、222 :缺口 60 :玻璃晶圓 70、240 :補膠 100、200 :封裝結構 210 :第一基板 210a :表面 212 :主動區 214 :接合區 · 230 ·•第二基板 230a :頂面 232 :第一開孔 234 :第二開孔 A .區塊 D3 :方向 12

Claims (1)

  1. 201208006 λμικζ j26-NEW-FIN AL-TW-20100802 七 申請專利範团: 1. 一種封裝結構,包括: 一第一基板,具有一表面,其中該表面具有一主動區 及位於該线區之外的-接合區,該第—基板在該主動區 内具有一元件,且在該接合區内具有一接塾,該接塾電性 連接至該元件; -密封膠’配置於該表面且圍繞該主動區,其中該密 封膠在該主動區的邊緣上具有一缺口; Λ 一第二基板,經由該密封膠與該第一基板相對接合, 其中該第二基板具有―第—開孔以及—第二開孔,一 開孔對應於該接墊,以供外界的其他^件經由 連接至該接墊,而該第二開孔對應於該缺口;以及司孔 一補膠,位於該第二開孔内並填補該缺口,使該第一 基板、該第二基板、該㈣膠以及該郷共同形成容 元件的一密封空間。 直孩 2. 如申請專利顧第丨項所述之封裝結構, 一基板為一透明基板。 石人 3. 如申請專利顧第丨項所述之封裝結構, =開孔由該第二基板的頂面朝向該第—基板的表面向;^ 伸,再沿平行該表面的方向延伸連接該缺口。 —4·如中請專利範圍第!項所述之封裝結構, 一開孔沿遠離該第-基板的該表面的方向漸縮。Λ 5.如申請專利第β所述之封裝結構, —基板的邊緣切齊於該第二基板的邊緣。 °Λ 13 八£ W-FINAL-TW-20100802 201208006 6. —種封裝結構的製造方法,包括: 提供-苐一基板,其中該第一基板具有一表面,該表 面包括多個區塊,各該區塊具有一主動區及在該主動區之 外的接。II ’該主動區内具有_元件,而該接合區内具 有一接墊,各該元件電性連接至該對應之接墊; ^ 分別對應每一主動區形成圍繞該主動區的一密封 膠,且各該密封膠在該對應之主動區的邊緣上具有一缺口 配置第—基板於該第—基板上方,其中該第二基板 f由該些密封膠與該第—基板相對接合,該第二基板具有 孔以及多個第二開孔,該些第一開孔分別對應 “X二 卩供外界的其他元件經由該些帛-開孔連接 至該些接墊,而該些第二開孔分騎應於該些缺口. 佈製ΐ過各該第"開孔對該對應之元件進行—抗沾黏塗 八別多個補膠於該些第二開孔内’其中該些補膠 缺口’使該第一基板、該第二基板、該些密 =分別容置該些元件的多個密封 工间,以及 成多構基板及該第二基板’以分離該些區塊而形 法青專利㈣第6項所述之封裝結構的製造方 去,其中進行該抗_塗佈製程的方法包括: 形成-自組裝單分子膜於各該元件的表面。 8.如申μ專利賴第6賴述之封裝結構的製造方 201208006 «儿〜26_NE W-FINAL-TW-20100802 法,更包括: 在配置該第二基板於該第一基板上方之後,對該些密 封膠進行紫外光照射,以固化該些密封膠。 9·如申請專利範圍第6項所述之封裝結構的製造方 法’更包括: 在配置該些補膠於該些第二開孔内之後,對該些補膠 仃紫外光照射,以固化該些補膠。
    =·如巾請專利範圍第6項所述之封裝結構的製造方 道切割步第—基板及該第二基板的方法係藉由同〆 刀割步_時_該第—基板與該第二基板。
    15
TW99125607A 2010-08-02 2010-08-02 Package structure and manufacturing method thereof TW201208006A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW99125607A TW201208006A (en) 2010-08-02 2010-08-02 Package structure and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW99125607A TW201208006A (en) 2010-08-02 2010-08-02 Package structure and manufacturing method thereof

Publications (1)

Publication Number Publication Date
TW201208006A true TW201208006A (en) 2012-02-16

Family

ID=46762374

Family Applications (1)

Application Number Title Priority Date Filing Date
TW99125607A TW201208006A (en) 2010-08-02 2010-08-02 Package structure and manufacturing method thereof

Country Status (1)

Country Link
TW (1) TW201208006A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI629700B (zh) * 2017-03-01 2018-07-11 鈺邦科技股份有限公司 電容器封裝結構
CN117976636A (zh) * 2024-03-29 2024-05-03 芯联越州集成电路制造(绍兴)有限公司 键合结构、晶圆的键合方法及晶圆堆叠结构

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI629700B (zh) * 2017-03-01 2018-07-11 鈺邦科技股份有限公司 電容器封裝結構
CN117976636A (zh) * 2024-03-29 2024-05-03 芯联越州集成电路制造(绍兴)有限公司 键合结构、晶圆的键合方法及晶圆堆叠结构

Similar Documents

Publication Publication Date Title
TWI303870B (en) Structure and mtehod for packaging a chip
TWI555074B (zh) 半導體裝置及其形成方法
TWI555100B (zh) 晶片尺寸封裝件及其製法
TWI476841B (zh) 半導體封裝件及其製法
TWI446501B (zh) 承載板、半導體封裝件及其製法
JP2010245259A5 (zh)
CN102800662A (zh) 层叠型半导体装置及其制造方法
JP2010153505A (ja) 微細配線パッケージ及びその製造方法
TWI236747B (en) Manufacturing process and structure for a flip-chip package
JP2009259924A (ja) 半導体装置の製造方法
WO2018216318A1 (ja) 半導体モジュールおよびその製造方法
TW201535541A (zh) 半導體裝置之製造方法及半導體裝置
JP2009004461A (ja) 電子部品パッケージおよびその製造方法
TWI474447B (zh) 半導體封裝結構及其封裝方法
JP2002368028A (ja) 半導体パッケージ及びその製造方法
TW200822315A (en) Sensor type semiconductor package and fabrication method thereof
CN107958882A (zh) 芯片的封装结构及其制作方法
TW201622009A (zh) 藉由多孔與非多孔層所強化的電子結構及製造方法
JP2015225933A (ja) 半導体装置及びその製造方法
TWI582867B (zh) 晶片封裝製程
JP2012182357A (ja) Led発光素子用リードフレーム基板、led発光素子装置、およびled発光素子用リードフレーム
TW201208006A (en) Package structure and manufacturing method thereof
TW200832724A (en) Semiconductor package with encapsulant delamination-reducing structure and method of making the package
TWI440154B (zh) 具有全貫穿矽穿孔之晶片封裝結構
JP2007324443A (ja) 積層型半導体装置とその製造方法