TW201137961A - Offset field grid for efficient wafer layout - Google Patents

Offset field grid for efficient wafer layout Download PDF

Info

Publication number
TW201137961A
TW201137961A TW099140385A TW99140385A TW201137961A TW 201137961 A TW201137961 A TW 201137961A TW 099140385 A TW099140385 A TW 099140385A TW 99140385 A TW99140385 A TW 99140385A TW 201137961 A TW201137961 A TW 201137961A
Authority
TW
Taiwan
Prior art keywords
wafer
field
offset
dicing
grid
Prior art date
Application number
TW099140385A
Other languages
English (en)
Other versions
TWI420584B (zh
Inventor
Alejandro Varela
Troy L Harling
Daniel E Vanlare
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW201137961A publication Critical patent/TW201137961A/zh
Application granted granted Critical
Publication of TWI420584B publication Critical patent/TWI420584B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/70Microphotolithographic exposure; Apparatus therefor
    • G03F7/70425Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
    • G03F7/70433Layout for increasing efficiency or for compensating imaging errors, e.g. layout of exposure fields for reducing focus errors; Use of mask features for increasing efficiency or for compensating imaging errors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54426Marks applied to semiconductor devices or parts for alignment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54453Marks applied to semiconductor devices or parts for use prior to dicing
    • H01L2223/5446Located in scribe lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Dicing (AREA)

Description

201137961 六、發明說明: 【發明所屬之技術領域】 本發明關於一種偏置場柵格,特別是關於一種用於高 效率晶圓佈局的偏置場柵格。 【先前技術】 半導體晶圓(例如砂、錯、和ΙΙΙ-V材料晶圓)被使用 在積體電路的製造,其中,晶圓有效率地做爲基板。使用 各種半導體製程(例如光微影(譬如形成圖案、蝕刻、沉 積等)、磊晶、摻雜、拋光、和其他已知製程)在基板上 形成微電子裝置。在單一晶圓上通常形成許多相同的電子 裝置;每一晶圓上的裝置數目從數十至數百甚至數千個, 取決於裝置晶粒的尺寸。 一旦裝置被形成在晶圓上,可使用各種晶圓探針技術 電性地測試裝置,然後將裝置分類爲通過和未通過的晶粒 。然後可將晶圓分離(s i n g u 1 a t e )成個別的晶粒。可使用 已知的技術(例如畫切(scribing)和裂片(breaking)、 切塊(dicing )或線鋸、或雷射切割(cutting ))來執行 分離製程。使用垂直的笛卡兒柵格刻繪(delineating )個 別的晶粒,以在分離製程期間,可用線性的方式橫越此標 準柵格切割晶粒。在分離製程以後,可將個別晶粒包膠進 入合適的晶片封裝內,以提供離散的積體電路。 【發明內容】 -5- 201137961 一種方法,包含:接收晶圓,多個相同的晶粒形成在 該晶圓上,該晶圓具有場的偏置柵格,每一個場由一或更 多個晶粒組成;將該晶圓黏附至切塊膠帶;和 將該晶圓切塊成個別晶粒。 一種半導體晶圓,包含:非笛卡兒栅格之列和行的場 ,其中,多個該等列彼此偏置或多個該等行彼此偏置;和 多個相同的晶粒,其形成在該晶圓上,每一個場包括一或 更多個該晶粒。 【實施方式】 提供技術用於有效率的晶圓佈局,其包括使用偏置柵 格以將可利用之晶圓空間的使用最佳化。因此,相對於標 準垂直柵格,本發明可增加在晶圓上製造相同晶粒的數目 。取決於晶圆尺寸和晶粒佔位面積(footprint ),該增加 可在1 %至5 %的範圍內;當在數千個晶圓上投影時,該增 加的量很顯著。 槪述 如上文所述,在一晶圓上製造之相同積體電路晶粒, 通常以線性方式橫越標準垂直柵格而分離。可用相同的方 式製造數以千計的晶圓,以生產數十萬的個別晶粒。然而 因爲場大小分級的交易且晶圓切塊需要防止使用給定的區 域而限制了工業標準笛卡兒佈局,所以當印刷每一晶圓時 ,每一晶圓沿著外徑邊緣的顯著部分被浪費掉。不完整的 -6- 201137961 晶粒且有時候甚至是完整晶粒可能在此區域內被印刷,以 保持均勻的製造作業。但是在此邊緣除外區域內通常不會 產生完整的晶粒,且不完整的晶粒因爲無法利用所以在切 塊作業中被拋棄。此邊緣區域有時候被留下當作空白的矽 ,其在切塊後被丟棄。就單一晶圓或非商業作業而言,雖 然被浪費之晶圓的量相對地小,但是在大量商業生產期間 ,浪費變成很可觀。 因此,且依據本發明的實施例,提供了偏置微影場佈 局,其增加可容納在單一晶圓上之晶粒的數目保守地達約 1 %至2 %或更多。藉由增加額外的登錄記號(例如)至場 畫切位置,可增加能被印刷之每一列場的彈性( flexibility )。此增加之自由度位準也允許將每一列所能 包含的晶粒數目最佳化,且直接轉化爲增加每一晶圓之產 出晶粒數目。此外,提供的技術允許以非笛卡兒座標的方 式切塊成個別晶粒。然而,如果注意偏置柵格線,則也可 使用傳統的分離技術。 該等技術可被體現在(例如)半導體處理設備中,建 構該設備用於執行微影場佈局和之後在該等場內印刷(形 成裝置)。形成在晶圓上之裝置的實際類型除非相同,否 則並未特別相關。所形成的裝置可例如爲處理器、記憶體 裝置、電晶體、或邏輯電路。顯然地,晶圓上可形成許多 其他的微電子裝置’不論該裝置是離散組件或包括有許多 組件的電路。所揭露的方法適於在大規模生產微電子元件 或甚至以較小規模生產之環境的製造室實施(例如定製建 201137961 立的砂晶片(custom built silicon))。簡百之’本文所 提供之偏置柵格技術可用於在任何生產環境中最佳化或改 善晶圓的使用。 例如因爲如果場列可(經由本文所述的偏置柵格)放 在中央使得每一晶圓之整個表面的個別晶粒更平衡’則所 增加之產量的結果是產量輸出最佳化。此外,可更快速達 成場對齊製程。特別地,當典型的微影工具印刷晶圓上的 晶粒時,工具預先對齊在適當位置的每一個場。使用機器 視覺以判明目標晶圓的登錄記號,可完成該預先對齊。因 爲習知的場柵格未偏置,所以一些登錄記號位在晶圓外側 ,此使得對齊製程更複雜,因爲需要額外的處理。然而, 由於本文所述的偏置柵格,所以更多的場可被印刷在晶圓 的內側,且因此可使更少的登錄記號位在晶圓外側。因此 ,對齊製程可更快。請注意,即使是1 %的工具速率改善, 也可轉化爲長期地節省數百萬元,取決於所使用的工具數 目和產出量。 因此,對於微影場佈局的現行解決之道,在生產晶粒 期間未最佳化地使用可利用之晶圓表面,以致因爲需要將 方形或矩形晶粒容納在圓形基板之整個頂部表面的垂直或 笛卡兒柵格內,而留下被浪費的空間。此導致沿著基板之 邊緣被浪費的區域。本文所提供的技術可被用於最佳化個 別場列(或行)的配置,藉此將每一晶圓上可獲得之晶粒 生產量最大化。此生產量增加可爲例如每一晶圓多約1 · 5 % 的晶粒(或更多,取決於所形成之裝置的特點),且不必 -8- 201137961 或極少改變工廠處理作業和實質相同的成本就可完成。 偏置微影場佈局 圖1 a例示由於需要對齊線性笛卡兒系統內的每—個場 而在印刷晶圓上被浪費的空間。如同已知者’因爲從一列 或行至下一列或行沒有偏置’所以笛卡兒栅格包括具有相 等尺寸方形的多個行和列(圖1 a例示最清楚)。在此範例 的情況中’所希望的場是一個晶粒寬乘以二個晶粒高。結 果的佈局是每一晶圓提供116個場(F pw )和每—晶圓提 供2 2 8個晶粒(D P W )。請注意在頂部和底部兩位置處的 浪費空間。雖然本文所提供的技術可被應用於任何的晶圓 尺寸,且不管所形成之晶粒的尺寸’但是爲了此範例’假 設晶粒尺寸爲約0.1 30平方毫米’且晶圓是12吋晶圓。 如圖1 b所示,依據本發明的一範例實施例,藉由上下 移動各場的行,相同尺寸的晶元可增加大數目的相同晶粒 。獲得一場的每一行,通常在該行的頂部標註+ 1。更詳 細地說,結果佈局提供1 2 0 F P W (增加四個場’或3 · 4 5 % ) 和2 3 4 DPW (增加六個晶粒,或2.6% )。可使用習知的微 影工具印刷此種偏置圖案。請注意,儘管增加通常被拋棄 的不完整晶粒(從4至6個),但是還是獲得上述百分比的 增加。再者,請注意,大幅減少在晶圓之頂部和底部兩位 置的浪費空間。再者,請注意在其他實施例中,可(向左 或向右)移動列。 因此在本實施例的情況中,當只使用在Y軸上的最佳 201137961 化,就12吋晶圓的場佈局改善可增加約2.6%的DPW。基於 本說明書可瞭解,取決於例如晶圓尺寸和晶粒尺寸的因素 ,在其他實施例中,最佳化可應用在X軸。在整個柵格中 的晶粒尺寸和場尺寸兩者通常可保持恆定。請注意,場可 爲一或更多個晶粒。 雖然未明確顯示在圖lb中,但是當產生登錄圖案時’ 用於偏置柵格的登錄記號架構(其包括在各場角隅之間的 中間登錄記號)可沿著場的X軸或Y軸使用。一般而言, 當各相鄰的場在偏置座標系統內被印刷且在一起以產生一 個完整的登錄記號時,形成了登錄圖案。在圖2a-b、3、 4 a-b中將更詳細討論具有中間記號的登錄記號架構。 可用例如任何數目之合適半導體材料(譬如矽、鍺、 III-V材料)製成晶回。基板可呈塊狀、或呈在絕緣體組態 上的半導體(例如絕緣體上的矽(SOI )、或絕緣體上的 矽鍺(SiGeOI ))。基板的頂部表面可被產生應變或沒產 生應變。基於本說明書可瞭解,取決於例如所形成之裝置 和所希望之材料系統等因素,此處可使用任何數目之合適 的晶圓組態。 登錄記號 圖2a例示2晶粒乘以3晶粒(2x3 )之陣列的裝置場範 例’和在場之每一角隅具有登錄記號的習知場發展。 使用任何數目之適當符號、形狀、和組態(包括從簡 單至複雜的設計),可實施登錄記號本身。例如在一實施 -10- 201137961 例中,可實施簡單的登錄記號爲‘ X,、‘ +,、‘ Λ,、 ‘0’、或任何其他記號、或適於對齊多個物件( 子中是偏置場)中之兩物件的此等記號的組合。在 施例中,可用組合性的圖案來實施複雜的登錄記號 案具有可和其他記號之類似特徵重疊的主要及次要 以利高精密對齊,該高精密對齊可爲必要或不必要 於例如晶粒的尺寸及畫切線寬度、和切塊工具的因 —個此種例子中,複雜的登錄記號可包括較小的形 如圓)、和/或在較大形狀(例如方形)內的碼( 母/數字),以致當對齊其他此等複雜的登錄記號 看見每一個別記號的碼,以顯示相鄰的登錄記號, 錄記號組成整個登錄圖案。從本說明書可瞭解,可 類型的登錄記號來實施本發明的實施例。 在圖2a所示的特殊範例中,顯示場之左下角隅 記號(大致以字母A表示)。圖2b顯示當四個個別 的全部四個對應角隅(大致以字母A,L,E,X分 )印刷在標準笛卡兒座標系統內且在一起以產生一 登錄記號時,這些習知登錄記號看起來的樣子。請 可用任何希望的部件建構每一晶粒,且可使用任何 適當半導體製程製造每一晶粒。 圖3例示圖2a-b之範例裝置場,但是在本發明 的偏置柵格中。只顯示2晶粒X 3晶粒陣列之底部兩 未顯示每一晶粒的組態,但是如同前述,可使用各 的半導體製程以任何希望的部件/材料來實施晶粒 在本例 另一實 ,該圖 特徵, ,取決 素。在 狀(例 例如字 時,可 該等登 用任何 的登錄 相鄰場 別表示 個完整 注意, 數目之 實施例 晶粒。 種適當 的組態 -11 - 201137961 。在此範例情況中,依據本發明的實施例,在X軸上進行 偏置柵格最佳化。如同此範例實施例中所示,除了原始的 角隅登錄記號L以外,總共七個中間登錄記號沿著場畫切 的X軸重複,且各登錄記號彼此等距離,以利在圖案化期 間將各場互鎖在一起。在此範例中,中間登錄記號包括A 及L部分,其可和下面一列的E及X部分匹配。然而,記得 其他實施例可在每一中間點使用簡單的登錄記號,例如線 (系列的線)或符號(例如‘X’或‘ + ’)。此外,如同基於 本說明書可瞭解者,其他的實施例可具有較少(例如2至6 )或較多的登錄記號(例如8至1 4 ),只要他們彼此等距 離。 一般而言,登錄記號的數目大致取決於下列因素:例 如場的長度、和與沿著相同X軸相鄰但偏置之場的各登錄 記號其中之一配合或對齊之機會的希望數目。在所示的實 施例中,每一場包括角隅登錄記號和三個中間登錄記號, 且四個全部彼此等距離地分開。在另一實施例中’每個場 側邊可有二至三個登錄記號,包括在場之角隅的任何原始 登錄記號。在另一實施例中,在登錄記號重複處的頻率可 被設定爲儘可能地高(只受可用於一個排在另一個後面地 印刷登錄記號的空間所限制)。在任何此等情況中’請注 意如果等距離隔開,一旦一組相鄰的登錄記號對齊’則其 餘之登錄記號組的列或行也會對齊。 因此可用任何適當類型和/或數目的登錄記號來建構 場。因爲以等距離的方式設置登錄記號,所以當場的列或 -12- 201137961 行在χ或γ軸移動時’可容易獲得沿著該等軸的相鄰場之 登錄記號間的對齊。因此’(例如)下一列沿著X軸之多 個登錄記號可容易對齊相鄰上一列中的對應記號。類似地 ’(例如)左側行沿著γ軸之多個登錄記號可容易對齊相 鄰右側行中的對應記號。請注意,如果需要的話,可將其 他的場特徵(例如特定的計量學/檢測/測試位置)移動和/ 或重調大小,以允許插入中間登錄記號。 圖4 a和4b例示本發明之實施例,其相鄰的頂部和底部 場彼此偏置,但使用多個登錄記號對齊。假設場是如圖2a 所示的2x3陣列,但是如同基於本說明書可瞭解者,可使 用任何的場組態。在此範例情況中,各場彼此偏置達兩個 對齊記號。 如同可進一步看到者,總共1 1個登錄記號顯示在此範 例組態中,雖然不是全部設置在兩個場之間。(相對於底 部場列,)頂部場列沿著X軸向右偏置達兩個登錄記號。 因此,在底部場的頂部之左角隅登錄記號和第一個中間登 錄記號,並不直接涉入此兩特殊場的對齊。在頂部場之底 部的左角隅登錄記號,對齊在底部場之頂部的第二中間登 錄記號(中間# 2 )。如果各登錄記號之間等距離隔開, 則沿著X軸供每一場用之下一組六個登錄記號自動對齊。 如果兩個場之間偏置,則在頂部場的底部之右角隅登錄記 號和第七個中間登錄記號,並不直接涉入此兩特殊場的對 齊。表1摘要登錄記號的對齊。請注意,標註X的登錄記號 不加入此兩個場的對齊。 -13- 201137961 底部場的登錄記號 頂部場的登錄記號 左角隅 X 中間# 1 X 中間# 2 左角隅 中間# 3 中間# 1 中間# 4 中間# 2 中間# 5 中間# 3 中間# 6 中間# 4 中間# 7 中間#5 右角隅 中間# 6 X 中間# 7 X 右角隅 表1 :登錄記號的對齊 如同前述、及圖3和4 a - b之範例實施例所示,中間登 錄記號可被添加至界定每一場的畫切線內(或其他適當位 置)。請注意’如果只要在X軸最佳化,則只需要將中間 登錄記號添加至X的列;或者如果只要在Y軸最佳化,則 只需要將中間登錄記號添加至Y的行。 偏置柵格的分離 一旦具有如同本文所描述之偏置場柵格的晶圓被完全 印刷,則經由任何數目的適當分離製程,可釋出個別晶粒 。如同前述,典型的分離製程包括畫切和裂片、切塊或線 鋸、或雷射切割。依據本發明的各種實施例,如同典型的 做法,可使用這些製程或其組合中的任一者,但是需進~ 步考慮柵格的偏置性質。例如,且依據一個特殊範例實施 -14 - 201137961 例,提供一種方法用於從非笛卡兒柵格分離晶粒。圖5a至 5 f描繪該方法,也會依次討論該等圖中的每一圖。 如同可看到者,該方法包括(例如從製造室)接收已 印刷的晶圓,該晶圓具有如同本文所述和圖5 a所示之偏置 場柵格。該晶圓可爲任何尺寸的晶圓,且具有形成在其上 的複數相同晶粒。然後,如同用於標準笛卡兒柵格晶圓的 習知做法和圖5 b所示,將晶圓黏附至切塊膠帶。 可使用標準雷射畫切技術來畫切笛卡兒柵格的直線, 在晶圓的內部不需轉彎。但是由於本文所述的偏置栅格, 在X或Y軸的畫切線中通常會有至少一個轉彎(例如90度 轉角)。因此,可修飾雷射畫切以適合此等轉彎,以便避 免過衝(overshoot )超過轉彎點和/或在晶圓上的任—點/ 區域內過度雷射(例如當變慢以進行轉彎時)。 更詳細地,當進行90度轉彎切割時,通常在進行轉彎 時改變雷射工作台的速率(例如工作台減速、停止、變更 方向、和在新的方向加速)。爲了解決兩個議題,雷射和 工作台系統可有效率地彼此通訊,同時維持晶圓之每單位 面積的脈衝一致(特別是在轉彎附近)。如同圖5c所示, 雷射和雷射工作台彼此通訊,以在工作台變慢以進行轉彎 時,保持每單位面積的脈衝恆定。爲了公差,當進行轉彎 時,每單位面積的脈衝稍微變化(例如+/-20%或更少)。 雖然先前未使用在半導體產業中,但是習知的雷射系統提 供此功能,且可容易建構習知的雷射系統來執行該功能。 具有偏置柵格之晶圓一旦被雷射畫切,可使用切塊工 -15- 201137961 具將各晶圓切塊成個別晶粒。特別地且如圖5d所示,可使 用切塊鋸沿著每一列的畫切線切割(假設沿著X軸提供最 佳化),藉此釋放每一列》—旦釋放了列,接下來藉由垂 直於先前的切割列畫切線進行切割,可將該列切塊成個別 的晶粒。但是不在這個時候進行這些垂直的切割,而是將 所有的列切塊,然後重新對齊該等列,以有效率地消除該 等列之間的偏置,且藉此允許穿過所有的列進行垂直切割 。參考圖5e和5f討論此隨後的對齊和切塊。如同可容易瞭 解者,如果沿著Y軸提供最佳化,則初始的切塊會沿著行 畫切線,以釋放整行的晶粒。就如同該等列,一旦釋放了 行,則可對齊該等行以消除偏置,以便藉由垂直於先前的 切割行畫切線進行切割,而將那些行切塊成個別的晶粒。 如同習知所進行者,切塊鋸經過晶圓和經過支撐切塊膠帶 的一部分(例如膠帶厚度的四分之一或一半)而進行切割 ,以防止晶粒在進行初始切割後移動和防止各晶粒在完全 分離時掉落。 一旦完成在最佳化軸的切塊作業,可將沿著最佳化軸 切塊的晶粒長條暫時舉升離開切塊膠帶,然後再向下放回 切塊膠帶上,但是和其相鄰的長條對齊。當針對每一長條 重複此製程,偏置柵格有效率地轉換至笛卡兒柵格,藉此 使第二次切割完成分離製程。在習知方面,一旦完成切塊 作業’藉由吸取杯和凸輪裝置分別拾取每一晶粒使其脫離 切塊膠帶,其中的凸輪將每一晶粒從切塊膠帶的底部依序 向上推送進入吸取杯。依據本發明的—個實施例,當一組 -16- 201137961 凸輪從該長條的底部向上推時,同丨 舉升該長條的吸取杯來完成舉升離丨 如具有一系列的輪子,該等輪子和; 且從給定的長條釋放切塊膠帶,同丨 條上的拉伸應力。可用抗磨耗材料 成輪子。圖5e例示一個此種範例實) 條離開切塊膠帶。請注意,所顯示! 用於示範之用,實際上凸輪是在被彳 條的下方,因此看不到凸輪。 圖5f示範如何移動長條進入笛-至切塊膠帶上。在一實施例中,使j 系統來執行長條的此對齊,使得長1 格內重新對齊。一旦長條完成對齊 程序(如同參考圖5d所討論者),J 粒。分離製程可進一步包括拾取每-其定位在個別的晶粒盤內。 基於本說明書,可容易瞭解許ΐ ,本發明的一個範例實施例提供一 5 收~晶圓,多個相同的晶粒形成在丨 場的偏置柵格,每一個場由一或更: 繼續將晶圓黏附至切塊膠帶,且將t 「將晶圓切塊成個別晶粒」可例如' 供畫切線供後續切塊之用。在一個5 成「雷射畫切晶圓以提供畫切線」 丨寺 ΪΕ I 丨寺 It 条 利用一系列建構用於 。可設計凸輪使其例 :地滑過長條的底部, 減少被拾取之晶圓長 (例如Kevlar®)來製 例,其可用於舉升長 凸輪(例如輪子)僅 升離開切塊膠帶之長 兒格式,並將其放回 自動化機器視覺對齊 在切塊工具的切割規 便可執行其餘的切塊 切塊成每一個別的晶 被釋放的晶粒,和將 實施例和組態。例如 :方法,該方法包括接 晶圓上,該晶圓具有 個晶粒組成。該方法 圓切塊成個別晶粒。 括雷射畫切晶圓以提 別的此種例子中,完 同時維持晶圓之每單 -17- 201137961 位面積的雷射脈衝一致,晶圓之每單位面積的雷 化2 0 %或更少。「將晶圓切塊成個別晶粒」可進 沿著X或Y軸其中之一內的畫切線進行切塊,以 圓和局部進入切塊膠帶進行切割,藉此製成多個 。「將晶圓切塊成個別晶粒」可進一步包括暫時 長條使其離開切塊膠帶,且將晶圓長條向下放回 上,但是對齊其相鄰的長條,並重複暫時舉升和 到場的偏置柵格有效地轉換至笛卡兒柵格。「將 成個別晶粒」可進一步包括沿著在X或Y軸中之 的畫切線進行切塊,以便經過晶圓和局部進入切 行切割,藉此製成多個分離的晶粒。 本發明的另一範例實施例提供半導體晶圓。 括非笛卡兒柵格之列和行的場,其中,多個列彼 多個行彼此偏置。該晶圓進一步包括形成在該晶 個相同的晶粒,每一個場包括一或更多個晶粒。 如包括在每一個場周圍的場畫切,且每一場畫切 側邊包括角隅登錄記號和在各角隅登錄記號之間 錄記號,其中,一個場的一子組角隅和中間登錄 另一相鄰場的一子組角隅和中間登錄記號。在一 ’晶圓只具有一種晶粒類型形成在其上。在一些 相對於和該晶圓之晶圓尺寸及場尺寸相同的第二 晶圓具有較大數目的場,但是具有笛卡兒柵格之 場。在一特定的特殊例子中,多個列彼此偏置。 定的特殊例子中,多個行彼此偏置。整個柵格的 射脈衝變 —步包括 便經過晶 晶圓長條 舉升晶圓 切塊膠帶 放回,直 晶圓切塊 另一者內 塊膠帶進 該晶圓包 此偏置或 圓上之多 晶圓可例 的至少一 的中間登 記號對齊 些例子中 例子中, 晶圓,該 列和行的 在另一特 場尺寸可 -18- 201137961 恆定。晶圓可例如爲普通晶圓(體矽晶圓:bulk wafer ) 或在絕緣體組態上的半導體。 本發明的另一例示實施例提供半導體晶圓。在此例子 中,晶圓包括非笛卡兒柵格之列和行的場,其中,多個列 彼此偏置或多個行彼此偏置,且整個柵格之場的尺寸是恆 定的。該晶圓進一步包括在每一個場周圍的場畫切,且每 —場畫切的至少一側邊包括角隅登錄記號和在各角隅登錄 記號之間的中間登錄記號,其中,一個場的一子組角隅和 中間登錄記號對齊另一相鄰場的一子組角隅和中間登錄記 號。該晶圓進一步包括形成在該晶圓上之多個相同的晶粒 ,每一個場包括一或更多個晶粒。其中,晶圓只具有一種 晶粒類型形成在其上。相對於相同晶圓尺寸和場尺寸的第 二晶圓,一晶圓具有較大數目的場,但是具有笛卡兒柵格 之列和行的場。在一特定的特殊例子中,多個列彼此偏置 。在另一特定的特殊例子中,多個行彼此偏置。整個柵格 的場尺寸可恆定,且晶圓可例如爲普通晶圓(體矽晶圓; bulk wafer )或在絕緣體組態上的半導體(例如在絕緣體 上的矽,或SOI )。 爲了例示和描述而提呈本發明之前述範例實施例的描 述,無意耗盡或限制本發明於所揭露的精確形式。可基於 本說明書做許多的修飾和變化。本發明的範圍無意受此詳 細的描述所限制,反而是希望由所附的請求項所限制。 【圖式簡單說明】 -19- 201137961 圖la例示由於需要對齊線性笛卡兒系統內的每一個場 而浪費印刷晶圓上的空間。 圖lb例示本發明實施例以非笛卡兒柵格之列和行的場 所建構的晶圓。 圖2 a例示角隅登錄記號,且圖2b例示由四個角隅登錄 記號在一起所形成的登錄圖案。 圖3例示本發明實施例以角隅和中間登錄記號兩者所 建構之範例裝置場。 圖4 a和4b例示本發明實施例相鄰頂部和底部場的範例 ,其彼此偏置但使用多個登錄記號對齊。 圖5 a至5 f例示本發明實施例從非笛卡兒柵格分離晶粒 的方法。 -20-

Claims (1)

  1. 201137961 七、申請專利範圍: 1. —種方法,包含: 接收晶圓,多個相同的晶粒形成在該晶圓上’該晶圓 具有場的偏置柵格,每一個場由一或更多個晶粒組成; 將該晶圓黏附至切塊膠帶;和 將該晶圓切塊成個別晶粒。 2. 如申請專利範圍第1項之方法,其中將該晶圓切塊 成個別晶粒包括:雷射畫切該晶圓以提供畫切線供後續切 塊之用。 3 .如申請專利範圍第2項之方法,其中完成雷射畫切 該晶圓以提供畫切線,同時維持該晶圓之每單位面積的雷 射脈衝一致,該晶圓之每單位面積的該雷射脈衝變化20% 或更少。 4·如申請專利範圍第2項之方法,其中將該晶圓切塊 成個別晶粒包括:沿著X或Y軸其中之一內的畫切線切塊 ,以便經過該晶圓和局部進入該切塊膠帶切割,藉此製成 多個晶圓長條。 5 ·如申請專利範圍第4項之方法,其中將該晶圓切塊 成個別晶粒包括: 暫時舉升晶圓長條離開該切塊膠帶,且將該晶圓長條 向下放回該切塊膠帶上,但是對齊其相鄰的長條; 重複該暫時舉升和放回,直到場的該偏置柵格有效地 轉換至笛卡兒柵格。 6 ·如申請專利範圍第5項之方法,其中將該晶圓切塊 -21 - 201137961 成個別晶粒包括:沿著在該X或Y軸中之另一者內的畫切 線切塊’以便經過該晶圓和局部進入該切塊膠帶切割,藉 此製成多個分離的晶粒。 7. —種半導體晶圓,包含: 非笛卡兒柵格之列和行的場,其中,多個該等列彼此 偏置或多個該等行彼此偏置;和 多個相同的晶粒,其形成在該晶圓上,每一個場包括 一或更多個該晶粒。 8. 如申請專利範圍第7項之半導體晶圓,另外包含: 在每一個場周圍的場畫切,且每一場畫切的至少一側邊包 括角隅登錄記號和在該等角隅登錄記號之間的中間登錄記 號,其中,一個場的一子組該等角隅和中間登錄記號對齊 另一相鄰場的一子組該等角隅和中間登錄記號。 9. 如申請專利範圍第7項之半導體晶圓,其中該晶圓 只具有一種晶粒類型形成在其上。 10. 如申請專利範圍第7項之半導體晶圓,其中相對於 和該晶0之晶圓尺寸及場尺寸相同的第二晶圓,該晶圓具 有較大數目的場,但是具有笛卡兒柵格之列和行的場》 11. 如申請專利範圍第7項之半導體晶圓,其中多個該 等列彼此偏置。 12. 如申請專利範圍第7項之半導體晶圓,其中多個該 等行彼此偏置。 1 3 .如申請專利範圍第7項之半導體晶圓,其中整個該 栅格的場尺寸是恆定的。 -22- 201137961 14.如申請專利範圍第7項之半導體晶圓,其中晶圓是 普通晶圓(bulk wafer)。 1 5.如申請專利範圍第7項之半導體晶圓,其中晶圓是 在絕緣體組態上的半導體。 16.—種半導體晶圓,包含: 非笛卡兒柵格之列和行的場,其中,多個該等列彼此 偏置或多個該等行彼此偏置,且整個該柵格的場尺寸是恆 定的; 在每一個場周圍的場畫切,且每一場畫切的至少一側 邊包括角隅登錄記號和在該等角隅登錄記號之間的中間登 錄記號,其中,一個場的一子組該等角隅和中間登錄記號 對齊另一相鄰場的一子組該等角隅和中間登錄記號;和 多個相同的晶粒形成在該晶圓上,每一個場包括一或 更多個該晶粒,其中該晶圓只具有一種晶粒類型形成在其 上; 其中相對於和該晶圓之晶圓尺寸及場尺寸相同的第二 晶圓,該晶圓具有較大數目的場,但是具有笛卡兒柵格之 列和行的場。 1 7 .如申請專利範圍第1 6項之半導體晶圓,其中多個 該等列彼此偏置。 1 8 .如申請專利範圍第1 6項之半導體晶圓,其中多個 該等行彼此偏置。 1 9.如申請專利範圍第1 6項之半導體晶圓,其中晶圓 是普通晶圓(bulk wafer )。 -23- 201137961 2 0.如申請專利範圍第16項之半導體晶圓,其中晶圓 是在絕緣體組態上的半導體。 -24-
TW099140385A 2009-12-23 2010-11-23 半導體晶圓和切割晶圓的方法 TWI420584B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/646,459 US8148239B2 (en) 2009-12-23 2009-12-23 Offset field grid for efficient wafer layout

Publications (2)

Publication Number Publication Date
TW201137961A true TW201137961A (en) 2011-11-01
TWI420584B TWI420584B (zh) 2013-12-21

Family

ID=44149891

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099140385A TWI420584B (zh) 2009-12-23 2010-11-23 半導體晶圓和切割晶圓的方法

Country Status (6)

Country Link
US (1) US8148239B2 (zh)
EP (1) EP2517227A4 (zh)
KR (1) KR101370114B1 (zh)
CN (1) CN102656668B (zh)
TW (1) TWI420584B (zh)
WO (1) WO2011087572A2 (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8148239B2 (en) 2009-12-23 2012-04-03 Intel Corporation Offset field grid for efficient wafer layout
WO2015063649A1 (en) * 2013-10-29 2015-05-07 Koninklijke Philips N.V. Separating a wafer of light emitting devices
US9093518B1 (en) * 2014-06-30 2015-07-28 Applied Materials, Inc. Singulation of wafers having wafer-level underfill
US9165832B1 (en) 2014-06-30 2015-10-20 Applied Materials, Inc. Method of die singulation using laser ablation and induction of internal defects with a laser
SE544800C2 (en) * 2016-06-02 2022-11-22 Universal Instruments Corp Semiconductor die offset compensation variation
CN110023961A (zh) * 2016-12-01 2019-07-16 艾利丹尼森零售信息服务公司 不同尺寸元件布局的混合结构方法以优化晶圆的面积使用
EP3985715A4 (en) * 2020-06-01 2022-11-09 Changxin Memory Technologies, Inc. DESIGN PROCESS FOR WAFER LAYOUT AND EXPOSURE SYSTEM FOR LITHOGRAPHY MACHINE
CN111830793B (zh) * 2020-06-22 2023-07-18 中国科学院微电子研究所 晶圆曝光投影图的设定方法及系统
EP3992715B1 (en) 2020-09-09 2023-05-31 Changxin Memory Technologies, Inc. Wafer chip layout calculation method, medium and apparatus
CN114239467A (zh) * 2020-09-09 2022-03-25 长鑫存储技术有限公司 晶圆的晶片布局计算方法、装置、介质与设备

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3169837A (en) * 1963-07-31 1965-02-16 Int Rectifier Corp Method of dicing semiconductor wafers
JPS59220947A (ja) 1983-05-30 1984-12-12 Sharp Corp 半導体装置の製造方法
US5217916A (en) * 1989-10-03 1993-06-08 Trw Inc. Method of making an adaptive configurable gate array
US5128737A (en) * 1990-03-02 1992-07-07 Silicon Dynamics, Inc. Semiconductor integrated circuit fabrication yield improvements
JPH0465859A (ja) * 1990-07-06 1992-03-02 Fujitsu Ltd ウエハ・スケール集積回路および該回路における信号伝播経路形成方法
US5340772A (en) * 1992-07-17 1994-08-23 Lsi Logic Corporation Method of increasing the layout efficiency of dies on a wafer and increasing the ratio of I/O area to active area per die
JP2874682B2 (ja) * 1997-03-12 1999-03-24 日本電気株式会社 半導体装置
US6303899B1 (en) * 1998-12-11 2001-10-16 Lsi Logic Corporation Method and apparatus for scribing a code in an inactive outer clear out area of a semiconductor wafer
US6420245B1 (en) * 1999-06-08 2002-07-16 Kulicke & Soffa Investments, Inc. Method for singulating semiconductor wafers
JP2001148358A (ja) * 1999-11-19 2001-05-29 Disco Abrasive Syst Ltd 半導体ウェーハ及び該半導体ウェーハの分割方法
US6521513B1 (en) * 2000-07-05 2003-02-18 Eastman Kodak Company Silicon wafer configuration and method for forming same
AUPR174800A0 (en) * 2000-11-29 2000-12-21 Australian National University, The Semiconductor processing
JP4330821B2 (ja) * 2001-07-04 2009-09-16 株式会社東芝 半導体装置の製造方法
US6784070B2 (en) * 2002-12-03 2004-08-31 Infineon Technologies Ag Intra-cell mask alignment for improved overlay
JP2006041005A (ja) 2004-07-23 2006-02-09 Matsushita Electric Ind Co Ltd 半導体素子形成領域の配置決定方法及び装置、半導体素子形成領域の配置決定用プログラム、並びに半導体素子の製造方法
JP4856931B2 (ja) 2004-11-19 2012-01-18 キヤノン株式会社 レーザ割断方法およびレーザ割断装置
US8148239B2 (en) 2009-12-23 2012-04-03 Intel Corporation Offset field grid for efficient wafer layout

Also Published As

Publication number Publication date
TWI420584B (zh) 2013-12-21
WO2011087572A2 (en) 2011-07-21
WO2011087572A3 (en) 2011-09-15
CN102656668A (zh) 2012-09-05
US20110147897A1 (en) 2011-06-23
CN102656668B (zh) 2015-02-25
US8148239B2 (en) 2012-04-03
KR101370114B1 (ko) 2014-03-04
KR20120099261A (ko) 2012-09-07
EP2517227A4 (en) 2015-04-22
EP2517227A2 (en) 2012-10-31

Similar Documents

Publication Publication Date Title
TWI420584B (zh) 半導體晶圓和切割晶圓的方法
US8343804B2 (en) Implementing multiple different types of dies for memory stacking
US8043928B2 (en) Efficient provision of alignment marks on semiconductor wafer
JP2006523949A (ja) 非長方形状のダイを有する半導体ウェハ
JP4490523B2 (ja) 半導体処理システム、方法、及び装置
CN102486995B (zh) 动态晶圆对位方法及曝光扫瞄系统
US20030140514A1 (en) Scribe lines for increasing wafer utilizable area
CN101533229B (zh) 用于投影曝光装置的标线以及使用它的曝光方法
JP2004336055A (ja) ウェハダイシングのための方法
CN101986427A (zh) 具有预对准图案的半导体晶片和预对准半导体晶片的方法
CN104716066B (zh) 一种侦测图形底部光刻胶残留的缺陷检测方法
CN104952851B (zh) 对准标记及其对准方法
CN104849970B (zh) 用于背面光刻工艺的对准标记及其对准方法
CN103389616A (zh) 能够改善发射极窗口尺寸均匀性的SiGe器件制造方法
US20130252428A1 (en) Photo-etching and Exposing System
KR102620433B1 (ko) 웨이퍼 맵의 형성 방법
Fukushima et al. Advanced Tape Expansion/Assembly Technology for FOWLP and Micro-LED Display
JPS59134825A (ja) 半導体装置およびそのための半導体ウエ−ハ
US20120162622A1 (en) Field extension to reduce non-yielding exposures of wafer
US10811298B2 (en) Patterned carrier wafers and methods of making and using the same
TWI310582B (en) Method for laser marking on a wafer
JPH11150059A (ja) 半導体装置の製造方法及びその装置並びに投影露光装置
JP2005228909A (ja) セラミック基板の製造方法
JP2009094310A (ja) 半導体装置の製造方法
CN108098165A (zh) 激光打标方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees