TW201108211A - Systems and methods for noise reduced data detection - Google Patents
Systems and methods for noise reduced data detection Download PDFInfo
- Publication number
- TW201108211A TW201108211A TW098117990A TW98117990A TW201108211A TW 201108211 A TW201108211 A TW 201108211A TW 098117990 A TW098117990 A TW 098117990A TW 98117990 A TW98117990 A TW 98117990A TW 201108211 A TW201108211 A TW 201108211A
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- sample
- output
- data
- group
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/24—Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing noise
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10037—A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10046—Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
- G11B20/10194—Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter using predistortion during writing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1833—Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1879—Direct read-after-write methods
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/11—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
- H03M13/1102—Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
- H03M13/1105—Decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/29—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
- H03M13/2948—Iterative decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/37—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
- H03M13/3746—Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35 with iterative decoding
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/63—Joint error correction and other techniques
- H03M13/6343—Error control coding in combination with techniques for partial response channels, e.g. recording
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0045—Arrangements at the receiver end
- H04L1/0047—Decoding adapted to other signal detection operation
- H04L1/005—Iterative decoding, including iteration between signal detection and decoding operation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
- G11B2020/1062—Data buffering arrangements, e.g. recording or playback buffers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
- G11B2020/1062—Data buffering arrangements, e.g. recording or playback buffers
- G11B2020/10675—Data buffering arrangements, e.g. recording or playback buffers aspects of buffer control
- G11B2020/10685—Data buffering arrangements, e.g. recording or playback buffers aspects of buffer control input interface, i.e. the way data enter the buffer, e.g. by informing the sender that the buffer is busy
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
- G11B2020/1062—Data buffering arrangements, e.g. recording or playback buffers
- G11B2020/10675—Data buffering arrangements, e.g. recording or playback buffers aspects of buffer control
- G11B2020/10694—Data buffering arrangements, e.g. recording or playback buffers aspects of buffer control output interface, i.e. the way data leave the buffer, e.g. by adjusting the clock rate
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
- G11B2020/1062—Data buffering arrangements, e.g. recording or playback buffers
- G11B2020/1075—Data buffering arrangements, e.g. recording or playback buffers the usage of the buffer being restricted to a specific kind of data
- G11B2020/10759—Data buffering arrangements, e.g. recording or playback buffers the usage of the buffer being restricted to a specific kind of data content data
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1816—Testing
- G11B2020/183—Testing wherein at least one additional attempt is made to read or write the data when a first attempt is unsuccessful
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/18—Error detection or correction; Testing, e.g. of drop-outs
- G11B20/1833—Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information
- G11B2020/185—Error detection or correction; Testing, e.g. of drop-outs by adding special lists or symbols to the coded information using an low density parity check [LDPC] code
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/20—Disc-shaped record carriers
- G11B2220/25—Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
- G11B2220/2508—Magnetic discs
- G11B2220/2516—Hard disks
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Multimedia (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Error Detection And Correction (AREA)
- Noise Elimination (AREA)
- Dc Digital Transmission (AREA)
Description
201108211 六、發明說明 【發明所屬之技術領域】 本發明係關於偵測及/或解碼資訊的系統和方法,更 特別關於偵測及/或解碼資訊時用於降低雜訊的系統及方 法。 【先前技術】 已發展不同的資料傳輸系統,包含儲存系統、行動電 話系統、及射頻傳輸系統。在每一系統中,資料經由某些 媒體而從傳送者傳輸至接收者。舉例而言,在儲存系統中 ,資料經由儲存媒體而從傳送器(亦即寫入功能)傳送至 接收器(亦即讀取功能)。任何傳輸的有效性會受從媒體 接收的資料中任何明顯的雜訊衝擊。在某些情形中,收到 的訊號呈現不允許任何下游資料偵測處理收歛之雜訊程度 。爲了提高收歛機率,不同的現有處理使用二或更多偵測 及解碼迭代。但是,即使藉由此延伸的資料偵測能力,包 含於收到的訊號中的雜訊仍然防礙收歛。 但是,基於至少上述理由,在此領域中需要進步的資 料處理系統及方法。 【發明內容】 本發明關於偵測及/或解碼資訊之系統及方法,特別 關於當偵測及/或解碼資訊時用於降低雜訊的系統及方法 -5- 201108211 本發明的不同實施例提供雜訊降低資料處理電路。此 電路包含選取器電路、取樣組平均電路、及資料偵測電路 。選取器電路根據選取控制訊號而提供新的取樣組或平均 的取樣組作爲取樣輸出。取樣組平均電路接收新的取樣組 及提供平均的取樣組。平均的取樣組根據二或更多新取樣 組的實例。資料偵測電路接收取樣輸出,以及對取樣輸出 執行資料偵測演繹法和提供選取控制訊號及資料輸出。上 述實施例的某些實例包含儲存選取器電路輸出的取樣之取 樣緩衝器、以及提供取樣輸出給資料偵測電路。在特定實 例中,取樣組平均電路包含取樣緩衝器及加法器電路。加 法器電路將新的取樣組加至取樣輸出。 在上述實施例的不同實例中,取樣緩衝器包含除法器 電路。除法器電路將取樣輸出除以包含於取樣輸出中的新 取樣組的實例數目,以及,除法器電路的輸出提供給資料 偵測電路作爲取樣輸出。在上述實施例的其它實例中,包 含於取樣輸出中的新取樣組的實例數目爲2的級數。在這 些實例中,移位電路將取樣輸出除以包含於取樣輸出中的 新取樣組的實例數。移位電路的輸出作爲取樣輸出提供給 資料偵測電路。 在上述實施例的某些實例中,當處理新取樣組的初始 實例時資料偵測電路無法收歛時,選取控制訊號被主張以 選取平均取樣作爲取樣輸出。在本發明的不同實施例中, 資料偵測電路包含頻道偵測器、及低密度同位核對解碼器 。頻道偵測器接收取樣輸出,以及,頻道偵測器的輸出提 -6- 201108211 供給低密度同位核對解碼器。在上實施例的特別實例中, 資料偵測電路又包含軟式/硬式決定緩衝器。資料輸出由 軟式/硬式決定緩衝器提供。在本發明的某些實施例中, 資料決定電路又包含平均再嘗試邏輯電路,其接收低密度 同位核對解碼器是否收歛的標示,以及主張選取控制訊號 〇 本發明的其它實施例提供用於執行降低雜訊資料處理 之方法。這些方法包含接收第一例新取樣組,以及對新取 樣組執行資料偵測。在資料偵測無法收歛的情形中,接收 第二例新取樣組以及執行取樣組平均。取樣組平均包含將 至少第一例新取樣組與第二例新取樣組相加以產生平均取 樣組。接著對平均取樣組執行資料偵測。在上述實施例的 特定實例中’方法又包含接收第三例及第四例新取樣組。 本發明的又其它實施例提供用於選擇性地執行降低雜 訊資料處理之系統。系統包含從媒體取得的資料輸入。系 統又包含資料處理電路,資料處理電路包含選取器電路、 取樣組平均電路、及資料偵測電路。選取器電路根據選取 控制訊號而提供新取樣組或平均取樣組作爲取樣輸出。取 樣組平均電路接收新取樣組及提供平均取樣組。平均取樣 組根據二或更多例的新取樣組。資料偵測電路接收取樣輸 出,以及對取樣輸出執行資料偵測演繹法,以及提供選取 控制訊號及資料輸出。在某些情形中,媒體是磁性儲存媒 體。在其它情形中’媒體是傳輸媒體,例如無線傳輸媒體 、有線傳輸媒體、或光學傳輸媒體。 201108211 本發明內容僅提供本發明的某些實施例的一般槪要° 從下述詳述的說明、後附的申請專利範圍、及附圖’將更 完整地清楚本發明的很多其它目的、特點、優點、及其它 實施例。 【實施方式】 本發明關於用於偵測及/或解碼資訊的系統及方法’ 更特別關於當偵測及/或解碼資訊時降低雜訊的系統及方 法。 本發明的不同實施例提供資料處理電路’其降低或消 除與被傳輸的資料組相關連的讀取及/或寫入雜訊之影響 。在本發明的某些實施例中,選擇性地使用雜訊降低。在 此情形中,雜訊降低涉及某種程度的潛時。藉由選擇性地 賦能雜訊降低,僅於需要時才引起潛時。在本發明的某些 實施例中,藉由多重地接收給定的資料組及將多個讀取平 均,以提供雜訊降低。此平均處理傾向於降低資料組傳輸 期間引入的資料獨立雜訊。接著,在雜訊降低增加資料偵 測處理將收歛的機率之情形中,提供平均資料組以用於資 料偵測。在某些實施例中,僅在非平均資料組無法收歛時 ,才選取雜訊降低功能。 參考圖1,顯示根據本發明的某些實施例之資料偵測 電路100,其包含雜訊降低前端電路105。雜訊降低前端 電路105包含多工器電路120,多工器電路120能夠根據 選取控制訊號137而在新取樣輸入103與平均取樣輸入 -8- 201108211 117之間選擇。新取樣輸入103包含多取資料組的取樣。 在某些情形中,新取樣輸入103從磁性儲存媒體取得。在 其它情形中,新取樣輸入1〇3從傳輸頻道取得。根據此處 之揭示,習於此技藝者將認知到新取樣輸入103的眾多不 同來源。多工器電路120提供選取的取樣組(亦即,新取 樣輸入103或平均取樣輸入117)給取樣緩衝器125。取 樣緩衝器125提供取樣輸出127給選擇加法器電路110。 藉由平均從取樣緩衝器125接收的取樣輸出127的多個實 例,由選擇加法器電路110產生平均取樣輸入117。賦能 輸入115藉由寫入新的取樣輸入103以控制選擇加法器電 路110的平均輸出的重置。 此外,取樣輸出1 2 7提供給數位偵測電路1 3 5,位偵 測電路1 3 5用於解碼及/或偵測取樣輸出1 27所代表的資 訊。數位偵測電路1 3 5可以爲此領域中所知的任何偵測/ 解碼電路。舉例而言,如同此領域中所知般,數位偵測電 路1 3 5包含饋送低密度同位核對解碼器之頻道偵測器。關 於另一實施例中,如同此領域中所知般,數位偵測電路 135可以包含饋送李得所羅門(Reed Solomon)解碼器之 頻道偵測器。根據此處所提供的揭示,習於此技藝者將認 知到無數種解碼器及/或偵測器可以用以實施根據本發明 的不同實施例之數位偵測電路1 3 5。數位偵測電路1 3 5提 供資料輸出140。 除了標準解碼及偵測電路之外,數位偵測電路135會 被修改以提供選取控制訊號137及賦能輸入115。選取控 -9- 201108211 制訊號137及賦能輸入115決定雜訊降低處理之雜訊降低 前端電路105是否與給定的資料組相關地實施。下述擬碼 係說明雜訊降低前端電路1〇5的操作: /*雜訊降低前端的設定控制V 假使(資料組收歛){ —提供資料輸出140; -主張選取控制訊號137以選取新的取樣輸入 103 ; _主張賦能輸入115以使新取樣輸入103被寫至 選擇加法器電路110: -重置計數} 否則{ /=·在嘗試平均化之後無收歛V 假使(先前無法收歛){ -表示資料輸出140中有非重新嘗試錯誤; -主張選取控制訊號137以選取新的取樣輸 入 103 ; -主張賦能輸入115以使新取樣輸入103被 寫至選擇加法器電路110; -重置計數} /*未收歛,但尙未嘗試平均化V 否貝(1 { -表示資料輸出140中有重新嘗試錯誤; -主張選取控制訊號137以選取平均取樣輸 -10- 201108211 人 1 17 ; —主張賦能輸入115以造成取樣輸出127與 新取樣輸入103的平均} } /*資料先前收歛之處理 假使(選取控制訊號被主張以選取新取樣輸入103) { -選取要被讀取的下一資料作爲新取樣輸入103 t —提供新取樣輸入1 03給數位偵測電路1 3 5 ; -執行資料偵測及/或解碼} 資料無法收歛之處理V 否則{ /*執行多例收到的資料組之平均*/
For(計數=0至計數=定義計數){ -選取要要被讀取的先前收到的資料作爲新 取樣輸入1 0 3 ; -平均新取樣輸入103及取樣輸出127; -將平均値寫至取樣緩衝器125; —使計數增量} —提供平均取樣輸入1 1 7給數位偵測電路1 3 5 ; —執行資料偵測及/或解碼} _ 與前述擬碼及圖1中所示的實施例一致,無論何時數 位偵測電路14〇收歛,提供資料輸出14〇。替代地,在使 用雜訊降低前端電路105的平均處理但數位偵測電路135 無法收歛之情形中,資料輸出140被標示爲非可恢復。在 -11 - 201108211 任一情形中,選取控制訊號137被主張爲邏輯「1」以及 賦能輸入115被主張,以致於新取樣輸入103被寫至選擇 加法器電路110。在此設定中,以新取樣輸入103呈現的 下一資料組將經由多工器120而傳送給取樣緩衝器125, 然後,直接傳送給數位偵測電路1 35,在數位偵測電路 135中,執行偵測及/或解碼處理以取得資料輸出140。 藉由如此執行,在使用雜訊降低前端電路105的功能及造 成有關的潛時之前,嘗試處理每一資料組。如此,當不需 要時,不會造成與多例給定的資料組平均相關的潛時。 另一方面,在非平均資料組上操作時,數位偵測電路 135無法收歛的情形中,資料輸出140被標示爲無法取得 及潛在地可恢復。在此情形中,重新讀取多次先前處理過 的資料組(亦即,對應於擬碼中的「定義計數」之次數) 。每當資料組被重新讀取時,其會與資料組B被讀取的其 它次數平均。此平均處理以一位元週期接一位元週期爲基 礎,將多個重新讀取的資料組一起平均,造成具有與原始 收到的資料組相同長度之平均資料組。此平均處理降低或 消除任何隨機讀取雜訊(亦即,由資料組呈現之非資料相 依雜訊)。一旦完成定義的次數或重新讀取及平均時,平 均的取樣輸入117經由多工器120提供給取樣緩衝器125 ,然後,提供給數位偵測電路1 3 5,在數位偵測電路1 3 5 中,執行偵測及/或解碼處理以取得資料輸出140。 在某些情形中’資料處理電路100實施爲硬碟機系統 的部份,在資料處理電路100的任何迭代上被處理的資料 -12- 201108211 組對應於資料全區。在其它情形中,資料組具有 於整區的長度。在特定情形中,資料組可以包含 的一部份以及來自另一區的一部份。另一方面, 理電路100實施爲資料通訊系統的部份之情形中 先定義給定的資料組的長度。根據此處的揭示, 藝者將思及可以被處理之不同資料長度。 在本發明的一特定實施例中,選擇加法器電 施爲加法器電路。當賦能輸入115被主張以致於 入103要被寫至選擇加法器電路11〇時,加法器 取樣輸入103的每一位元加至零。這有效地造成 入103寫至選擇加法器電路11〇。替代地,當主 入115以致於平均要被執行時,加法器電路以一 接一位元週期爲基礎,將新取樣輸入103加至 127。當新取樣輸入103是取樣輸出127的另一 在一實例中的雜訊會操作以抵消另一實例中的雜 均輸出117寫至取樣緩衝器125時,加法器電路 衝器125的結合會作爲累加器操作。在提供取樣 給數位偵測電路1 3 5之前,累積値除以相加的取 以產生平均。在某些實施例中,使用除法器作爲 器125的部份以完成平均處理。在其它情形中, 樣數目是二的倍數(亦即,2n)。在這些情形中, 倂入於取樣緩衝器125中的移位功能,取得平均 移位量對應於平均的取樣之數目。在某些實施例 重加法來執行平均。在這些情形中,平均輸出11 小於或大 來自一區 在資料處 ,可以預 習於此技 路1 1 〇實 新取樣輸 電路將新 新取樣輸 張賦能輸 位元週期 取樣輸出 實例時, 訊。當平 及取樣緩 輸出127 樣之數目 取樣緩衝 平均的取 藉由使用 ,其中, 中,以權 7及新取 -13- 201108211 樣輸入103乘以二權重因數,以致於權重因數的總合等於 1。平均輸出117與新取樣輸入103的權重總合寫入取樣 緩衝器125。根據此處的揭示,習於此技藝者將思及可以 用以平均新取樣103的數目之其它電路。 參考圖2,顯示根據本發明的某些實施例之資料處理 電路200,其包含雜訊降低前端電路205。雜訊降低前端 電路205包含多工器電路220,多工器電路220能夠根據 選取控制訊號23 7而於新取樣輸入203與平均取樣輸入 217之間選取。新取樣輸入103包含資料組的多個取樣。 在某些情形中,從磁性儲存媒體取得新取樣輸入203。在 其它情形中,從傳輸頻道取得新取樣輸入203。根據此處 的揭示,習於此技藝者將思及新取樣輸入203的多種不同 來源。多工器電路220提供選取的取樣組(亦即,新取樣 輸入203或平均取樣輸入217)給取樣緩衝器225。取樣緩 衝器22 5提供取樣輸出給選擇加法器電路210。選擇加法 器電路210藉由平均從取樣緩衝器225收到的取樣輸出 22 7的實例數目平均,以產生平均取樣輸入217。賦能輸 入215藉由寫入新取樣輸入203以控制選擇加法器電路 210的平均輸出的重置。 此外,取樣輸出22 7提供給頻道偵測器2 5 0,頻道偵 測器2 5 0執行偵測處理及提供一序列硬輸出及軟輸出給低 密度同位核對解碼器26〇。低密度同位核對解碼器260可 以執行一或更多局部迭代264,如同此領域中所知般,在 局部迭代264中,先前的低密度核對的結果回饋以執行另 201108211 —低密度核對。在某些情形中,可以執行一或更多全面迭 代262,如同此領域中所知般,在全面迭代262中,先前 低密度同位核對的結果回饋以執行頻道偵測器25 0的另一 迭代以及低密度同位核對。如同此領域中所知般,低密度 同位核對解碼器2 60提供資料輸出給軟式/硬式決定緩衝 器280。軟式/硬式決定緩衝器28 0提供應資料輸出。 除了標準解碼電路之外,低密度同位核對解碼器260 標示低密度同位核對解碼器2 60是否收歛。在結果收歛的 情形中,主張收歛標示器268。否則,不主張收歛標示器 268。平均重試邏輯電路270接收收歛標示器268,以及, 提供選取控制訊號237及賦能輸入215。選取控制訊號 23 7及賦能輸入215決定雜訊降低處理之雜訊降低前端電 路205是否與給定資料組有關地實施。下述擬碼說明雜訊 降低前端電路205的操作。 /*雜訊降低前端的設定控制*/ 假使(主張收歛標示器){ —提供資料輸出240 ; -主張選取控制訊號23 7以選取新取樣輸入203 » -主張賦能輸入215以使新取樣輸入20 3被寫至 選擇加法器電路210; 一重置計數} 否則{ /*在嘗試平均化之後無收歛*/ -15- 201108211 假使(先前無法收歛){ —保留資料輸出240 ; -主張選取控制訊號237以選取新的取樣輸 人 203 ; 一主張賦能輸入215以使新取樣輸入2〇3被 寫至選擇加法器電路210; 一重置計數} /*未收歛,但尙未嘗試平均化*/ 否則{ -保留資料輸出240 ; -主張選取控制訊號237以選取平均取樣輸 入 217 ; -主張賦能輸入215以造成取樣輸出227與 新取樣輸入203的平均} } /*資料先前收歛之處理*/ 假使(選取控制訊號被主張以選取新取樣輸入203) { -選取要被讀取的下一資料作爲新取樣輸入203 —提供新取樣輸入203給數位偵測電路2 3 5 ; 一執行資料偵測及/或解碼} P資料無法收歛之處理 否則{ /*執行多例收到的資料組之平均*/
For (計數=〇至計數=定義計數){ -16- 201108211 一選取要要被讀取的先前收到的資料作爲新 取樣輸入203 ; —平均新取樣輸入20 3及取樣輸出22 7; —將平均値寫至取樣緩衝器225 ; 一使計數增量} —提供平均取樣輸入217給數位偵測電路235; -執行資料偵測及/或解碼} 與前述擬碼及2中所示的實施例一致,無論何時低密 度同位核對解碼器260收歛,提供資料輸出24〇。替代地 ’在使用雜訊降低前端電路205的平均處理但低密度同位 核對解碼器260無法收歛之情形中,資料輸出240被標示 爲非可恢復。在任一情形中,選取控制訊號237被主張爲 邏輯「〗」以及賦能輸入215被主張,以致於新取樣輸入 2〇3被寫至選擇加法器電路21〇。在此設定中,以新取樣 輸入2 03呈現的下一資料組將經由多工器2 20而傳送給取 樣緩衝器225,然後,直接傳送給頻道偵測器250,在頻 道偵測器250中,執行偵測及/或解碼處理以取得資料輸 出240。藉由如此執行,在使用雜訊降低前端電路205的 功能及造成有關的潛時之前,嘗試處理每一資料組。如此 ’當不需要時,不會造成與多例給定的資料組的平均相關 的潛時。 另一方面,在非平均資料組上操作時,低密度同位核 對解碼器260無法收歛的情形中,資料輸出240被標示爲 無法取得及潛在地可恢復。在此情形中,重新讀取多次先 -17- 201108211 前處理過的資料組(亦即,對應於擬碼中的「定義計數」 之次數)。每當資料組被重新讀取時,其會與資料組已被 讀取的其它次數平均。此平均處理以一位元週期接一位元 週期爲基礎,將多個重新讀取的資料組一起平均,造成具 有與原始收到的資料組相同長度之平均資料組。此平均處 理降低或消除任何隨機雜訊(亦即,由資料組呈現之非資 料相依雜訊)。一旦完成定義次數或重新讀取及平均時, 平均的取樣輸入217經由多工器220提供給取樣緩衝器 225 ’然後,提供頻道偵測器250及低密度同位核對解碼 器2 60,於其中執行偵測及/或解碼處理以取得資料輸出 240 〇 在某些情形中’資料處理電路200實施爲硬碟機系統 的部份,在資料處理電路200的任何迭代上被處理的資料 組對應於資料全區。在其它情形中,資料組具有小於或大 於整區的長度。在特定情形中,資料組可以包含來自一區 的一部份以及來自另一區的一部份。另一方面,在資料處 理電路200實施爲資料通訊系統的部份之情形中,可以預 先定義給定的資料組的長度。根據此處的揭示,習於此技 藝者將思及可以被處理之不同資料長度。 在本發明的一特定實施例中,選擇加法器電路210實 施爲加法器電路。當賦能輸入215被主張以致於新取樣輸 入203要被寫至選擇加法器電路210時,加.法器電路將新 取樣輸入203的每一位元加至零。這有效地造成新取樣輸 入203寫至選擇加法器電路210。替代地,當主張賦能輸 -18- 201108211 入215以致於平均要被執行時,加法器電路以一位元週期 接一位元週期爲基礎,將新取樣輸入2 03加至取樣輸出 227。當新取樣輸入203是取樣輸出227的另一實例時, 在一實例中的雜訊會操作以抵消另一實例中的雜訊。當平 均輸出217寫至取樣緩衝器225時,加法器電路及取樣緩 衝器225的結合會作爲累加器操作。在提供取樣輸出227 給頻道偵測器2 50之前,累積値除以相加的取樣之數目以 產生平均。在某些實施例中,使用除法器作爲取樣緩衝器 225的部份以完成平均處理。在其它情形中,平均的取樣 數目是二的倍數(亦即,2n)。在這些情形中,藉由使用倂 入於取樣緩衝器22 5中的移位功能,取得平均,其中,移 位量對應於平均的取樣之數目。而且,在某些實施例中, 藉由計算新取樣輸入203及取樣輸出227的權重總合而取 得平均’其中,權重因數是可程式的以及總合爲1。在這 些情形中,避免除法器以及儲存於Y取樣緩衝器22 5中的 取樣可以比使用累積器及除法器具有更小的位元寬度。根 據此處的揭示,習於此技藝者將思及可以用以平均新取樣 203的數目之其它電路。 參考圖3,流程圖3 00顯示根據本發明的不同實施例 之資料處理方法。依循流程圖300,讀取對應於界定的資 訊組之資料(區塊302 )。舉例而言,這包含感測來自磁 性儲存媒體的資訊及提供該資訊作爲數位取樣序列。接收 這些資料取樣作爲新取樣輸入(區塊3〇4)。將收到的新 取樣輸入緩衝(區塊3 06 )及對新近收到的資料取樣執行 -19- 201108211 資料偵測處理(區塊3 0 8 )。根據此領域中所知的任何資 料偵測/解碼器處理,執行資料偵測處理。在一特別情形 中,如同此領域中所知般,資料偵測處理包含執行頻道偵 測處理,接著執行低密度同位核對解碼器處理。 判斷資料偵測處理是否收歛(區塊310)。在資料偵 測處理收歛之情形(區塊310),提供資料輸出作爲輸出( 區塊350)。然後’讀取對應於下一界定的資訊組之資料( 區塊302) ’以及’對下一資料輸入重複方塊304-310的 處理。 替代地,在資料偵測處理無法收歛(區塊310)的情 形中,重新讀取對應於界定的資料組之資料(區塊3 22 ) 。舉例而言’這包含對先前讀取的相同資料組執行與區塊 302相同的處理。此新近讀取的資料組與原先讀取的資料 組(或與用於第二或稍後讀取的平均資料組)平均,以及 ’將所造成的平均儲存至取樣緩衝器(區塊326 )。然後 ,判斷計劃的重新讀取次數是否已一起平均(區塊328) 。在計劃的重新讀取次數尙未完成(區塊328)之情形中 ’再度重新讀取界定的資訊(區塊322)及對新近讀取的 資料取樣重複區塊324-328的處理。 替代地,在計劃的重新讀取的次數倂入於平均(區塊 3 28中之情形中,對平均取樣執行資料偵測處理(區塊 33〇)。資料處理與先前關於區塊3 08討論的資料偵測處 理相同,但是對處理的輸入是平均的取樣組除外。判斷資 料偵測處理是否收歛(區塊332)。在資料偵測處理收歛 -20- 201108211 的情形中(區塊332 ),提供資料輸出作爲輸出(區塊3 50) 。然後,讀取對應於下一界定的資訊組之資料以及對下一 資料輸入重複區塊304-310的處理。替代地,在資料偵測 處理無法收歛的情形中(區塊332),標示錯誤(區塊 334)。然後,讀取對應於下一界定的資訊組之資料(區 塊3 02 )以及對下一資料輸入重複區塊304-3 1 0的處理。 參考圖4,顯示根據本發明的不同實施例之資料儲存 系統400。舉例而言,資料儲存系統400可爲硬碟機。資 料儲存系統400包含具有雜訊降低前端的讀取頻道410。 倂入的雜訊降低前端可爲任何能夠降低收到的訊號中明顯 的雜訊之雜訊降低前端。在本明的某些實施例中,類似於 圖1有關的上述,實施讀取頻道410。讀取頻道410經由 讀/寫頭組件476及前置放大器430而接收自磁碟盤478 取得的資訊。此外,資料儲存系統4 00包含介面控制器 420、硬碟控制器466、馬達控制器466、馬達控制器468 、及主軸馬達472。介面控制器420控制對磁碟盤478之 資料的定址及時序。磁碟盤47 8上的資料由磁性訊號組組 成,當讀/寫頭組件476適當地定位於磁碟盤478上時, 這些磁性訊號組可由讀/寫頭組件476偵測。在典型的讀 取操作中,讀/寫頭組件476由馬達控制器468準確地定 位於磁碟盤478上的所需資料軌道上。馬達控制器468將 讀/寫頭組件476與磁碟盤478相關地定位以及在硬碟控 制器466的偵測下藉由移動讀/寫頭組件476至磁碟盤 478上的適當資料軌而驅動主軸馬達472。主軸馬達472 -21 - 201108211 以決定的旋轉速率(RPM)旋轉磁碟盤478 ° 一旦讀/寫頭組件476定位成相鄰適當的硬碟時’當 磁碟盤47 8由旋轉馬達472旋轉時,代表磁碟盤478上的 資料之磁性訊號會由讀/寫頭組件476感測。感 '測到的磁 性訊號作爲代表磁碟盤478上的磁性資料之連續的、微小 的類比訊號。此微小的類比訊號從讀/寫頭組件476經由 前置放大器430傳送至讀取頻道模組410。前置放大器 43 0可以操作以放大自磁碟盤478存取的微小類比訊號。 此外,前置放大器可以操作以放大來自讀取頻道模組410 之指定要寫至磁碟盤4 7 8的資料。接著,讀取頻道模組 410將收到的類比訊號解碼及數位化以重新產生原先寫至 磁碟盤47 8的資訊。在資料無法收歛的情形中,可以重新 讀取多次,接著,被重新讀取的資料的平均可以如同關於 圖1之上述所述般地被解碼及數位化。經過解碼的資料作 爲資料403提供給接收電路。寫入操作實質上與前述寫入 資料被提供給讀取頻道模組410的讀取操作相反。此資料 接著被編碼及寫至磁碟盤478。 參考圖5,顯示根據本發明的一或更多實施例之通訊 系統591’其包含具有選擇前端雜訊降低電路之接收器 5 95。通訊系統591包含傳送器593,如同此領域中所知般 ,傳送器593可以操作以將編碼的資訊經由傳輸媒體597 傳送。接收器595從傳輸媒體597接收經過編碼的資料。 接收器5 95倂有類似於上述關於圖1所述之資料處理系統 ’以及’可以操作以將傳送的資訊解碼。在通過傳輸媒體 -22- 201108211 的傳輸將太多雜訊導入收到的資料中的情 595的資料偵測處理不能夠取得所要的資訊 ,可以從傳送器593請求一或更多的資訊傳 傳輸會與原先收到的傳輸一起平均,以致於 非資料相依雜訊。接著,使用接收器595的 ,重新處理此平均的訊號。應注意,傳輸媒‘ 任何可以傳輸資訊的媒體,包含但不限於有 介面、無線介面、及/或其組合。根據此處 ,習於此技藝者將思及包含缺陷且可與本發 例有關地使用之不同媒體。 總之,本發明提供新穎的系統、裝置、 用於執行雜訊降低資料解碼及/或偵測。雖 明的一或更多實施例之詳細說明,但是,在 的精神之下,習於此技藝者將清楚可知不同 、及均等。舉例而言,本發明的一或更多實 至不同的資料儲存系統及數位通訊系統,舉 帶式記錄系統、光碟機、無線系統、及數位 。因此,上述說明不應被視爲限定後附申請 定之本發明的範圍。 【圖式簡單說明】 藉由參考說明書中其餘部份中所述的圖 步瞭解本發明的不同實施例。在圖式中,在 用不同的代號以代表類似的元件。在某些實 形中,接收器 。在此情形中 輸。這些資訊 平均傳輸中的 資料解碼處理 體597可以是 線介面、光學 所提供的揭示 明的不同實施 方法及配置, 然已作出本發 不悖離本發明 的替代、修改 施例可以應用 例而言,例如 用戶線路系統 專利範圍所界 式,可以進一 多個圖式中使 例中,由下標 -23- 201108211 文字組成的副標與代號相關連,以代表多個類似的元件中 之一 °當代號未指定現有的副標時,其係指所有此類多個 類似的元件。 圖1顯示根據本發明的不同實施例之資料處理電路, 其包含雜訊降低前端; 圖2顯示根據本發明的不同實施例之另一資料處理電 路’其包含雜訊降低前端; 圖3是流程圖,顯示根據本發明的不同實施例之資料 處理方法; 圖4是根據本發明的不同實施例之資料儲存系統,包 含具有雜訊降低前端的讀取頻道;及 圖5是根據本發明的不同實施例之資料傳輸系統,包 含具有雜訊降低前端的接收器。 【主要元件符號說明】 100 :資料處理電路 103 :新取樣輸入 105 :雜訊降低前端電路 1 1 〇 :選擇加法器電路 1 1 5 :賦能輸入 1 1 7 :平均取樣輸入 120 :多工器電路 125 :取樣緩衝器 127 :取樣輸出 -24- 201108211 1 3 5 :數位偵測電路 1 3 7 :選取控制訊號 140 :資料輸出 200 :資料處理電路 2 0 3 :新取樣輸入 205 :雜訊降低前端電路 2 1 5 :賦能輸入 217·平均取樣輸入 220 :多工器電路 225 :取樣緩衝器 227 :取樣輸出 23 7 :選取控制訊號 240 :資料輸出 2 5 0 :頻道偵測器 260 :低密度同位核對解碼器 262 :全面迭代 264 :局部迭代 268 :收歛標示器 270:平均重試邏輯電路 280:軟式/硬式決定緩衝器 400 :儲存系統 410 :讀取頻道 420 :介面控制器 43 0 :前置放大器 -25 201108211 466 :硬碟控制器 468 :馬達控制器 4 7 2 :主軸馬達 4 7 6 :讀寫頭組件 478 :磁碟盤 591 :通訊系統 5 93 :傳送器 5 95 :接收器 5 97 :傳輸媒體
Claims (1)
- 201108211 七、申請專利範圍 1. 一種雜訊降低資料處理電路,該電路包括: 選取器電路,其中,該選取器電路根據選取控制訊 號而提供新取樣組或平均取樣組作爲取樣輸出; 取樣組平均電路,其中,該取樣組平均電路接收該 新取樣組及提供該平均取樣組,以及,其中,該平均取樣 組是根據該新取樣組的二或更多實例;以及 資料偵測電路,其中,該資料偵測電路接收該取樣 輸出,以及,其中,該資料偵測電路對該取樣輸出執行資 料偵測演繹法和提供該選取控制訊號及資料輸出。 2. 如申請專利範圍第1項之電路,其中,該電路又 包括: 取樣緩衝器,其中,該取樣緩衝器儲存來自該選取器 電路的該取樣輸出,以及,其中,該取樣緩衝器提供該取 樣輸出給該資料偵測電路。 3 ·如申請專利範圍第1項之電路,其中,該取樣組 平均電路包含: 取樣緩衝器,其中,該取樣緩衝器儲存來自該選取器 電路的該取樣輸出,以及,其中,該取樣緩衝器提供該取 樣輸出給該資料偵測電路;以及 加法器電路,其中,該加法器電路將該新取樣組加至 該取樣輸出。 4·如申請專利範圍第3項之電路,其中,該取樣緩 衝器包含除法器電路,以及,其中,該除法器電路將該取 -27- 201108211 樣輸出除以包含於該取樣輸出中的該新取樣組的實例數目 ’以及,其中,該除法器電路的輸出被提供給該資料偵測 電路作爲該取樣輸出。 5. 如申請專利範圍第3項之電路,其中,包含於該 取樣輸出中的該新取樣組的實例數目爲2的級數,其中, 移位電路將該取樣輸出除以包含於該取樣輸出中的該新取 樣組的實例數目,以及,其中,該移位電路的輸出被提供 給該資料偵測電路作爲該取樣輸出。 6. 如申請專利範圍第1項之電路,其中,當處理該 新取樣組的初始實例時該資料偵測電路無法收歛時,該選 取控制訊號被主張以選取該平均取樣組作爲該取樣輸出。 7 ·如申請專利範圍第1項之電路,其中,該資料偵 測電路包含: 頻道偵測器;及 低密度同位核對解碼器,其中,該頻道偵測器接收該 取樣輸出,以及,其中,該頻道偵測器的輸出被提供給該 低密度同位核對解碼器。 8. 如申請專利範圍第7項之電路,其中,該資料偵 測電路又包含軟式/硬式決定緩衝器,以及,其中,該資 料輸出由該軟式/硬式決定緩衝器提供。 9. 如申請專利範圍第7項之電路,其中,該資料偵 測電路又包含平均重新嘗試邏輯電路,其中,該平均重新 嘗試邏輯電路接收該低密度同位核對解碼器是否收歛的標 示,以及,其中,該平均重新嘗試邏輯電路主張該選取控 -28- 201108211 制訊號。 10. —種用於執行降低雜訊資料處 接收新取樣組的第一實例: 對該新取樣組執行資料偵測,其中 收歛; 接收該新取樣組的第二實例; 執行取樣組平均,其中,該取樣組 樣組的至少該第一實例與該新取樣組的 產生平均取樣組;及 對該平均取樣組執行資料偵測。 11. 如申請專利範圍第1 0項之方 偵測包含執行頻道偵測及低密度同位核 12. 如申請專利範圍第1〇項之方 又包括: 接收該新取樣組的第三實例; 接收該新取樣組的第四實例;及 其中,該取樣組平均包含將該新 例、該新取樣組的該第二實例、該新取 、該新取樣組的及該第四實例相加;以 該平均取樣組。 13. —種用於選擇性地執行降低雜 ,包含: 資料輸入,其中,從媒體取得該資: 資料處理電路,其中,該資料處理‘ 理之方法,包括: ,該資料偵測無法 平均包含將該新取 該第二實例相加以 法,其中,該資料 對解碼》 法,其中,該方法 取樣組的該第一實 樣組的該第三實例 及,除以四以產生 訊資料處理之系統 抖輸入; 電路包括: -29- 201108211 選取器電路,其中,該選取器電路根據選取控制 訊號而提供新取樣組或平均取樣組作爲取樣輸出; 取樣組平均電路,其中,該取樣組平均電路接收 該新取樣組及提供該平均取樣組,以及,其中,該平均取 樣組根據該新取樣組的二或更多實例:以及 資料偵測電路,其中,該資料偵測電路接收該取 樣輸出,以及,其中,該資料偵測電路對該取樣輸出執行 資料偵測演繹法,以及提供該選取控制訊號及資料輸出。 I4·如申請專利範圍第13項之系統,其中,該媒體 是磁性儲存媒體。 15.如申請專利範圍第13項之系統,其中,該媒體 是傳輸媒體。 16·如申請專利範圍第15項之系統,其中,該傳輸 媒體是選自無線傳輸媒體、有線傳輸媒體、及光學傳輸媒 體組成的群組。 17.如申請專利範圍第13項之系統,其中,該取樣 組平均電路包含: 取樣緩衝器,其中,該取樣緩衝器儲存來自該選取器 電路的該取樣輸出,以及,其中,該取樣緩衝器提供該取 樣輸出給該資料偵測電路;以及 加法器電路,其中,該加法器電路將該新取樣組加至 該取樣輸出。 1 8 ·如申請專利範圍第1 7項之系統,其中,該取樣 緩衝器包含除法器電路,以及,其中,該除法器電路將該 -30- 201108211 取樣輸出除以包含於該取樣輸出中的該新取樣組的實例數 目,以及,其中,該除法器電路的輸出被提供給該資料偵 測電路作爲該取樣輸出。 19. 如申請專利範圍第17項之系統,其中,包含於 該取樣輸出中的該新取樣組的實例數目爲2的級數,其中 ,該移位電路將該取樣輸出除以包含於該取樣輸出中的該 新取樣組的實例數目,以及,其中,該移位電路的輸出被 提供給該資料偵測電路作爲該取樣輸出。 20. 如申請專利範圍第13項之系統,其中,當處理 該新取樣組的初始實例時該資料偵測電路無法收歛時,該 選取控制訊號被主張以選取該平均取樣組作爲該取樣輸出 -31 -
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11638908P | 2008-11-20 | 2008-11-20 | |
PCT/US2009/040986 WO2010059264A1 (en) | 2008-11-20 | 2009-04-17 | Systems and methods for noise reduced data detection |
Publications (1)
Publication Number | Publication Date |
---|---|
TW201108211A true TW201108211A (en) | 2011-03-01 |
Family
ID=42198429
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW098117990A TW201108211A (en) | 2008-11-20 | 2009-06-01 | Systems and methods for noise reduced data detection |
Country Status (7)
Country | Link |
---|---|
US (1) | US20110080211A1 (zh) |
EP (1) | EP2347416A4 (zh) |
JP (1) | JP2012509549A (zh) |
KR (1) | KR20110086504A (zh) |
CN (1) | CN102037513A (zh) |
TW (1) | TW201108211A (zh) |
WO (1) | WO2010059264A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI455492B (zh) * | 2011-10-10 | 2014-10-01 | Lsi Corp | 用於同位分享資料處理之系統及方法 |
Families Citing this family (78)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8245104B2 (en) | 2008-05-02 | 2012-08-14 | Lsi Corporation | Systems and methods for queue based data detection and decoding |
US8266505B2 (en) | 2009-08-12 | 2012-09-11 | Lsi Corporation | Systems and methods for retimed virtual data processing |
US8681439B2 (en) | 2010-09-13 | 2014-03-25 | Lsi Corporation | Systems and methods for handling sector gaps in inter-track interference compensation |
US8560930B2 (en) | 2010-10-11 | 2013-10-15 | Lsi Corporation | Systems and methods for multi-level quasi-cyclic low density parity check codes |
US8566379B2 (en) | 2010-11-17 | 2013-10-22 | Lsi Corporation | Systems and methods for self tuning target adaptation |
US8810940B2 (en) | 2011-02-07 | 2014-08-19 | Lsi Corporation | Systems and methods for off track error recovery |
US8699167B2 (en) | 2011-02-16 | 2014-04-15 | Lsi Corporation | Systems and methods for data detection using distance based tuning |
US8446683B2 (en) | 2011-02-22 | 2013-05-21 | Lsi Corporation | Systems and methods for data pre-coding calibration |
US8693120B2 (en) | 2011-03-17 | 2014-04-08 | Lsi Corporation | Systems and methods for sample averaging in data processing |
US8854753B2 (en) | 2011-03-17 | 2014-10-07 | Lsi Corporation | Systems and methods for auto scaling in a data processing system |
US8670955B2 (en) | 2011-04-15 | 2014-03-11 | Lsi Corporation | Systems and methods for reliability assisted noise predictive filtering |
US8611033B2 (en) | 2011-04-15 | 2013-12-17 | Lsi Corporation | Systems and methods for selective decoder input data processing |
US8887034B2 (en) | 2011-04-15 | 2014-11-11 | Lsi Corporation | Systems and methods for short media defect detection |
US8560929B2 (en) | 2011-06-24 | 2013-10-15 | Lsi Corporation | Systems and methods for non-binary decoding |
US8499231B2 (en) | 2011-06-24 | 2013-07-30 | Lsi Corporation | Systems and methods for reduced format non-binary decoding |
US8566665B2 (en) | 2011-06-24 | 2013-10-22 | Lsi Corporation | Systems and methods for error correction using low density parity check codes using multiple layer check equations |
US8830613B2 (en) | 2011-07-19 | 2014-09-09 | Lsi Corporation | Storage media inter-track interference cancellation |
US8819527B2 (en) | 2011-07-19 | 2014-08-26 | Lsi Corporation | Systems and methods for mitigating stubborn errors in a data processing system |
US8879182B2 (en) | 2011-07-19 | 2014-11-04 | Lsi Corporation | Storage media inter-track interference cancellation |
US8539328B2 (en) | 2011-08-19 | 2013-09-17 | Lsi Corporation | Systems and methods for noise injection driven parameter selection |
US8854754B2 (en) | 2011-08-19 | 2014-10-07 | Lsi Corporation | Systems and methods for local iteration adjustment |
US9026572B2 (en) | 2011-08-29 | 2015-05-05 | Lsi Corporation | Systems and methods for anti-causal noise predictive filtering in a data channel |
US8661324B2 (en) | 2011-09-08 | 2014-02-25 | Lsi Corporation | Systems and methods for non-binary decoding biasing control |
US8681441B2 (en) | 2011-09-08 | 2014-03-25 | Lsi Corporation | Systems and methods for generating predictable degradation bias |
US8850276B2 (en) | 2011-09-22 | 2014-09-30 | Lsi Corporation | Systems and methods for efficient data shuffling in a data processing system |
US8767333B2 (en) | 2011-09-22 | 2014-07-01 | Lsi Corporation | Systems and methods for pattern dependent target adaptation |
US8689062B2 (en) | 2011-10-03 | 2014-04-01 | Lsi Corporation | Systems and methods for parameter selection using reliability information |
US8479086B2 (en) | 2011-10-03 | 2013-07-02 | Lsi Corporation | Systems and methods for efficient parameter modification |
US8862960B2 (en) | 2011-10-10 | 2014-10-14 | Lsi Corporation | Systems and methods for parity shared data encoding |
US8683309B2 (en) | 2011-10-28 | 2014-03-25 | Lsi Corporation | Systems and methods for ambiguity based decode algorithm modification |
US8443271B1 (en) | 2011-10-28 | 2013-05-14 | Lsi Corporation | Systems and methods for dual process data decoding |
US8527858B2 (en) | 2011-10-28 | 2013-09-03 | Lsi Corporation | Systems and methods for selective decode algorithm modification |
US8531320B2 (en) | 2011-11-14 | 2013-09-10 | Lsi Corporation | Systems and methods for memory efficient data decoding |
US8751913B2 (en) | 2011-11-14 | 2014-06-10 | Lsi Corporation | Systems and methods for reduced power multi-layer data decoding |
US8443251B1 (en) | 2011-12-15 | 2013-05-14 | Lsi Corporation | Systems and methods for out of order processing in a data retry |
US8868854B2 (en) | 2011-12-15 | 2014-10-21 | Lsi Corporation | Systems and methods for handling out of order reporting in a storage device |
US8630053B2 (en) | 2012-02-14 | 2014-01-14 | Lsi Corporation | Systems and methods for parameter modification during data processing retry |
US8731115B2 (en) | 2012-03-08 | 2014-05-20 | Lsi Corporation | Systems and methods for data processing including pre-equalizer noise suppression |
US8826105B2 (en) | 2012-04-12 | 2014-09-02 | Lsi Corporation | Data processing system with out of order transfer |
US8762815B2 (en) | 2012-04-30 | 2014-06-24 | Lsi Corporation | Systems and methods for data decoder state preservation during extended delay processing |
US8775897B2 (en) | 2012-05-07 | 2014-07-08 | Lsi Corporation | Data processing system with failure recovery |
US8525707B1 (en) | 2012-05-17 | 2013-09-03 | Lsi Corporation | Systems and methods for dual binary and non-binary decoding processing |
US8775898B2 (en) | 2012-05-17 | 2014-07-08 | Lsi Corporation | Systems and methods for hardware flexible low density parity check conversion |
US8736998B2 (en) | 2012-05-17 | 2014-05-27 | Lsi Corporation | Systems and methods for symbol re-grouping decoding processing |
US8930794B2 (en) | 2012-05-30 | 2015-01-06 | Lsi Corporation | Error injection for LDPC retry validation |
US9385756B2 (en) | 2012-06-07 | 2016-07-05 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Data processing system with retained sector reprocessing |
JP2014017734A (ja) * | 2012-07-10 | 2014-01-30 | Toshiba Corp | 受信機及び受信方法 |
US8862957B2 (en) | 2012-07-27 | 2014-10-14 | Lsi Corporation | Symbol selective scaling with parity forcing |
US8996971B2 (en) | 2012-09-04 | 2015-03-31 | Lsi Corporation | LDPC decoder trapping set identification |
US8856631B2 (en) | 2012-10-04 | 2014-10-07 | Lsi Corporation | Systems and methods for parallel retry processing during iterative data processing |
US9092368B2 (en) | 2012-10-04 | 2015-07-28 | Lsi Corporation | Systems and methods for modified quality based priority scheduling during iterative data processing |
US9015550B2 (en) | 2012-10-05 | 2015-04-21 | Lsi Corporation | Low density parity check layer decoder for codes with overlapped circulants |
US9112531B2 (en) | 2012-10-15 | 2015-08-18 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for enhanced local iteration randomization in a data decoder |
US8996969B2 (en) | 2012-12-08 | 2015-03-31 | Lsi Corporation | Low density parity check decoder with miscorrection handling |
US9190104B2 (en) | 2012-12-13 | 2015-11-17 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for data retry using averaging process |
US8929009B2 (en) | 2012-12-19 | 2015-01-06 | Lsi Corporation | Irregular low density parity check decoder with low syndrome error handling |
US9009557B2 (en) | 2013-01-21 | 2015-04-14 | Lsi Corporation | Systems and methods for reusing a layered decoder to yield a non-layered result |
US9189379B2 (en) * | 2013-02-06 | 2015-11-17 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Buffer for managing data samples in a read channel |
US8885276B2 (en) | 2013-02-14 | 2014-11-11 | Lsi Corporation | Systems and methods for shared layer data decoding |
US8930792B2 (en) | 2013-02-14 | 2015-01-06 | Lsi Corporation | Systems and methods for distributed low density parity check decoding |
US8949696B2 (en) | 2013-02-19 | 2015-02-03 | Lsi Corporation | Systems and methods for trapping set disruption |
US9214959B2 (en) | 2013-02-19 | 2015-12-15 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for skip layer data decoding |
US9274889B2 (en) | 2013-05-29 | 2016-03-01 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for data processing using global iteration result reuse |
US8917466B1 (en) | 2013-07-17 | 2014-12-23 | Lsi Corporation | Systems and methods for governing in-flight data sets in a data processing system |
US9459956B2 (en) | 2013-07-19 | 2016-10-04 | Seagate Technology Llc | Data decoder with trapping set flip bit mapper |
US8908307B1 (en) | 2013-08-23 | 2014-12-09 | Lsi Corporation | Systems and methods for hard disk drive region based data encoding |
US9196299B2 (en) | 2013-08-23 | 2015-11-24 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for enhanced data encoding and decoding |
US9400797B2 (en) | 2013-09-17 | 2016-07-26 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for recovered data stitching |
US9219503B2 (en) | 2013-10-16 | 2015-12-22 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for multi-algorithm concatenation encoding and decoding |
US9323625B2 (en) | 2013-11-12 | 2016-04-26 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for lost synchronization data set reprocessing |
US9323606B2 (en) | 2013-11-21 | 2016-04-26 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for FAID follower decoding |
US9209835B2 (en) | 2013-11-27 | 2015-12-08 | Seagate Technology Llc | Read retry for non-volatile memories |
US9176815B2 (en) | 2013-11-28 | 2015-11-03 | Seagate Technology Llc | Flash channel with selective decoder likelihood dampening |
US9385758B2 (en) | 2014-01-02 | 2016-07-05 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for efficient targeted symbol flipping |
RU2014104571A (ru) | 2014-02-10 | 2015-08-20 | ЭлЭсАй Корпорейшн | Системы и способы для эффективного с точки зрения площади кодирования данных |
US9378765B2 (en) | 2014-04-03 | 2016-06-28 | Seagate Technology Llc | Systems and methods for differential message scaling in a decoding process |
US10803902B1 (en) * | 2018-08-19 | 2020-10-13 | Seagate Technology Llc | Hardware-based read sample averaging |
US11961240B2 (en) | 2021-06-11 | 2024-04-16 | Mechanical Solutions Inc. | Systems and methods for improved observation and detection using time video synchronization and synchronous time averaging |
Family Cites Families (103)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5654611A (en) * | 1979-10-05 | 1981-05-14 | Trio Kenwood Corp | Method and device for compensation of pcm digital data |
JPS5678256A (en) * | 1979-11-29 | 1981-06-27 | Pioneer Electronic Corp | Error correcting device for digital information signal |
JPS63164535A (ja) * | 1986-12-25 | 1988-07-07 | Fujitsu Ltd | デイジタル受信符号の誤り補正方式 |
JPH0443721A (ja) * | 1990-06-11 | 1992-02-13 | Matsushita Electric Ind Co Ltd | ディジタル信号復号装置 |
US5612964A (en) * | 1991-04-08 | 1997-03-18 | Haraszti; Tegze P. | High performance, fault tolerant orthogonal shuffle memory and method |
US5325402A (en) * | 1991-04-30 | 1994-06-28 | Nec Corporation | Method and arrangement for estimating data sequences transmsitted using Viterbi algorithm |
US5278703A (en) * | 1991-06-21 | 1994-01-11 | Digital Equipment Corp. | Embedded servo banded format for magnetic disks for use with a data processing system |
EP0522578A3 (en) * | 1991-07-12 | 1993-06-16 | Pioneer Electronic Corporation | Noise removing circuit |
US5392299A (en) * | 1992-01-15 | 1995-02-21 | E-Systems, Inc. | Triple orthogonally interleaed error correction system |
US5317472A (en) * | 1992-03-17 | 1994-05-31 | Schweitzer Engineering Laboratories, Inc. | Apparatus for insuring the security of output signals from protective relays used in electric power systems |
JP3085606B2 (ja) * | 1992-07-16 | 2000-09-11 | ヤマハ株式会社 | ディジタルデータの誤り補正方法 |
US5513192A (en) * | 1992-08-28 | 1996-04-30 | Sun Microsystems, Inc. | Fault tolerant disk drive system with error detection and correction |
ZA947317B (en) * | 1993-09-24 | 1995-05-10 | Qualcomm Inc | Multirate serial viterbi decoder for code division multiple access system applications |
US5523903A (en) * | 1993-12-23 | 1996-06-04 | International Business Machines Corporation | Sector architecture for fixed block disk drive |
US5550870A (en) * | 1994-03-02 | 1996-08-27 | Lucent Technologies Inc. | Viterbi processor |
JPH07245635A (ja) * | 1994-03-04 | 1995-09-19 | Sony Corp | 信号点マッピング方法および信号点検出方法 |
JP3328093B2 (ja) * | 1994-07-12 | 2002-09-24 | 三菱電機株式会社 | エラー訂正装置 |
US5898710A (en) * | 1995-06-06 | 1999-04-27 | Globespan Technologies, Inc. | Implied interleaving, a family of systematic interleavers and deinterleavers |
JPH09232973A (ja) * | 1996-02-28 | 1997-09-05 | Sony Corp | ビタビ復号器 |
US6023783A (en) * | 1996-05-15 | 2000-02-08 | California Institute Of Technology | Hybrid concatenated codes and iterative decoding |
US6038523A (en) * | 1996-05-24 | 2000-03-14 | Seiko Epson Corporation | Position detector, encoder board, position detecting method, timer and electronic device |
SG52990A1 (en) * | 1996-07-09 | 1998-09-28 | Ibm | Improvements to radial self-propagation pattern generation for disk file servowriting |
US5802118A (en) * | 1996-07-29 | 1998-09-01 | Cirrus Logic, Inc. | Sub-sampled discrete time read channel for computer storage systems |
JP3310185B2 (ja) * | 1996-11-21 | 2002-07-29 | 松下電器産業株式会社 | 誤り訂正装置 |
US6377610B1 (en) * | 1997-04-25 | 2002-04-23 | Deutsche Telekom Ag | Decoding method and decoding device for a CDMA transmission system for demodulating a received signal available in serial code concatenation |
US6029264A (en) * | 1997-04-28 | 2000-02-22 | The Trustees Of Princeton University | System and method for error correcting a received data stream in a concatenated system |
US6005897A (en) * | 1997-12-16 | 1999-12-21 | Mccallister; Ronald D. | Data communication system and method therefor |
JP3900637B2 (ja) * | 1997-12-19 | 2007-04-04 | ソニー株式会社 | ビタビ復号装置 |
JP2912323B1 (ja) * | 1998-01-29 | 1999-06-28 | 日本放送協会 | デジタルデータの受信装置 |
KR100277764B1 (ko) * | 1998-12-10 | 2001-01-15 | 윤종용 | 통신시스템에서직렬쇄상구조를가지는부호화및복호화장치 |
US6381726B1 (en) * | 1999-01-04 | 2002-04-30 | Maxtor Corporation | Architecture for soft decision decoding of linear block error correcting codes |
US6216249B1 (en) * | 1999-03-03 | 2001-04-10 | Cirrus Logic, Inc. | Simplified branch metric for reducing the cost of a trellis sequence detector in a sampled amplitude read channel |
US6216251B1 (en) * | 1999-04-30 | 2001-04-10 | Motorola Inc | On-chip error detection and correction system for an embedded non-volatile memory array and method of operation |
GB2350531B (en) * | 1999-05-26 | 2001-07-11 | 3Com Corp | High speed parallel bit error rate tester |
US6266795B1 (en) * | 1999-05-28 | 2001-07-24 | Lucent Technologies Inc. | Turbo code termination |
SE516157C2 (sv) * | 1999-05-28 | 2001-11-26 | Ericsson Telefon Ab L M | Rättning av statiska fel i en AD-omvandlare |
US6351832B1 (en) * | 1999-05-28 | 2002-02-26 | Lucent Technologies Inc. | Turbo code symbol interleaver |
JP2001128970A (ja) * | 1999-10-29 | 2001-05-15 | Shimadzu Corp | 超音波診断装置 |
US6412088B1 (en) * | 1999-12-02 | 2002-06-25 | Maxtor Corporation | Method and apparatus for using block reread |
JP2001274698A (ja) * | 2000-03-24 | 2001-10-05 | Sony Corp | 符号化装置、符号化方法及び符号化プログラムが記録された記録媒体、並びに、復号装置、復号方法及び復号プログラムが記録された記録媒体 |
US7184486B1 (en) * | 2000-04-27 | 2007-02-27 | Marvell International Ltd. | LDPC encoder and decoder and method thereof |
US6757862B1 (en) * | 2000-08-21 | 2004-06-29 | Handspring, Inc. | Method and apparatus for digital data error correction coding |
JP4324316B2 (ja) * | 2000-10-23 | 2009-09-02 | 株式会社日立グローバルストレージテクノロジーズ | 垂直磁気記録再生装置 |
WO2002078196A1 (en) * | 2001-03-22 | 2002-10-03 | University Of Florida | Method and coding means for error-correction utilizing concatenated parity and turbo codes |
US20030112896A1 (en) * | 2001-07-11 | 2003-06-19 | Raghavan Sreen A. | Multi-channel communications transceiver |
US7236757B2 (en) * | 2001-07-11 | 2007-06-26 | Vativ Technologies, Inc. | High-speed multi-channel communications transceiver with inter-channel interference filter |
US7295623B2 (en) * | 2001-07-11 | 2007-11-13 | Vativ Technologies, Inc. | High-speed communications transceiver |
US7073118B2 (en) * | 2001-09-17 | 2006-07-04 | Digeo, Inc. | Apparatus and method for saturating decoder values |
US7173783B1 (en) * | 2001-09-21 | 2007-02-06 | Maxtor Corporation | Media noise optimized detector for magnetic recording |
WO2003030168A1 (en) * | 2001-10-02 | 2003-04-10 | Seagate Technology Llc | Method and apparatus for detecting media defects |
US6986098B2 (en) * | 2001-11-20 | 2006-01-10 | Lsi Logic Corporation | Method of reducing miscorrections in a post-processor using column parity checks |
KR100925672B1 (ko) * | 2001-11-21 | 2009-11-10 | 코닌클리케 필립스 일렉트로닉스 엔.브이. | 데이터 전송속도에 비동기적인 샘플링속도에서 동작하는적응형 등화기 |
US7136244B1 (en) * | 2002-02-22 | 2006-11-14 | Western Digital Technologies, Inc. | Disk drive employing data averaging techniques during retry operations to facilitate data recovery |
WO2004006443A1 (en) * | 2002-07-03 | 2004-01-15 | Hughes Electronics Corporation | Bit-interleaved coded modulation using low density parity check (ldpc) codes |
JP2004080210A (ja) * | 2002-08-13 | 2004-03-11 | Fujitsu Ltd | デジタルフィルタ |
US7113356B1 (en) * | 2002-09-10 | 2006-09-26 | Marvell International Ltd. | Method for checking the quality of servo gray codes |
US6785863B2 (en) * | 2002-09-18 | 2004-08-31 | Motorola, Inc. | Method and apparatus for generating parity-check bits from a symbol set |
US7058873B2 (en) * | 2002-11-07 | 2006-06-06 | Carnegie Mellon University | Encoding method using a low density parity check code with a column weight of two |
US7702986B2 (en) * | 2002-11-18 | 2010-04-20 | Qualcomm Incorporated | Rate-compatible LDPC codes |
US7047474B2 (en) * | 2002-12-23 | 2006-05-16 | Do-Jun Rhee | Decoding concatenated codes via parity bit recycling |
US7505537B1 (en) * | 2003-03-25 | 2009-03-17 | Marvell International Ltd. | System and method for controlling gain and timing phase in a presence of a first least mean square filter using a second adaptive filter |
US7117427B2 (en) * | 2003-07-09 | 2006-10-03 | Texas Instruments Incorporated | Reduced complexity decoding for trellis coded modulation |
JP4095504B2 (ja) * | 2003-07-31 | 2008-06-04 | 株式会社東芝 | ディスク記憶装置及びシンクマーク書込み方法 |
KR100510549B1 (ko) * | 2003-09-26 | 2005-08-26 | 삼성전자주식회사 | 코채널 간섭을 검출하고 경감시키는 디지털 비디오 방송수신기의 채널 상태 평가 장치 및 그 방법 |
US7133228B2 (en) * | 2003-10-10 | 2006-11-07 | Seagate Technology Llc | Using data compression to achieve lower linear bit densities on a storage medium |
DE602004011445T2 (de) * | 2003-11-03 | 2009-01-15 | Broadcom Corp., Irvine | FEC-Dekodierung mit dynamischen Parametern |
US7233164B2 (en) * | 2003-12-17 | 2007-06-19 | Rambus Inc. | Offset cancellation in a multi-level signaling system |
US7958425B2 (en) * | 2004-02-19 | 2011-06-07 | Trelliware Technologies, Inc. | Method and apparatus for communications using turbo like codes |
US7673213B2 (en) * | 2004-02-19 | 2010-03-02 | Trellisware Technologies, Inc. | Method and apparatus for communications using improved turbo like codes |
US7561514B2 (en) * | 2004-03-05 | 2009-07-14 | General Dynamics C4 Systems, Inc. | Method and system for capacity analysis for On The Move adhoc wireless packet-switched networks |
US7346832B2 (en) * | 2004-07-21 | 2008-03-18 | Qualcomm Incorporated | LDPC encoding methods and apparatus |
US20060123285A1 (en) * | 2004-11-16 | 2006-06-08 | De Araujo Daniel F | Dynamic threshold scaling in a communication system |
US7646829B2 (en) * | 2004-12-23 | 2010-01-12 | Agere Systems, Inc. | Composite data detector and a method for detecting data |
US7779325B2 (en) * | 2005-01-24 | 2010-08-17 | Agere Systems Inc. | Data detection and decoding system and method |
US7730384B2 (en) * | 2005-02-28 | 2010-06-01 | Agere Systems Inc. | Method and apparatus for evaluating performance of a read channel |
US7889823B2 (en) * | 2005-03-03 | 2011-02-15 | Seagate Technology Llc | Timing recovery in a parallel channel communication system |
US7370258B2 (en) * | 2005-04-28 | 2008-05-06 | Sandbridge Technologies Inc. | Iterative concatenated convolutional Reed-Solomon decoding method |
KR100629509B1 (ko) * | 2005-05-16 | 2006-09-28 | 삼성전자주식회사 | 광디스크에서 독출된 신호의 신호대 잡음비 측정 장치 및그 방법 |
US7802172B2 (en) * | 2005-06-20 | 2010-09-21 | Stmicroelectronics, Inc. | Variable-rate low-density parity check codes with constant blocklength |
US20070047635A1 (en) * | 2005-08-24 | 2007-03-01 | Stojanovic Vladimir M | Signaling system with data correlation detection |
US7394608B2 (en) * | 2005-08-26 | 2008-07-01 | International Business Machines Corporation | Read channel apparatus for asynchronous sampling and synchronous equalization |
JP4356670B2 (ja) * | 2005-09-12 | 2009-11-04 | ソニー株式会社 | 雑音低減装置及び雑音低減方法並びに雑音低減プログラムとその電子機器用収音装置 |
US7523375B2 (en) * | 2005-09-21 | 2009-04-21 | Distribution Control Systems | Set of irregular LDPC codes with random structure and low encoding complexity |
US7929597B2 (en) * | 2005-11-15 | 2011-04-19 | Qualcomm Incorporated | Equalizer for a receiver in a wireless communication system |
US7712008B2 (en) * | 2006-01-26 | 2010-05-04 | Agere Systems Inc. | Systems and methods for error reduction associated with information transfer |
US7752523B1 (en) * | 2006-02-13 | 2010-07-06 | Marvell International Ltd. | Reduced-complexity decoding of parity check codes |
US7801200B2 (en) * | 2006-07-31 | 2010-09-21 | Agere Systems Inc. | Systems and methods for code dependency reduction |
US7802163B2 (en) * | 2006-07-31 | 2010-09-21 | Agere Systems Inc. | Systems and methods for code based error reduction |
US7738201B2 (en) * | 2006-08-18 | 2010-06-15 | Seagate Technology Llc | Read error recovery using soft information |
US20080049825A1 (en) * | 2006-08-25 | 2008-02-28 | Broadcom Corporation | Equalizer with reorder |
US8705752B2 (en) * | 2006-09-20 | 2014-04-22 | Broadcom Corporation | Low frequency noise reduction circuit architecture for communications applications |
US7702989B2 (en) * | 2006-09-27 | 2010-04-20 | Agere Systems Inc. | Systems and methods for generating erasure flags |
FR2909499B1 (fr) * | 2006-12-01 | 2009-01-16 | Commissariat Energie Atomique | Procede et dispositif de decodage pour codes ldpc, et appareil de communication comprenant un tel dispositif |
US7860335B2 (en) * | 2006-12-04 | 2010-12-28 | The Boeing Company | Method and apparatus for smart signal averaging |
US7971125B2 (en) * | 2007-01-08 | 2011-06-28 | Agere Systems Inc. | Systems and methods for prioritizing error correction data |
JP2010541375A (ja) * | 2007-09-28 | 2010-12-24 | アギア システムズ インコーポレーテッド | 複雑度を低減したデータ処理のためのシステムおよび方法 |
US8711984B2 (en) * | 2008-01-22 | 2014-04-29 | Agere Systems Llc | Methods and apparatus for map detection with reduced complexity |
US8161348B2 (en) * | 2008-02-05 | 2012-04-17 | Agere Systems Inc. | Systems and methods for low cost LDPC decoding |
US8095855B2 (en) * | 2008-03-17 | 2012-01-10 | Agere Systems Inc. | Systems and methods for regenerating data from a defective medium |
US8161357B2 (en) * | 2008-03-17 | 2012-04-17 | Agere Systems Inc. | Systems and methods for using intrinsic data for regenerating data from a defective medium |
US8018360B2 (en) * | 2008-05-19 | 2011-09-13 | Agere Systems Inc. | Systems and methods for mitigating latency in a data detector feedback loop |
US8660220B2 (en) * | 2008-09-05 | 2014-02-25 | Lsi Corporation | Reduced frequency data processing using a matched filter set front end |
US8245120B2 (en) * | 2008-09-17 | 2012-08-14 | Lsi Corporation | Power reduced queue based data detection and decoding systems and methods for using such |
-
2009
- 2009-04-17 JP JP2011537440A patent/JP2012509549A/ja not_active Ceased
- 2009-04-17 CN CN2009801178653A patent/CN102037513A/zh active Pending
- 2009-04-17 KR KR1020107025508A patent/KR20110086504A/ko not_active Application Discontinuation
- 2009-04-17 EP EP09827908A patent/EP2347416A4/en not_active Withdrawn
- 2009-04-17 WO PCT/US2009/040986 patent/WO2010059264A1/en active Application Filing
- 2009-04-17 US US12/992,948 patent/US20110080211A1/en not_active Abandoned
- 2009-06-01 TW TW098117990A patent/TW201108211A/zh unknown
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI455492B (zh) * | 2011-10-10 | 2014-10-01 | Lsi Corp | 用於同位分享資料處理之系統及方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2010059264A1 (en) | 2010-05-27 |
EP2347416A4 (en) | 2012-05-30 |
JP2012509549A (ja) | 2012-04-19 |
US20110080211A1 (en) | 2011-04-07 |
CN102037513A (zh) | 2011-04-27 |
EP2347416A1 (en) | 2011-07-27 |
KR20110086504A (ko) | 2011-07-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW201108211A (en) | Systems and methods for noise reduced data detection | |
JP5657404B2 (ja) | データ復号システムにおける動的スケーリングのためのシステムおよび方法 | |
US8611033B2 (en) | Systems and methods for selective decoder input data processing | |
JP5631977B2 (ja) | 読み取りデータ処理システムにおける動的スケーリングのシステムと方法 | |
US8385014B2 (en) | Systems and methods for identifying potential media failure | |
US8683306B2 (en) | Systems and methods for data detection including dynamic scaling | |
US7274524B1 (en) | Correcting errors in disk drive read back signals by iterating with the reed-solomon decoder | |
US8854754B2 (en) | Systems and methods for local iteration adjustment | |
EP2672483A2 (en) | Data processing system with retained sector reprocessing | |
KR101385380B1 (ko) | 듀얼 이진 및 비이진 디코딩 프로세싱을 위한 시스템 및 방법 | |
JP2013058297A (ja) | 非二値復号バイアス制御のためのシステム及び方法 | |
EP2843662A1 (en) | Systems and methods for multi-level encoding and decoding | |
JP5680696B2 (ja) | シンボルの再グループ化による復号化処理のためのシステム及び方法 | |
CN102165526B (zh) | 用于硬盘驱动器内基于分配的可靠性度量选择性地保留读取信号片段的方法和装置 | |
US20140115431A1 (en) | Systems and Methods for Positive Feedback Short Media Defect Detection | |
US8416666B1 (en) | Systems and methods for local iteration determination during delay processing | |
US20100284508A1 (en) | Systems and Methods for Signal Delay and Alignment | |
KR20130135045A (ko) | Eet 피드백을 포함한 데이터 프로세싱 시스템 및 방법 | |
US9424876B2 (en) | Systems and methods for sync mark mis-detection protection | |
US20140146413A1 (en) | Systems and Methods for Enhanced Servo Data Processing | |
JP2004265488A (ja) | ディスク記憶装置及びデータ再生方法 |