TW201031929A - Clock glitch detection circuit - Google Patents

Clock glitch detection circuit Download PDF

Info

Publication number
TW201031929A
TW201031929A TW99100013A TW99100013A TW201031929A TW 201031929 A TW201031929 A TW 201031929A TW 99100013 A TW99100013 A TW 99100013A TW 99100013 A TW99100013 A TW 99100013A TW 201031929 A TW201031929 A TW 201031929A
Authority
TW
Taiwan
Prior art keywords
count
counter
circuit
clock signal
slave
Prior art date
Application number
TW99100013A
Other languages
English (en)
Other versions
TWI453427B (zh
Inventor
Michael Rohleder
Thomas Koch
Vladimir Litovtchenko
Thomas Luedeke
Original Assignee
Freescale Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Freescale Semiconductor Inc filed Critical Freescale Semiconductor Inc
Publication of TW201031929A publication Critical patent/TW201031929A/zh
Application granted granted Critical
Publication of TWI453427B publication Critical patent/TWI453427B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/125Discriminating pulses
    • H03K5/1252Suppression or limitation of noise or interference

Description

201031929 六、發明說明: 【發明戶斤屬之技術々貝域3 發明領域 本發明係關於一種用以檢測一時鐘信號中的時鐘突變 的電路。 本發明也關於一種包含一時鐘樹的同步電路。 本發明進一步關於一種被整合在該同步電路中的電 路。 c先前技術]1 發明背景 第1圖中示意性緣示一理想化時鐘信號100的曲綫。時 鐘信號100以舉例方式由隨一時間t的函數變化的電壓v表 示。更一般性而言,時鐘信號是一物理量的依時性。例如, 時鐘信號可由一光強度的變化被光學提供。本文所示信號 v(t)是分別為高與低值,¥〇與Vi的規則順序。低值持續一 時間To,高值持續一時間Ti。在所示範例中,'和几相等, 但是其他比例配置也通常用於該技藝中。從低值Vo到高值 乂〗的過渡稱為一上升邊緣。在該範例中,上升邊緣發生在 等距時間h、t3及。從高值Vi到低值VQ的過渡稱為一下降 邊緣,下降邊緣發生在等距時間t()、t2&t4。上升邊緣及下 降邊緣統稱為時鐘邊緣。 任一同步電路依賴與圖式所示相似的一時鐘信號的存 在。由該電路之組件執行的操作被時鐘邊緣觸發,例如僅 由上升邊緣或僅由下降邊緣,或由下降及上升邊緣兩者觸 3 201031929 發。在一操作被執行後,該組件在執行下一操作之前等待 下一邊緣。該等各種組件可因此被同步。因此由時鐘信號 控制的任一組件被認為是由時鐘信號計時。 如果時鐘信號的一邊緣過早、過晚或意外產生,通常 會發生一問題。不那麼嚴重的情況是,例如,由於產生時 鐘信號裝置的失速,兩個連續邊緣之間的間隔比一般為 長。相反地,如果几或^^(或兩者都)比預期為短,功能誤差 可能發生。這些是時鐘突變的典型範例。在此等情況中, 當接收到邊緣時同步電路的組件可能仍忙於一操作,且因 此該邊緣將不觸發一動作也不觸發一誤動作。在第2圖中, 時間T〇’比預期為短。在第3圖中,TV比預期為短。 時鐘突變是一電子裝置的許多功能誤差的重要根本原 因。在目標為相關安全相關應用的裝置的情況中,時鐘突 變的檢測特別重要,因為許多共同失效原因由時鐘突變產 生或也將導致時鐘突變。 【發明内容】 發明概要 本發明提供用以檢測在一時鐘信號中的時鐘突變的電 路,如所附申請專利範圍所述。 本發明的特定實施例被闡述於依附申請專利範圍項 中〇 本發明的此等或其他層面參考下文所述實施例將是明 顯的且被闡述。 圖式簡單說明 201031929 本發明進一步的細節、層面及實施例將僅以舉例方式 參考圖式被描述。圖式中的元件為簡單及清楚起見被繪示 而沒必要被繪示為成比例的。 第1圖繪示一理想時鐘信號的範例之示意圖。 第2圖繪示一具有一時鐘突變的時鐘信號範例的示意 圖。 第3圖繪示具有一不同時鐘突變的時鐘信號範例的示 意圖。 第4圖示意性地繪示一種用以檢測時鐘突變的電路的 實施例之範例。 第5圖示意性地繪示另一用以檢測時鐘突變的電路的 實施例之範例。 第6圖示意性地繪示一種用以檢測時鐘突變的電路的 實施例之範例,該電路包含分別如第4圖及第5圖所討論的 電路。 第7圖示意性地繪示一種包含一時鐘樹及兩個用於檢 測時鐘突變的檢測器的電路之實施例的範例。 I:實施方式3 較佳實施例之詳細說明 現在參考第4圖,繪示一用以檢測在一時鐘信號400中 的時鐘突變的電路402。電路402包含:一由時鐘信號400計 時的主計數器412,用以記憶一主計數NM ; —用以使主計 數提高一增量的增量器428 ;及一由時鐘信號計時的從屬計 數器420,用以記憶一從屬計數Ns。在本範例中,該增量是 5 201031929 +ι然而,值得注意任何其他的編碼及增量可被用於該計 數器;例如漢明碼可被用於此目的。電路4〇2被組配使得從 屬《十數Ns相對主計數延遲至少p個時鐘邊緣,數字p可大於 或等於-。1¾電路進-步包含一用以決定主計數與從屬計 數之差NM-Nd否至少p倍於該增量的比較器434。在本範例 中,P等於一。 電路402操作如下。在時鐘信號中—邊緣之前的特定瞬 時,主計數是nm,而從屬計數典型地是Ns=Nm1。此差值 由主计數及從屬計數都被計時的事實來解釋。在正常操作 期間,该差值持續存在。然而,增量器428如同任一輸入/ 輸出裝置’具有-内在延遲。如果__觸發邊緣在增量器輸 出還未適應於一在其輸入430處提供的新值^^時發生,那 麼主計數器412儘管被邊緣觸發亦不提高。主計數器412將 僅被再次設定成其目前值NM。同時,從屬計數器420將由 該邊緣觸發,以將從屬計數設定成等於主計數。從屬計數 因此跟上主計數。應指出者,就在任一時間點從屬計數器 指示一先前時鐘週期的主計數而言,從屬計數相對主計數 仍延遲。然而,在主計時器未能提高的情況中,延遲在主 汁數與從屬计數之間的差值上不明顯。在從屬計數器420被 提尚之後,比較器440將檢測到主計數與從属計數非如預期 地相異,且其將產生一誤差信號。 比較器434或其結果可由時鐘信號4〇〇限定。例如,僅 當一限定結果信號可被遞送時,比較器434可被啟動,或比 較結果的一評估可由時鐘信號啟動。因此,可確保從屬計 201031929 數及主計數在-時鐘週期期間僅在—正確時間點被比較。 增量器428在目前範例中是組合的。在所示範例中,主計數 器4丨2及從屬計數器420是具有相同範圍的捲繞計數器。它 們的範圍可,例如由從零到的整數組成,其中n是一整 數常數。例如,此範圍可以是零到一(最小的可能範圍),或 零到三,或零到七,或零到十五。原則上,n可以是任一等 於或大於-的整數。計數器已給定範圍的不同編碼或表示 法的利用(例如漢明碼)也是可能的,且由於它們在計時方差 上表現出的較佳穩定性而通常是有利的。主計數器412包含 一用以記憶主計數nm的儲存元件,而從屬計數器42〇包含 一用以記憶從屬tfSNs的儲存元件。各該儲存元件可例 如,由-暫存器、-組正反器、-鎖存器,或—記憶體提 供。-暫存II及或-組正反器由於它們在環境條件上有較 高的速度、減,!、的尺寸f求或增加的穩錄而可能是有利 的0 主計數器412及從屬計數器42〇可以相同方式被建構。 主計數器412具有-用以設定主計數的輸入槔416及一用以 遞送主計數的輸出埠418。從屬計數器42〇具有一用以設定 伙屬什數的輸入琿424及一用以遞送從屬計數的輸出埠 426主5十數器的輸出埠418被耦接至從屬計數器的輸入埠 424。較特定地’主計數器的輸出琿418被直接_至從屬 計數器的輸入埠424。增量器428具有一用以接收—輸入數 的輸入埠430及一用以遞送一輸出數的輸出槔432,輸出數 是輸入數加-增量。該增量可以是—恒定紐,諸如+ 1或 7 201031929 -ι ’或計數器值的選擇編碼加諸的任一其他增量。主計數 器的輸出埠418被耦接至增量器的輸入埠430,而增量器的 輸出蟑432被耦接至主計數器的輸入埠416。比較器434具有 一用以接收一第一輸入數的第一輸入埠436、一用以接收一 第二輸入數的第二輸入埠438,及一用以依第一輸入數與第 二輸入數之差來遞送一比較器信號的輸出埠44〇。主計數器 的輸出埠418被耦接至比較器的第一輸入埠436,而從屬計 數器的輸出埠426被耦接至比較器的第二輸入埠438。 主計數器412及從屬計數器420兩者可具有一短於增量 器420之一延遲的捕獲時間。增量器的延遲是遞送增量器 434的輸出信號(在輸出埠432被遞送)相對接受輸入信號(在 輸入埠430被接收)的延遲。捕獲時間被理解成一輸入計數 被施加於計數器的輸入埠416(對主計數器412而言)或 424(對從屬計數器420而言)以能夠捕獲該輸入計數所需要 的最少時間。一旦該輸入計數被捕獲,其在計數器412或42〇 由隨後的時鐘邊緣(或隨後的上升邊緣,或隨後的下降邊 緣,取決於實施之詳情)觸發時在輸出埠418或426被遞送。 應注意一附加(小)延遲存在於計數器412或42〇接收該觸發 時鐘邊緣的瞬時與該捕獲的計數實際在輸出埠418或426被 遞送的瞬時之間。此附加延遲可稱為輸出延遲。對此範例 而言’所述裝置能夠檢測到快於增量器428之内在延遲但 是大於從屬計數器420的捕獲時間的時鐘突變。 在包含電路420的同步系統中,至少從屬計數器可具有 -不長於(例如,短於)該同步㈣中任_其他組件的捕獲時 201031929 間及/或反應時間的捕獲時間。特別地,從屬計數捕獲時間 可被選擇成盡可能短的。因此,可確保檢測到導致一功能 效應的任一時鐘突變(快於增量器的内在延遲)。不然的話其 將不被檢測到,但在該裝置的其他部份上也不具有效應。 應注意電路402不一定需要檢測到所有可能存在於時鐘信 號400中的時鐘突變。特別地,如果該時鐘信號中隨後的觸 發邊緣由一短於主計數器或從屬計數器的捕獲時間的時間 間隙分開,那麼一或兩個計數器可不被修改。藉由適當選 擇增量器及計數器的實施及技術參數,一檢測視窗可以容 易地被指定。 第5圖中所示的是整合在下文參考第7圖所述的—同步 電路708中的電路504之範例。應注意電路5〇4即使不被整合 在同步電路708中也可以是有用的。電路5〇4包含一上升邊 緣計數器512,由時鐘信號500、700中的上升邊緣觸發,用 以記憶一上升邊緣計數Nr; 一下降邊緣計數器542,由時鐘 信號中的下降邊緣觸發,用以記憶一下降邊緣計數一 上升邊緣增量器528,用於使上升邊緣計數Nr提高一增量. -下降邊緣增量器558,用於使下降邊緣計數Np提高一增 量,一比較器574 ’用以決定上升邊緣計數Nr與下降邊緣計 數NF之差NR-NF ’或決定上升邊緣計數NR與下降邊緣計數 nf*否相異。此比較器574或其結果58〇可例如由輪入時鐘 514或546中的-者或兩者被限定,以僅提供限定結果而非 中間計數差。如果〜及〜被發現相異,—誤差信號可被產 生,該誤差信號指示一時鐘突變被檢測到。電路5〇4可進— 9 201031929 步包含一反向器572,用以產生一振幅反向時鐘信號,以回 應時鐘信號500,或直接從該系統中產生反向時鐘的組件將 其接收。它進一步包含上文第4圖所述電路402 ;在此情況 中,上升邊緣計數器512或下降邊緣計數器542是主計數器 412 ° 參考第6圖,繪示一用以檢測一時鐘信號600中的時鐘 突變的電路606。電路606將上文第4圖及第5圖已討論的特 徵結合,且因此僅簡短討論。該電路包含一主計數器612及 一對應的從屬計數器620,兩者均由時鐘信號6〇〇計時。該 主從配置以第4圖所述方式檢測時鐘突變。該電路進一步包 含一主計數器642及一對應從屬計數器650,兩者均由時鐘 信號600透過將其振幅反向產生的一反向時鐘信號計時。第 一主從配置612、628、620、634為上升邊緣觸發,而第二 主從配置672、642、650、658、644為下降邊緣觸發。由第 一主從配置612、628、620、634在輸出埠618遞送的一第一 主計數藉由一比較器674與由第二主從配置672'642、650、 658、644在輸出谭648遞送的一第二主計數比較。如果第一 主計數與第二主計數相異,那麼產生一誤差信號。上文第4 圖所述電路可因此表示被安排成記憶正時鐘邊緣的一第一 實例612、620、628、634,上文第4圖所述的另一電路可表 示被安排成記憶負時鐘邊緣的一第二實例642、650、658、 664,且可提供一用以決定上升邊緣計數NR與下降邊緣計數 NF之差NR-NP的比較器674。 另外,來自輸出618的上升邊緣計數透過一比較器682 10 201031929 與從一第二電路607(未示於此圖中,但是可類比於第7圖中 的電路707)的一輸出619接收的一主計數比較,第二電路 607從一時鐘樹(未示於此圖中)中的一不同點接收時鐘信號 600。類似地,來自輸出648的下降邊緣計數透過一比較器 684與從第二電路607的一輸出649接收的一對應下降邊緣 計數比較。如果輸出648及649處的計數被發現相異,那麼 一誤差信號被產生。 現在參考第7圖,其中表示的同步電路708包含一時鐘 樹790、792、793、794、795,用以將一時鐘信號700從一 起始點790傳送至一或一個以上其他點。該起始點及其他點 包含一第一點792及第二點793。以舉例方式,本文所示時 鐘樹包含複數個不同、相似或相同的同步組件(槽)794,時 鐘信號被傳送至此等同步組件794。某些組件794將時鐘信 號進一步傳送至其他組件794。同步電路708進一步包含一 由時鐘信號在第一點792計時,用以記憶一第一計數①的第 一計數器712, 一用於使第一計數①提高一增量的第一增量 器728 ’ 一由時鐘信號在第二點793計時,用以記憶一第二 計數N2的第二計數器713, 一用於使第二計數N2提高一增量 的第二增量器729,及一用以決定第一計數队與第二計數N2 之差NrN2’或決定第一計數]^與第二計數N2是否相異的比 較器782。同步電路7〇8可包含上文第4圖所述的電路402, 其中主計數器412是第一計數器712。比較器782可由時鐘信 號700計時。第一計數器712及第二計數器713以相同方式被 建構。同步電路7〇8也可包含上文第5圖所討論的同步電路 11 201031929 504。即’同步電路7〇8包含(第$圖中所示以「5」開始的參 · 考數子所標記的組件)-上升邊緣計數器512,由時鐘信號 - 500、700中的上升邊緣觸發用以記憶一上升邊緣計數Nr ; 下降邊緣計數器542,由時鐘信號中的下降邊緣觸發,用 以°己隱下降邊緣計數Nf; —上升邊緣增量器528,用於使 上升邊緣计數NR提高一增量;一下降邊緣增量器558,用於 使下降邊緣計數提高一增量;一比較器574,用以決定上 升邊緣計數NR與下降邊緣計數NF之差NR-NF,或用以決定 上升邊緣計數NR與下降邊緣計數心是否相異,其中第-計 ❿ 數器712、第一計數Νι ’及第一增量器728分別是上升邊緣 计數器512、上升邊緣計數Nr,及上升邊緣增量器528。如 果對應计數間之差被檢測到,那麼產生一誤差信號。在所 不實施例中,第一計數器712及第一增量器728是一可被連 接至該時鐘樹之任意點的相異時鐘突變檢測器706的組 件。例如,時鐘突變檢測器706可供選擇地被連接至一點 795。時鐘突變檢測器7〇6的設計類比於上文第6圖所述的電 路6〇6°相似地,第二計數器713及第二增量H728是以與時 ® 鐘大變檢測器706相同的方式被建構的一時鐘突變檢測器 707。 在上文說明書中’本發明參考本發明的實施例之特定 範例被描述。然而,顯然各種修改及改變可在其中被做出 而不違旁所附申請專利範圍中闡述的本發明之較廣精神及 範圍。例如,連接可以是適於,例如經由中間裝置從個別 節點、單元或裝置傳送資料或將資料傳送至它們的任一類 12 201031929 型的連接。因此,除非被暗示或闡述,否則該等連接可以 例如,是直接連接或間接連接。 如本文所使用的,「匯流排」一詞被用以指複數個被用 以傳送1的信號或導體。當提及使一信號、狀態位元或類似 機構分別成為其邏輯真或邏輯假狀態時,本文中以「判定」 或「設定」及「否定」(或「解除」或「清除」)稱之。如果 邏輯真狀態是一邏輯位準1,那麼邏輯假狀態是一邏輯位準 0。且如果邏輯真狀態是一邏輯位準0,那麼邏輯假狀態是 一邏輯位準1。 本文所述各信號可被設計成正或負邏輯,其中負邏輯 可由信號名稱上方的線或在該名稱隨後的一星號(*)指示。 在一負邏輯信號的情況中,該信號低態有效,其中邏輯真 狀態對應一邏輯位準零。在一正邏輯信號的情況中,該信 號高態有效,其中邏輯真狀態對應一邏輯位準一。注意到 本文所述任何信號可被設計成負或正邏輯信號。因此,在 供選擇實施例中,此等被描述成正邏輯信號的信號可被實 施成負邏輯信號,而此等被描述成負邏輯信號的信號可被 實施成正邏輯信號。特別地,「上升邊緣」及「下降邊緣」 等詞是可互換的。 本文所述導體可依照一單導體、複數導體、單向導體, 或雙向導體被說明或描述。然而,不同的實施例可改變諸 導體的實施。例如,不同的單向導體可被使用而不是雙向 導體,反之亦然。同樣,複數導體可被取代為一連續地或 以一分時多工方式傳送多個信號的單導體。同樣,攜帶多 13 201031929 個信號的單導體可被分開成攜帶此等信號子集的各種不同 導體。因此,存在許多用以傳送信號的選擇。 因為實施本發明的設備多數情況中由該技藝中具有通 常知識者習知的電子組件或電路組成’所以,爲了理解及 鑑識本發明的基本概念,以及爲了不模糊或轉移本發明的 教示,除了上述認為有必要者以外將不 更進一步解釋電路細節。 雖然本發明參考特定導電性類型或可能的極性被描 述,該技藝中具有通常知識者瞭解導電性類型或可能的極 性可被反向。 另外,在說明書及申請專利範圊中若使用「前」、「後」、 「頂」、「底」、「上」、「下」等詞,是供描述目的而使用而 不一定是用於描述永久的相對位釁°應瞭解的是,該等用 詞在適當情況下可互換,使得本文描述的本發明實施例能 夠在其他方向而非本文所說明或描述的方向操作。 又例如,在一個實施例中,所述系統708之元件是被置 於一單一積體電路或同一裝置中的電路。可供選擇地,系 統708可以包括任一數目的彼此互連個別積體電路或不同 裝置。例如,檢測器706可被置於與檢測器7〇7相同的積體 電路上,在一分離積體電路上,或置於從與系統7〇8之其他 元件分開地分離的另一周邊或從屬積體電路上。同樣例 如’系統708或其之部份可以是實體電路或可轉換成實體電 路之邏輯表式法的軟體或編碼表示法。這樣,系統7〇8可以 任一適當類型的硬體描述語言被實施。 14 201031929 另外,該技藝中具有通常知識者將瞭解上述操作功能 之間的界限僅是說明性的。多個操作的功能合併成一單一 操作’及/或-單-操作的功能可被分成附加操作。另外, 供選擇實施例可包括—特定操作的多個實例,且操作順序 可在各種其他實施例中改變。 並且,本發明不被限制為在非可程式硬體中實施的實 妒置或單元其也可被應用在能夠依據適當程式竭操作 來執行所希望之裝置功能的可程式裝置或單元中。另外, 此,裝置可被實體分佈在許多設備上,同時在功能上作為 y單-裝置操作。例如,檢測器·及斯可被連接至時鐘 給被實體分離的分支,時鐘信號透過—電信形式而非 線被分佈。同樣,功能地形成分離裝置的裝置可被 中。例如,兩個檢測器7°6及707可形 有被耦接至時鐘樹之不同點的埠之單一裝置。 其他修改、變化及改變也是;^的。因此 曰及圖式被看成-說明而非限制意義。 在請求項中,括弧之間的任何 限制該請求項。「包含」—詞不排除—2=應破解釋為 外之其他元件或步驟的存在。另外,本 所列出者以 或「一r 、 乃外本文中的用詞「一^ -(an)J被定義為-或多於_。且 ()」 片語諸如「I少—個」及「 4射使用弓丨導 暗指以不❻詞「-⑷」或不應被解釋成 元件將包含此一引入請求項元件的二:另^ 僅包含一個一發明,即使當同 15 % %201031929 片語「一或一個以上」或「至少一個」及不定冠詞諸如「一 ‘ (a)」或「一(an)」亦然。上述也適用於定冠詞的使用。除 非另行陳述,諸如「第一」及「第二」等詞被用以任意地 區別此等用詞描述的元件。因此,此等用詞不一定欲被用 來指示此等元件的時間上或其他優先。某些量度在相互不 同的申請專利範圍中被詳述的事實並不表示此等量度的合 併不能在使用上獲益。 I:圖式簡單說明3 第1圖繪示一理想時鐘信號的範例之示意圖。 ® 第2圖繪示一具有一時鐘突變的時鐘信號範例的示意 圖。 第3圖繪示具有一不同時鐘突變的時鐘信號範例的示 意圖。 第4圖示意性地繪示一種用以檢測時鐘突變的電路的 '· 實施例之範例。 第5圖示意性地繪示另一用以檢測時鐘突變的電路的 ❹ 實施例之範例。 第6圖示意性地繪示一種用以檢測時鐘突變的電路的 實施例之範例,該電路包含分別如第4圖及第5圖所討論的 電路。 第7圖示意性地繪示一種包含一時鐘樹及兩個用於檢 測時鐘突變的檢測器的電路之實施例的範例。 【主要元件符號說明】 100~700…時鐘信號 402、504、606、708…電路 16 « 201031929
412、642···主計數器 416···412之輸入埠 418···412之輸出埠 420、620…從屬計數器 424"_420之輸入埠 426…420之輸出埠 428…增量器 430.. .428之輸入埠 432···428之輸出埠 434、674、682、684、782···比 較器 436".434之第一輸入埠 438.. .434之第二輸入埠 440.. .434之輸出埠 512…上升邊緣計數器 514、546…輸入時鐘 528···上升邊緣增量器 542···下降邊緣計數器 558···下降邊緣增量器 572···反向器 574…比較器 580···574之結果 618"_612之輸出埠 619、649…第二電路之輸出 612、620、628、634…第一主 從配置、第一實例 642、644、650、658、672·..第 二組成配置 642、650、658、664…第二實 例 648 ".642之輸出埠 706、707…時鐘突變檢測器 712···第一計數器 713···第二計數器 728···第一增量器 729···第二增量器 790~795…時鐘樹 CLK…時鐘信號 ΝΜ…主計數
Ns…從屬計數 ' NF…下降邊緣計數 NR…上升邊緣計數 Νι…第一計數 N2…第二計數 t…時間 V…電壓 17

Claims (1)

  1. 201031929 七、申請專利範圍: 1. 一種用以檢測在一時鐘信號中的時鐘突變的電路,包 — 含: 一主計數器,由該時鐘信號計時,用以記憶一主計 數NM ; 一增量器,用於以一增量提高該主計數; 一從屬計數器,由該時鐘信號計時,用以記憶一從 屬計數Ns,該從屬計數相對該主計數延遲至少P個時鐘 邊緣,數目P大於或等於一; 一比較器,用以決定該主計數與該從屬計數之差 nm-ns是否至少P倍於該增量。 2. 如申請專利範圍第1項所述之電路,其中該比較器或其 之結果由該時鐘信號限定。 _ 3. 如申請專利範圍第1項所述之電路,其中該增量器是組 合的。 4. 如申請專利範圍第1項所述之電路,其中該主計數器及 八 該從屬計數器是具有同一範圍的捲繞計數器。 5. 如申請專利範圍第1項所述之電路,其中該主計數器包 含一用以記憶該主計數NM的儲存元件,而該從屬計數器 包含一用以記憶該從屬計數Ns的儲存元件。 6. 如申請專利範圍第1項所述之電路,其中該從屬計數捕 獲時間盡可能短。 7. 如申請專利範圍第1項所述之電路, 其中該主計數器具有: 18 201031929 一輸入埠,用以設定該主計數,及 一輸出埠用以遞送該主計數, 且其中該從屬計數器具有 一輸入埠用以設定該從屬計數,及 一輸出埠用以遞送該從屬計數, 且其中該主計數的輸出埠被耦接至該從屬計數器的 輸入皡。 8. 如申請專利範圍第7項所述之電路,其中該主計數器輸 出埠被直接耦接至該從屬計數器的輸入埠。 9. 如申請專利範圍第3項所述之電路,其中該增量器具有 一輸入埠,用以接收一輸入數,及 一輸出埠,用以遞送一輸出數,該輸出數是該輸入 數提高一增量, 且其中該主計數器的一輸出埠被耦接至該增量器的 輸入埠,且該增量器的輸出埠被耦接至該主計數器的該 一輸入埠。 10. 如申請專利範圍第9項所述之電路,其中該比較器具有 一第一輸入璋,用以接收一第一輸入數, 一第二輸入埠,用以接收一第二輸入數, 及一輸出埠,用以依據該第一輸入數與該第二輸入 數之差遞送一比較器信號, 且其中該主計數器的輸出埠被耦接至該比較器的 第一輸入埠,且該從屬計數器的輸出埠被耦接至該比較 器的第二輸入埠。 19 201031929 11. 如申請專利範圍第1項所述之電路,其中該電路表示一 被安排以記憶正時鐘邊緣的第一實例,如申請專利範圍 第1項所述之一進一步的電路表示一被安排以記憶負時 鐘邊緣的第二實例,及一用以決定上升邊緣計數NR與下 降邊緣計數NF之差NR-NF的比較器被提供。 12. —種同步電路,包含: 一時鐘樹,用以將一時鐘信號從一起始點傳送至一 或一個以上其他點,該起始點及該等其他點包含一第一 田 I- ΐΧ * 审 · βα /K. —系5, 一第一計數器,由在該第一點的該時鐘信號計時, 用以記憶一第一計數ISh ; 一第一增量器,用於以一增量提高該第一計數N!; 一第二計數器,由在該第二點的該時鐘信號計時, 用以記憶一第二計數N2 ; 一第二增量器,用於以一增量提高該第二計數N2 ; 及 一比較器,用以決定該第一計數队與該第二計數队 之差NrN2,或用以決定該第一計數化及該第二計數N2 是否相異。 13. 如申請專利範圍第12項所述之同步電路,包含一如申請 專利範圍第1項所述之電路,其中該第一計數器是該主 計數器。 14. 如申請專利範圍第12項所述之同步電路,其中該比較器 或其結果由該時鐘信號限定。 201031929 15. 如申請專利範圍第12項所述之同步電路,其中該第一計 數器及該第二計數器以同一方式被建構。 16. 如申請專利範圍第12項所述之同步電路,包含: 一上升邊緣計數器,由該時鐘信號中的上升邊緣觸 發,用以記憶一上升邊緣計數Nr ; 一下降邊緣計數器,由該時鐘信號中的下降邊緣觸 發,用以記憶一下降邊緣計數NF ; 一上升邊緣增量器,用於以一增量提高該上升邊緣 計數NR; 一下降邊緣增量器,用於以一增量提高該下降邊緣 計數NF ; 一比較器,用以決定該上升邊緣計數Nr與該下降邊 緣計數NF之差,或用以決定該上升邊緣計數Nr與該下降 邊緣計數NF是否相異, 其中該第一計數器、該第一計數N!,及該第一增量 器分別是該上升邊緣計數器、該上升邊緣計數Nr,及 該上升邊緣增量器。 17. —種用於被整合在如申請專利範圍第12項所述之同步 電路中的電路,包含: 一上升邊緣計數器,由該時鐘信號中的上升邊緣觸 發,用以記憶一上升邊緣計數Nr ; 一下降邊緣計數器,由該時鐘信號中的下降邊緣觸 發,用以記憶一下降邊緣計數NF ; 一上升邊緣增量器,用於以一增量提高該上升邊緣 21 201031929 計數nr ; 一下降邊緣增量器,用於以一增量提高該下降邊緣 計數nf ; 一比較器,用以決定該上升邊緣計數nr與該下降邊 緣計數NF之差,或用以決定該上升邊緣計數NR與該下降 邊緣計數NF是否相異。 18. 如申請專利範圍第17項所述之電路,包含: 一反向器,用以產生一振幅反向時鐘信號,以回應 該時鐘信號。 19. 如申請專利範圍第17項所述之電路,進一步包含一如申 請專利範圍第1項所述之電路,其中該上升邊緣計數器 或該下降邊緣計數器是該主計數器。
TW99100013A 2009-01-05 2010-01-04 時鐘突變檢測電路 TWI453427B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/IB2009/050011 WO2010076667A1 (en) 2009-01-05 2009-01-05 Clock glitch detection circuit

Publications (2)

Publication Number Publication Date
TW201031929A true TW201031929A (en) 2010-09-01
TWI453427B TWI453427B (zh) 2014-09-21

Family

ID=41048601

Family Applications (1)

Application Number Title Priority Date Filing Date
TW99100013A TWI453427B (zh) 2009-01-05 2010-01-04 時鐘突變檢測電路

Country Status (3)

Country Link
US (2) US8552764B2 (zh)
TW (1) TWI453427B (zh)
WO (1) WO2010076667A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110763974A (zh) * 2018-07-27 2020-02-07 创意电子股份有限公司 突波量测装置与突波量测方法
CN111211774A (zh) * 2018-11-21 2020-05-29 英业达科技有限公司 除弹跳电路

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010076667A1 (en) 2009-01-05 2010-07-08 Freescale Semiconductor, Inc. Clock glitch detection circuit
WO2010112969A1 (en) 2009-03-31 2010-10-07 Freescale Semiconductor, Inc. Clock glitch detection
US9043737B2 (en) 2013-04-30 2015-05-26 Freescale Semiconductor, Inc. Integrated circuit design verification through forced clock glitches
US9413346B2 (en) * 2014-03-19 2016-08-09 Stmicroelectronics International N.V. Clock glitch and loss detection circuit
US10909628B1 (en) 2014-09-22 2021-02-02 State Farm Mutual Automobile Insurance Company Accident fault determination implementing unmanned aerial vehicles (UAVS)
TWI710770B (zh) * 2018-07-27 2020-11-21 創意電子股份有限公司 突波偵測裝置與突波偵測方法
TWI695584B (zh) * 2019-09-06 2020-06-01 新唐科技股份有限公司 時脈突波檢測電路
EP3866019A1 (en) * 2020-02-17 2021-08-18 Be Spoon Clock-error estimation for two-clock electronic device
US11429142B2 (en) 2020-12-18 2022-08-30 Nxp Usa, Inc. Glitch detector

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CH566089A5 (zh) 1973-12-20 1975-08-29 Hasler Ag
US4330751A (en) * 1979-12-03 1982-05-18 Norlin Industries, Inc. Programmable frequency and duty cycle tone signal generator
US4389622A (en) 1981-09-28 1983-06-21 Honeywell Inc. System for preventing transient induced errors in phase locked loop
US4864158A (en) * 1988-01-28 1989-09-05 Amtech Corporation Rapid signal validity checking apparatus
US5381126A (en) 1992-07-31 1995-01-10 Sgs-Thompson Microelectronics, Inc. Programmable difference flag logic
JPH06197015A (ja) 1992-12-24 1994-07-15 Canon Inc 周波数発振装置、周期エラー検出装置、フィルター装置、信号判定装置、及びそれを用いたドップラー速度計
US5526286A (en) 1994-02-16 1996-06-11 Tektronix, Inc. Oversampled logic analyzer
EP0691768A1 (en) 1994-07-07 1996-01-10 International Business Machines Corporation A method and system for implementing relative time discriminations in a high speed data transmission network
US5764524A (en) * 1996-02-12 1998-06-09 Snap-On Technologies, Inc. Method and apparatus for detection of missing pulses from a repetitive pulse train
US5923191A (en) * 1997-05-08 1999-07-13 Vlsi Technology, Inc. Device and a method for monitoring a system clock signal
IL121521A (en) 1997-08-11 2003-04-10 Nds Ltd Television signal glitch detector
FR2783649B1 (fr) 1998-09-17 2000-11-17 St Microelectronics Sa Circuit de filtrage d'un signal d'horloge
KR100400735B1 (ko) 1999-12-30 2003-10-08 엘지전자 주식회사 글리치 신호 검출회로 및 방법
GB2362473B (en) 2000-05-18 2002-08-21 3Com Corp On-chip detector of clock glitches
KR20020053267A (ko) 2000-12-27 2002-07-05 박태진 스위칭 신호의 글리치 제거방법 및 장치
JP4009592B2 (ja) * 2001-08-03 2007-11-14 アルテラ コーポレイション クロックロス検出およびスイッチオーバー回路
US6680644B2 (en) 2001-09-26 2004-01-20 Siemens Information & Communication Networks, Inc. Digital interpolation window filter for phase-locked loop operation with randomly jittered reference clock
KR20030050867A (ko) 2001-12-19 2003-06-25 엘지전자 주식회사 글리치 방지 장치
US6728649B2 (en) 2002-02-01 2004-04-27 Adtran, Inc. Method and apparatus for removing digital glitches
JP4190217B2 (ja) * 2002-06-21 2008-12-03 富士通マイクロエレクトロニクス株式会社 クロック生成装置及びオーディオデータ処理装置
US6747491B1 (en) * 2003-04-10 2004-06-08 Winbond Electronics Corp. Spike free circuit for reducing EMI effect
JP2006005576A (ja) 2004-06-16 2006-01-05 Matsushita Electric Ind Co Ltd クロックフィルタ回路及びクロックフィルタテスト回路
US7352214B2 (en) 2004-10-06 2008-04-01 Broadcom Corporation System and method for clock detection with glitch rejection
US8502593B2 (en) 2004-10-13 2013-08-06 Broadcom Corporation Balanced debounce circuit with noise filter for digital system
US7091764B2 (en) * 2004-11-05 2006-08-15 Infineon Technologies Ag Duty distortion detector
US7129757B2 (en) * 2004-11-30 2006-10-31 International Business Machines Corporation Clock frequency detect with programmable jitter tolerance
US7372304B2 (en) 2005-10-04 2008-05-13 Stmicroelectronics, Inc. System and method for glitch detection in a secure microcontroller
US7411429B2 (en) 2005-10-28 2008-08-12 Silicon Integrated Systems Corp. System and method for clock switching
US7268600B2 (en) 2005-11-30 2007-09-11 International Business Machines Corporation Phase- or frequency-locked loop circuit having a glitch detector for detecting triggering-edge-type glitches in a noisy signal
GB2437121A (en) * 2006-04-11 2007-10-17 Wolfson Microelectronics Plc A debounce circuit with low latency
US7411427B1 (en) 2006-07-28 2008-08-12 Zilog, Inc. Clock input filter circuit
JP5162877B2 (ja) 2006-10-18 2013-03-13 日本電気株式会社 クロック非同期切替装置およびノイズキャンセル回路ならびにノイズキャンセル方法およびプログラム
EP2158677B1 (en) 2007-06-14 2018-05-30 NXP USA, Inc. Circuit arrangement for filtering unwanted signals from a clock signal, processing system and method of filtering unwanted signals from a clock signal
JP4388571B2 (ja) * 2007-10-31 2009-12-24 Okiセミコンダクタ株式会社 高速クロック検知回路
WO2010076667A1 (en) 2009-01-05 2010-07-08 Freescale Semiconductor, Inc. Clock glitch detection circuit
WO2010112969A1 (en) 2009-03-31 2010-10-07 Freescale Semiconductor, Inc. Clock glitch detection

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110763974A (zh) * 2018-07-27 2020-02-07 创意电子股份有限公司 突波量测装置与突波量测方法
CN110763974B (zh) * 2018-07-27 2022-02-18 创意电子股份有限公司 突波量测装置与突波量测方法
CN111211774A (zh) * 2018-11-21 2020-05-29 英业达科技有限公司 除弹跳电路
CN111211774B (zh) * 2018-11-21 2023-12-26 英业达科技有限公司 除弹跳电路

Also Published As

Publication number Publication date
TWI453427B (zh) 2014-09-21
WO2010076667A1 (en) 2010-07-08
US8552764B2 (en) 2013-10-08
US20140006841A1 (en) 2014-01-02
US9024663B2 (en) 2015-05-05
US20110317802A1 (en) 2011-12-29

Similar Documents

Publication Publication Date Title
TWI453427B (zh) 時鐘突變檢測電路
US9673968B2 (en) Multi-wire open-drain link with data symbol transition based clocking
EP1675267B1 (en) Periodic electrical signal frequency monitoring systems and methods
JP6263880B2 (ja) ストレージ制御装置、制御装置および制御プログラム
KR101499332B1 (ko) Spi 인터페이스 및 spi 인터페이스를 통한 직렬 통신 방법
TWI477787B (zh) 時脈故障偵測
US10516402B2 (en) Corrupted clock detection circuit for a phase-locked loop
EP1237282B1 (en) Circuit for the detection of clock signal period abnormalities
US20040250151A1 (en) Status indication detection and device and method
EP3289471B1 (en) Communication between integrated circuits
JP2010212989A (ja) アドレスデコーダ及びアドレス設定方法
TWI323562B (en) A delay stage selecting circuit and a related method thereof
US20140312929A1 (en) Self-Recovering Bus Signal Detector
US9054685B2 (en) Programmable bus signal hold time without system clock
CN111474407B (zh) 电压检测优先的模式选择装置
US20140312962A1 (en) Capacitive switch having high accuracy
CN113692562B (zh) 同步复位信号生成电路及数字处理装置
US20070290732A1 (en) Reset method for digital circuit and related signal generating apparatus
US7173493B1 (en) Range controller circuit and method
CN110247656B (zh) 用于锁相环的损坏的时钟检测电路
WO2017038174A1 (ja) 電源管理集積回路、電子装置、および、電源管理集積回路の制御方法
CN112286083B (zh) 一种控制电路
KR101162259B1 (ko) 반도체 집적회로 및 그의 구동 방법
WO2012049355A1 (en) Apparatus for synchronizing and providing a glitch-free clock
JP2003067079A (ja) クロック停止検出回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees