TW201010149A - STT MRAM magnetic tunnel junction architecture and integration - Google Patents

STT MRAM magnetic tunnel junction architecture and integration Download PDF

Info

Publication number
TW201010149A
TW201010149A TW098113263A TW98113263A TW201010149A TW 201010149 A TW201010149 A TW 201010149A TW 098113263 A TW098113263 A TW 098113263A TW 98113263 A TW98113263 A TW 98113263A TW 201010149 A TW201010149 A TW 201010149A
Authority
TW
Taiwan
Prior art keywords
layer
electrode
barrier layer
mtj
dielectric
Prior art date
Application number
TW098113263A
Other languages
English (en)
Inventor
Seung H Kang
Xia Li
Shiqun Gu
Kang-Ho Lee
xiao-chun Zhu
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201010149A publication Critical patent/TW201010149A/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)

Description

201010149 六、發明說明: 【發明所屬之技術領域】 本揭示案係關於積體電子電路,且詳言之,係關於磁性 隨機存取記憶體(MRAM)及與標準積體電路整合之方法。 此申請案主張由Seung H· Kang等人於2008年4月21曰申 請之題為「STT MRAM MAGNETIC TUNNEL JUNCTION ARCHITECTURE AND INTEGRATION」的美國臨時專利 申請案第61/046,520號之權利。 【先前技術】 與習知隨機存取記憶體(RAM)晶片技術不同,在磁性 RAM(MRAM)中,資料不儲存為電荷,而是改為藉由儲存 元件之磁性極化而儲存。該等元件由兩個磁性極化板形 成,該兩個磁性極化板中之每一者可維持由薄絕緣層分隔 之磁性極化場,其一起形成磁性穿隧接面(MTJ)。兩個板 中之一者係設定為特定極性之永久磁體(下文中為「固定 層」);另一板(下文中為「自由磁化層」或「自由層」)之 極化將改變以匹配足夠強的外部場之極化。記憶體器件可 自此等「單元」之柵格建置。 讀取MRAM單元之極化狀態係藉由量測單元之MTJ之電 阻來實現。藉由向將來自供電線之電流經由MTJ切換至接 地的相關聯電晶體供電而習知地選擇特定單元。歸因於穿 隧磁阻效應,單元之電阻歸因於MTJ之兩個磁性層中之極 化之相對定向而改變。藉由量測所得電流,可判定任何特 定單元内部之電阻,且自此可判定自由可寫層之極性。若 139972.doc 201010149 兩個層具有相同極化,則認為此意謂狀態「〇」,且電阻係 「低」的,而若兩個層具有相反之極化,則電阻將為較高 的且此意謂狀態「1」。 使用多種技術將資料寫入至單元。在習知MRAM中,外 部磁場由接近於該單元之導線中之電流提供’其足夠強以 對準自由層。旋轉轉移力矩(stt)mram使用旋·轉對準 (「極化」)電子來直接扭轉自由層之磁域。具體言之,此 種經極化電子藉由施加足夠之力矩以重新對準(例如,反 Φ 轉)自由層之磁化而流入至自由層中。 記憶體系統成本之一個重要決定因素係組件之密度。每 一單元之較小組件及較少組件使得較多單元能夠封裝於單 一晶片上,其又意謂著更多晶片可自單一半導體晶圓同時 產生且以較低成本及改良之良率進行製造。然而,將積體 電路按比率調整至較高器件間距密度在製造此種器件之多 個層時增大對光罩對齊之關鍵尺寸之需求。 另外’製造過程流程影響成本。製造MRAM之習知過程 係複雜的’從而需要許多光罩僅專用於製造磁性穿隨接面 (MTJ)結構。因此’需要用於MRAM製造之改良方法,尤 其在製造過程可在放寬之光罩對齊要求的情況下整合至具 有的習知半導體BEOL(後段製程)流程中時。 【發明内容】 揭示了一種磁性隨機存取記憶體(MrAM)器件及一種將 MRAM器件之製造過程整合至標準後段製程(BE〇L)積體電 路製造中之方法。 139972.doc 201010149 在一態樣中,一種用於磁性隨機存取記憶體(MRAM)器 件之磁性穿随接面(MTJ)器件包括具有帛-金屬互連之基 板;及形成於基板上之第-介電純化障壁層。第一介電鈍 化障壁層具有用第一光罩圖案形成以暴露第一金屬互連之 第-接觸通道。該器件亦包括形成於第一介電純化障壁層 及第-接觸通道上之第一電極層、形成於第一電極層上之 固定磁化層、形成於固定磁化層上之穿随障壁層,及形成 於穿随障壁層上之自由磁化層。第一電極層與第一金屬互 連連通。該器件亦包括形成於自由磁化層上之第二電極 層。至少該第二電極層及該自由磁化層具有基於第二光罩 圖案之形狀且定位於第一接觸通道上方。該器件進一步包 括形成於固定磁化層上及穿隧障壁層、自由磁化層及第二 電極層周圍之第二介電鈍化障壁層。該第二介電鈍化障壁 層僅部分地覆蓋第二電極層。第二介電鈍化障壁層及固定 磁化層之至少一第一部分具有基於第三光罩圖案之形狀。 在另一態樣中’一種用於將磁性穿隧接面(MTJ)器件整 合至積體電路中之方法包括在半導體後段製程(BE〇L)流程參 中提供具有第一層間介電層及第一金屬互連之基板。該方 法包括在基板上沈積具有用第一光罩圖案形成以暴露第一 · 金屬互連之第一接觸通道之第一介電鈍化障壁層。該方法 . 進一步包括在第一層間介電層、第一金屬互連及第一介電 純化障壁層上方沈積與第一金屬互連連通之第一電極層, 在第一電極層上沈積固定磁化層,在固定磁化層上沈積穿 隨障壁層’在穿隧障壁層上沈積自由磁化層,且在自由磁 139972.doc -6 - 201010149 化層上沈積第:一電極層。該方法仍進一步包括在第一接觸 通道上方用第一光罩圖案來圖案化MTJ堆疊,其中MTJ堆 疊包括自由磁化層及第二電極層。該方法亦包括在MTJ堆 疊周圍沈積第二介電鈍化障壁層。第二介電鈍化障壁層經 形成以使第二電極層暴露。該方法亦包括在第二介電鈍化 J1 导壁層上沈積與第二電極層連通之第三電極層。該方法進 一步包括用第三光罩圖案來圖案化第一電極層、固定磁化 層中之至少一部分及第二介電鈍化障壁層。
一恶徠〒’—但巧於嗞性隨機存取記憶體(MRAM) 之磁性穿隧接面(MTJ)結構具有用於與至少一控制器件連 通之第互連構件。該結構亦具有用於經由使用第一光罩 形成於介電鈍化障壁中之接觸通道耦接至第一互連構件之 第電極構件。該結構包括用於储存資料之Μ打構件,該 隨構件㈣至第—電極構件。贿構件之—部分之橫向 寸由第光罩界疋。該結構亦具有用於轉接至構件 之第-電極構件’該第二電極構件具有與構件的由第 :光罩界定之部分相同之橫向尺寸。該結構具有第三電極 構件及第二互連構件。篦=番 第—電極構件係用於耦接至第二電
極構件。第三電極構件、M 杜且古1/刀及第一電極構 咕_ 机弟一互連構件係用於耦接至 第^極構件及至少一其他控制器件。 至 引文已相-廣泛地概述了本揭示案之特 便可更好地理解以π +杏A T ^ u 、 下之實施例之詳細描述。將在下文中铲 述形成本揭示案之申古眘 田 申清專利範圍的標的物之實施例的額外 139972.doc 201010149 特徵及優點。彼等熟習此項技術者應瞭解,所揭示之概念 及特定實施例可輕易地利用為用於修改或設計用於進行本 揭示案的相同目的之其他結構的基礎。彼等熟習此項技術 者亦應瞭解,此種等效構造不脫離如隨附申請專利範圍中 闡述之本揭示案之精神及範疇。將在結合附圖考慮時自以 下描述更好地理解據信為本揭示案的特性之關於組織及操 作方法兩者之新穎特徵,連同其他目標及優點。然而,應 明確理解,該等圖中之每一者僅出於說明及描述目的而提 供僅且不意欲作為本揭示案的當前實施例之限制的界定。 【實施方式】 為了更撤底地理解本揭示案,現對結合隨附圖式進行之 以下描述作出參考。 揭示用於磁性RAM(MRAM)器件之架構及與標準半導體 電路後段製程(BEOL)製造過程整合之方法。在一實施例 中’所揭示之MTJ及形成方法係與習知MRAM有關。在另 一實施例中’揭示旋轉力矩轉移(STT)MRAM。 圖1展示可有利地使用本揭示案之實施例之例示性無線 通信系統100。出於說明之目的,圖丨展示三個遠端單元 120、130及150以及兩個基地台140。將認識到,習知無線 通信系統可具有更多遠端單元及基地台。遠端單元120、 130及150包括MRAM及/或STT MRAM記憶體器件125A、 125B及125C’其為如下文進一步論述之本揭示案之實施 例。圖1展示自基地台140至遠端單元120、130及150之前 向鏈路信號180及自遠端單元120、130及150至基地台140 139972.doc 201010149 之反向鏈路信號190。 在圖1中,展示遠端單元120為行動電話,展示遠端單元 130為攜帶型電腦,且展示遠端單元150為無線區域迴路系 統中之固定位置遠端單元。舉例而言,遠端單元可為行動 電話、手持式個人通信系統(PCS)單元、諸如個人資料助 理之攜帶型資料單元、導航器件(諸如,具有GPS能力之器 件)、機上接收盒、音樂播放機、視訊播放機、娛樂單 元、諸如儀錶讀取設備之固定位置資料單元、或儲存或擷 ❹ 取資料或電腦指令之任何其他器件,或其任何組合。雖然 圖1根據本揭示案之教示說明遠端單元,但本揭示案不限 於此等例示性所所說明單元。所揭示器件可適用於包括 MRAM器件之任何器件中。 圖2係說明用於所揭示半導體積體電路之電路、布局及 邏輯設計的設計工作站之方塊圖。設計工作站200包括含 有作業系統軟體、支援檔案及諸如CADENCE或ORCAD之 設計軟體之硬碟201。設計工作站200亦包括顯示器202以 W 促進電路設計210之設計。電路設計210可為如上文所揭示 之記憶體電路。提供儲存媒體204用於有形地儲存電路設 計210。電路設計210可以諸如GDSII或GERBER之檔案格 式儲存於儲存媒體204上。儲存媒體204可為CD-ROM、 DVD、硬碟、快閃記憶體,或其他適當器件。此外,設計 工作站200包括用於接受來自儲存媒體204之輸入或向儲存 媒體204寫入輸出之驅動裝置203。 記錄於儲存媒體204上之資料可規定邏輯電路組態、光 139972.doc 201010149 微影光罩之圖案資料或諸如電子束微影之串列寫入工具之 光罩圖案資料。資料可進一步包括諸如與邏輯模擬相關聯 之時序圖或網狀電路之邏輯驗證資料。在儲存媒體2〇4上 提供資料藉由減少設計半導體1(:之製程數目而促進電路設 s十210之設計。 為說明習知MTJ結構中之製造問題,圖3展示如可習知 地製造的MTJ器件300之實施。作為後段製程(BE〇L)流程 之部分,金屬互連301形成於層間介電層(ILD 3〇2)中之通 道中。舉例而言,11^ 3 02將磁性穿隧接面]^173〇3與諸如 翁 電晶體之開關器件分開。 將介電障壁層304安置於lLD 302上,其中對應於金屬互 連301之位置而形成通道3〇5。介電障壁之各種層可(例如) 由金屬氧化物、金屬碳化物或金屬氮化物形成。舉例而 言,障壁材料可為SiOx、SiC、SiN。可(例如)基於對易經 受或耐受各種蝕刻劑之要求而作出選擇。使用第一光罩形 成對應於金屬互連301之位置之通道3〇5。用以形成第一電 極306之金屬化可安置於通道3〇5中以接觸金屬互連3〇1。 ❹ 形成MTJ 303之層之堆疊沈積於第一電極3〇6上。層之堆 疊包括參考層307(其可為固定層及反鐵磁層,未個別展 · 示)、穿隨障壁層308及自由層309。第二電極310提供於自 由層309上。MTJ 303及第二電極310將共同稱為]y[TJ堆 疊。第二(「堆疊」)光罩及一系列蝕刻產生如圖3中展示之 MTJ堆疊。介電鈍化障壁層311囊封MTJ 303堆疊,其後可 應用平坦化以使介電鈍化障壁層311變平且暴露第二電極 i39972.doc •10· 201010149 310 ° 用以形成第三電極3 12之第三金屬化層可安置於經平坦 化之介電鈍化障壁層311上方,從而與第二電極3 1()電接 觸。用以形成第一電極306、第二電極310及第三電極312 之金屬化可選自包括諸如组(Ta)之耐火金屬之各種金屬。 鈕歸因於其合意特性通常作為擴散障壁應用至標準 BEOL。 介電障壁層313安置於第三電極312上方。接著應用第三 ® 光罩以圖案化並界定介電障壁層313、第三電極312、介電 鈍化障壁層311及第一電極306之橫向範圍,如圖3中所展 示。 額外製程可包括標準後段製程(be〇l)。舉例而言,可 將另一介電層(作為鈍化或ILD層)314沈積於介電障壁層 313及介電障壁層3〇4上。在介電障壁層313及介電層314中 形成通道。以金屬填充通道以提供金屬互連315從而接觸 第三電極312 ’如圖3中所展示。 對於上文關於圖3描述之先前技術結構可能出現若干問 題。第一光罩需要與金屬互連3〇1精密地對準以擔保第一 電極306接觸金屬互連3〇1。堆疊光罩一用以界定MTJ堆疊 —亦需要精密地對準,以避免靠近金屬互連3〇1及對應通 道3〇5(由第一光罩形成)而放置MTJ堆疊,且擔保MTJ堆疊 之層之適當界定及對#。自—鮮至下一光罩之一連串關 寸對準了超出容限且對良率及因此對成本具有不利影 響0 139972.doc 201010149 此外,介電陣壁層304可與第一電極306相當或厚於第一 電極306。因此,第一電極306之階梯覆蓋歸因於靠近通道 305之附近之構形變化可能不令人滿意。換言之,第一電 極306與金屬互連301之間的電接觸可能不充分。因此,應 避免接近通道305之邊緣製造MTJ堆疊以保證MTJ 303之所 有層在沈積時係厚度均一且平坦的。否則可能不利地折衷 MTJ 303之品質及可靠性。可能出現MTJ 303之某些層約為 1 nm ’諸如障壁層308,其易受損害且對構形極為敏感。 然而,增大MTJ 303與通道305之間的橫向間隔以將MTJ 303自通道305之構形隔離且確保平坦度可能不合意地需要 較多基板空間。同等重要的是,自MTJ 303穿過第一電極 3〇6至金屬互連301之額外電流路徑距離將至少歸因於第一 電極306之薄片電阻率而增大接觸電阻。 在旋轉力矩轉移(STT)MRAM中,在寫入模式中由流經 接面(亦即,在參考層307與自由層3〇9之間藉由穿隧通過 障壁層308)的電流而直接調變自由層309之磁化。視電子 如何流動而定,可寫入狀態〇或狀態1,因為電子電流經旋 轉極化’其設定自由層極化。關於習知MRAM,在讀取模 式中藉由判定穿過兩個磁性層(參考層307及自由層3〇9, 其相對極化可為並行或反並行的)之間的障壁層308之電子 穿暖電阻而判定器件接面之電流。 圖4說明根據本揭示案之一實施例之MTJ器件400 〇在此 實施例(如下文更詳細地描述)中僅一個光罩界定MTJ結構 之關鍵的選定奈米級特徵,但光罩對準並非關鍵尺寸。剩 139972.doc -12· 201010149 餘光罩及相關聯製程受益於放寬之關鍵尺寸要求。該製程 與半導體後段製程(BEOL)流程係整合相容的。此外,按比 率調整為較小MTJ大小之單元可導致較快之切換速度、較 咼之驅動電流密度、較低之絕對電流及功率、MTJ參考堆 疊層之改良之穩定性,及減少之雜散磁性場效應。雖然 MTJ器件400可替代地應用於習知MRAM,但MTJ器件400 實施於STT MRAM中。 在本揭示案之一實施例中,整個器件製造過程(亦即, ❿ 包括前段製程(FEOL)及後段製程(BEOL)兩者)之MTj製造 部分經結構化以允許包括用於形成MTJ器件的至少一奈米 級部分(包括至少一第二電極層410、自由層409及穿随障 壁層408,下文詳細進行描述)之製程流程。額外製程流程 之此部分僅使用關於特徵大小為關鍵之一個光罩。該一個 光罩對放置對準不敏感。額外製程流程之第二部分使用含 有MTJ器件之較大結構元件(亦即,參考層4〇7(其可為固定 反鐵磁層及合成反鐵磁(SAF)層,未個別展示)' 第一電極 406及第二電極412,下文亦詳細描述)之兩個光罩,其中 光罩對準係相對非關鍵的。因此,提供將MRAM MTJ整合 至用於製造積體電路之BE〇L製程流程中之方法,其中在 放置對準為相對非關鍵之情形下使用一個器件大小關鍵尺 寸光罩及兩個額外光罩。 第一光罩打開介電障壁層404中之第一接觸通道(亦稱為 晶種開口)405以暴露子層中之金屬互連4〇ι,其中接觸通 道開口可實質上大於金屬互連401。該光罩允許大的接觸 139972.doc -13- 201010149 通道開口提供大的平坦區域以在隨後製造過程中容易地定 位較小之MTJ結構,藉此放寬關鍵對準對齊,且改良待沈 積之參考磁化層407之均一性及穩定性。大於接觸通道405 之第一電極406用另一光罩(亦稱為「第三」光罩)形成,因 此擔保與金屬互連401及與先前形成之電路(亦即,在MTJ 器件400之下)之重疊及接觸,且在不要求關鍵光罩對準之 情形下重疊接觸通道405(由介電障壁層404形成)之環繞緣 邊。 可使用與用以形成第一電極406之相同光罩來圖案化參 考層407。參考層407及第一電極406大於MTJ之奈米級部 分。較大參考層407及接觸通道區域確保在器件之壽命期 間固定磁性參考場之較大穩定性,且使參考層407的邊緣 處的邊緣場(fringing Held)遠離MTJ之奈米級部分的自由層 409放置以減少雜散場效應。 產生兩個優點:倘若奈米級MTJ部分經放置遠離於任何 構形特徵(諸如,與接近障壁層接觸通道405之緣邊的參考 層/第一電極407/406之重疊相關聯的邊緣),則用以連接至 金屬互連401之第一電極406之對準因此係非關鍵對準,且 奈米級MTJ部分在參考層407上之放置係非關鍵的。當金 屬互連形成製程需要平坦化時,奈米級MTJ部分可經定位 以亦避免此區域。 MTJ之奈米級部分包括穿隧障壁層408及自由層409,稱 為「堆疊」。堆疊可進一步包括與自由層409接觸之與穿隧 障壁層408相對之第二電極410。使用第二光罩來圖案化及 139972.doc 201010149 蝕刻堆疊。在另一實施例中,使用第三光罩來形成穿隧障 壁層408,藉此使得穿隧障壁層4〇8在表面區域及形狀上與 參考層4〇7及第一電極406實質上為相同的。 可以用於圖案化參考層407及第一電極406之相同第三光 罩來圖案化第三電極412’其再次為非關鍵對準。 接觸通道405形成於介電障壁404中,且由第一光罩圖案 界定。接觸通道405大於形成於圖3中展示之習知結構中之 通道305。第一電極406形成於第一層間介電質(ild)4〇2、 ❹ ;|電障壁4〇4及金屬互連401上方,重叠大的接觸通道405 之邊緣。亦即,第一電極406重疊形成接觸通道4〇5之邊界 的介電障壁404之緣邊。與圖3中展示之通道3〇5及金屬互 連3 01之實例對照’將接觸通道4 〇 5定位於金屬互連4 〇 1上 方對關於金屬互連401之位置不敏感。因此,用以形成接 觸通道405之第一光罩之放置準確度並非關鍵尺寸,從而 改良此製程之可靠性及良率。 結構中所包括之諸如介電障壁404的介電障壁之各種層 可由(例如)金屬氧化物、金屬碳化物或金屬氮化物形成。 舉例而言’障壁材料可於SiOx、Sic、SiN。可基於易經受 或耐受各種蝕刻劑之客觀需要作出選擇。 在發生任何圖案化之前將參考層407沈積於金屬化上 方,自該金屬化形成第一電極406。另外,穿隧障壁層 4〇8、自由層409及(視需要)用於第二電極410之金屬層可依 次形成於參考層407上方。可在單一製程中用第二光罩圖 案化層408、409、410 ’且該等層依次經適象蝕刻以形成 139972.doc 15 201010149 MTJ「堆晏」。鑒於堆疊之尺寸可為奈米級的,且具有關 鍵尺寸’故光罩之放置並非關鍵尺寸。倘若接觸通道405 之區域已選擇為適當大的,則堆疊可在通道接觸通道405 之緣邊處的第一電極406及參考層407之階梯邊緣内或遠離 該等階梯邊緣而形成。若金屬互連401中之凹陷並不顯 著,則堆疊可亦定位於金屬互連401之位置上方。 作為適於例示性STT MRAM MTJ之尺寸之實例,對於65 nm及45 nm之技術節點而言,金屬互連401可為約7〇 nm。 第一電極406及參考層407可具有由通道接觸通道405界定 ❹ 之平坦部分為至少70 nm之尺寸》MRAM之單元大小可受 第一電極406或第三電極412之大小影響。因此,接觸通道 4〇5可能大於通道305。只要在第一電極406與金屬互連4(Π 之間存在導電接觸’就進一步放寬關鍵尺寸對齊。 MTJ器件400包括第二(局部)介電鈍化障壁層411以隔離 堆疊與第二電極層412。在對準上係非關鍵的且大於接觸 通道405之第二光罩自第三電極層412向下至第一電極406 而圖案化MTJ結構。MTJ器件400亦包括整體介電鈍化障壁❹ 層416以囊封先前形成及蝕刻之層。整體介電鈍化障壁層 16不止進入(或來自)包括電極406、410、412、固定參考 · 層407、自由層409及穿隧障壁層4〇8之接面的關鍵層之污 染物滲透》 · MTJ盗件400藉由可實質上為be〇l製程流程之隨後製程 而π成(例如)以平坦化結構且藉由(例如)金屬互連415提供 至其他電路之電連接性。可瞭解,金屬互連401及415可作 139972.doc -16 - 201010149 為源極線及位元線來應用。 圖5說明用於根據一實施例形成厘11八]^ MTJ器件4〇〇之例 不性製程500。過程1係形成肘尺八厘MTJ器件4〇〇之方法插 入至輮準BEOL製程流程中之點,且過程8係習知BE〇I^^ . 程繼續之點。 過程1 :藉由第一介電鈍化障壁層404塗佈包含具有含有 金屬互連401之通孔通道的ILD 4〇2之基板。第一光罩圖案 打開具有選定大小、至少重疊及大於金屬互連4〇1之接觸 ❹ 通道405。接著藉由一連串層塗佈基板:用於第一電極4〇6 之電極層金屬化、磁化參考層4〇7、穿隧障壁層4〇8、自由 層4〇9及用於第二電極41〇之第二金屬化層。 過程2:第二光罩圖案(「堆疊」光罩)件之關 鍵(或奈米級)部分。在一實施例中,關鍵部分之大小小於 接觸通道405。在此實施例中,基於第二光罩圖案化第二 電極410、自由層409及穿隧障壁層408。由於僅少數層經 ⑩ 蝕刻且MTJ之相對較薄部分經處理,因此此蝕刻製程較易 控制(例如,關於底切、過度蝕刻等),且製程固有地自對 準。在此實施例中,用第二光罩圖案來圖案化穿隧障壁層 408。在另一實施例中(未圖示)’如過程6中所描述用第三 光罩圖案來圖案化穿隧障壁層408。第二光罩可經組態以 用橢圓形狀來圖案化關鍵部分’從而增強在兩個極化狀態 中自由層409與磁化參考層407之間的極化對準/反對準。 在一實施例中,在第二光罩製程期間蝕刻參考層4〇7之一 部分。舉例而言,可蝕刻SAF層之全部或一部分。若合成 139972.doc -17· 201010149 反鐵磁(SAF)層之全部經蝕刻,則亦可蝕刻固定反鐵磁層 之小部分。 過程3 :在界定MTJ器件400之關鍵部分之後,第二介電 純化障壁層411經沈積以使關鍵部分絕緣且囊封關鍵部 分。第二介電純化障壁層411可通常為氮化矽、氧化矽或 另一介電材料。視其他製造過程之特性而定,其可與介電 鈍化障壁層404材料相同’或可為另一絕緣材料。 過程4:所沈積之第二介電鈍化障壁411表面經平坦化以 暴露第二電極41〇。 過程5.因為第二電極41〇之尺寸可為小的(亦即,奈米 級),所以在基板之表面上沈積額外金屬化以稍後經圖案 化從而形成第三電極412。第三電極412接觸第二電極 410 ° .第三光罩製程圖案化MTJ器件400之自第三電極 向^下至第一電極4〇6且包括第二介電鈍化障壁Μ〗之單 η可應用—系列材料選擇性蝕刻以自第三電極412垂直 Π至(但不包括)介電障壁層4〇4而提供網狀單元形狀(如 相η Γ先罩所判^ )。㈣圖4展示圖案化第三電極412之 5光罩製程,但不同光罩 狀及大小之第:*…成具有不同形 第一電極(右需要)。 表:二:接著將整雜介電純化障壁層416沈積於整個暴露 介電純:陪步「遮蓋」過程6中形成之結構。整體 介電純化障壁層416可與 稱整體 可不同。例…料包括碳二:科相同’或材料 匕括碳化矽、氮化矽、氧化矽及其組 139972.doc -18- 201010149 合ο 過程8:第二層間介電質(ILD)414沈積於整體介電鈍化 障壁層416上方且經平坦化(若過量沈積),以在奈米級MTJ 結構上方直接暴露純化障壁層416之一部分。平坦化ILD 414可充當基板’在be〇l製程流程内在其上建構器件功能 性之額外層級。用以圖案化MTJ堆疊之相同光罩(亦即,第 二光罩)或另一光罩可視需要用以在過程7中形成之介電鈍
化障壁層416中圖案化一接觸通道。或者,可使用另一 BEOL規疋之光罩。接觸通道允許形成金屬互連415。光罩 對齊並非關鍵的,且不需要直接置放於MTj堆疊上方。然 而’接觸電阻可藉由此種直接置放而減小。 可瞭解,由於三個光罩中之僅一者用以界定關鍵尺寸元 件,故所揭示結構及方法經「友好地製造」。此外,三個 光罩之對準對齊並„鍵尺寸要求。另外,在記憶體操作 ,間控制自由層之極化由於提供更均__之較磁化場之大 得多的參考層而變得較容易。 優點係改良之按比例調整性 另 關鍵自由層部分之較 :二结構之製造准許較高之驅動電流密度(與較低絕對電 流),導致較快切換,同時穩定性由較大參考層改良。
又一優點係改良之良率,因A . ^ a , U為方法較不易遭受否則在需 要較大數目光罩之間的關鍵尺 # 背之情形下可能出現的 製程誘發之缺陷及損壞。 但應理解,可在不 示案的精神及範疇 雖然已詳細描述本揭示案及其優點, 脫離如由隨附申請專利範圍界定之本揭 139972.doc •19- 201010149 之情況下在本文中作出各種改變、替換及變更。舉例而 言,雖然已在論述中使用了讀取操作,但預想本揭示案同 等地適用於寫人操作^外’本中請案之料不意欲限於 說明書中描述之製程、機器、製造、物質組成、手段及方 法之特定實施例。如一般熟習此項技術者將自本揭示案之 實施例輕易瞭解,可根據本揭示案利用當前存在或稍後待 開發之執行與本文所描述對應實施例實質上相同之功能或 達成與本文所描述對應實施例實質上相同的結果之製程、 機器、製造、物質組成、手段及方法。因此,隨附申請專參 利範圍意欲在其範鳴内包括此種製程、機器、製造、物質 組成、手段及方法。 【圖式簡單說明】 圖1係展示可有利地使用本揭示案之實施例的例示性無 線通信系統之方塊圖。 圖2係說明根據本揭示案之實施例的用於半導體後段製 程(BEOL)流程中之MRAM的電路、布局、邏輯設計及整合 之設計工作站的方塊圖。 0 圖3係展示MTJ結構之先前技術實施之方塊圖。 圖4係展示根據本揭示案之實施例的例示性mTj結構之 方塊圖。 圖5係形成圖4中展示之MTJ結構的實施例之例示性製程 的示意說明。 【主要元件符號說明】 過程 139972.doc -20- 201010149
2 過程 3 過程 4 過程 5 過程 6 過程 7 過程 8 過程 100 無線通信系統 120 遠端單元 125A MR AM記憶體器 125B MR AM記憶體器 125C MR AM記憶體器 130 遠端單元 140 基地台 150 遠端單元 180 前向鏈路信號 190 反向鍵路信號 200 設計工作站 201 硬碟 202 顯示器 203 驅動裝置 204 儲存媒體 210 電路設計 300 MTJ器件 件/STT MRAM記憶體器件 件/STT MRAM記憶體器件 件/STT MRAM記憶體器件 139972.doc -21 - 201010149 301 金屬互連 302 ILD 303 磁性穿隧接面MTJ 304 介電障壁層 305 通道 306 第一電極 307 參考層 308 穿隧障壁層 309 自由層 310 第二電極 311 介電鈍化障壁層 312 第三電極 313 介電障壁層 314 介電層 315 金屬互連 400 MTJ器件 401 金屬互連 402 第一層間介電質(ILD) 404 介電障壁層 405 第一接觸通道 406 第一電極 407 參考層 408 穿隧障壁層 409 自由層 139972.doc 22- 201010149 410 第二電極層 411 第二(局部)介電鈍化障壁層 412 第三電極/第三電極層 414 第二層間介電質(ILD) 415 金屬互連 416 整體介電鈍化障壁層
139972.doc •23-

Claims (1)

  1. 201010149 七、申請專利範圍: 1 · 一種用於一磁性隨機存取記憶體(MRAM)器件之磁性穿 隧接面(MTJ)器件,其包含: 一基板,其具有一第一金屬互連; 一第一介電鈍化障壁層,其形成於該基板上,該第一 介電鈍化障壁層具有一用一第一光罩圖案形成以暴露該 第一金屬互連之第一接觸通道; 一第一電極層,其形成於該第一介電鈍化障壁層及該 第一接觸通道上,該第一電極層與該第一金屬互連連 通; 一固定磁化層,其形成於該第一電極層上; 一穿隧障壁層’其形成於該固定磁化層上; 一自由磁化層’其形成於該穿隧障壁層上; 一第二電極層’其形成於該自由磁化層上,至少該第 二電極層及該自由磁化層具有一基於一第二光罩圖案之 形狀且足位於該第一接觸通道上方;及 一第二介電鈍化障壁層,其形成於該固定磁化層上及 該穿隧障壁層、該自由磁化層及該第二電極層周圍,該 第二介電鈍化障壁層僅部分地覆蓋該第二電極層,該第 二介電鈍化障壁層及該固定磁化層之至少一第一部分具 有一基於一第三光罩圖案之形狀。 2·如請求項1之磁性穿隧接面器件,其中一穿隧障壁層形 狀係基於該第二光罩圖案。 3.如請求項1之磁性穿隧接面器件,其中該第一接觸通道 139972.doc 201010149 至少與該第一金屬互連一樣寬。 4. 5. 6. 7. 8. 9. 10. 11. 如請求項1之磁性穿隧接面器件,其中該固定磁化層之 至少一第二部分具有一由該第二光罩圖案界定之形狀。 如請求項1之磁性穿隧接面器件,其進一步包含一形成 於該第二介電鈍化障壁層上之第三電極層,該第三電極 層與該第二電極層連通,該第三電極層具有一由該第三 光罩圖案界定之形狀。 如請求項5之磁性穿隧接面器件,其進一步包含一安置 於該第三電極層上方之整體介電鈍化障壁層。 如請求項6之磁性穿隧接面器件,其進一步包含: 第一層間介電質,其沈積於該整體介電鈍化障壁層 上;及 一通道,其在該整體介電鈍化障壁層中用以暴露該第 二電極層之一部分。 如请求項1之磁性穿隧接面器件,其中該第二光罩圖案 具有一橢圓體形狀。 如明求項1之磁性穿隧接面器件,其中該mram器件係 一旋轉力矩轉移(STT)MRAM器件。 如明求項1之磁性穿隧接面器件,其經整合至一半導體 晶粒中。 如吻求項1之磁性穿隧接面器件,其經整合至一器件 :"亥器件選自由以下各物組成之一群:一機上接收 I音樂播放機、視訊播放機、娛樂單元、導航器件、 通信器件 個人數位助理(PDA)、固定位置資料單元及 139972.doc 201010149 12. —種用於將一磁性穿隧接面(MTJ)器件整合至一積體電 路中之方法,其包含: 在一半導體後段製程(BEOL)流程中提供一具有一第一 層間介電層及一第一金屬互連之基板; 在該基板上沈積一具有用一第一光罩圖案形成以暴露 該第一金屬互連之一第一接觸通道之第一介電鈍化障壁 層; 在該第一層間介電層、該第一金屬互連及該第一介電 鈍化障壁層上方沈積一與該第一金屬互連連通之第一電 極層’在該第一電極層上沈積一固定磁化層,在該固定 磁化層上沈積一穿隧障壁層,在該穿隧障壁層上沈積一 自由磁化層,且在該自由磁化層上沈積一第二電極層; 在該第一接觸通道上方用一第二光罩圖案來圖案化一 MTJ堆疊,其中該MTJ堆疊包含該自由磁化層及該第二 電極層; 在該MTJ堆疊周圍沈積一第二介電鈍化障壁層,其中 該第二介電純化障壁層經形成以使該第二電極層暴露; 在該第二介電鈍化障壁層上沈積一與該第二電極層連 通之第三電極層;及 用一第三光罩圖案來圖案化該第一電極層、該固定磁 化層中之至少一部分及該第二介電鈍化障壁層。 13. 如請求項12之方法,其中圖案化該MTJ堆疊進一步包括 用該第二光罩圖案來圖案化該穿隧障壁層。 139972.doc 201010149 14. 如請求項12之方法,其進一步包含用該第三光罩圖案來 圖案化該穿隧障壁層。 15. 如請求項12之方法,其進一步包含用該第三光罩圖案來 圖案化該第三電極層。 16·如請求項12之方法,其進一步包含製造一與該第三電極 層連通之第二金屬互連。 17. 如請求項12之方法,其進一步包含在用該第三光罩圖案 來圖案化之後在該第三電極層上方沈積一整體介電鈍化 障壁層。 18. 如請求項17之方法,其進一步包含: ^ 在該整體介電鈍化障壁層上沈積一第二層間介電質; 平坦化該第二層間介電質以在該第三電極層上方暴露 該整體介電鈍化障壁層;及 在該整體介電鈍化障壁層中形成一第二接觸通道以暴 露該第三電極層之一部分。 19. 如凊求項12之方法,其中該積體電路應用於一電子器件 中’該電子器件選自由以下各物組成之一群:一機上接❹ 收蓋、音樂播放機、視訊播放機、娛樂單元、導航器 件、通彳§器件、個人數位助理(PDA)、固定位置資料單 凡及一電腦,該積鳢電路整合至該電子器件中。 20. 種用於磁性隨機存取記憶體(MRAM)i磁性穿隧接面 (MTJ)結構,其包含: 第互連構件,其用於與至少一控制器件連通; 第電極構件,其用於經由使用一第一光罩形成於 139972.doc -4- 201010149 一介電鈍化障壁中之一接觸通道而耦接至該第一互連構 件; 一 MTJ構件,其用於儲存資料,該MTJ構件耦接至該 第一電極構件,該MTJ構件之一部分的一橫向尺寸由一 第二光罩界定; 一第二電極構件,其用於耦接至該MTJ構件,該第二 電極構件具有一與該MTJ構件的由該第二光罩界定之該 部分相同之橫向尺寸; Φ 一第三電極構件,其用於耦接至該第二電極構件,該 第三電極構件、該MTJ構件之一部分及該第一電極構件 具有基於一第三光罩之一形狀;及 一第二互連構件,其用於耦接至該第三電極構件及至 少一其他控制器件。 21. 如請求項20之MTJ結構,其整合至一旋轉力矩轉移 (STT)MRAM半導體晶粒中。 22. 如請求項20之MTJ結構,其中該MTJ結構整合至一器件 ® 中,該器件選自由以下各物組成之一群:一機上接收 盒、音樂播放機、視訊播放機、娛樂單元、導航器件、 通信器件、個人數位助理(PDA)、固定位置資料單元及 一電腦。 23. —種用於將一磁性穿隧接面(MTJ)器件整合至一積體電 路中之方法,其包含以下步驟: 在一半導體後段製程(BEOL)流程中提供一具有一第一 層間介電層及一第一金屬互連之基板; 139972.doc 201010149 在該基板上沈積一具有用一第一光罩圖案形成以暴露 該第一金屬互連之一第一接觸通道之第一介電鈍化障壁 層; 在該第一層間介電層、該第一金屬互連及該第—介電 鈍化障壁層上方沈積一與該第一金屬互連連通之第—電 極層,在該第一電極層上沈積一固定磁化層,在該固定 磁化層上沈積一穿随障壁層,在該穿隧障壁層上沈積一 自由磁化層’且在該自由磁化層上沈積一第二電極層; 在該第一接觸通道上方用一第二光罩圖案來圖案化一 MTJ堆疊’其中該MTJ堆疊包含該自由磁化層及該第二 電極層; 在該MTJ堆疊周圍沈積一第二介電鈍化障壁層,其中 該第二介電鈍化障壁層經形成以使該第二電極層暴露; 在該第二介電鈍化障壁層上沈積一與該第二電極層連 通之第三電極層;及 用一第二光罩圖案來圖案化該第一電極層、該固定磁 化層中之至少一部分及該第二介電鈍化障壁層。 24. 如請求項23之方法,其中該積體電路應用於一電子器件 中,該電子器件選自由以下各物組成之一群:一機上接 收盒、音樂播放機、視訊播放機、娛樂單元、導航器 件、通信器件、個人數位助理(pDA)、固定位置資料單 疋及一電腦,該積體電路整合至該電子器件中。 139972.doc • 6 -
TW098113263A 2008-04-21 2009-04-21 STT MRAM magnetic tunnel junction architecture and integration TW201010149A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US4652008P 2008-04-21 2008-04-21
US12/355,941 US8564079B2 (en) 2008-04-21 2009-01-19 STT MRAM magnetic tunnel junction architecture and integration

Publications (1)

Publication Number Publication Date
TW201010149A true TW201010149A (en) 2010-03-01

Family

ID=41200412

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098113263A TW201010149A (en) 2008-04-21 2009-04-21 STT MRAM magnetic tunnel junction architecture and integration

Country Status (7)

Country Link
US (2) US8564079B2 (zh)
EP (1) EP2269243A1 (zh)
JP (1) JP2011519165A (zh)
KR (1) KR101153499B1 (zh)
CN (1) CN102017208B (zh)
TW (1) TW201010149A (zh)
WO (1) WO2009131944A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI619281B (zh) * 2011-12-19 2018-03-21 蘭姆研究公司 製造元件之方法

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8681536B2 (en) 2010-01-15 2014-03-25 Qualcomm Incorporated Magnetic tunnel junction (MTJ) on planarized electrode
US9385308B2 (en) 2010-03-26 2016-07-05 Qualcomm Incorporated Perpendicular magnetic tunnel junction structure
US8498300B2 (en) 2010-03-31 2013-07-30 Brocade Communications Systems, Inc. Ingress and egress switch which determines services related to an incoming packet
US8674465B2 (en) * 2010-08-05 2014-03-18 Qualcomm Incorporated MRAM device and integration techniques compatible with logic integration
US8928100B2 (en) * 2011-06-24 2015-01-06 International Business Machines Corporation Spin transfer torque cell for magnetic random access memory
US9064589B2 (en) * 2011-11-09 2015-06-23 Qualcomm Incorporated Three port MTJ structure and integration
US8866242B2 (en) 2011-11-10 2014-10-21 Qualcomm Incorporated MTJ structure and integration scheme
US9244853B2 (en) * 2012-08-10 2016-01-26 Qualcomm Incorporated Tunable multi-tiered STT-MRAM cache for multi-core processors
US9093149B2 (en) * 2012-09-04 2015-07-28 Qualcomm Incorporated Low cost programmable multi-state device
US8901687B2 (en) 2012-11-27 2014-12-02 Industrial Technology Research Institute Magnetic device with a substrate, a sensing block and a repair layer
US10096767B2 (en) * 2013-03-09 2018-10-09 Taiwan Semiconductor Manufacturing Company, Ltd. Elongated magnetoresistive tunnel junction structure
US9112148B2 (en) * 2013-09-30 2015-08-18 Taiwan Semiconductor Manufacturing Co., Ltd. RRAM cell structure with laterally offset BEVA/TEVA
US8962349B1 (en) * 2013-11-25 2015-02-24 Avalanche Technology, Inc. Method of manufacturing magnetic tunnel junction memory element
US9601607B2 (en) * 2013-11-27 2017-03-21 Qualcomm Incorporated Dual mode transistor
KR20150102323A (ko) 2014-02-28 2015-09-07 에스케이하이닉스 주식회사 전자장치 및 그 제조방법
CN105206741B (zh) * 2014-06-23 2019-02-12 中芯国际集成电路制造(上海)有限公司 磁性隧道结单元和制备磁性隧道结单元的方法
KR102200497B1 (ko) 2014-07-07 2021-01-11 삼성전자주식회사 반도체 기억 소자 및 그 제조방법
US9190260B1 (en) * 2014-11-13 2015-11-17 Globalfoundries Inc. Topological method to build self-aligned MTJ without a mask
US9691971B2 (en) 2014-12-30 2017-06-27 GlobalFoundries, Inc. Integrated circuits including magnetic tunnel junctions for magnetoresistive random-access memory and methods for fabricating the same
US9876163B2 (en) * 2015-03-05 2018-01-23 Globalfoundries Singapore Pte. Ltd. Magnetic memory with tunneling magnetoresistance enhanced spacer layer
US10128309B2 (en) 2015-03-27 2018-11-13 Globalfoundries Singapore Pte. Ltd. Storage layer for magnetic memory with high thermal stability
US9472753B1 (en) 2015-06-02 2016-10-18 HGST Netherlands B.V. Method for fabricating MRAM bits on a tight pitch
US9666790B2 (en) * 2015-07-17 2017-05-30 Taiwan Semiconductor Manufacturing Co., Ltd. Manufacturing techniques and corresponding devices for magnetic tunnel junction devices
KR102399342B1 (ko) * 2015-08-21 2022-05-19 삼성전자주식회사 메모리 장치 및 그 제조 방법
US9720599B2 (en) * 2015-08-28 2017-08-01 University Of South Florida Magnetic coprocessor and method of use
US10198402B1 (en) 2015-08-28 2019-02-05 University Of South Florida Magnetic coprocessor and method of use
US10297745B2 (en) 2015-11-02 2019-05-21 Globalfoundries Singapore Pte. Ltd. Composite spacer layer for magnetoresistive memory
US9929087B2 (en) * 2015-11-16 2018-03-27 Taiwan Semiconductor Manufacturing Co., Ltd Enhancing integrated circuit density with active atomic reservoir
JP6597415B2 (ja) * 2016-03-07 2019-10-30 株式会社デンソー 情報処理装置及びプログラム
DE112016007027T5 (de) * 2016-06-30 2019-03-21 Intel Corporation Integrierter schaltungs-die mit back-end-of-line transistoren
KR102651851B1 (ko) 2016-12-06 2024-04-01 삼성전자주식회사 반도체 소자
KR102385921B1 (ko) * 2017-06-07 2022-04-14 삼성전자주식회사 반도체 소자
US10665521B2 (en) * 2017-08-29 2020-05-26 Taiwan Semiconductor Manufacturing Co., Ltd. Planar passivation layers
US10741748B2 (en) 2018-06-25 2020-08-11 International Business Machines Corporation Back end of line metallization structures
US11374170B2 (en) 2018-09-25 2022-06-28 Applied Materials, Inc. Methods to form top contact to a magnetic tunnel junction
US11233191B2 (en) 2018-09-26 2022-01-25 Globalfoundries U.S. Inc. Integrated circuits with embedded memory structures and methods for fabricating the same
CN111384234B (zh) * 2018-12-27 2023-07-04 联华电子股份有限公司 磁阻式随机存取存储器的布局图案
CN111435672B (zh) * 2019-01-14 2024-03-19 联华电子股份有限公司 磁阻式随机存取存储器结构及其制作方法
US11075161B2 (en) 2019-06-13 2021-07-27 International Business Machines Corporation Large via buffer
US11183503B2 (en) 2019-07-31 2021-11-23 Taiwan Semiconductor Manufacturing Company, Ltd. Memory cell having top and bottom electrodes defining recesses
CN112885961B (zh) * 2019-11-29 2023-03-24 上海新微技术研发中心有限公司 一种sot-mram器件及其制作方法
US11805704B2 (en) * 2020-05-08 2023-10-31 International Business Machines Corporation Via interconnects for a magnetoresistive random-access memory device
US11980039B2 (en) * 2021-06-16 2024-05-07 International Business Machines Corporation Wide-base magnetic tunnel junction device with sidewall polymer spacer

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5435608A (en) 1994-06-17 1995-07-25 General Electric Company Radiation imager with common passivation dielectric for gate electrode and photosensor
US6297983B1 (en) 2000-02-29 2001-10-02 Hewlett-Packard Company Reference layer structure in a magnetic storage cell
JP3677455B2 (ja) 2001-02-13 2005-08-03 Necエレクトロニクス株式会社 不揮発性磁気記憶装置およびその製造方法
US6680252B2 (en) 2001-05-15 2004-01-20 United Microelectronics Corp. Method for planarizing barc layer in dual damascene process
JP2004146687A (ja) 2002-10-25 2004-05-20 Toshiba Corp 磁気記憶装置及びその製造方法
AU2003249353A1 (en) 2003-06-24 2005-02-14 International Business Machines Corporation Self-aligned conductive lines for fet-based magnetic random access memory devices and method of forming the same
KR100568512B1 (ko) 2003-09-29 2006-04-07 삼성전자주식회사 열발생층을 갖는 자기열 램셀들 및 이를 구동시키는 방법들
KR100835275B1 (ko) 2004-08-12 2008-06-05 삼성전자주식회사 스핀 주입 메카니즘을 사용하여 자기램 소자를 구동시키는방법들
US7211446B2 (en) 2004-06-11 2007-05-01 International Business Machines Corporation Method of patterning a magnetic tunnel junction stack for a magneto-resistive random access memory
US7374952B2 (en) * 2004-06-17 2008-05-20 Infineon Technologies Ag Methods of patterning a magnetic stack of a magnetic memory cell and structures thereof
WO2006070803A1 (ja) 2004-12-28 2006-07-06 Nec Corporation 磁気ランダムアクセスメモリ及びその製造方法
KR100719345B1 (ko) * 2005-04-18 2007-05-17 삼성전자주식회사 자기 기억 장치의 형성 방법
US7502253B2 (en) 2006-08-28 2009-03-10 Everspin Technologies, Inc. Spin-transfer based MRAM with reduced critical current density

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI619281B (zh) * 2011-12-19 2018-03-21 蘭姆研究公司 製造元件之方法

Also Published As

Publication number Publication date
KR20110002868A (ko) 2011-01-10
US20140015080A1 (en) 2014-01-16
JP2011519165A (ja) 2011-06-30
KR101153499B1 (ko) 2012-06-12
EP2269243A1 (en) 2011-01-05
US8564079B2 (en) 2013-10-22
CN102017208B (zh) 2013-12-11
US20090261434A1 (en) 2009-10-22
WO2009131944A1 (en) 2009-10-29
CN102017208A (zh) 2011-04-13

Similar Documents

Publication Publication Date Title
US8564079B2 (en) STT MRAM magnetic tunnel junction architecture and integration
US8125040B2 (en) Two mask MTJ integration for STT MRAM
US9373782B2 (en) MTJ structure and integration scheme
US9159910B2 (en) One-mask MTJ integration for STT MRAM
CA2711305C (en) Memory cell and method of forming a magnetic tunnel junction (mtj) of a memory cell
JP5710647B2 (ja) 平坦化された電極上の磁気トンネル接合(mtj)
US20110076784A1 (en) Fabrication of Magnetic Element Arrays
JP2011238679A (ja) 磁気記憶装置の製造方法及び磁気記憶装置