TW200935428A - Multiple antifuse memory cells and methods to form, program, and sense the same - Google Patents

Multiple antifuse memory cells and methods to form, program, and sense the same

Info

Publication number
TW200935428A
TW200935428A TW097137471A TW97137471A TW200935428A TW 200935428 A TW200935428 A TW 200935428A TW 097137471 A TW097137471 A TW 097137471A TW 97137471 A TW97137471 A TW 97137471A TW 200935428 A TW200935428 A TW 200935428A
Authority
TW
Taiwan
Prior art keywords
dielectric
layer
memory
fuse
conductor
Prior art date
Application number
TW097137471A
Other languages
English (en)
Inventor
Brad S Herner
Roy E Scheuerlein
Christopher J Petti
Original Assignee
Sandisk 3D Llc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sandisk 3D Llc filed Critical Sandisk 3D Llc
Publication of TW200935428A publication Critical patent/TW200935428A/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5685Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using storage elements comprising metal oxide memory material, e.g. perovskites
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5692Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency read-only digital stores using storage elements with more than two stable states
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0007Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising metal oxide memory material, e.g. perovskites
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/06Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using diode elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/146Write once memory, i.e. allowing changing of memory content by writing additional bits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • G11C17/165Memory cells which are electrically programmed to cause a change in resistance, e.g. to permit multiple resistance steps to be programmed rather than conduct to or from non-conduct change of fuses and antifuses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/101Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including resistors or capacitors only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/102Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including bipolar components
    • H01L27/1021Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including bipolar components including diodes only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/30Resistive cell, memory material aspects
    • G11C2213/32Material having simple binary metal oxide structure
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/72Array wherein the access device being a diode

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)

Description

200935428 九、發明說明: 本申請案係關於Herner之名為"VERTICAL DIODE BASED MEMORY CELLS HAVING A LOWERED PROGRAMMING VOLTAGE AND METHODS OF FORMING THE SAME"的美 國專利申請案第11/864,848號(代理人檔案號碼[MXD-. 0343]),該案係與本案在同一天申請,且其全文以引用的 方式併入本文中。 [相關申請案]
® 本申請案主張2007年9月28曰申請且名為"MULTIPLE ANTIFUSE MEMORY CELLS AND METHODS TO FORM, PROGRAM, AND SENSE THE SAME"之美國專利申請案第 1 1/864,870號(代理人檔案號碼SD-MXD-0346)之優先權, 為了所有目的,該案之全文以引用的方式併入本文中。 【先前技術】 如在 Johnson等人之名為”Vertically Stacked Field Programmable Nonvolatile Memory and Method of Fabrication"的美國專利第 6,034,882 號中;及在 Herner 等人之名為"High-density three-dimensional memory cell"的美國專利第 6,952,030號 - 中,已知形成一具有串聯之二極體及抗熔絲的非揮發性記 . 憶體單元。若該二極體經垂直定向,且該等裝置之多個記 憶體級係堆疊於晶圓基板上方,則可形成極稠密之記憶體 陣列。 在 Cleeves之名為"Memory Cell with High-K Antifuse for Reverse Bias Programming"的美國專利公開案第 20070002603 134978.doc 200935428 號中’藉由反向偏壓使單一抗熔絲斷裂且藉由正向偏壓調 整單一抗熔絲以定義多個狀態。該反向偏壓難以經由該單 元中之二極體來施加。該等多狀態記憶體單元亦難以在高 的良率及可靠性的情況下來製造及程式化。 為了充分可製造性,一包括二極體及抗溶絲之非揮發性 5己憶體單元可處於兩個資料狀態中之一者,其中抗溶絲層 係完好或擊穿的。進一步藉由設計一可達到兩個以上資料 狀態且不需要反向偏壓來程式化單元的二極體_抗熔絲記 憶體單元來增加裝置密度將係有利的。 【發明内容】 本發明由以下申請專利範圍定義,且不應將此部分視為 對彼等申請專利範圍的限制。通常,本發明係針對多重抗 熔絲記憶體單元及形成、程式化及感知該等記憶體單元之 方法。 在本發明之第一態樣中,提供一種用於程式化一記憶體 單元的方法。該記憶體單元包括:一引導元件;一第一介 電抗熔絲層;及一第二介電抗熔絲層。該引導元件、該第 一介電抗熔絲層及該第二介電抗熔絲層全部串聯配置於第 -導體與第二導體之間。該方法包括在該第一導體與該第 二導體之間施加-第-程式化脈衝,其中該第—程式化脈衝 導致第一介電抗熔絲層之介電擊穿(dielectdc &⑸。 在本發明之第二態樣中’提供一種用以程式化一記憶體 陣列中之記憶體單元的方法。每一記憶體單元包括一二極 體、一第一介電抗熔絲層及一第二介電抗熔絲層。每一記 134978.doc 200935428 憶體單元之二極體、第一介電抗熔絲層及第二介電抗熔絲 層經串聯配置於該記憶體單元之第一導體與第二導體之 間。該方法包括:(1)在處於第一記憶體單元狀態的第一複 數個記憶體單元之第一導體與第二導體之間施加一第一程 式化脈衝,其中,在施加該第一程式化脈衝後,該第一複 數個記憶體單元改變至第二記憶體單元狀態;及(2)在第二 複數個記憶體單元之第一導體與第二導體之間施加一第二 程式化脈衝,其中,在施加該第二程式化脈衝後,該第二 複數個記憶體單元改變至第三記憶體單元狀態。 在本發明之第三態樣中,提供一種用於程式化一記憶體 陣列中之記憶體單元的方法。該等記憶體單元中之第一記 憶體單元、第二記憶體單元及第三記憶體單元各自包括一 二極體、一第一介電抗熔絲層及一第二介電抗熔絲層◊每 一記憶體單元之二極體、第一介電抗熔絲層及第二介電抗 熔絲層經_聯配置於該記憶體單元之第一導體與第二導體 之間。該方法包括:(1)在第二記憶體單元之第一導體與第 二導體之間施加一第一程式化脈衝;及(2)在第三記憶體單 元之第一導體與第二導體之間施加一第二程式化脈衝。在 施加該第一程式化脈衝及該第二程式化脈衝後,第一記憶 體單元處於第一資料狀態,第二記憶體單元處於第二資料 狀態’且第三記憶體單元處於第三資料狀態。第一資料狀 態與第二資料狀態不同,且第三資料狀態與第一資料狀態 或第二資料狀態不同。 在本發明之第四態樣中,提供一種用以形成一非揮發性 134978.doc -8- 200935428 記憶體單元之方法。該方法包括:(1)在一基板上方形成— 軌條狀底部導體;(2)在該底部導體上方形成一軌條狀頂部 導體;(3)形成一垂直定向之二極體;(4)形成一第一介電 抗溶絲層;及(5)形成一第二介電抗熔絲層。二極體、第— 介電抗熔絲層及第二介電抗溶絲層係電串聯的且安置於底 • 部導體與頂部導體之間。 、 在本發明之第五態樣中’提供一種用於讀取一非揮發性 ❹ 記憶體陣列之一記憶體單元的方法,該記憶體單元具有與 一二極體串聯之至少兩個抗熔絲層及一在該等抗熔絲層之 間的導電層。該記憶體單元處於至少三個電阻狀態中之一 者。該方法包括:(1)在該記憶體單元上外加一讀取電壓以 便產生一經過該記憶體單元的讀取電流;及基於該讀取 電流’偵測該記憶體單元處於該至少三個電阻狀態中之哪 一者。 在本發明之第六態樣中,提供一種用以程式化一記憶體 φ 陣列中之記憶體單元的方法。每一記憶體單元各自包括一 二極體、一第一介電抗熔絲層及一第二介電抗熔絲層。每 一 δ己憶體單元之二極體、第一介電抗熔絲層及第二介電抗 ' 熔絲層經串聯配置於該記憶體單元之第一導體與第二導體 ‘ 之間。該方法包括:(1)判定該記憶體陣列之第一記憶體單 元的所要記憶體狀態;及(2)若第一記憶體單元之所要記憶 體狀態為第一記憶體狀態,則在第一記憶體單元之第一導 體與第二導體之間施加—第一程式化脈衝。在施加該第一 程式化脈衝後’第-記憶體單元之第—介電抗炫絲層被擊 134978.doc •9- 200935428 穿’但第-記憶體單70之第二介電抗熔絲層未被擊穿。 ❹
在本㈣之第七態樣中’提供—種整體地形成於一基板 上方的一積體電路之第一記憶體級。該第一記憶體級包 括.(1)複數個大體上平行、大體上共面之底部導體;⑺ 在該等底部導體上方的複數個大體上平行、大體上共面之 頂部導體;(3)複數個垂直定向之二極體;⑷複數個第一 介電抗熔絲層;(5)複數個第二介電抗熔絲層;及(6)複數 個记憶體單元’其中每一記憶體單元包含安置於且電串聯 配置於該等底部㈣中之-者與該等頂料體中之一者之 間的該等二極體中之一者、該等第一介電抗熔絲層中之一 者及該等第二介電抗熔絲層中之一者。 在本發明之第八態樣中,提供一種單體三維記憶體陣 列,其包括一整體地形成於一基板上方之第一記憶體級, 該第一記憶體級具有:(1)複數個大體上平行、大體上共面 之底部導體;(2)在該等底部導體上方的複數個大體上平 行、大體上共面之頂部導體;(3)複數個垂直定向之二極 體;⑷複數個第-介電抗熔絲層;(5)複數”二介電抗 熔絲層;及⑹複數個記憶體單元。每—記憶體單元包含安 置於且電串聯配4於該等底料體巾之-者與該等頂部導 體t之一者之間的該等二極體中之一者、該等第一介電抗 熔絲層中之一者及該等第二介電抗熔絲層中之一者。每2 記憶體單元之第-介電抗熔絲層不與第二介電抗炼絲層接 觸。該單石三維記憶體陣列亦包括一整體地形成於該第一 記憶體級上方的第二記憶體級。 134978.doc -10· 200935428 在本發明之第九態樣中,提供一種非揮發性記憶體單 元,其包括:(1)一底部導體;(2)在該底部導體上方之頂 部導體;(3)—垂直定向之二極體;(4)一第一介電抗熔絲 層;及(5)—第二介電抗熔絲層。該二極體、該第一介電抗 熔絲層及該第二介電抗熔絲層係安置於且電串聯配置於該 底部導體與該頂部導體之間。提供眾多其他態樣。 本文中所描述的本發明之態樣及實施例中之每一者可單 獨使用或相互結合使用。 現將參看隨附圖式來描述較佳的態樣及實施例。 【實施方式】 已知類型之非揮發性記憶體單元包括串聯之二極體及抗 熔絲。一種類型之抗熔絲為介電抗熔絲。介電抗熔絲由介 電材料形成,且經製造於初始高電阻狀態中。當在抗熔絲 上施加讀取電壓時,很少或沒有電流在其上流動。然而, 當在抗溶絲上施加大體上較大的程式化電壓時,抗熔絲之 介電材料擊穿。低電阻斷裂區域穿過介電抗熔絲而形成, 且在抗熔絲的擊穿後,在施加相同讀取電壓的情況下大體 上較多的電流流動。包括完好抗嫁絲之單元與抗熔絲已擊 穿之單元之間的此電流差可對應於記憶體單元之資料狀 態。 二極體為可用以在單元之間提供電隔離的非歐姆裝置。 S包括與抗溶絲串聯之二極體時,可在不會無意中程式化 共用同一位元線或字線之單元的情況下程式化一記憶體單 元。藉由將垂直定向之二極體及抗熔絲串聯地各自配置於 134978.doc 200935428 頂部導體及底部導體之交叉點處而形成極稠密之交叉點記 憶體陣列。圖1中展示該記憶體級,其包括底部導體200、 頂部導體400,以及安置於底部導體200與頂部導體400之 間的二極體3 02及抗熔絲11 8。兩個、三個、四個或四個以 上的該等記憶體級可堆疊於彼此上方,全部形成於半導體 基板上方。在Herner之2006年11月15日申請之名為"Method for Making a P-I-N Diode Crystallized Adjacent to a Silicide in Series with A Dielectric Antifuse"的美國專利申 請案第11/560,283號中描述了此類型之單石三維記憶體陣 列,該案在下文中稱為’283申請案,由本發明之受讓人所 擁有且以引用之方式併入本文中。 藉由使尺寸變小,藉由垂直地堆疊裝置,及(對於記憶 體)藉由增加每一記憶體單元可達成的資料狀態之數目, 增加半導體裝置中之裝置密度。具有電阻率切換材料的二 端子裝置中之多級單元,諸如,二元金屬氧化物,已在 Herner等人之2006年3月31日申請的名為"Nonvolatile Memory Cell Comprising a Diode and a Resistance-Switching Material"的美國專利公開案第20060250837號(下文中稱為 '837公開案)中描述;或多晶體矽(或多晶矽),已在Kumar 等人之2006年7月31曰申請的名為"Method For Using A Memory Cell Comprising Switchable Semiconductor Memory Element With Trimmable Resistance"的美國專利申請案第 11/496,986號(下文中稱為’986申請案)中描述,兩案由本發 明之受讓人所擁有且兩案以引用之方式併入本文中。 134978.doc -12- 200935428 若將一個以上抗熔絲與二極體串聯配置,則可藉由使抗 溶絲連續地斷裂而增加密度,其中每一抗’溶絲之擊穿定義 一不同資料狀態。然而,在不擊穿經受同一電程式化脈衝 的串聯之其他抗熔絲之情況下可靠地擊穿一個抗熔絲被認 為是不切實際的。 在本發明中,已發現,藉由仔細選擇及控制抗熔絲之厚 度、品質及/或材料,及/或藉由在抗熔絲程式化期間限制 電,可將S己憶體單元形成有多重抗溶絲,其中該單元之 導電率具有兩個以上穩定值,其可被感知為兩個以上資料 狀態。咸彳§此指示抗溶絲係個別地且依序地被擊穿。亦有 可能存在其他解釋。 圖2中展示本發明之實施例。單元係安置於底部導體2〇〇 與頂部導體400之間,底部導體2〇〇與頂部導體4〇〇較佳彼 此垂直地延伸。在該等導體之間為第一導電層117、最薄 介電抗熔絲層118、第二導電層119、中間介電抗熔絲層 120、第三導電層〗2〗、最厚介電抗熔絲層122,及第四導 電層123。可使用更少或更多之抗熔絲層及/或導電層(例 如,2個、3個、4個、5個、6個、7個等)。與介電抗熔絲 及導電層串聯的為垂直定向之ρ_“η二極體3〇2 ;在此實例 中,二極體302為包含底部重摻雜ρ型層112、中間本質層 Η4及頂部重摻雜η型層116之多晶矽二極體。(在一些實施 例中’可反轉η型層及Ρ型層之位置)。 當第一介電抗熔絲層擊穿時,穿過該第一介電抗溶絲層 而形成導電斷裂區域,從而集中電流。若另一介電抗熔絲 134978.doc -J3· 200935428 緊緊相鄰而沒有介入之導電層,則在程式化期間斷裂可能
繼續 "ΤΓ* _ JL 一 介電抗熔絲層。於是,相鄰抗熔絲層(如 同’層118及層120,或層120及層122)較佳並不彼此接 觸"入之導電層(如同,層119及層121)趨於在擊穿層與 好Η之間擴散電流。此外,將介電抗熔絲層置於該金 ' 屬'絕緣體·金屬結構中的導電層之間可使擊穿更為均勻及 ' 可控。於是,較佳將每一介電抗熔絲層夾於導電層之間。 彳電質之擊穿電壓具有視厚度而定之非線性,所以由導電 層予以分離的兩個獨立介電質厚度具有與之間沒有層的兩 個介電質厚度之和不同的擊穿特性。此等導電層通常將全 部為相同材料(例如,氮化鈦、氮化组等)及相同厚度(例 如在約20埃與約1〇〇埃之間,例如,約5〇埃)。將理解, 可使用不同導電率材料類型及/或厚度。 根據本發明之態樣而形成的記憶體單元包括經串聯配置 之兩個或兩個以上介電抗熔絲層。可存在三個介 〇 層(如圖2中之實例所示)’兩個抗熔絲、四個抗熔絲或四個 以上抗熔絲。圖3中所示之實施例具有兩個抗溶絲。較薄 介電抗熔絲層U8可為(例如)15埃之咐,且形成於底部 , 導電層117上。導電層…將抗熔絲層U8與第二抗熔絲層 i2〇分離,該第二抗熔絲層m可為(例如)3〇埃之Hf〇2。可 採用其他抗熔絲層厚度。在圖3之實施例中,導電層m將 介電抗熔絲12〇與上方之二極體302分離。在此等各種實施 例中,介電抗熔絲自身經選擇而具有不同擊穿特性,且在 -些實施例中個別地且依序地擊穿。為達成選擇性擊穿, 134978.doc 200935428 個別抗熔絲必須在不同條件下擊穿。在一些實施例中,介 電抗熔絲層為相同材料,但不同厚度(如圖2中所示之實例 中)°在其他實施例中,介電抗熔絲層可為不同介電材 料,且為相同厚度(如圖4中)或不同厚度。在圖2中,所有 二個介電抗熔絲均在二極體下方。在替代實施例中,如圖 5中,該等抗熔絲可在二極體3〇2上方,置於二極體3〇2與 頂部導體400之間(在此實施例中,導電障壁層i丨丨安置於 底部導體200與二極體302之間)。或者,如圖6中,一或多 個介電抗熔絲層可在二極體3〇2上方,安置於二極體3〇2與 頂部導體400之間,而一或多個介電抗熔絲層在二極體3〇2 下方,女置於二極體302與底部導體2〇〇之間。在所示之實 施例中’介電抗熔絲122在導電層123與導電層ι25之間。 如Herner等人於2005年6月8曰申請之名為,,N〇nv〇iatile Memory Cell Operating by Increasing Order in Polycrystalline
Semiconductor Material” 的美國專利公開案第 20050226067 號(下文中稱為|〇67公開案)中;Herner等人之名為"Mem〇ry Cell Comprising a Semiconductor Junction Diode Crystallized Adjacent to a Silicide"的美國專利第7,176 〇64號(下文中稱 為’064專利)中(兩案由本發明之受讓人所擁有,且兩案以 引用之方式併入本文中);及早先併入的,2 μ申請案中所描 述,當諸如矽、鍺或矽·鍺之半導體材料經沈積為非晶形 且僅與諸如氮化鈦及二氧化矽之材料(半導體材料與之具 有高的晶格失配)接觸而被結晶時,所得多晶石夕(或多晶 鍺,或多晶矽-多晶鍺)形成有大量結晶缺陷,從而使所得 I34978.doc 15 200935428 多晶矽為高電阻率。經由此高缺陷多晶矽施加程式化脈衝 會明顯改變多晶矽,從而使其變為較低電阻率。 然而,已發現當所沈積之非晶矽係與適當矽化物(例 如,鈦矽化物或鈷矽化物)層接觸而被結晶時,所得結晶 梦為高得多的品質,具有較少缺陷,且具有低得多的電阻 - 率。鈦矽化物或鈷矽化物之晶格間距非常接近於矽之晶格 間距,且咸信當非晶矽係以有利定向與適當矽化物層接觸 而被結晶時,矽化物提供一用於矽之晶體生長的模板,從 而最小化缺陷形成。不同於僅鄰近於矽與之具有高晶格失 配之材料而被結晶的高缺陷矽,施加大的電脈衝不會明顯 改變與矽化物層接觸而被結晶之此低缺陷低電阻率矽的電 阻率。 在本發明之實施例中使用由該低電阻率多晶半導體材料 形成之二極體係有㈣。因為二極體之半導體材料在形成 時係處於低電阻率狀態,所以不需要將其轉換至較低電阻 φ #狀態。因而’可使用較低程式化電壓,此通常係有利 的。參考圖2之實施例,可藉由沈積處於非晶狀態之二極 體的半導體材料及由適當的矽化物形成金屬(諸如,鈦或 钻)來形成頂部導體柳之底部層124而形成與二極體3〇2接 .冑的石夕化物層。當完成的結構經退火時,層124之欽或钻 與二極體302頂部處之矽反應,從而形成矽化物層(未圖 示)。當達到結晶開始時的溫度時’該矽化物層充當模 板,因此二極體302之半導體材料以很少缺陷的情況結 晶。 134978.doc 16 200935428 程式化及感知 為使第一介電抗熔絲層擊穿而使其他一個、兩個或兩個 以上介電抗溶絲層保持完好,必須仔細控制程式化條件。 在實施例中’ δ己憶體單元包括全部由相同材料形成之 三個介電抗熔絲層。抗熔絲材料為適當介電材料,諸如,
Si02、Hf02、Α1203、Zr〇2、Ti〇2、La2〇3、Ta205、 RU〇2 ' ZrSiOx、AlSiOx、HfSiOx、HfA10x、HfSiON、
ZrSiA10x、HfSiA10x、HfSiAlON、ZrSiA1〇N 或其一或多 種摻合物。參看圖2,為確保良好的品質及均勻性,介電 抗熔絲層118、120及122可藉由原子層沈積(ALD)來沈積。 在圖2之實施例_,介電抗熔絲層118最薄,介電抗溶絲層 120較厚,且介電抗熔絲層122更厚。在一實施例中,假定 所有三個層均為Hf02,且可分別具有(例如)約2〇埃約3〇 埃及約40埃之厚度,其可藉由導電層117、ιΐ9、i2i及η〕 而彼此分離且與下方之底部導體2〇〇及上方之二極體3〇2分 離’所有該料電層可為(例如)約50埃之氣化欽。顯然, 此僅為一實例,許多其他配置係可能的。 介電質_之-性質為介電質將斷裂或擊穿時之擊穿電 場⑷⑽He breakdown field) ‘。此擊穿電場-視介電質 之厚度而I參看圖8(其展示典型介電質αν與厚度), 將看出,在較薄的膜厚度下,E 一高。可使用Ebv之差來 形成具有不同擊穿電壓之抗熔絲層。介電質之其他性質可 影響抗熔絲層之擊穿電壓。舉例而言,介電常數或甚至沈 積或生長介電抗熔絲層之方法可影響其擊穿電壓。產生具 134978.doc -17- 200935428 有不同擊穿特性的抗熔絲層之此等及任何其他方法被理解 為本發明之可能實施例。 圖7為展示圖2之第一介電抗熔絲層122的擊穿之曲 線。隨著電壓增加,電流僅逐漸增加,直至介電抗熔絲層 122在電壓VB〗下擊穿為止。當擊穿發生時,導電斷裂區域 • 穿過介電抗熔絲層122而形成,且流經該導電斷裂區域並 流經記憶體單元的電流突然增加,且於是將在剩餘抗熔絲 上使整個所施加電壓降落。此可使其中之一或多者斷裂。 © 目而’如圖7上所示’通常將存在外部電路,其初始擊穿 後提供電流限制Ιχ。α此方式,在初始冑穿後降低在單元 上之電壓,以使得保持較低有限電流位 炼㈣〇及118保持完好。在仔細選擇施加電壓及電== 之情況下,可使一冑、兩個或所有三個抗溶絲斷裂。 對於圖2之實施例,缺此記憶體單元包括最厚抗熔絲 ⑵、中間厚度之抗熔絲120及薄抗熔絲118。對於此單元 泛 的程式化操作之細節如下:將第一程式化脈衝施加於頂部 導體400與底部導體200之間。選擇脈衝%之電壓,以使得 在該等抗溶絲上之所得電場大於最厚抗熔絲m之擊穿電 場,但小於中間抗熔絲120之擊穿電場。程式化脈衝之電 壓為二極體3〇2(如所提及’其為低電阻率)之接通電壓與在 三個抗料層118、12G及122中之每—者上的電壓之和。 此電壓可在4伏特與1 〇伏特之間,較佳小於約7伏特例 如,約6.5伏特。施加電流限制,同時允許最厚抗熔絲122 之擊穿纟此擊穿後’在單元上之電壓降落至對於剩餘抗 134978.doc 200935428 熔絲u〇及m而言係安全的位準。此電流限制可…微安 與ίο微安之間’例如’約3微安。可採用其他電流限制。 在厚介電抗熔絲層122之擊穿後,為了擊穿中間介電抗 溶絲層12〇,將具有電壓V2(在—些實施例中,其低於第一 程式化脈衝之電壓Vl,例如,約6伏特)之第:程式化脈衝 施加於頂部導體400與底部導體2⑼之間。同樣,若所施加 之電壓使得在兩個抗m之電場高於中間抗熔絲i 2 〇之 擊穿電場但低於較薄抗熔絲118之擊穿電場,射間抗溶 絲120將斷裂而較薄抗熔絲u 8保持完好。 當在厚介電抗熔絲層122之擊穿期間時,限制電流。當 中間介電抗熔絲層120擊穿時,經過記憶體單元之電流突 然增加’但僅增加至限值;卩此方<,防止薄介電抗溶絲 層118之擊穿。在一實例中,電流可限於約15微安,但可 採用其他電流限制。 為擊穿最後的薄介電抗熔絲層118,將具有電壓V3(在一 些實施例中,其可小於%或¥1,例如,約5 5伏特)之第三 程式化脈衝施加於頂部導體4〇〇與底部導體2〇〇之間。介電 抗熔絲層122與120兩者允許大的電流流經在擊穿期間所形 成之導電斷裂區域。最大電壓降落於是係在薄介電抗熔絲 層118上’其使薄介電抗熔絲層118擊穿。因為不存在剩餘 抗溶絲要保護,所以在最後的介電抗熔絲層之程式化期間 不必限制電流,但熟練的實踐者可因其他原因而選擇限制 電流。在一實施例中’電流可限於約15〇微安或某其他適 宜位準。 134978.doc -19- 200935428 ❹ ❹ 在剛剛提供之實例中,當存在三個抗熔絲要擊穿時,可 依序地進灯擊穿。擊穿第一抗溶絲,使剩餘兩者完好;接 著,擊穿第二抗熔絲,使第三者完好;且最終擊穿第三抗 溶絲。然而,在替代實施例中,在多級一次可程式化單元 之陣列中’:記憶體單元之所要資料狀態係所有抗溶絲被 穿時在單步中以單一較兩振幅脈衝來擊穿所有抗熔絲 可為較佳。此方案提供每單元較快寫入之優點。然而,此 脈衝具有較高電壓,其具有其他缺點,包括減少之頻寬。 在同- §己憶體陣列中,在另一單元(其將使僅一個抗溶絲 被擊穿而其他抗熔絲保持完好)中,如 振幅程式化脈衝而擊穿最厚介電抗料,使其他= 絲保持完好。在替代實施例中,選擇第一程式化脈衝以使 單元擊穿該等抗熔絲層中之兩者且使第三者保持完好。亦 可組合地使用此等程式化脈衝以將記憶體單元之陣列程式 化至各種記憶體狀態。可視所要最終狀態而選擇用於㈣ 單元之適當脈衝。以此方式,可以一個程式化脈衝之最大 值來獲得四個讀取狀態中之任一者。 在替代實施例中’如同本文中所描述之記憶體單元(其 具有與引導元件串聯的兩個或兩個以上介電抗炼絲,該等 介電抗熔絲由導電層予以分離)的記憶體單元之陣列可用 作雙態記憶體單元之陣列’在該陣列中在未經程式化之單 凡中無抗熔絲被擊穿’而在程式化單元中所有抗溶絲被擊 穿0 圖2中之記憶體單元於是可處於四個可能狀態中之任 B4978.doc •20- 200935428 者圖9展不此等四個狀態中之每一者的例示性ι-ν曲線。 曲線A為如在所有三個抗熔絲完好時所形成的記憶體單元 之I_V曲線。曲線B為一記憶體單元,其中厚介電抗熔絲層 122被擊穿’而較厚介電抗熔絲層120及118完好。曲線c為 °己隐體單元’其中較厚介電抗熔絲層122及120被擊穿, 且僅薄介電抗熔絲層118完好,而曲線D為一記憶體單元, 其中所有二個介電抗熔絲層均被擊穿。在讀取電壓VR(其 經選擇為低於該等介電抗熔絲層中之任一者的擊穿電壓) 下,在曲線A上之單元(其中所有抗熔絲完好)的頂部導體 400與底部導體200之間流動的電流為Ia。在同一讀取電壓 Vr下,曲線B上之單元(其中僅厚抗熔絲被擊穿)的電流為 IB。在VR下,曲線C上之單元(其中兩個抗熔絲被擊穿且一 個完好抗熔絲保持不變)的電流為Ic。最終,在%下,曲 線D上之單元(其中所有三個抗熔絲均被擊穿)的電流為k。 在同一施加讀取電壓%下,此等四個不同電流u、h、^ 及Id將對應於此記憶體單元可採取的四個不同資料狀態。 自圖9將看出,所感知之電流隨讀取電壓而變化。然 而’讀取電壓不能太高。記憶體單元在其壽命期間必須能 夠經受得住許多讀取而不改變狀態。每—讀取需要施加讀 取電壓。通常,讀取電壓經選擇為^夠小以防止對記憶體 單元的損害。對於具有兩個或兩個以上抗熔絲的本發明之 記憶體單元,當僅最後的極薄介電抗熔絲層保持完好時, 除了一個抗熔絲外所有抗熔絲被擊穿的狀態可證明是相對 脆弱的狀態’其可在許多讀取後經受損害或無意擊穿。 134978.doc 200935428 在一些實施例中,可能需要改為執行兩步讀取卿 read)。圖ίο展示具有三個抗炼絲之記憶體單元之例示性卜 V曲線。如圖9中’曲線A為-記憶體單元,其中所有抗溶 絲完好,曲線B具有僅一個被擊穿之抗熔絲,曲線c具有 兩個被擊穿之抗熔絲,且曲線D具有所有三個抗熔絲被擊 冑。將提供兩步讀取之實例,其包括實例電壓及電流。此 實例及經選擇用於電壓及電流之值僅為清楚起見,且不意 欲為限制性。 電路中之感知放大器經調諧以感知(例如)電流是高於 1〇〇奈安還是低於100奈安》在第一步驟中,施加2伏特之 f "賣取電壓。若所感知之電流高於i 〇〇奈安,則記憶體 單元在曲線C上或曲線!)上;亦即,一個抗熔絲保持不 =或所有二個抗熔絲被擊穿。若所感知之電流低於1〇〇 不女則5己憶體單元在曲線A上或曲線B上;亦即,僅一 個抗熔絲被擊穿,或所有三個抗熔絲完好。因此,在高於 〇 100奈安之所感知電流或低於1〇〇奈安之所感知電流之間的 差别判疋了 S己憶體單元之狀態的兩個可能性。C或D與A或 B。此差別可被解釋為二進位資訊之一個位元,本文中將 其稱為最高有效位元(MSB)。 - 右在第一讀取期間之電流高於100奈安,則在較低電壓 (例如,1伏特)下執行讀取。在此實例中,在將1伏特施加 於導體之間的情況下,曲線〇上之記憶體單元(其中所有抗 熔絲被擊穿)將具有高於100奈安的電流,而曲線c上之記 憶體單70 (其中—個完好抗熔絲保持不變)將具有低於100奈 134978.doc -22· 200935428 安的電流。 若在第讀取期間之電流低於1 00奈安,則在較高電壓 (例如,3伏特)下執行讀取。在此實例中,在將3伏特施加 於導體之間的情況下,曲線3上之記憶體單元(其中一個抗 熔絲被擊穿)將具有高於1〇〇奈安的電流,而曲線A上之記 憶體單元(其中所有抗熔絲完好)將具有低於1〇〇奈安的電 流。使用此方案,處於最脆弱狀態之記憶體單元(其中僅 一個抗熔絲保持不變)從不經受3伏特之較高讀取電壓。將 理解,此實例中之電壓及電流僅為說明性的,且可選擇不 同值。 總之,於是若在給定陣列中每一記憶體單元可達到四個 狀態中之一者,則藉由以下來讀取每一單元:(幻在記憶體 卓元之第導體與第一導體之間施加一讀取電壓;及(b)在 施加該讀取電壓期間感知一讀取電流,其中該讀取電流對 應於記憶體單元之資料狀態。對於四個不同資料狀態,電 流係不同的,以使得可感知每一獨特資料狀態。在一實施 例中,在第一讀取電壓下在第一讀取期間的讀取電流用以 判定MSB且在較低或較高讀取電壓下在第二讀取操作期間 的讀取電流用以判定資訊之第二位元,本文中將該位元稱 為較低有效位元(LSB)。 將提供製造單石三維記憶體陣列中之第一記憶體級的詳 細實例’該第一記憶體級係根據本發明之實施例而形成。 來自早先併入之,283及’986申請案、,〇67及,837公開案、 '064專利及Herner之2007年3月27日申請的名為,,Meth〇d化 134978.doc -23- 200935428
Form Upward Pointing p+N m〇des 心㈣[叩 _ Uniform Current"之美國專利申請案第⑽叹⑸號(該案 由本發明之受讓人擁有且以引用之方式併入本文中)的細 節可用於製造該陣列’但為避免混淆本發明,並非將包括 所有來自此等申請案之細節。將理解,並不意欲將此等申 請案、公開案及專利之任何教示排除在外❶為清楚起見, 提供許多細節,其包括特定材料、厚度、條件及製程步 驟。熟f此項技術者將理解,可改冑、省略或擴充此等細 節中之許多者而結果屬於本發明之範疇内。 製造實例 轉至圖11a,記憶體之形成由基板1〇〇開始。此基板1〇〇 可為此項技術中已知之任何半導體基板,諸如單晶矽、如 同石夕-緒或石夕-錄-碳之ιν_ιν化合物、nv化合物、 合物、此等基板上方之磊晶層或任何其他半導體材料。基 板可包括製造於其中之積體電路。 在基板100上方形成絕緣層丨〇2。絕緣層i 〇2可為氧化 石夕、氮化矽、Si-C-Ο-Η臈或任何其他適當絕緣材料。 在基板100及絕緣體1〇2上方形成第一導體2〇〇。可將黏 著層104包括於絕緣層ι〇2與導電層ι〇6之間以幫助導電層 106黏著至絕緣層1〇2 ^若上覆導電層ι〇6為鎢,則氮化鈦 較佳作為黏著層1 〇4。導電層106可包含此項技術中已知之 任何導電材料,諸如,鶴或其他材料(包括组、欽、銘或 其合金)。 一旦已沈積了將形成導體軌條之所有層’便將使用任何 134978.doc • 24· 200935428 適宜之遮罩及蝕刻製程來圖案化並蝕刻該等層以形成大體 上平行、大體上共面之導體200(在圖lla中以橫截面展 示)。導體200延伸出頁外。在—實施例中,沈積光阻,藉 由光微影術來圖案化光阻’且钱刻該等層,且接著使用標 準製程技術來移除光阻。可以所要間距(例如,13〇⑽至 45 nm或更小)來形成導體2〇(^在一些實施例中導體2〇〇 之寬度與導體200之間的間隙可大約相等。 接下來,將介電材料1〇8沈積於導體軌條2〇〇上及導體軌 條200之間"電材料1 〇8可為任何已知之電絕緣材料,諸 如氧化石夕、氮化石夕或氮氧化矽。在較佳實施例中,將藉由 尚密度電漿方法所沈積之二氧化矽用作介電材料1〇8。 最後,移除導體軌條200之上的過量介電材料1〇8,從而 曝露藉由介電材料108予以分離的導體軌條2〇〇之頂部,且 留下大體上平坦的表面。所得結構展示於圖11&中。可藉 由此項技術中已知之任何製程(諸如,化學機械研磨(CMp) 或回蝕)來執行介電質過量物之此移除以形成平坦平面。 在替代實施例中,可改為藉由鑲嵌方法而形成導體2〇〇。 轉至圖lib,接下來,可選導電層117(例如,約5〇埃之 氮化鈦、氮化钽或任何適當導體)將提供一在上面沈積待 形成之薄介電抗熔絲層的均勻表面’此可改良該層之均勻 性。舉例而言,藉由高溫CVD方法(例如,在約45〇攝氏度 與約550攝氏度之間,例如約5〇〇攝氏度)而沈積氮化鈦層 117 可。 將介電材料之薄層118形成於導電層117上。(為簡單起 134978.doc -25- 200935428 見自圖111?及後繼圖中省略了基板100,將假定其存 在)。在一些實施例令,此材料之介電常數k的值較佳在8 與50之間,最佳在約8與約25之間。此層為至少5埃厚,較 佳在約10埃厚與約40埃厚之間,例如在約1〇埃厚與約3〇埃 厚之間,例如約20埃。用於薄介電抗熔絲層i丨8之較佳材 料包括 Hf02、a12〇3、Zr〇2、Ti〇2、[叫、Ta2〇5、 Ru〇2、ZrSi〇x、A1Si〇x、HfSi〇x、祖1〇χ、Hfsi〇N、
ZrSiAl〇x、HfSiAl〇x、HfSiAlON 及 ZrSiAlON。在一些實 > 施例中,可摻合此等材料中之兩者或兩者以上。在一實施 例中,介電層m為Hf〇2,且係藉由ALD而形成,從而形 成極高品質之膜。高品質膜較佳為稠密的,儘可能接近於 其理論密度;具有完整覆蓋而幾乎沒有針孔;且具有低的 電缺陷密度。通常,具有較高介電常數之具相當膜品質的 材料比具有較低介電常數之材料厚將為較佳。另外,亦可 使用諸如Si〇2、SiNx或其類似物之較低介電常數材料。 丨將導電層119沈積於抗熔絲層118上。導電層ιΐ9可為任 何適當導電材料,且較佳與導電層117為相同之材料及厚 度且係以相同方式而形成。 將中間介電抗熔絲層12〇沈積於導電層119上。在此實例 中,中間抗熔絲層120與薄介電抗熔絲層118為相同材料, 且係以相同方式(諸如,藉由ALD)而形成。中間抗溶絲層 120比薄抗熔絲層118厚,例如在約2〇埃與約4〇埃之間,例 如約30埃。 將導電層121沈積於抗熔絲層12〇上。導電層Η〗可為任 134978.doc •26- 200935428 何適當導電材科,且宜與導電層Π7及119為相同之材料及 厚度,且係以相同方式形成。 將厚介電抗熔絲層122沈積於導電層i21上。在此實例 中,厚抗熔絲層122與薄介電抗熔絲層118及中間介電抗熔 絲層120為相同材料且係以相同方式(諸如,藉由⑽)形 成。厚抗熔絲層122比薄抗熔絲層12〇厚,例如小於約8〇 埃。在一或多個實施例中,厚抗熔絲層122可在約%埃與 ❹ 約80埃之間,例如在約4〇埃與約6〇埃之間,例如約扣埃。 厚介電抗熔絲層122通常比薄介電抗熔絲層118厚至少ι〇 埃。在其他實施例中,可反轉介電抗熔絲之沈積次序其 中首先沈積最厚膜且最後沈積最薄膜。在―些實施例中, 介電抗熔絲之沈積次序(相對於厚度)可為隨機的。 將導電層123沈積於厚抗熔絲層122上。導電層123可為 任何適當導電材料’且宜與導電層m、U9及i2i為相同
之材料及厚度,且係以相同方式形成。在一些實施例中可 省略此層》 接下來’沈積將被圖案化成二極體之半導體材料。半導 體材料可為石夕、鍺、石夕鍺合金或其他適宜之半導體或半 導體合金。為簡單起見,此描述將稱半導體材料為石夕,但 應理解’熟練的實踐者可改為選擇此等其他適宜材料中之 任一者。 可藉由此項技術中已知之料沈積及摻雜方法來形成底 部重摻雜區域112。可沈㈣且接著可摻雜♦,但宜在石夕 的沈積期間’藉由使提供P型摻雜劑原子(例如,硼)之施體 134978.doc •27- 200935428 氣體流= 夕原位掺雜。在較佳實施例中,施體氣體為 C3,且且將p型區域112摻雜至約⑻心原子/一之濃 度。重摻雜區域112以在約刚埃厚與約8〇〇埃厚之間較 佳,以約200埃厚最佳。 接下來可藉由此項技術中已知之任何方法來形成本質或 輕摻雜區域m。區域114較佳切且具有在約12⑼埃與約 侧埃之間的厚度,較佳約3_埃。通常,諸如爛之p型
摻雜劑趨於促進結晶;因而重摻雜區域112之梦在沈積時 將為多晶形。然而’本質區域114在沈積時較佳為非晶 形。 將圖案化及蝕刻剛剛沈積的半導體區域丨14及212,連同 導電層123、厚介電抗熔絲層122、導電層121、中間介電 抗熔絲層120、導電層U9、薄介電抗熔絲層118及導電層 117,以形成柱300 ^柱300應與下方導體2〇〇具有大約相同 之間距及大約相同之寬度,以使得每一柱3〇〇形成於一導 體200之上。可容許些許不對準。 可使用任何適宜的遮罩及蝕刻製程來形成柱3〇〇。舉例 而言’可使用標準光微影技術來沈積、圖案化光阻,且蝕 刻光阻,接著移除光阻。或者’可在半導體層堆疊之上形 成某種其他材料(例如’二氧化矽)之硬遮罩(其上具有底部 抗反射塗層(B ARC)) ’接著圖案化並蝕刻該硬遮罩。類似 地,可將介電抗反射塗層(BARC)用作硬遮罩,或可使用 材料之某其他組合。 在Chen之2003年12月5曰申請之名為"Photomask Features 134978.doc -28- 200935428 with Interior Nonprinting Window Using Alternating Phase Shifting"的美國申請案第i〇/728436號或在Chen之2〇〇4年4 月 1 日申請之名為"Photomask Features with Chromeless Nonprinting Phase Shifting Window"的美國申請案第 10/8 15312號(兩案為本發明之受讓人所擁有,且以引用方 式併入本文中)中描述之光微影技術可有利地用以執行用 於形成根據本發明之記憶體陣列的任何光微影步驟。 將介電材料108沈積於半導體柱3〇〇上及半導體柱3〇〇之 間,從而填充半導體柱300之間的間隙。介電材料1〇8可為 任何已知之電絕緣材料,諸如氧化矽、氮化矽或氮氧化 矽。在較佳實施例中,將二氧化矽用作絕緣材料。 接下來移除柱300之上的介電材料,從而曝露藉由介電 材料108予以分離的柱3〇〇之頂部,且留下大體上平坦的表 面。可藉由此項技術中已知之任何製程(諸如cMP或回蝕) 來執行介電質過量物之此移除。在CMp或回蝕後,執行離 子植入’從而形成重摻雜η型頂部區域116。n型摻雜劑較 佳為砷之淺植入物,其中植入能量為(例如)1 〇 且劑量 為約3xl〇15/em2。此植入步驟完成二極體3〇2之形成。所得 、、。構展示於圖lib中。此處,二極體3〇2之高度在約15〇〇埃 與約4000埃之間,例如在約2〇〇〇埃與約25〇〇埃之間。 轉至圖11C,沈積矽化物形成金屬(例如,鈦或鈷、鉻、 鈕、鉑、鎳、鈮或鈀)層124。層124較佳為鈦或鈷;若層 為欽則其厚度可在約1 〇埃與約10 0埃之間,例如約2 〇 埃。層124繼之以氮化鈦層4〇4。層124與4〇4兩者可在約2〇 134978.doc -29- 200935428 與約100埃之間,例如約5〇埃。接下來沈積導電材料(例 如,鎢)層406。將層406、4〇4及124圖案化並蝕刻成較佳 在垂直於底部導體200之方向上延伸的軌條狀頂部導體 400 〇 接下來將介電材料(未圖示)沈積於導體400上及導體4〇〇 之間)。介電材料可為任何已知之電絕緣材料,諸如氧化 矽、氮化矽或氮氧化矽。在較佳實施例中,將氧化矽用作 此介電材料。 已描述第一記憶體級之形成。可在此第一記憶體級上方 形成額外記憶體級以形成單石三維記憶體陣列。 參看圖11c,注意,矽化物形成金屬層124與頂部重摻雜 區域116之矽接觸。在後續的高溫步驟期間,層124之金屬 將與重摻雜η型區域116之矽的某部分反應以形成矽化物層 (未圖不)。此石夕化物層在低於使矽結晶所需的溫度之溫度 下形成,且因而將在區域112、114及116仍主要為非晶形 時形成。若矽-鍺合金係用於頂部重摻雜區域丨丨6,則矽化 物-鍺化物層可由(例如)鈷矽化物-鍺化物或鈦矽化物-鍺化 物形成。此矽化物-鍺化物層將與形成於鍺上之鍺化物層 類似地提供有利之結晶模板。 在剛剛描述之實例中,圖11c之二極體302指向上,包含 底部重摻雜p型區域、中間本質區域及頂部重摻雜η型區 域°在較佳實施例中’要整體地形成於此二極體3〇2上方 之下 η己憶體級與剛剛形成之第一記憶體級共用導體 才即,第一 s己憶體級之頂部導體4〇〇充當第二記憶體 134978.doc Ο
200935428 級之底部導體。若以此方从田道袖 、地 方式共用導體,則第二記憶體級中 之二極體較佳指向下,句冬麻部舌换 1 巴兮底邵重摻雜η型區域、中間本 質區域及頂部重摻雜Ρ型區域。 為形成下一記憶體級,平坦化步驟(例如藉由CMP)在大 體上平坦之表面處曝露導體400之頂部。轉至lld,較佳由 與第一記憶體級中之柱300的層117至123相同之材料、相 同之厚度且使用與第一記憶體級中之柱3〇〇的層117至123 相同之方法形成堆疊217,堆疊217包括三個介電抗熔絲與 頂部、底部及介入導電層。 接下來形成二極體。可藉由此項技術中已知的任一沈積 及摻雜方法而形成底部重摻雜區域212。可沈積;6夕且接著 摻雜矽,但在矽的沈積期間較佳藉由使提供n型摻雜劑原 子(例如,磷)之施體氣體流動而對矽原位摻雜。重摻雜區 域212較佳在約1〇〇埃厚與約800埃厚之間,最佳約ι〇〇埃厚 至約200埃厚。 較佳不摻雜下一待沈積之半導體區域。在經沈積之矽 中,雖然諸如構之η型#雜劑展現出強界面活性劑性能, 但其隨著矽被沈積仍趨於朝向表面遷移。矽之沈積將在不 提供摻雜劑氣體之情況下繼續,但向上遷移尋找表面之構 原子將無意地摻雜此區域。如在Herner之2005年12月9日 申請之名為"Deposited Semiconductor Structure to Minimize N-Type Dopant Diffusion and Method of Making"的美國專利 申請案第11/298,331號(該案以引用之方式併入本文中)中 所描述,藉由鍺的添加來抑制經沈積之矽中的磷之界面活 134978.doc •31 · 200935428 生劑法能此處較佳在無提供嶙之摻雜劑氣體的情況下沈 積包括至少10%鍺的矽_鍺合金層“列如約2〇〇埃之 s::Ge°·2),#經沈積而未摻雜。此薄層未展示於圖、Ud ❹
此薄石夕-鍺層之使用最小h型推雜劑至待形成之本質區 域中的不良擴散,從而最大化其厚度。當二極體在反向偏 壓下時厚本質區域最小化二極體上之茂漏電流,從而 減少功率損耗。此方法允許在不增加三極體之總高度的情 况下增加本質區域之厚度。如將看出’二極體將被圖案化 成柱;增加二極體之高度增加了形成此等柱之蝕刻步驟及 填充此等柱之間的間隙之步驟的縱橫比。隨著縱橫比增 加,蝕刻與填充兩者更困難。 接下來,可藉由此項技術中已知之任一方法來形成本質 區域214。區域214較佳為石夕且較佳具有在約11〇〇埃與約 3300埃之間的厚度,較佳約17〇〇埃。重摻雜區域212及本 質區域214之石夕在沈積時較佳為非晶形β 將圖案化並蝕刻剛剛沈積之半導體區域214及212,連同 下伏堆疊217’以形成柱600。柱600應具有與下方之導體 400大約相同之間距及大約相同之寬度,以使得每一柱6〇〇 形成於一導體400之上。可容許些許不對準。可使用用於 形成第一記憶體級之柱300的相同技術來圖案化並蝕刻柱 600 ° 將介電材料108沈積於半導體柱600上及半導體柱600之 間’從而填充半導體柱600之間的間隙。如在第一記憶體 134978.doc -32- 200935428 級中,移除柱600之上之介電材料1〇8,從而曝露由介電材 料108予以分離的柱600之頂部,且留下大體上平坦之表 面。在此平坦化步驟後’執行離子植入,從而形成重掺雜 P型頂部區域216。p型摻雜劑較佳為硼之淺植入物,其中 植入能量為(例如)2 keV且劑量為約3 X 1 〇15/cm2。此植入步 驟完成二極體602之形成。在CMP步驟期間損耗掉矽之某 厚度,因此完成之二極體602具有與二極體302之高度相當 的局度。 導體700係與導體400以相同方式及相同材料形成,導體 700共用於第一記憶體級與第二記憶體級之間。沈積矽化 物形成金屬層224,繼之以諸如氮化鈦層7〇4及導電材料 (例如’鶴)層706的障壁層。將層7〇6、704及224圖案化且 蚀刻成較佳在大體上垂直於導體4〇〇且大體上平行於導體 200之方向上延伸的軌條狀導體7〇〇。將介電材料1〇8沈積 於導體700上及導體700之間。可在首先兩個記憶體級上方 整體地形成額外記憶體級。 杈佳在已形成所有記憶體級後,雖然每一記憶體級可在 形成時經退火,但是在(例如)75〇攝氏度下歷時約6〇秒執行 單一結晶退火以使二極體3〇2、6〇2及在所有其他記憶體級 上之二極體結晶。所得二極體通常將為多晶形。因為此等 二極體之半導體材料係與與之具有良好晶格匹配的石夕化物 或矽化物-鍺化物層接觸而被結晶,所以二極體之半導體 材料將為低缺陷及低電阻率。 在此實例中,在記憶體級之間共用導體;亦即,頂部導 134978.doc -33- 200935428 體400充當在上方之下一記憶體級的底部導體。在其他實 施例中’將層間介電質(未圖示)形成於圖11 c之第一記憶級 上方’其表面經平坦化,且第二記憶級之構造在此平坦化 之層間介電質上開始,而無共用導體。 在一些實施例中,在二極體處於反向偏壓之情況下施加 程式化脈衝可能較佳。此可具有減少或消除在陣列中之未 選定單元上的洩漏之優點,如在Kumar等人之2006年7月28 曰申請之名為"Method For Using A Memory Cell Comprising Switchable Semiconductor Memory Element With Trimmable Resistance"的美國專利申請案第11/496,986號中所描述, 該案由本發明之受讓人所擁有且以引用之方式併入本文 中〇 在Radi g an等人之2006年5月31日申請之名為"Conductive Hard Mask to Protect Patterned Features During Trench Etch”的美國專利申請案第11/444,936號中描述了用於形成 一類似陣列之替代方法(其中使用鑲嵌構造而形成導體), 該案已讓與給本發明之受讓人且以引用之方式併入本文 中。Radigan等人之方法可用以形成根據本發明之態樣的 陣列。 所提供之詳細實例僅出於說明之目的,且僅為許多可能 的替代實例中之一者。在剛剛描述之陣列中,每一記憶體 單元包括三個抗熔絲;替代實施例可包括兩個、四個或四 個以上抗熔絲。在所描述之實例中,最薄介電抗熔絲層 11 8在底部,而較厚層120在最薄介電抗熔絲層118上方且 134978.doc -34- 200935428 最厚層122在較厚層120上方。該等層可以不同次序出現。 為在記憶體單元中提供資料狀態之間的最大可能分離, 較佳使抗炼絲依序地且以增加之洩漏電流之次序被擊穿 (亦即,其中最小洩漏抗熔絲首先擊穿且最大洩漏抗熔絲 最後擊穿)。此係因為,包括多重抗熔絲的未經程式化之 • 記憶體單元的電流·電壓(IV)特性主要係由,•最小洩漏"抗熔 絲之1v特性來判定。因而,在程式化後,首先擊穿該最小 洩漏抗熔絲將提供記憶體單元之1¥特性的最大變化。舉例 ® 而言,在具有兩個抗熔絲膜之記憶體單元中,可調諧較大 洩漏抗熔絲之擊穿電壓,以使其至少為最小洩漏抗熔絲之 擊穿電壓且較佳大於最小洩漏抗熔絲之擊穿電壓。此將確 保在較小洩漏抗熔絲擊穿後較大洩漏抗熔絲將保持完好。 通常,可選擇諸如膜組份、介電常數、厚度及/或其類似 者的介電性質,以使得記憶體單元之抗熔絲以增加之洩漏 電流之次序擊穿β即使當藉由單一程式化脈衝來擊穿兩個 〇 或兩個以上介電抗熔絲時,最厚介電抗熔絲仍將在為相同 介電常數之較薄介電抗熔絲之前擊穿。 如較早所提及,介電抗熔絲層可由(例如)具有介電常數 k之不同值而不是具有不同厚度或同樣具有不同厚度的不 同介電材料形成。舉例而言,根據本發明之實施例所形成 的記憶體單元可具有二氧化矽之第一介電抗熔絲層(其具 有低介電常數)及Hf〇2之第二介電抗熔絲層(其具有較高介 電常數),兩者與二極體串聯。接著可選擇此等臈之厚 度,以使得當較小洩漏膜擊穿時較大洩漏膜保持完好。 134978.doc •35· 200935428 。對於δ己憶體單元可設想抗熔絲之許多組合;舉例而言, 可形成包括二氧化矽之第一介電抗熔絲層、具有第一厚度 2之第一介電抗炼絲層及具有小於第一厚度之第二厚 度的Hf〇2之第二介電抗炫絲層的單元。在其他實施例中, 氮化石夕或氮氧化⑪亦可充當用於介電抗溶絲層之材料。 轉至圖12 ’在一替代實施例中’在形成底部導體200且 沈積第—導電層117後,沈㈣層則。層31G可為(例如)約 200埃,且較佳為重掺雜n型矽,較佳經原位摻雜。接下 來,藉由(例如)快速熱氧化而將二氧化矽層3 12熱生長於矽 層310上。在一實施例中,在750攝氏度下藉由使5公升〇2 及5公升A流動歷時60秒而生長層312。當一層係藉由消耗 下伏層之某部分而形成時,該層被說成經生長而非經沈 積。此層可為任一適當厚度,例如約16埃。在替代實施例 中,可省略矽層310,且可藉由(例如)ALD而將二氧化矽層 312沈積於導電層117上。製造繼續進行導電層ιΐ9及(例 如)Hf〇2之介電抗熔絲層314的沈積。層314可(例如)在約 埃與約30埃之間。可使用具有較高介電常數之任一其他適 當材料,例如,Ah〇3、Zr〇2、或騰2、入说及/或Zr〇2之 摻合物、或早先提出之介電質中之任一者。在此實例中, 層314比層312厚。但層312之二氧化矽相比層314之11£〇2具 有顯著較低之介電常數k;因而,在一些實施例中,如早 先所描述,藉由施加適當程式化脈衝及限制電流,即使抗 熔絲層312比抗熔絲層314薄,介電抗熔絲層312仍可首先 被擊穿而介電抗熔絲層3 1 4保持完好。沈積導電層j 2 i, 134978.doc -36 - 200935428 且照常製造二極體302及頂部導體400。 ^在二實施例中,除了抗熔絲之外,在記憶體單元令還 可包括-或多個額外電阻切換元件以達成額外記憶體狀 態。可能之候選者包括可切換多晶矽電阻器、可切換多晶 石夕一極體、二元金屬氧化層、碳奈米管層等。 在目前為止所描述之實施例中,二極體起引導元件之作 用。引導元件為展現出非歐姆性能的裝置,非歐姆性能允 I 許在共用之位元線或字線上的記憶體單元之間電隔離。另 1 一可能的引導元件為電晶體,例如,場效電晶體。在卜⑴
等人之2005年6月2日中請之名為"Rewriteabie Mem〇ry CeU
Comprising a Transistor and Resistance-Switching Material in Series"的美國專利公開案第2〇〇6〇273298號中描述了記 憶體單元(各自包括電晶體及電阻切換元件)之陣列,該案 由本發明之受讓人所擁有且以引用之方式併入本文中。
Petti等人描述了一種具有與MOS電晶體串聯形成之電阻 率切換二元金屬氧化物或氮化物層的記憶體單元。在petti 等人的實施例中,M0S電晶體為薄膜電晶體,其具有形成 於經沈積之多晶半導體材料中而非形成於單晶晶圓基板中 的通道層。轉至圖13a’在Petti等人之較佳實施例中,形 成複數個大體上平行之資料線10。形成半導體柱12,其各 自在資料線1〇中之一者上方。每一柱12包括充當汲極區域 及源極區域的重摻雜區域14及18,及充當通道區域之輕換 雜區域16。閘電極20環繞每一柱12。 圖13b展示自上方檢視之圖13a之單元。在重複之圖案 134978.doc -37- 200935428 中,間距為在-特徵與同一特徵之下一出現之間的距離。 舉例而言,柱12之間距為在一柱之令心與相鄰柱之中心之 間的距離。在一方向上,柱12具有第一間距,而在另一 方向上,柱12具有較大的間距& ;舉例而言,h可為&的 [5倍大。(特徵尺寸為在裝置中藉由光微影術所形成之最 小特徵或間隙的寬度。以另一方式陳述,間距匕可為特徵 尺寸之兩倍,而間距Pa為特徵尺寸之三倍。)圖Ua中所 不,在具有較小間距之方向上,相鄰記憶體單元之閘電 極20合併,從而形成單一選擇線22。在具有較大間距匕之 方向上,相鄰記憶體單元之閘電極2〇不合併,且相鄰選擇 線22經隔離。圖13a展示沿圖Ub之線χ_χ,的橫截面中之結 構,而圖13〇展示沿圖13b之線γ_γ,的橫戴面中之結構。 ❹ ❹ 參看圖13a及圖13c,參考線24(較佳垂直於資料線1〇)形 成於柱12之上,以使得每一柱12經垂直安置於資料線1〇中 之一者與參考線24中之一者之間。電阻切換記憶體元件 26(例如)形成於每一記憶體單元中源極區域丨^與參考線μ 之間。.或者’電阻切換記憶體元件26可形成於汲極區域14 與負料線1 0之間。在本發明之較佳實施例中,電阻切換元 件26被由導電層予以分離的兩個、三個或三個以上介電抗 熔絲替代。 單石三維記憶體陣列為多個記憶體級形成於單一基板 (諸如’晶圓)上方而無介入之基板的記憶體陣列。形成一 記‘隐體級之層係直接沈積或生長於一或多個現有級之層 上°相比之下,堆疊之記憶體係藉由將記憶體級形成於獨 134978.doc -38 · 200935428 立的基板上及將該等記憶體級黏著於彼此之上來建構的, 如在 Leedy之名為"Three dimensional structure memory"的 美國專利第5,915,167號中所揭示。可在黏結之前使基板變 薄或自記憶體級移除基板,但因為該等記憶體級最初係形 成於獨立的基板上,所以該等記憶體不是真正的單石三維 記憶體陣列。 形成於基板上方之單石三維記憶體陣列至少包含形成於 該基板上方之第一高度處的一第一記憶體級及形成於與該 第一高度不同之第二高度處的一第二記憶體級。在該多級 陣列中,可將三個、四個、八個或(實際上)任何數目個記 憶體級形成於基板上方。 本文中已描述詳細的製造方法,但可使用形成相同結構 之任何其他方法而結果屬於本發明之範疇内。 别述詳細描述僅描述本發明可採用之許多種形式中之少 數幾種。為此,此詳細描述意欲作為說明而並非作為限 制°意欲僅藉由以下申請專利範圍(包括所有均等物)來定 義本發明之範疇。 【圖式簡單說明】 圖1為根據美國專利申請案第li/560,283號之記憶體級之 透視圖。 圖2為本發明之實施例的透視圖。 圖3為本發明之替代實施例的透視圖。 圖4為本發明之替代實施例的透視圖。 圖5為本發明之替代實施例的透視圖。 134978.doc •39· 200935428 圖6為本發明之替代實施例的透視圖。 圖7為展示具有電流限制的本發明之第一介電抗溶絲之 介電擊穿的I-V曲線。 圖8為展示典型介電質之擊穿電場與厚度的曲線圖。 圖9為根據本發明之實施例的記憶體單元之不同資料狀 態的一系列I-V曲線,其中在單一讀取電壓Vr下執行讀 取。 圖1 〇為根據本發明之實施例的記憶體單元之不同資料狀 態的一系列I-V曲線,其中執行兩步讀取。 圖1 la至圖1 id為展示根據本發明之實施例的兩個記憶體 級之形成中的階段之橫截面圖。 圖12為本發明之替代實施例的橫截面圖。 圖13a至圖13c為本發明之替代實施例的視圖。圖13a及 圖13e為橫截面圖,而圖13b為平面圖。 【主要元件符號說明】 10 12 14 16 18 20 22 24 26 資料線 半導體柱/柱 重推雜區域/没極區域 輕播雜區域 重推雜區域/源極區域 閘電極 選擇線 參考線 電阻切換記憶體元件/電阻切換元件 134978.doc -40· 200935428 ❹
100 102 104 106 108 111 112 114 116 117 118 119 120 121 122 123 124 125 200 212 214 216 基板 絕緣層/絕緣體 黏著層 導電層 介電材料 導電障壁層 ϊίί型層,底部重摻雜區域/P型區域/ 平等體區域 中間本質層114/半導體區域/輕摻雜區域/本質 區域 頂部重掺雜η型層/重摻雜n型區域/頂部重摻雜 區域 底部導電層/導電層/氮化鈦層 薄介電抗熔絲層/最薄介電抗熔絲層/較薄介電 抗熔絲層/抗熔絲層/抗熔絲 導電層 中間介電抗熔絲層/介電抗熔絲層 導電層 最厚介電抗熔絲層/介電抗熔絲層 導電層 底部層 導電層 底部導體/導體 底部重摻雜區域/重摻雜區域/半導體區域 本質區域/半導體區域 重摻雜p型頂部區域 134978.doc •41 - 200935428 217 224 300 302 310 312 314 400 Q 404 406 600 602 700 704 706 堆疊 層 柱 二極體 $夕層 二氧化矽層/介電抗熔絲層/抗熔絲層 介電抗熔絲層/抗熔絲層 頂部導體/導體 氮化鈦層/層 層 柱 二極體 導體 氮化鈦層/層 層
134978.doc -42-

Claims (1)

  1. 200935428 十、申請專利範困: 1. 一種用於程式化一記憶體單元之方法,該記憶體單元包 含:一引導元件;一第一介電抗熔絲層;及一第二介電 抗熔絲層,該引導元件、第一介電抗熔絲層及第二介電 抗熔絲層全部經串聯配置於一第一導體與一第二導體之 間’其申該方法包含: 在該第一導體與該第二導體之間施加一第一程式化脈 ❺ 衝,其中該第一程式化脈衝導致該第一介電抗熔絲層之 介電擊穿。 2. 如請求項丨之方法,其中施加該第一程式化脈衝不會導 致該第二介電抗熔絲層之介電擊穿。 3·如請求項1之方法,進-步包含在該第-導體與該第二 導體之間施加一第二程式化脈衝,以擊穿該第二介 炫絲層。 4·如請求項1之方法,其中該引導元件為一電晶體。 ❹ 5.如請求们之方法,其中該引導元件為一二極體。 6·如》f求項5之方法’其中該記憶體單元進 置於兮铕人 導電層抗熔絲層與該第二介電抗熔絲層之間的 7 · 如請求jg < 4 ^ . 間,上’”,在施加該第-程式化脈衝期 8如〜乂過該§己憶體單元之電流施加-電流限制。 .明求項ό之方法,進一步包含: 在該第—導體與該第二導體之間施加一 壓;及 乐續取電 134978.doc 200935428 在施加該第一讀取電壓期間感知一第一讀取電流, 其中該第-讀取電流對應於儲存在該記憶體單元中之 資訊之一第一資料位元。 9. 如明求項8之方法,進一步包含: 在該第一導體與該第二導體之間施加一第二 壓;其中基於資訊之該第一資料位& 貝付伹7L而將該第二讀取電 壓設定為一較高或較低電壓值;及 ❹ ❹ 在施加該第二讀取電壓期間感知一第二讀取電流, 其中該第二讀取電流對應於儲存於該記憶體單元中之 資訊之一第二資料位元。 10. 如請求項6之方法,其中該第—介雷 ^ 1丨電抗熔絲層比該第二 介電抗熔絲層厚。 "·如請求項1〇之方法,其中該第一介電抗炼絲層及該第二 介電抗炼絲層係由相同介電材料組成。 12. 如請求項6之方法,其中該第一介電抗熔絲層包含一第 -介電材料且該第二介電抗熔絲層包含—第二介電材 料’其中該第一介電材料具有-大體上不同於該第二介 電材料之一介電常數的介電常數。 、 13. 如請求項12之方法,中兮笙 人& ,、T該第—介電抗、熔絲層及該第二 介電抗溶絲層中之一者包含二氧化矽。 14. 如請求項13之方法,其中生長該二氧化矽。 15. 如請求項12之方法,其中該筮 人<35». 丹Τ忍第一介電抗熔絲層及該第二 介電抗炫絲層中之一者包含Α . Λ 、Α12〇3、Zr〇2、Ta2〇5 或其 推合物。 134978.doc -2- 200935428 16.如研求項6之方法,其中該第—介電抗熔絲層或該第二 介電抗熔絲層包含 Si〇2、SiNx、Hf〇2、Αΐ2〇3、ΖιΌ2、 Τι〇2、La203、Ta2〇5、ru〇2、ZrSi〇x、Alsi〇x、 HfSiOx、HfA10x、HfSiON、ZrSiA10x、HfSiA10x、 HfSiAlON、ZrSiAICW或其一摻合物。 .I'如凊求項6之方法,其中該記憶體單元包含一第三介電 • 抗熔絲層,該第二介電抗熔絲層與該二極體、該第一介 電抗溶絲層及该第二介電抗熔絲層係串聯配置於該第-導體與該第二導體之間。 18.如4求項17之方法’其中該第二介電抗溶絲層安置於該 第一介電抗熔絲層與該第三介電抗熔絲層之間,且其中 該記憶體單元進一步包含一安置於該第二介電抗熔絲層 與該第二介電抗熔絲層之間的導電層。 19·如請求項17之方法’其中該第一介電抗熔絲層具有一不 同於該第二介電抗熔絲層之厚度。 ❹ 2〇.如請求項19之方法’其中該第一介電抗溶絲層、該第二 介電抗溶絲層及該第三介電抗溶絲層具有不同厚度。 如π求項17之方法’其中該第一介電抗熔絲層包含一第 "電材料,且該第二或第三介電抗熔絲層包含一第二 . 介電材料。 A如請求項21之方法,其中該第—介電材料具有—高於該 第二介電材料之介電常數。 23·如請求項6之方法,其中該第―程式化脈衝具有一在⑼ 伏特與約7伏特之間的電壓。 134978.doc 200935428 24· —種用以程式化一記憶體陣列中之記憶體單元的方法, 每一記憶體單元包含一二極體、一第一介電抗熔絲層及 一第二介電抗熔絲層,其中每一記憶體單元之該二極 體、該第一介電抗熔絲層及該第二介電抗熔絲層經串聯 配置於該記憶體單元之一第一導體與一第二導體之間, 該方法包含: 在處於一第一記憶趙單元狀態之第一複數個記憶體單 元之該第一導體與該第二導體之間施加一第一程式化脈 衝’其中’在施加該第一程式化脈衝後,該第一複數個 記憶體單元改變至一第二記憶體單元狀態;及 在第二複數個記憶體單元之該第一導體與該第二導體 之間施加一第二程式化脈衝,其中,在施加該第二程式 化脈衝後’該第二複數個記憶體單元改變至一第三記憶 體單元狀態。 25. 如請求項24之方法,其中該第二複數個記憶體單元係含 於該第一複數個記憶體單元中。 26. 如凊求項24之方法’其中該第二複數個記憶體單元含有 與該第一複數個記憶體單元脫離的至少一些單元。 27. 如請求項24之方法,進一步包含: 在第二複數個記憶體單元之該第一導體與該第二導體 之間施加一第三程式化脈衝,其中,在施加該第三程式 化脈衝後’該第三複數個記憶體單元改變至一第四記憶 體單元狀態。 28. 如請求項24之方法,其中每一記憶體單元之該第—介電 134978.doc 200935428 抗熔絲層比每一記憶體單元之該第二介電抗炫絲層厚。 29. 如請求項24之方法,其中每一記憶體單元之該第—介電 抗熔絲層包含一第一介電材料,且每一記憶體單元之該 第二介電抗熔絲層包含一第二介電材料,其中該第一介 電材料具有一大體上不同於該第二介電材料之介電常 數。 30. 如請求項24之方法,其令每一記憶體單元之該第一介電 抗熔絲層或該第二介電抗熔絲層包含Si〇2、ΜΝχ、 脚2、Ai2〇3、Zr〇2 ' ⑽、以〇3、了咏、Ru〇2、 ZrSiOx > AlSiOx > HfSi〇x . HfAIOx . HfSiON > ZrSMlO,、HfSiAl〇x、HfSiAlON、ZrSiAlON或其一摻合 物。 31.如請求項24之方法,進一步包含: (I) 藉由以下來執行複數個記憶體單元之一第一讀取: (a) 在該等記憶體單元之該第一導體與該第二導體 之間施加一第一讀取電壓,及 (b) 在施加該第一讀取電壓期間感知一第一讀取電 流,其中該第一讀取電流對應於儲存於該等記憶體 單元中之一第一資料位元; (II) 藉由以下來執行複數個記憶體單元之一第二讀取: (a) 在該等δ己憶體單元之該第一導體與該第二導體 之間施加一第二讀取電壓,及 (b) 在施加該第二讀取電壓期間感知一第二讀取電 流,其中该第二讀取電流對應於儲存於該等記憶體 134978.doc 200935428 單元中之一第二資料位元。 32.如請求項31之方法,其中該第二讀取電壓係基於該等記 憶體單元中之至少一些記憶體單元的第一讀取結果而判 定。 33·如請求項31之方法,其中,在施加該第二讀取電壓期 間’ e亥複數個記憶體單元中沒有一個單元改變狀態。 ❹ 34.如請求項32之方法,其中當該第一讀取電流小於該複數 個記憶體單元之該第一讀取中所使用一參考讀取電流位 準時’該第·一讀取電壓小於該第一讀取電壓。 3 5.如請求項24之方法,其中每一記憶體單元進一步包含一 第二介電抗炼絲層,且進一步包含: 在第三複數個記憶體單元之該第一導體與該第二導體 之間施加一第三程式化脈衝,其中,在施加該第三程式 化脈衝後,該第三複數個記憶體單元之的該第一介電抗 • (1)藉由以下來執行該讀取複數個記憶體單元之—第一 .讀取: (a) 在該讀取複數個記憶體單元之該第一導體與該 第二導體之間施加一第一讀取電壓,及 (b) 在施加該第一讀取電壓期間感知一第一讀取電 流’其中該第一讀取電流對應於儲存於該讀取複數 熔絲層、該第二介電抗熔絲層及該第三介電抗熔絲層全 部都被擊穿》 3 6.如請求項35之方法,進一步包含藉由以下來讀取讀取複 數個記憶體單元: I34978.doc -6 - 200935428 個記憶體單元中之一第一資料位元;及 ()藉由以下來執行該讀取複數個記憶體單元之二 讀取: (a)在該讀取複數個記憶體單元之該第一導體與該 —導體之間施加一第二讀取電壓,及 (:)在施加該第二讀取電壓期間感知一第二讀取電 ❹ :’其中該第二讀取電流對應於儲存於該讀取複數 個記憶體單元中之一第二資料位元 37.=们6之方法’其中該第二讀取電®係基於該等讀 記憶料元的第-讀取 、链禾而判定。 38·如請求項24之方法,其中每一 "己隐體單兀之該二極體包 含多晶半導體材料。 39. 如請求項38之方法,其中 — °己隐體早兀之該二極體為 一垂直定向之p-i-n二極體。 40. 如請求項38之方法,其中該 甲落寻圮憶體單元形成於一基板 上方’該基板包含單晶秒。 41. 如請求項24之方法,其中兮笙 .^ 这第一介電抗熔絲層係藉由原 子層沈積而沈積。 42. -種用於程式化-記憶體陣列中之記憶體單㈣方法, 其中一第一記憶體單元、—第二記憶體單元及-第三記 憶體單元各自包含··-二極體;—第一介電抗熔絲層·, 及一第二介電抗熔絲層,每-記憶體單元之該二極體、 β第-介電H綠層及該第二介電抗熔絲層經串聯配置 134978.doc 200935428 於每一記憶體單元之一第一導體與一第二導體之間,其 中該方法包含: 在該第二記憶體單元之該第一導體與該第二導體之間 施加一第一程式化脈衝; 在該第三記憶體單元之該第一導體與該第二導體之間 施加一第二程式化脈衝;
    ❹ 其中,在施加該第一程式化脈衝及該第二程式化脈衝 後’該第一記憶體單元處於一第一資料狀態,該第二記 憶體單元處於一第二資料狀態,且該第三記憶體單元處 於一第三資料狀態, 其中該第一資料狀態與該第二資料狀態不同,且該第 三資料狀態與該第一資料狀態或該第二資料狀態不同。 43. 如請求項42之方法’其中在該第一記憶體單元之該第一 導體與該第一導體之間未施加程式化脈衝。 44. 如凊求項42之方法,其中每一記憶體單元之該二極體為 一 p-i-n二極體。 45. 如請求項私之方法,其中每一記憶體單元之該二極體包 含多晶或單晶半導體材料。 46·如請求項45之方法,其中該多晶半導體材料切、錯或 47. 如請求項42之方 抗熔絲層比每一 48. 如請求項47之方 抗炼絲層比每一 法,其中每一記憶體單元之該第一介電 記憶體單元之該第二介電抗熔絲層厚。 法,其中每一記憶體單元之該第一介電 記憶體單元之該第二介電抗熔絲層厚至 134978.doc 200935428 少十埃。 49. 如請求項48之方法,其中备一咋樁轳 母a己憶體単兀之該第一介電 抗熔絲層在約30埃與約8〇埃厚之間。 50. 如請求項49之方法’其中每一記憶體單元之該第二介電 抗熔絲層在約1 〇埃與約40埃厚之間。 51. 如請求項42之方法,其中每一記憶體單元之該第一介電 抗熔絲層包含一第一介電材料,且每—記憶體單元之該 第二介電抗熔絲層包含一第二介電材料,其中該第一介 電材料具有一低於該第二介電材料之介電常數。 52. 如請求項42之方法,其中該第一介電抗熔絲層或該第二 介電抗熔絲層包含 Si〇2、SiNx、Hf()2、A1203、、 Ti〇2、La2〇3、Ta2〇5、Ru〇2、ZrSi〇x、A1Si〇x HfSiOx、HfA10x、HfSiON、ZrSiA10x、HfSiAl〇x、 HfSiAlON、ZrSiAlON或其一摻合物。
    53. 如請求項42之方法,其中一導電層經安置於該第一介電 抗熔絲層與該第二介電抗熔絲層之間。 54. —種用以形成一非揮發性記憶體單元之方法,該方法包 含: 在一基板上方形成一軌條狀底部導體; 在該底部導體上方形成一執條狀頂部導體; 形成一垂直定向之二極體; 形成一第一介電抗炼絲層;及 形成一第二介電抗熔絲層, 其中該二極體、該第一介電抗熔絲層及該第二介電抗 134978.doc •9- 200935428 ’溶絲層係電串聯且安置於該底部導體與該頂部導體 間。 55. 56. 57. 58. © 59. 60. 61. ❹ 62. 月求項54之方法’進一步包含形成一安置於該第一介 電抗炫絲層與該第二介電抗熔絲層之間的第一導電層。 如請求項54之方法,其中該二極體為一 ρ·ί_η二極體。 如請求項56之方法,其中該二極體係呈一枉之形狀。 如請求項54之方法,其中該形成該第一介電抗熔絲層之 步驟包含藉由原子層沈積來沈積該介電抗熔絲層。 如睛求項54之方法,其中該第一介電抗熔絲層包含 Sl〇2、SiNx、Hf02、Α12〇3、Zr02、Ti02、La203、 Ta2Os、Ru〇2、zrSi〇x、AlSiOx、HfSiOx、HfA10x、 HfSiON、ZrSiA10x、HfSiA10x、HfSiAlON、ZrSiAlON 或其一摻合物。 如請求項48之方法,其中該基板包含單晶矽。 一種用於讀取一非揮發性記憶體陣列之一記憶體單元的 方法’該記憶體單元具有與一二極體串聯之至少兩個抗 炼絲層及一在該等抗熔絲層之間的導電層,其中該記憶 體單元處於至少三個電阻狀態中之一者,該方法包含: 在該記憶體單元上外加一讀取電壓,以便產生一經過 該冗憶體單元之讀取電流,及 基於該讀取電流,偵測該記憶體單元處於該至少三個 電阻狀態中之哪一者。 如請求項61之方法,其中該至少三個電阻狀態包含: 一最高電阻狀態; 134978.doc 200935428 一第一程式化之電阻狀態,其具有一低於該最高電阻 狀態之電阻,且係藉由在該記憶體單元上施加一第一程 式化脈衝而產生;及 一第二程式化之電阻狀態,其具有一低於該第一程式 化之狀態的電阻。 63. 如請求項62之方法’其中該第二程式化之電阻狀態係藉 由在該記憶體單元上施加程式化脈衝之一序列而產生, 該序列至少包括該第一程式化脈衝及一第二程式化脈 衝。 64. 如請求項62之方法,其中該第二程式化之電阻狀態係藉 由在該記憶體單元上施加一替代該第一程式化脈衝的第 二程式化脈衝而產生,其中該第二程式化脈衝不同於該 第一程式化脈衝。 65. 如請求項62之方法,其中該記憶體單元處於至少四個電 阻狀態中之一者。 ◎ 66.如請求項65之方法’其中該第四電阻狀態係藉由在該記 憶體單元上施加程式化脈衝之一序列而產生,該序列至 少包括該第一程式化脈衝、該第二程式化脈衝及一第三 程式化脈衝。 67. 如請求項65之方法,其中該第四電阻狀態係藉由在該記 憶體單元上施加一替代該第一程式化脈衝及該第二程式 化脈衝的第三程式化脈衝而產生,其中該第三程式化脈 衝不同於該第一程式化脈衝及該第二程式化脈衝。 68, 如請求項61之方法,進一步包含: 134978.doc -11 - 200935428 在該記憶體單元上施加該讀取電壓之前,於該記,隐體 單元上施加一預讀取電壓; 相對於一參考電流,偵測經過該記憶體單元之預讀取 電流;及 基於該偵測到之預讀取電流,選擇該讀取電壓之— 壓值。 69.如請求項68之方法,進一步包含在沒有抗熔絲層被擊穿 時’採用一大於該預讀取電壓之讀取電壓。 © 7〇.如請求項68之方法,進一步包含在至少兩個抗熔絲層被 擊穿時’採用一小於該預讀取電壓之讀取電壓。 71 _ —種用以程式化一記憶體陣列中之記憶體單元的方法, 母一 3己憶體單元包含一二極體、一第一介電抗熔絲層及 第一介電抗炫絲層,其中每一記憶體單元之該二極 體、該第一介電抗熔絲層及該第二介電抗熔絲層經串聯 配置於該記憶體單元之一第一導體與一第二導體之間, 該方法包含: ❹ 判定該記憶體陣列之一第一記憶體單元之一所要記憶 體狀態;及 , 若該第一記憶體單元之該所要記憶體狀態為一第一記 憶體狀態’則在該第一記憶體單元之該第一導體與該第 二導體之間施加一第一程式化脈衝,其中,在施加該第 一程式化脈衝後,該第一記憶體單元之該第一介電抗熔 絲層被擊穿’但該第一記憶體單元之該第二介電抗熔絲 層未被擊穿。 134978.doc -12· 200935428 72. 如請求項71之方法,進一步包含,若該第一記憶體單元 之該所要記憶體狀態為一第二記憶體狀態,則在該第一 記憶體單元之該第一導體與該第二導體之間施加一第二 程式化脈衝’其中,在施加該第二程式化脈衝後,該第 一記憶體單元之該第一介電抗熔絲層及該第二介電抗熔 絲層皆被擊穿。 73. 如請求項71之方法,其中每一記憶體單元之該第一介電 抗熔絲層比每一記憶體單元之該第二介電抗熔絲層厚。 〇 74.如請求項71之方法,其中每一記憶體單元之該第一介電 抗溶絲層包含一第一介電材料,且每一記憶體單元之該 第二介電抗熔絲層包含一第二介電材料,其中該第一介 電材料具有一高於該第二介電材料之介電常數。 75.如請求項71之方法,其中每一記憶體單元之該第一介電 抗熔絲層或該第二介電抗熔絲層包含Si〇2、siNx、 Hf02、Al2〇3、Zr02、Ti02、La203、Ta205、Ru02、 ❹ ZrSiOx、AlSiOx、HfSiOx、HfA10x、HfSiON、 ZrSiAl〇x、HfSiA10x、HfSiAlON、ZrSiAlON或其一摻合 物0 • 76.如請求項35之方法,進一步包含: 在第四複數個記憶體單元之該第一導體與該第二導體 之間施加一第四程式化脈衝,其中,在施加該第四程式 化脈衝後’該等抗熔絲中之兩者被擊穿而該等抗熔絲中 之一者保持完好。 77.如請求項24之方法,其中該等抗熔絲中之至少一者係藉 134978.doc -13· 200935428 由沈積一材料層及自該材料層生長該抗熔絲而形成。 78. -種整體地形成於—基板上方之—積體電路的第一記憶 體級,該第一記憶體級包含: 複數個大體上平行、大體上共面之底部導體; 在該等底部導體上方之複數個大體上平行、大體上共 面之頂部導體; 複數個垂直定向之二極體; ❹ ❹ 複數個第一介電抗熔絲層; 複數個第二介電抗熔絲層;及 複數個記憶體單元,其中每一記憶體單元包含安置於 ^電_聯配置於該等底料體巾之—者與料頂部導體 之者之間的該等二極體中之—去 _ 熔絲層中之一者及者、該等第一介電抗 ^ 者及該等第二介電抗熔絲層中之一者。 79::!:78之第一記憶體級’其十每-記憶體單元之該 8。·如請:項與該第二介電抗熔絲層接觸。 -記憶體單…第己憶其中-導電層經安置於每 之該第二介電抗抗㈣層與每-記憶… 其中該第一介電抗熔絲層 其中該第一介電抗熔絲層 其中該第一介電抗熔絲層 81·如請求項78之第-記憶體級 比該第二介電抗熔絲層厚。 82. 如請求項81之第-記憶體級 之厚度小於約80埃。 83. 如請求項82之第-記憶體級 之厚度在約30與約80埃之間。 134978.doc •14· 200935428 84·如請求項82之第一 之厚度為至少5埃/、體級,其中該第二介電抗熔絲層 85. 如請求項84之第— ^ m . ^ D偬體級,其中該第二介電抗熔絲層 之厚度在約10埃與約4〇埃之間。 86. 如請求項85之第一 之& _ 11憶體級,其中該第一介電抗熔絲層 埃與約50埃之間,且其中該第二介 絲層之厚度在約1〇埃與約3〇埃之間。 87. 如請求項78之篦一 * Ο ❿ 勺八— 6己憶體級,其中該第一介電抗熔絲層 帛彳電材料且該第二介電抗熔絲層包含一第二 介電材料,其中兮笛 . 第一介電材料具有一低於該第二介電 材料之介電常數。 88·如請求項87之第—記憶體級,其中該第-介電材料為二 氧化珍。 /月长項78之第一記憶體級,其中該第一介電抗熔絲層 或°亥第一介電抗熔絲層包含Si02、SiNx、Hf02、Al2〇3、 ΖγΟτ ' Τϊπ τ 、La2〇3、Ta205、Ru〇2、Zrsi〇x、AlSiOx、 HfSl〇x、HfA1〇x、HfSiON、ZrSiA10x、HfSiA10x、 HfSiAl〇N、ZrSUi〇N或其一摻合物。 9如咕求項78之第一記憶體級,其中該等二極體中之每一 者包含多晶半導體材料。 91. 如凊求項9〇之第一記憶體級,其中該多晶半導體材料與 欽石夕化物、鈦矽化物-鍺化物、鈷矽化物或鈷-矽化物錯 化物接觸。 92. 如請求項78之第一記憶體級,其中每一記憶體單元之該 134978.doc -15- 200935428 第一介電抗熔絲層及該第二介電抗熔絲層兩者經安置於 該二極體與該頂部導體之間或該二極體與該記於 之底部導體之間。 义 93、 如請求項78之第一記憶體單元’其中每-記憶體單元之 該垂直定向之二極體為—p_i_n二極體。 94. =請求項78之第一記憶體單元,其中每—記憶體單元進 :^含-安置於該等底部導體中之每—者與該等頂部 ❹
    中之母一者之間的第三介電抗熔絲層,其中該第_ 介電抗熔絲層不與該第一介電抗熔絲層或該第二:: 熔絲層接觸。 ^ 95·如請求項94之第一記憶體單元,其中一第一導電層經安 置於該第—介電抗熔絲層與該第三介電抗熔絲層之間, 且其中-第二導電層經安置於該第三介電抗熔絲層與該 第二介電抗熔絲層之間。 96.=凊^項94之第一記憶體單元,其中該第三介電抗溶絲 曰之厚度小於該第一介電抗熔絲層之一厚度,且大於 第二介電抗熔絲層之一厚度。 、 97 t : ί項94之第一記憶體單元,其中該第-介電抗熔絲 層包含_ & X Λ , 第一介電材料,該第二介電抗熔絲層包含一第 且該第二介電抗熔絲層包含-第三介電材 二^中垓第一介電材料具有一低於該第三介電材料之 ”電*數’且該第三介電材料具有—低於該第二介電材 料之介電常數。 9 8,如請求7 0 & 一圮憶體級,其中一第二記憶體級整體 134978.doc -16 -
    200935428 地形成於該第一記憶體級上方。 99. 如請求項78之第一記憶體級,其中該基板包含單晶矽。 100. —種單石三維記憶體陣列,其包含: 1) 一整體地形成於一基板上方之第一記憶體級,該第 一記憶體級包含: a) 複數個大體上平行、大體上共面之底部導體; b) 在該等底部導體上方之複數個大體上平行、大體 上共面之頂部導體; c)複數個垂直定向之二極體; 句複數個第一介電抗炫絲層; e) 複數個第二介電抗熔絲層;及 f) 複數個記憶體單元,其中每一記憶體單元包含安 置於且電串聯配置於該等底部導體中之—者與該等 頂部導體中之一者之間的該等二極體中之一者、該 等第一介電抗熔絲層中夕— 〒之者及該專第二抗熔絲層 其中每记憶體單元之該第一介電抗熔 絲層不與該第二介電抗溶絲層接觸;及 η)整體地形成於該第一印 ”己隐體級上方之一第二記憶體 級。 101.如請求項100之單石三 半晶碎。 102. 如請求項100之單石三 向之二極體包含多晶半導體材料 103. 如請求項100之單石 維"己憶體陣列,其中該基板包含 列,其中該等垂直定 維記憶陣列,其中該等垂直定 向 134978.doc •17· 200935428 之二極體為p-i-n二極體。 1〇4·如請求項100之單石三維記憶陣列,其中該第一介電抗 熔絲層比該第二介電抗熔絲層厚。 105·如請求項100之單石三維記憶陣列,其中該第一介電抗 熔絲層包含-第—介電材料,且該第二介電抗熔絲層包 含-第二介電材科,其中第一介電材料具有一低於該第 二介電材料之介電常數。 106. —種非揮發性記憶體單元,其包含: ® —底部導體; 一在該底部導體上方之頂部導體; 一垂直定向之二極體; 一第—介電抗熔絲層;及 一第二介電抗熔絲層; 該二極體、該第一介電抗熔絲層及該第二介電抗熔綵 層經安置於且電串聯配置於該底部導體與該頂部導體 間。 107_如請求項1〇6之記憶體單元,其中該第一介電抗熔絲層 及該第二介電抗熔絲層並不緊緊接觸。 108. 如請求項1〇6之記憶體單元,其中一第一導電層經安置 於該第一介電抗熔絲層與該第二介電抗熔絲層之間。 109. 如請求項1〇6之記憶體單元,其中該二極體為一卜in二 極體。 一 110. 如請求項106之記憶體單元,其中該第一介電抗熔絲層 比該第二介電抗熔絲層厚。 134978.doc 200935428 111. 如請求項11〇之記憶體單元,其中該第一介電抗熔絲層 及該第二介電抗熔絲層包含相同介電材料。 112. 如請求項111之記憶體單元,其中該介電材料為Si〇2、 SlNx、Hf〇2、Al2〇3、Zr〇2、Ti〇2、La2〇3、Ta2〇5、 Ru〇2、ZrSiOx、AlSi〇x、HfSiOx、HfA10x、HfSiON、 ZrSiAl〇x、HfSiA1〇x、HfSiAlON、ZrSiAlON或其一摻合 物。 113. 如凊求項112之記憶體單元,其中該介電材料為Hf〇2。 〇 114.如請求項1〇6之記憶體單元,其中該第一介電抗熔絲層 包含一第一介電材料,且該第二介電抗溶絲層包含一第 二介電材料,其中該第一介電材料具有一低於該第二介 電材料之介電常數。 115.如請求項114之記憶體單元,其中該第一介電材料或該 第二介電材料為 Si02、SiNx、Hf02、Al2〇3、Zr〇2、 Ti02、La203、Ta2〇5、ru〇2、ZrSiOx、AlSi〇x、 ❹ HfSiOx、HfA10x、HfSiON、ZrSiA10x、HfSiAl〇x、 HfSiAlON、ZrSiAlON或其一摻合物。 134978.doc •19-
TW097137471A 2007-09-28 2008-09-26 Multiple antifuse memory cells and methods to form, program, and sense the same TW200935428A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/864,870 US20090086521A1 (en) 2007-09-28 2007-09-28 Multiple antifuse memory cells and methods to form, program, and sense the same

Publications (1)

Publication Number Publication Date
TW200935428A true TW200935428A (en) 2009-08-16

Family

ID=40508090

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097137471A TW200935428A (en) 2007-09-28 2008-09-26 Multiple antifuse memory cells and methods to form, program, and sense the same

Country Status (7)

Country Link
US (1) US20090086521A1 (zh)
EP (1) EP2203919A4 (zh)
JP (1) JP2010541252A (zh)
KR (1) KR20100080899A (zh)
CN (1) CN101878508A (zh)
TW (1) TW200935428A (zh)
WO (1) WO2009042913A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI704557B (zh) * 2019-12-24 2020-09-11 大陸商珠海南北極科技有限公司 單次可程式化位元之形成方法

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8349663B2 (en) * 2007-09-28 2013-01-08 Sandisk 3D Llc Vertical diode based memory cells having a lowered programming voltage and methods of forming the same
US7706169B2 (en) * 2007-12-27 2010-04-27 Sandisk 3D Llc Large capacity one-time programmable memory cell using metal oxides
US8526254B2 (en) * 2008-04-03 2013-09-03 Sidense Corp. Test cells for an unprogrammed OTP memory array
US7961494B2 (en) 2008-04-11 2011-06-14 Sandisk 3D Llc Non-volatile multi-level re-writable memory cell incorporating a diode in series with multiple resistors and method for writing same
US8149607B2 (en) * 2009-12-21 2012-04-03 Sandisk 3D Llc Rewritable memory device with multi-level, write-once memory cells
US8848430B2 (en) * 2010-02-23 2014-09-30 Sandisk 3D Llc Step soft program for reversible resistivity-switching elements
US8385102B2 (en) 2010-05-11 2013-02-26 Sandisk 3D Llc Alternating bipolar forming voltage for resistivity-switching elements
US8693233B2 (en) 2010-06-18 2014-04-08 Sandisk 3D Llc Re-writable resistance-switching memory with balanced series stack
CN102117823B (zh) * 2010-11-04 2013-02-13 中国科学院上海微系统与信息技术研究所 电阻转换存储纳米结构及其自对准制造方法
US8817524B2 (en) * 2011-07-29 2014-08-26 Intermolecular, Inc. Resistive random access memory cells having metal alloy current limiting layers
US8866121B2 (en) 2011-07-29 2014-10-21 Sandisk 3D Llc Current-limiting layer and a current-reducing layer in a memory device
US20130056798A1 (en) * 2011-09-01 2013-03-07 Chengdu Haicun Ip Technology Llc Three-Dimensional Printed Memory
US20150318475A1 (en) * 2011-09-01 2015-11-05 Guobiao Zhang Imprinted Memory
US8659001B2 (en) 2011-09-01 2014-02-25 Sandisk 3D Llc Defect gradient to boost nonvolatile memory performance
US8879299B2 (en) * 2011-10-17 2014-11-04 Sandisk 3D Llc Non-volatile memory cell containing an in-cell resistor
US8637413B2 (en) 2011-12-02 2014-01-28 Sandisk 3D Llc Nonvolatile resistive memory element with a passivated switching layer
US8698119B2 (en) 2012-01-19 2014-04-15 Sandisk 3D Llc Nonvolatile memory device using a tunnel oxide as a current limiter element
US8686386B2 (en) 2012-02-17 2014-04-01 Sandisk 3D Llc Nonvolatile memory device using a varistor as a current limiter element
KR101935608B1 (ko) 2012-04-02 2019-01-04 서울대학교산학협력단 가변 저항체 및 이를 이용한 전자 소자들
US9842802B2 (en) * 2012-06-29 2017-12-12 Qualcomm Incorporated Integrated circuit device featuring an antifuse and method of making same
US9502424B2 (en) * 2012-06-29 2016-11-22 Qualcomm Incorporated Integrated circuit device featuring an antifuse and method of making same
US20140241031A1 (en) * 2013-02-28 2014-08-28 Sandisk 3D Llc Dielectric-based memory cells having multi-level one-time programmable and bi-level rewriteable operating modes and methods of forming the same
CN103472387B (zh) * 2013-09-04 2015-11-25 北京控制工程研究所 一种适用于反熔丝型fpga的通用在线测试系统及测试方法
US20150207071A1 (en) * 2014-01-22 2015-07-23 Kabushiki Kaisha Toshiba Resistive random access memory device and manufacturing method of resistive element film
GB2541961B (en) * 2015-09-01 2019-05-15 Lattice Semiconductor Corp Multi-time programmable non-volatile memory cell
CN105427888A (zh) * 2015-11-02 2016-03-23 创飞有限公司 反熔丝型一次可编程存储器的编程方法及编程设备
CN108701486B (zh) * 2016-01-08 2022-03-11 美商新思科技有限公司 使用反熔丝存储器阵列的puf值生成
US9923139B2 (en) * 2016-03-11 2018-03-20 Micron Technology, Inc. Conductive hard mask for memory device formation
TWI610476B (zh) * 2017-03-16 2018-01-01 華邦電子股份有限公司 電阻式隨機存取記憶體結構及其形成方法
CN108387759B (zh) * 2018-01-15 2020-10-16 北京时代民芯科技有限公司 一种通用1553b总线电路反熔丝调整夹具
JP2022510428A (ja) 2018-12-05 2022-01-26 ラム リサーチ コーポレーション ボイドフリーの低応力充填
US11335636B2 (en) * 2019-10-29 2022-05-17 Hefei Reliance Memory Limited Gradual breakdown memory cell having multiple different dielectrics
US20230008998A1 (en) * 2021-07-09 2023-01-12 Taiwan Semiconductor Manufacturing Co., Ltd. Three-Dimensional Memory Device and Method

Family Cites Families (86)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5311039A (en) * 1990-04-24 1994-05-10 Seiko Epson Corporation PROM and ROM memory cells
US5475253A (en) * 1992-08-21 1995-12-12 Xilinx, Inc. Antifuse structure with increased breakdown at edges
WO1994005041A1 (en) * 1992-08-21 1994-03-03 Xilinx, Inc. Antifuse structure and method for forming
US5818749A (en) * 1993-08-20 1998-10-06 Micron Technology, Inc. Integrated circuit memory device
US5379250A (en) * 1993-08-20 1995-01-03 Micron Semiconductor, Inc. Zener programmable read only memory
US7052941B2 (en) * 2003-06-24 2006-05-30 Sang-Yun Lee Method for making a three-dimensional integrated circuit structure
US5915167A (en) * 1997-04-04 1999-06-22 Elm Technology Corporation Three dimensional structure memory
US6369421B1 (en) * 1998-06-29 2002-04-09 Advanced Micro Devices, Inc. EEPROM having stacked dielectric to increase programming speed
US6034882A (en) * 1998-11-16 2000-03-07 Matrix Semiconductor, Inc. Vertically stacked field programmable nonvolatile memory and method of fabrication
US6351406B1 (en) * 1998-11-16 2002-02-26 Matrix Semiconductor, Inc. Vertically stacked field programmable nonvolatile memory and method of fabrication
US6750500B1 (en) * 1999-01-05 2004-06-15 Micron Technology, Inc. Capacitor electrode for integrating high K materials
US6100120A (en) * 1999-05-11 2000-08-08 Advanced Micro Devices, Inc. Method of locally forming a high-k dielectric gate insulator
JP4491870B2 (ja) * 1999-10-27 2010-06-30 ソニー株式会社 不揮発性メモリの駆動方法
US6492241B1 (en) * 2000-04-10 2002-12-10 Micron Technology, Inc. Integrated capacitors fabricated with conductive metal oxides
US6631085B2 (en) * 2000-04-28 2003-10-07 Matrix Semiconductor, Inc. Three-dimensional memory array incorporating serial chain diode stack
US8575719B2 (en) * 2000-04-28 2013-11-05 Sandisk 3D Llc Silicon nitride antifuse for use in diode-antifuse memory arrays
US6420215B1 (en) * 2000-04-28 2002-07-16 Matrix Semiconductor, Inc. Three-dimensional memory array and method of fabrication
US6455424B1 (en) * 2000-08-07 2002-09-24 Micron Technology, Inc. Selective cap layers over recessed polysilicon plugs
US6515888B2 (en) * 2000-08-14 2003-02-04 Matrix Semiconductor, Inc. Low cost three-dimensional memory array
US6376787B1 (en) * 2000-08-24 2002-04-23 Texas Instruments Incorporated Microelectromechanical switch with fixed metal electrode/dielectric interface with a protective cap layer
US6475874B2 (en) * 2000-12-07 2002-11-05 Advanced Micro Devices, Inc. Damascene NiSi metal gate high-k transistor
US6342414B1 (en) * 2000-12-12 2002-01-29 Advanced Micro Devices, Inc. Damascene NiSi metal gate high-k transistor
US6529038B2 (en) * 2000-12-13 2003-03-04 Actel Corporation Antifuse programming method
US6486065B2 (en) * 2000-12-22 2002-11-26 Matrix Semiconductor, Inc. Method of forming nonvolatile memory device utilizing a hard mask
US6664639B2 (en) * 2000-12-22 2003-12-16 Matrix Semiconductor, Inc. Contact and via structure and method of fabrication
US6306715B1 (en) * 2001-01-08 2001-10-23 Chartered Semiconductor Manufacturing Ltd. Method to form smaller channel with CMOS device by isotropic etching of the gate materials
US6495437B1 (en) * 2001-02-09 2002-12-17 Advanced Micro Devices, Inc. Low temperature process to locally form high-k gate dielectrics
US6551885B1 (en) * 2001-02-09 2003-04-22 Advanced Micro Devices, Inc. Low temperature process for a thin film transistor
US6403434B1 (en) * 2001-02-09 2002-06-11 Advanced Micro Devices, Inc. Process for manufacturing MOS transistors having elevated source and drain regions and a high-k gate dielectric
US6574145B2 (en) * 2001-03-21 2003-06-03 Matrix Semiconductor, Inc. Memory device and method for sensing while programming a non-volatile memory cell
US6552409B2 (en) * 2001-06-05 2003-04-22 Hewlett-Packard Development Company, Lp Techniques for addressing cross-point diode memory arrays
US6587394B2 (en) * 2001-07-24 2003-07-01 Hewlett-Packard Development Company, L.P. Programmable address logic for solid state diode-based memory
US6704235B2 (en) * 2001-07-30 2004-03-09 Matrix Semiconductor, Inc. Anti-fuse memory cell with asymmetric breakdown voltage
US6525953B1 (en) * 2001-08-13 2003-02-25 Matrix Semiconductor, Inc. Vertically-stacked, field-programmable, nonvolatile memory and method of fabrication
US7012297B2 (en) * 2001-08-30 2006-03-14 Micron Technology, Inc. Scalable flash/NV structures and devices with extended endurance
JP4599059B2 (ja) * 2001-09-18 2010-12-15 キロパス テクノロジー インコーポレイテッド 超薄膜誘電体のブレークダウン現象を利用した半導体メモリセルセル及びメモリアレイ
US6580144B2 (en) * 2001-09-28 2003-06-17 Hewlett-Packard Development Company, L.P. One time programmable fuse/anti-fuse combination based memory cell
US6559014B1 (en) * 2001-10-15 2003-05-06 Advanced Micro Devices, Inc. Preparation of composite high-K / standard-K dielectrics for semiconductor devices
US6456524B1 (en) * 2001-10-31 2002-09-24 Hewlett-Packard Company Hybrid resistive cross point memory cell arrays and methods of making the same
US6549447B1 (en) * 2001-10-31 2003-04-15 Peter Fricke Memory cell structure
US6879525B2 (en) * 2001-10-31 2005-04-12 Hewlett-Packard Development Company, L.P. Feedback write method for programmable memory
US6483734B1 (en) * 2001-11-26 2002-11-19 Hewlett Packard Company Memory device having memory cells capable of four states
US6514808B1 (en) * 2001-11-30 2003-02-04 Motorola, Inc. Transistor having a high K dielectric and short gate length and method therefor
US7038248B2 (en) * 2002-02-15 2006-05-02 Sandisk Corporation Diverse band gap energy level semiconductor device
US6586349B1 (en) * 2002-02-21 2003-07-01 Advanced Micro Devices, Inc. Integrated process for fabrication of graded composite dielectric material layers for semiconductor devices
US6451641B1 (en) * 2002-02-27 2002-09-17 Advanced Micro Devices, Inc. Non-reducing process for deposition of polysilicon gate electrode over high-K gate dielectric material
US6937528B2 (en) * 2002-03-05 2005-08-30 Micron Technology, Inc. Variable resistance memory and method for sensing same
US20040108573A1 (en) * 2002-03-13 2004-06-10 Matrix Semiconductor, Inc. Use in semiconductor devices of dielectric antifuses grown on silicide
US6451647B1 (en) * 2002-03-18 2002-09-17 Advanced Micro Devices, Inc. Integrated plasma etch of gate and gate dielectric and low power plasma post gate etch removal of high-K residual
US6661691B2 (en) * 2002-04-02 2003-12-09 Hewlett-Packard Development Company, L.P. Interconnection structure and methods
US6861715B2 (en) * 2002-04-08 2005-03-01 Guobiao Zhang Electrically programmable three-dimensional memory
US6842369B2 (en) * 2002-05-07 2005-01-11 Hewlett-Packard Development Company, L.P. Intermesh memory device
US6617639B1 (en) * 2002-06-21 2003-09-09 Advanced Micro Devices, Inc. Use of high-K dielectric material for ONO and tunnel oxide to improve floating gate flash memory coupling
US7081377B2 (en) * 2002-06-27 2006-07-25 Sandisk 3D Llc Three-dimensional memory
US7285464B2 (en) * 2002-12-19 2007-10-23 Sandisk 3D Llc Nonvolatile memory cell comprising a reduced height vertical diode
US7800933B2 (en) * 2005-09-28 2010-09-21 Sandisk 3D Llc Method for using a memory cell comprising switchable semiconductor memory element with trimmable resistance
US6946719B2 (en) * 2003-12-03 2005-09-20 Matrix Semiconductor, Inc Semiconductor device including junction diode contacting contact-antifuse unit comprising silicide
US7176064B2 (en) * 2003-12-03 2007-02-13 Sandisk 3D Llc Memory cell comprising a semiconductor junction diode crystallized adjacent to a silicide
WO2004061851A2 (en) * 2002-12-19 2004-07-22 Matrix Semiconductor, Inc An improved method for making high-density nonvolatile memory
US8637366B2 (en) * 2002-12-19 2014-01-28 Sandisk 3D Llc Nonvolatile memory cell without a dielectric antifuse having high- and low-impedance states
US7767499B2 (en) * 2002-12-19 2010-08-03 Sandisk 3D Llc Method to form upward pointing p-i-n diodes having large and uniform current
US20050226067A1 (en) * 2002-12-19 2005-10-13 Matrix Semiconductor, Inc. Nonvolatile memory cell operating by increasing order in polycrystalline semiconductor material
US20060249753A1 (en) * 2005-05-09 2006-11-09 Matrix Semiconductor, Inc. High-density nonvolatile memory array fabricated at low temperature comprising semiconductor diodes
EP1609154B1 (en) * 2003-03-18 2013-12-25 Kabushiki Kaisha Toshiba Phase change memory device
US7606059B2 (en) * 2003-03-18 2009-10-20 Kabushiki Kaisha Toshiba Three-dimensional programmable resistance memory device with a read/write circuit stacked under a memory cell array
US6879505B2 (en) * 2003-03-31 2005-04-12 Matrix Semiconductor, Inc. Word line arrangement having multi-layer word line segments for three-dimensional memory array
WO2004090984A1 (en) * 2003-04-03 2004-10-21 Kabushiki Kaisha Toshiba Phase change memory device
US6690597B1 (en) * 2003-04-24 2004-02-10 Hewlett-Packard Development Company, L.P. Multi-bit PROM memory cell
US7291878B2 (en) * 2003-06-03 2007-11-06 Hitachi Global Storage Technologies Netherlands B.V. Ultra low-cost solid-state memory
US20050006719A1 (en) * 2003-06-24 2005-01-13 Erh-Kun Lai [three-dimensional memory structure and manufacturing method thereof]
US6937509B2 (en) * 2003-09-08 2005-08-30 Hewlett-Packard Development Company, L.P. Data storage device and method of forming the same
US7682920B2 (en) * 2003-12-03 2010-03-23 Sandisk 3D Llc Method for making a p-i-n diode crystallized adjacent to a silicide in series with a dielectric antifuse
US7172840B2 (en) * 2003-12-05 2007-02-06 Sandisk Corporation Photomask features with interior nonprinting window using alternating phase shifting
US6937507B2 (en) * 2003-12-05 2005-08-30 Silicon Storage Technology, Inc. Memory device and method of operating same
US6952038B2 (en) * 2003-12-08 2005-10-04 Macronix International Co., Ltd. 3D polysilicon ROM and method of fabrication thereof
US20050221200A1 (en) * 2004-04-01 2005-10-06 Matrix Semiconductor, Inc. Photomask features with chromeless nonprinting phase shifting window
US7410838B2 (en) * 2004-04-29 2008-08-12 Taiwan Semiconductor Manufacturing Co., Ltd. Fabrication methods for memory cells
US7405465B2 (en) * 2004-09-29 2008-07-29 Sandisk 3D Llc Deposited semiconductor structure to minimize n-type dopant diffusion and method of making
US7812404B2 (en) * 2005-05-09 2010-10-12 Sandisk 3D Llc Nonvolatile memory cell comprising a diode and a resistance-switching material
US20060273298A1 (en) * 2005-06-02 2006-12-07 Matrix Semiconductor, Inc. Rewriteable memory cell comprising a transistor and resistance-switching material in series
US7304888B2 (en) * 2005-07-01 2007-12-04 Sandisk 3D Llc Reverse-bias method for writing memory cells in a memory array
US7453755B2 (en) * 2005-07-01 2008-11-18 Sandisk 3D Llc Memory cell with high-K antifuse for reverse bias programming
US20070069241A1 (en) * 2005-07-01 2007-03-29 Matrix Semiconductor, Inc. Memory with high dielectric constant antifuses and method for using at low voltage
US7206214B2 (en) * 2005-08-05 2007-04-17 Freescale Semiconductor, Inc. One time programmable memory and method of operation
US7575984B2 (en) * 2006-05-31 2009-08-18 Sandisk 3D Llc Conductive hard mask to protect patterned features during trench etch
US8349663B2 (en) * 2007-09-28 2013-01-08 Sandisk 3D Llc Vertical diode based memory cells having a lowered programming voltage and methods of forming the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI704557B (zh) * 2019-12-24 2020-09-11 大陸商珠海南北極科技有限公司 單次可程式化位元之形成方法

Also Published As

Publication number Publication date
EP2203919A4 (en) 2010-08-11
WO2009042913A1 (en) 2009-04-02
US20090086521A1 (en) 2009-04-02
EP2203919A1 (en) 2010-07-07
JP2010541252A (ja) 2010-12-24
KR20100080899A (ko) 2010-07-13
CN101878508A (zh) 2010-11-03

Similar Documents

Publication Publication Date Title
TW200935428A (en) Multiple antifuse memory cells and methods to form, program, and sense the same
TWI309081B (en) Method for using a memory cell comprising switchable semiconductor memory element with trimmable resistance
US9343673B2 (en) Method for forming metal oxides and silicides in a memory device
TWI309083B (en) Memory cell comprising switchable semiconductor memory element with trimmable resistance
TWI441263B (zh) 具有大且均勻之電流的上指p-i-n二極體的大型陣列及其形成方法
TW200805629A (en) Nonvolatile memory cell comprising a resistivity-switching oxide or nitride and an antifuse
TWI323463B (en) Reversible resistivity-switching metal oxide or nitride layer with added metal
US7660181B2 (en) Method of making non-volatile memory cell with embedded antifuse
US9246085B1 (en) Shaping ReRAM conductive filaments by controlling grain-boundary density
US9246094B2 (en) Stacked bi-layer as the low power switchable RRAM
TW200931413A (en) Method of programming cross-point diode memory array
US8102694B2 (en) Nonvolatile memory device containing carbon or nitrogen doped diode
TW201232544A (en) Multi-level memory arrays with memory cells that employ bipolar storage elements and methods of forming the same
TW200939397A (en) Vertical diode based memory cells having a lowered programming voltage and methods of forming the same
TW201145634A (en) Bottom electrodes for use with metal oxide resistivity switching layers
TW201007765A (en) Multiple series passive element matrix cell for three-dimensional arrays
US9000407B2 (en) ReRAM materials stack for low-operating-power and high-density applications
US9368721B1 (en) Diamond like carbon (DLC) as a thermal sink in a selector stack for non-volatile memory application
TW200907960A (en) Programming methods to increase window for reverse write 3D cell
TW200913231A (en) Junction diode with reduced reverse current
JP2007311772A (ja) 金属/半導体/金属の積層構造を有する双方向ショットキーダイオード及びその形成方法
JP2007158325A (ja) 双方向ショットキーダイオードを備えるクロスポイント型抵抗メモリ装置
TW200917255A (en) High forward current diodes for reverse write 3D cell and method of making thereof
TW200908205A (en) 3D R/W cell with reduced reverse leakage and method of making thereof
TWI345783B (en) Nonvolatile memory cells, monolithic three dimensional memory arrays and methods for programming such memory arrays