SU972597A1 - Буферное запоминающее устройство - Google Patents

Буферное запоминающее устройство Download PDF

Info

Publication number
SU972597A1
SU972597A1 SU813293864A SU3293864A SU972597A1 SU 972597 A1 SU972597 A1 SU 972597A1 SU 813293864 A SU813293864 A SU 813293864A SU 3293864 A SU3293864 A SU 3293864A SU 972597 A1 SU972597 A1 SU 972597A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
registers
information
output
elements
Prior art date
Application number
SU813293864A
Other languages
English (en)
Inventor
Вера Ивановна Кобозева
Владимир Иванович Усков
Original Assignee
за вители
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by за вители filed Critical за вители
Priority to SU813293864A priority Critical patent/SU972597A1/ru
Application granted granted Critical
Publication of SU972597A1 publication Critical patent/SU972597A1/ru

Links

Landscapes

  • Storage Device Security (AREA)

Description

(54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Изобретение относитс  к вычислительной технике и может быть исполь зовано при построении устройств хра нени  дискретной информации. Известно буферное запоминающее устройство, содержащее регистры, бл ки управлени  перезаписью по числу регистров, узел поискастаршего HJ свобрдных регистров 1. /Недостаток устройства - большие затраты оборудовани . Наиболее близким по технической сущности к изобретению  вл етс  буферное запоминающее устройство, содержащее поразр дно соединенные регистры , каждый из которых состоит из информационных и маркерного разр дов , блоки управлени  перезаписью по числу регистров, формирователь строба, генератор случайных чисел и дешифратор 2. Недостаток устройства - большие затраты оборудовани , что св зано с наличием У каждого блока управлени  перезаписью дополнительных узлов, не предназначенных дл  хранени  информации обеспечивающих передвижени информации в регистрах - дешифратор генератора случайных чисел и формировател  строба. Целью изобретени   вл етс  упрощение устройства. Поставленна  цель достигаетс  тем, что буферное запоминающее устройство, содержащее последовательно соединенные регистры хранени , выходы первой группы каждого из которых подключены к информационным входам первой группы последующего регистра, выходы первой группы последнего регистра  вл ютс  информационными выходами устройства, вторые группы информационных входов регистров хранени  объединены, и  вл ютс  иформационными входами устройства, содержит элементы И, элементы ИЛИ, элементы НЕ и блоки сравнени , одни входы каждого из которых подключены к выходам второй группы соответствующего регистра хранени , другие входы блока сравнени  подключены к выходам второй группы последующего регистра хранени V выходы блоков сравнени  подключены к информационным входам третьей группы соответствующего регистра хранени , входы элементов ИЛИ подключены к выходам второй группы соответствующих регистров хранени , выходы элементов ИЛИ подключены к первым входам соответствующих элементов И и к входам соответствующих элементов НЕ, выход каждого из которых подключен к второму входу соответствующего элемента и и третьему входу последующего элемента И, выходы элементов И подключены к первым управл ющим входам соответст вующих регистров хранени , вторые управл ющие входы регистров хранени  подключены к выходам соответствующих элементов НЕ, второй управл  ющий вход последнего регистра хранени   вл етс  управл ющим входом устройства. На фиг.1 приведена функциональна схема буферного запоминающего устро ства; на фиг.2 - функциональные схе мы регистров хранени . Устройство (фиг.1) содержит регистры 1-3 хранени , элементы И 4-6 группы 7 и 8. элементов И, элемен-ты ИЛИ 9-11, элементы НЕ 12-14, группу 15 информационных входов, управл ющи вход 16, группу 17 информационных в ходов . Регистр 2 (3) хранени  (фиг.2) содержит элементы И 18-21, триггеры 22 и 23, Регистр 1 хранени  содержит элементы И 24-27, элементы ИЛИ 28 и 29, триггеры 30 и 31. В работе устройства можно выделить -два режима. В режиме А - происходит запись информации, поступающей на вход 15 в регистры, в режиме В - гащение регистра 1 после считывани  его содержимого . После гашени  регистра.1 сдвиг информации, записанный в регистрах 2 и 3 идет в направлении регистра 1, т.е. иэ регистра 2 в регистр 1, затем иэ регистра 3 в регистр 2.При работе устройства эти режимы выполн ютс  одновременно при условии, чт на вход 15 поступает иформаци , а с выхода 17 считываетс  содержимое регистра 1. В режиме А устройство работает следующим образом. В исходном состо нии содержимые всех регистров равны нулю. Дл  запи информации открыт только регистр 1, так как на входах элемента 4 - уров ни логической 1 с выхода элементов 12 и 1з, на входах которых - уровни логического О, так как регистры 1 и 2 не содержат информации О |ртальные регистры закрыты дл  эапи си информацииS на входе элемента 5 уровень О с выхода элемента 9, на входе элемента б - уровень О с выхода элемента 10. , Информационный код поступает на ВХОД 15 в импульсной форме. Запись кода со входа 15 в регистры осущест вл етс  по эаднему фронту импульса. После того как в регистр 1 будет записана информаци , на выходе элемента 9 по витс  уровень 1 ( свидетельствующий о ненулевом состо нии регистра), а на выходе элемента 12- уровень О . В результате элемент 4 будет заблокирован уровнем О, а элемент 6 разблокирован уровнем с выхода элемента 9. Ofin записи следующего информационного кода будет открыт только регистр 2. После записи информации в регистре 2 уровнем 1 с выхода элемента 10 будет разблокирован элемент б, а уровнем О с выхода элемента 13 заблокирован элемент 5. В результате дл  записи откроетс  регистрЗ, Таким образом, запись информации начинаетс  с регистра 1, а затем Последовательно заполн ютс  регистры |2 и 3. При этом в каждый момент времени дл  записи открыт только один из регистров. Дл  того, чтобы информаци  из последующего регистра не переписывалась в уже заполненный предыдущий регистр, что может привести к искажению информации , выход последующего регистра блокируетс  сигналом О с выхода элемента НЕ, соответствующего предыдущему регистру, например с выхода элемента 12 на соответствующий вход регистра 2. Выходы регистров, соединенные с соответствующими им элементами ИЛИ, не управл ютс , т.е. на элементы ИЛИ (9-11) информационный код поступает непосредственно с разр дов регистра. В режиме Б устройство работает следующим образом. Если, например, в регистрах 1-3 записана информаци , то при поступлении на вход 16 импульсного сигнала опроса, содержимое регистра 1 поступает на выход 17 (также в импульсной форме). Одновременно содержимое регистра 1, поступающее на выход 17, подаетс  на соответствующий вход регистра 1 и по заднему фронту импульсов кода производитс  гашение разр дов регистра 1, которые находились в состо нии 1. После того, как содержимое регистра 1 станет равно О, на выходе элемента 12 по витс  уровень 1, который разблокирует выход регистра 2 и его содержимое переписывае.тс  в регистр 1. В результате на выходе мента 12 по витс  уровень О, который блокирует выход регистра 2. Код с выхода регистра 1 поступает на вторые-входы элементов И группы 7, на первые входы элементов этой группы поступает код с выхода регистра 2.При совпадении этих кодов производитс  гашение регистра 2. В результате на выходе элемента 13 по витс  уровень 1, разблокирующий выход регистра
3. Содержимое регистра 3 переписываетс  в регистр 2, после чего производитс  ГсШ1ение регистра 3.
Таким образом, при считывании содержимого регистра 1 производитс  его гашение, а затем содержимые остальных регистров сдвигаютс  в сторону регистра 1,
При работе устройства режимы А и Б могут выполн тьс  одновременно. При отсутствии сдвига информации между регистрами в момент поступле-«и  новой информации, она записываетс  в очередной свободный регистр, как было описано выше. Бели же нова  информаци  поступает в момент сдвига содержимого регистров, то нова  информаци  будет записана в регистр, следующий за последним, содержащим информацию перед начатом сдвига, регистром .
Работа регистров хранени .не описываетс , поскольку их функционирование очевидно (фиг.1 и 2) .
Таким образом, предлагаемое устройство проще известного, так как не содержит блоков управлени  перезаписью и дополнительных блоков, управл ющих работой устройства.

Claims (1)

1.Авторское свидетельство СССР II 487422, кл, G 11 С 1/00, 1974,
2,Авторское свидетельство СССР W 640370, кл, G 11 С 19/00, 1977
(прототип).
SU813293864A 1981-05-29 1981-05-29 Буферное запоминающее устройство SU972597A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813293864A SU972597A1 (ru) 1981-05-29 1981-05-29 Буферное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813293864A SU972597A1 (ru) 1981-05-29 1981-05-29 Буферное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU972597A1 true SU972597A1 (ru) 1982-11-07

Family

ID=20960199

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813293864A SU972597A1 (ru) 1981-05-29 1981-05-29 Буферное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU972597A1 (ru)

Similar Documents

Publication Publication Date Title
SU972597A1 (ru) Буферное запоминающее устройство
GB971247A (ru)
US3471835A (en) Information storage devices using delay lines
SU450233A1 (ru) Запоминающее устройство
US5394364A (en) High-speed memory readout circuit using a single set of data buffers
SU763970A1 (ru) Буферное запоминающее устройство
SU459800A1 (ru) Запоминающее устройство
SU1624528A1 (ru) Сдвиговый регистр
SU1203595A1 (ru) Буферное запоминающее устройство
SU1124276A1 (ru) Устройство дл сопр жени
SU1010731A1 (ru) Счетное устройство,сохран ющее информацию при отключении питани
SU147034A1 (ru) Способ логического контрол правильности обращени к запоминающему устройству микропрограмм
SU1425653A1 (ru) Устройство ранжировани чисел
SU370717A1 (ru) Управляемый вероятностный преобразователь
SU1084896A1 (ru) Буферное запоминающее устройство
SU940287A1 (ru) Перестраиваемый селектор импульсных последовательностей
SU786741A1 (ru) Запоминающий элемент
SU1003145A1 (ru) Буферное запоминающее устройство
SU492042A1 (ru) Устройство согласовани потока сжатых приоритетных сообщений с каналом св зи
SU551702A1 (ru) Буферное запоминающее устройство
SU1564695A1 (ru) Буферное запоминающее устройство
SU1338020A1 (ru) Генератор М-последовательностей
SU251931A1 (ru) УСТРОЙСТВО дл ГЕНЕРАЦИИ ТРОИЧНОГО КОДА С ПОСТОЯННЫМ КОЛИЧЕСТВОМ «НУЛЕЙ»
SU1273929A1 (ru) Устройство управлени обращением к подпрограммам
SU1714684A1 (ru) Буферное запоминающее устройство