SU962943A1 - Микропрограммное устройство управлени - Google Patents

Микропрограммное устройство управлени Download PDF

Info

Publication number
SU962943A1
SU962943A1 SU813260483A SU3260483A SU962943A1 SU 962943 A1 SU962943 A1 SU 962943A1 SU 813260483 A SU813260483 A SU 813260483A SU 3260483 A SU3260483 A SU 3260483A SU 962943 A1 SU962943 A1 SU 962943A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
elements
register
Prior art date
Application number
SU813260483A
Other languages
English (en)
Inventor
Григорий Николаевич Тимонькин
Вячеслав Сергеевич Харченко
Николай Петрович Благодарный
Сергей Николаевич Ткаченко
Original Assignee
Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority to SU813260483A priority Critical patent/SU962943A1/ru
Application granted granted Critical
Publication of SU962943A1 publication Critical patent/SU962943A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(Б) МИКРОПРОГРАММНОЕ УСТРОЙСТВО УПРАВЛЕНИЯ
Изобретение относитс  к автоматггке и вычислительной технике и может быть использовано при проектировании устройств микропрограммного управлени  цифровых вычислительных машин.
Известно устройство микропрограммного управлени , которое содержит два запоминающих блока, два дешифратора , счетчик микрокоманд и счетчик адресов микрокоманд, буферный регистр и регистр адреса, генератор тактовых импульсов, два блока элементов И, два элемента задерики, элемент НЕ, четыре элемента И flj.
Недостатком указанного устройства  вл етс  низкое быстродействие, обусловленное необходимостью перехода к адресному каналу в точках ветвлени  независимо от значений провер емых логических условий. Указанное обсто тельство вызывает также больиую избыточность адресного запоминаккцего блока вследствие необходимости хранени  дополнительного числа адресных микрокоманд.
Наиболее близким к предлагаемому  вл етс  устройство микропрограммного управлени , содержащее два блока пам ти, два дешифратора, счетчик операционных микрокоманд и счетчик
адресов операционных микрокоманд, буферный регистр и регистр адреса , генератор тактовых импульсов, п ть элементов И, два элемента задержки , два элемента НЕ, один элег мент ИЛИ, два блока элементов И 2}.
Недостатками данного устройства  вл етс  низкое быстродействие, обусловленное необходимостью возврата
10 к бло1;су пам ти адресных микрокоманд при реализации части микропрограмм с ветвлени ми (при отрицательном исходе проверки логического услови ).
Цель изобретени  - повышение быст15 родействи  устройства микропрограммного управлени  за счет уменьшени  времени перехода от выполнени  одной линейной последовательности к выполнению другой.
20
Поставленна  цель достигаетс  тем, что в микропрограммное устройство управлени , содержащее блок пам ти операционных микрокоманд, блок пам ти адресных микрокоманд, два дешифра25 тора, счетчик операционных микрокоманд , счетчик адресов операционных микрокоманд, буферный регистр, регистр адреса, генератор тактовых импульсов , п ть элементов И, два .эле30 мента задержки, два элемента НЕ, элемент ИЛИ, два блока элементов И, при чем первый инверсный вход первого блока элементов И  вл етс  входом логических условий устройства, выход генератора тактовых импульсов соединен с первым входом первого элемента И и входом первого элемента задержки , выход которого соединен с первым входом второго элемента И и входом jвторого элемента задержки, выход коi торого соединен с первым входом третьего элемента И, выход которого сое динен с первым входом второго блока элементов И, второй вход соединен с выходом четвертого элемента И, вторыг/ входом второго элемента И и входом первого элемента НЕ, выход которого соединен с вторым входом первого элемента И, выход которого соединен с управл ющим входом первого дешифратора, выход которого соеди нен с адресным входом блока пам ти операционных микрокоманд, первый информационный выход которого соединен с ПРЯ1-/ЫМ входом первого блока элементов И, второй информационный выход  вл етс  выходом микроопераций устройства, выход первого блока элементов И соединен с входом элемента ИЛИ, выход которого соединен с входом второго элемента НЕ. и с первым входом п того .элемента И, выход которого соединен с установочным входом счетчика операционных микрокоманд , выход которого саэединен с входом четвертого элемента И, а счет ный вход - с управл ющим выходом блока пам ти операционных микрокоман и счетным входом счетчика алресов операционных микрокоманд, выход кото рого соединен с информационным входом первого дешифратора, установочны вход счетчика адресов операционных микрокоманд соединен с выходом второго элемента И, установочным входом буферного регистра и управл ющим вхо дом второго дешифратора, информацион ный вход которого соединен с выходом регистра адреса, а выход.- с адресным входом блока пагл ти адресных микрокоманд, управл ющий выход которого соединен с установочным входом регистра адреса, первый информационный вход которого  вл етс  входом кода операций устройства, а второй И(|формационный вход соединен с выходим второго блока элементов И, второй вход которого соединен с выходом буферного регистра, первый информационный вход которого соединен с пер вым информационным выходом блока пам ти адресных микрокоманд, введены регистр признаков, регистр сдвига, третий дешифратор, четыре одновибратора , второй и третий элементы ИЛИ, третий элемент задержки, элемент ИЛИ НЕ, третий, четвертый, п тай, шестой седьмой и восьмой блоки элементогв И/ первый и второй блок элементов ИЛИ, причем выход Первого блока элементов ИЛИ соединен с информационным входом счетчика адреса операционных микрокоманд, первый вход первого блока элементов ИЛИ соединен с выходом третьего блока элементов И, второй вход - с выходом четвертого блока элементов И, третий вход - с вторым информационным выходом блока пам ти адресных Микрокоманд, четвертый вход - с выходом шестого блока элементов И и первым входом второго блока элементов ИЛИ, второй вход которого соединен с третьим информационным выходом блока пам ти адресных микрокоманд, выход второго блока элементов ИЛИ соединен с информационным входом счетчика операционных микрокоманд , третий вход - с вьходом п того блока элементов И,первый вход которого соединен с первыми входами третьего, четвертого и .шестого блоков элементов И и выходом регистра сдвигав, информационный вход которого соединен с выходом седьмого блока элементов И, вход сдвига - с управл ющим выходом блока пам ти операцио .нных микрокоманд, установочный вход регистра сдвига соединен через третий элемент задержки с вы содом второго элемента-ИЛИ, первый, второй третий и четвертый входщ которого соединены соответственно через первый, второй, третий и четвертый одновибраторы с выходами третьего дешифратора, информационный вход которого соединен с выходом регистра признаков и входом третьего элемента ИЛИ, выход которого соединен с вторым инверсным вkoдoм первого блока элементов И, первым входом седьмого блока, элементов И, второй вход которого соединен с первым информационнич выходом блока пам ти операционных микрокоманд, третий информационный выход которого соединен с входом регистра признаков, вторые входы третьего, четверного, п того и шестого блоков элементов И соединены соответственно с выходами первого, второго, третьего и четвертого одновибраторов, выход первого элемента ИЛИ соединен с третьими входами третьего и шестого блоков элементов И и с первым входом п того элемента И, второй вход которого соединен с первым входом восьмого блока элементов И с выходом элемента ИЛИНЕ , входы которого соединены с выходами первого и четвертого одновибраторов , выход восьмого блока элементов И соединен с вторым информационным входом буферного регистра, выход первого блока элементов И сое-. динен с вторым входом восьмого блока элементов И, выход второго элемента НЕ соединен с третьим входом четвертого блока элементов И. На чертеже приведена функциональна  схема предлагаемого устройства. Устройство содержит вход 1 логических УСЛОВИЙ, блок 2 элементов И, элемент ИЛИ 3, элемент НЕ 4, элемент НЕ 5, элемент И б,, генератор 7 тактовых импульсов, элемент 8 задерж ки, элемент 9 задержки, элемент И 10 счетчик 11 адресов операционных микрокоманд, дешифратор 12, блок 1-3 пам ти операционных микрокоманд, выход 14 устройства, блок 15 элементов И, элемент ИЛИ 16, элемент ИЛИ 17 элемент 18 задержки, регистр 19 сдви га, элемент И 20, счетчик 21 операционных микрокоманд, элемент И 22, элемент И 23, регистр 24 признаков, дешифратор 25, одновибрат.оры 26-29, блок 30 элементов И, блок 31 элементов И, блок 32 элементов И, блок 33 элементов И, блок 34 элементов ИЛИ, блок 25- элементов ИЛИ, элемент ИЛИНЕ 36, блок 37 элементов И, буферный регистр 38, блок 39 элементов И, вход 40 кода операций, регистр 41 адреса, дешифратор 42, блок 43 пам ти адресных микрокоманд. Устройство работает следующим образом . Код. операции с входа 40 устройства поступает на регистр 41 адреса.Начинаетс  первый цикл работы. В исходном состо нии в регистре. 41 адреса записан код операции, поступивший на вход 40 устройства. Все другие элемента пам ти обнулены. 1. Рассмотрим работу устройства микропрограммного управлени  при выполнении первой базовой микропрограм мы. Генератор 7 тактовых импульсов через элемент 8 задержки и элемент И 10 производит запуск дешифратора 42 и выбирает соответствующую  чейку пам ти из блока пам ти адресных 1ушкрокоманд, Содержимое вто .рого пал   чейки пам ти поступает на первый вход буферного регистра 38 и в нем записываетс  косвенный адрес микрокоманды очередной базовой микроподпрограммы.Содержимое четвертого пол  N+{количество операдионйых микрокоманд, вход щих в текущую базовую микроподпрограмму при условии положительного исхода проверки .логического услови  в ходе ее выполнени ) через блок 35 элементов ИЛИ записываетс  в счетчик 21 операционных микрокоманд. Адрес первой операционной микрокоманды текущей базовой микроподпрограммы записываетс  в сче чик 11 адресов операционных микрокоманд с третьего пол  блока 43 пам ти адресных микрокоманд через блок 34 элементов ИЛИ. Метка с перво го пол  блока 43 пам ти адресных мик рокоманд поступает на установочный вход регистра 41 адреса и устанавливает его в нулевое состо ние. После поступлени  в счетчик 21 считанного из блока 43 пам ти адресных микрокоманд кода исчезает сигнал с выхода элемента И 22 и снимаетс  блокировка с элемента И 6. Следующий импульс с выхода генератора 7 тактовых импульсов производит запуск дешифратора 12 и считывание операционной микрокоманды, записанной в блоке 13 пам ти операционных микрокоманд по адресу, записанному в счетчике 11 адресов операционных микрокоманд . После считывани  операционной микрокоманды с блока 13 пам ти операционных микрокоманд сигналы микроопераций поступают,на выход 14, а сигнал с его третьего выхода производит увеличение на единицу содержимого счетчика 11 адресов операционных микрокоманд и уменьшение на единицу содержимого счетчика 21 операционных микрокоманд и сдвигает содержимое регистра 19 сдвига. Очередньлм тактовым импульсом генератора 7 тактовых импульсов через открытый элемент И 6 происходит считывание С блока 13 пам ти операднонных микрокоманд следующей операционной микрокоманды по адресу, записанно1 ту в счетчике 11 адресов ликpoкoмaнд, Далее работа устройства г-шкропрограммного управлени  будет продол.сатьс  аналогично описанному. После считывани  последней операционной микрокоманды базовой микроподпрогргцчмы первого типа сигналом с выхода 3 блока 13 пам ти операционных микрокоманд счетчик 21 операционных микрокоманд переводитс  в нулевое состо ние и через элемент И 22 открывает элементы И 10 и 23, а через элемент НЕ 5 закрывает элемент И 6. Импульс генератора 7 через элe teнты В и 9 задержки соответственно и элемент И 23 передает адрес адресной микрокоманды следующей базовой микроподпрограммы из буферного регистра 38 через блок 38 элементов И в регистр 41 адреса. Следующий импульс генератора 7 через элемент 8 задержки и элемент И 10 производит установку в нуль счетчика 11 адресов операционных микрокоманд , буферного регистра 38 и осуществл ет пуск дешифратора 42. После этого начинает выполн тьс  первый цикл работы. Аналогично осуществл етс  переход от второго к первому циклу работы устройства микроподпрограммного управлени  и после выполнени  базовых микроподпрограмм второго, третьего и четвертого типов. 2. Особенности работы устройства микропрограммного управлени  при . выполнении второй базовой микроподпрограммы состо т в следующем. При выполнении каждой операционный микрокоманды линейной последовательности через четвертый выход блока 13 пам ти операционных .микрокоманд из пол  признаков поступает код признака линей- 5 ной последовательности на регистр 24 признаков. Сигнал с выхода регистра 24 признаков через элемент ИЛИ 16 открывает по первому входу блок 15 элементов И, и воздействует на дешиф- Ю ратор 25, на первом выходе которого при этом по вл етс  сигнал.
с первого пол  блока 13 операционных микрокоманд через блок 15 элементов И в регистр 19 сдвига запи- 15 сываетс  код модификации содержимого счетчика адресов операционных микрокоманд . После выполнени  операционной микрокоманды линейной последовательности в регистре 19 сдвига записыва- 20 етс  код модификации содержимого счетчика 11 адресов операционных микрокоманд .,
При выполнении последней операционной микрокоманды линейной последбва- 25 тельности на регистр 24 признаковпоступает с четвертого выхода блока 13 пам ти нулевой код. Это приводит к следующему: блок 15 элементов И по первому входу закрьГваетс , а блок 2 ,.-. элементов И по третьеглу входу откры- ваетс . Код провер емого логического услови  с первого выхода блока 13 пам ти поступает на вторбй вход блока 2 элементов И, где осуществл етс  проверка логического услови  посту- 35 пающего на первый инверсный вход блока .2 элементов И. Одновременно с этим процессом на выходе одновибратора 26 по вл етс  сигнал, обусловленный изменением уровн  сигнала на 40 его входе. Этот сигнал через первый элемент ИЛИ-НЕ 36 закрывает элемент И 20 и блок 37 элементов И.
Если исходу проверки логического услови  положительный, то через эле- 45 менх ИЛИ 3 и элемент НЕ 4 открываетс  по третьег/1у входу блок 31 элементов И. Однако, так как по.второму входу этот блок элементов закрыт, то содержимое регистра 19 сдвига че- JQ рез блок 31 элементов И не проходит. Сигнал с выхода одновибратора 26 проходит через элемент ИЛИ 17 и элемент 18 задержки и переводит репфтр 19 сдвига в нулевое состо ние, ее Таким образом, состо ние счетчика 11 адресов операционных г-шкрокоманд не измен етс  и с поступлением очередного импульса от генератора 7 тактовых импульсов начинает выпол-- . н тьс  втора  линейна  последовательность операционных микрокоманд. В регистр 24 признака.записываетс  код признака линейной последовательности . С выхода регистра 24 признака сигнал через элемент ИЛИ 16 откры- 5
вает первый вход блока 15 элементов И и поступает на вход дешифратора 25, на втором выходе которого при этом возбуждаетс  сигнал.
Работа устройство г икропрограммного управлени  в процессе выполнени  второй линейной последовательности проходит так же, как и при выполнении первой линейной последовательности .
В регистр 19 сдвига при этом записываютс  коды модификации содержимого счетчика 11 адресов операционных , микрокоманд после выполнени  второй линейной последовательности. В последнем такте выполнени  линейной последовательности в регистр 24 признаков записываетс  запрещенный не-нулевой код признака. При этом сигнал на втором выходе дешифратора 25 исчезает, а на выходе одновибратора 27 по вл етс  сигнал. Этот сигнал открывает по второму входу блок 3 элементов И и, так как по третьему входу он открыт сигналом с выхода второго элемента НЕ 4, содержимое регистра сдвига передаетс  через блок 31 элементов И, блок 34 элементов ИЛИ в счетчик 11 адресов операционных микрокоманд и модифициру.ет содержимое последнего. Сигнал с выхода одновибратора 27, пройд  через элемент ИЛИ 17 и элемент 18 задержки , устанавливает регистр 19 сдвига в нулевое состо ние. С поступлением очередного импульса от генератора 7 тактовых импульсов через элемент И 6 запускаетс  дешифратор 12 и начинает выполн тьс  следующа  линейна  последовательность.
При отрицательном, исходе проверки логического услови  сигнал с выхода блока 2 элементов И через элемент ИЛИ 3 открывает по третьему входу блок 30 элементов И и блок 33 элементов И.
Втрой вход блока 30 элементов И открываетс  сигналом с выхода одновибратора 26. При этом содержимое регистра 19 сдвига через блок 30 элементов И, блок 34 элементов ИЛИ передаетс  в счетчик 11 адресов операционных микрокоманд и модифицирует содержимое последнего.
Далее микропрограммное устройство управлени  работает также, как и при положительном исходе проверки логического услови . ПРИ этом выполн етс  треть  линейна  последовательност операционных микрокоманд и в регистр 19 сдвига записываетс  код числа операционных микрокоманд последовательности .

Claims (2)

  1. Так как при выполнении этой линейной последовательности в регистре 24 признаков записан код последовательности , то на третьем выходе дешифратора 25 поддерживаетс  высокий потенциал. При выполнении послед ней операционной микрокоманды линей ной последовательности с четвертого выхода блока 13 на регистр 24 посту пает запрещенный ненулевой код приз нака. При этом сигнал на третьем выходе дешифратора 25 исчезает и на выходе одновибратора 28 по вл етс  сигнал, передающий содержимое регистра 19 сдвига через блок 32 элементов И блок 35 элементов ИЛИ в счетчик 21 операционных микрокоманд дл  модификации его содержимого. Кр ме того, через элемент ИЛИ 17 и эле мент 18 задержки устанавливаетс  в нулевое состо ние регистр 19. После выполнени  линейной последовательности в счетчике 21 операционных микрокоманд будет записано количество оставшихс  дл  выполнени  операционных микрокоманд четвер той последовательности. Очередным импульсом от генератора 7 тактовых импульсов через элемент И б запускаетс  дешифратор 12 и из блока 13 пам ти операционных микрокоманд считываетс  перва  операционна  микрокоманда четвертой линейной последовательности. Дальнейша  работа устройства микропрограммного управлени  по выполнению базовой микроподпрограммы второго типа полностью совпадает с работой по выполнению базовой микроподпротраммы первого типа. 3. Рассмотрим особенности работы устройства микропрограммного управлени  при выполнении базовой кшкроподпрограмыы третьего типа. Во втором цикле работы начинает выполн тьс  п та  линейна  последовательность . Код признака последовательности записываетс  в регистр 2 признака. При этом на четвертом выходе дешифратора 25 по вл етс  сигнал . При выполнении последовательное ти в регистр 19 сдвига записываютс  коды модификации содержимого счетчи ка адресов 11 операционных микроко манд и счетчика 21 операционных микрокоманд . При выполнении последней операционной микрокоманды последовательности с четвертого выхода блока 13 в регистр 24 записываетс  нуле вой код. При этом сигнал на четвертом выходе дешифратора 25 исчезает, а на выходе одновибратора 29 по вл етс  импульс, открывающий по второму входу блок 33 элементов И. Этот импульс , кроме того, через элемент ИЛИ НЕ 36 закрывает блок 37 элементов И и элемент И 20. Так как регистр 24 переходит в ну левое состо ние, то выходной сигнал регистра 24 через элемент ИЛИ 16 зак рывает блок 15 элементов И и открывае по третьему инверсному входу блок ; 2 элементов И. На второй вход блока 2 элементов И поступает код провер емого логического услови  из блока 13 пам ти операционных микрокоманд. На первый инверсный вход блока 2 элементов И поступают значени  логических условий. При отрицательном исходе проверки логического услови , сигнал,с выхода первого блока 2 -элементов И через элемент ИЛИ 3 открывает третий вход блока 33 элементов И, и содержимое регистра 19 сдвига через блок 33 элементов И и блок 34 элементов ИЛИ передаетс  в счетчик 11 адресов операционных микрокоманд, а также через блок 35 элементов ИЛИ передаетс  з счетчик 21 операционных микрокоманд. При этом происходит модификаци  содержимого счетчиков. Далее импульс с выхода одновибратора 29 через элемент ИЛИ 17 и элемент 18 задержки устанавливает регистр 19 в нулевое сосхо нне. В следующем такте начинает выполн тьс  п та  последовательность с учетом модификации содержимого счетчика 11. При положительном исходе проверки логических услови сигнал- с выхода элемента НЕ 4 открывает блок 31 элементов И, однако по второму входу блок закрыт, и модификаци  содержимого счетчиков не происходит. Иг пуль-, сом с выхода одновибратора 29 через элемент ИЛИ 17 и элемент 18 задерж-ки регистр 19 устанавливаетс  внулевое состо ние, и в следующем такте работы устройства микропрограммного управлени  считываетс  перва  операционна  микрокоманда шестой линейной последовательности. Дальнейшее выполнение базовой микроподпрограммы третьего типа происходит, как и выполнение базовой микроподпрогра1-№.ы первого типа. 4. Особенности работы устройства микропрограммного управлени  при выполнении базовой микроподпрограммы четвер того типа заключаютс  в следующем . Во втором цикле работы первой выполн етс  седьма  линейна  последовательность . При этом регистр 24 признаков находитс  в;нулевом состо нии и через элемент ИЛИ 16 поддерживает в открытом состо нии блок 2 элементов И. На второй вход блока 2 элементов И поступает нулевой код. При выполнении последовательности устройство микропрограммного управлени  работает аналогично выполнению базовой ми кропрдпро граммы первого типа. При считывании последней операционной микрокоманды линейной последовательности код провер емого логического услови  с первого выхода блока 13 пам ти операционных микрокоманд поступает на второй вход блока 2 элементов и. Если логическое условие равно единице, то на выходе блока 2 элементов И сигнал отсут вует, и очередной импульс генератора 7 через элемент И б запускает де шифратор 12, и из блока 13 пам ти операционных микрокоманд считываетс  перва  операционна  микрокоманда восьмой линейной последовательности базовой микроподпрограммы, четвертого типа. Далее устройство микропрограммного управлени  работает, как и при выполнении базовой микроподпрограммы первого типа. При отрицательном исходе проверки логического услови  сигнал с выхода блока 2 элементов И через блок 37 элементов И поступает на буферный регистр 38 и модифицирует адрес адресной микрокоманды следующей базовой микроподпрограммы , записанной в буферном регистре 38. Импульс генератора 7 через элементы 8 и 9 задержки соответственно элемент И 23 и блок 39 элементов И передает модифицированный адрес из буферного регистра 38 через блок 39 элементов И в регистр 31 адреса. Им пульс с выхода элемента 11ЛИ 3 черев элемент И 20 производит установку в нуль счетчика 21 операционных мик рокоманд . Следующий импульс генератора 7 через элемент 8 з-адержки и второй элемент И 10 производит установку в нуль счетчика 11 адресов операцион ных микрокоманд, буферного регистра 38 и осуществл ет пуск дешифратора 42. Из блока, 43 пам ти адресных микрокоманд считываетс  при этом адрес первой операционной микрокоман ды следующей микроподпрограммы,состо  щей из дев той линейной последовательности . Далее работа устройства микропрограммного управлени  при выполнении линейной последовательно ти аналогична описанному выше. Таким образом, введение третьего - восьмо блоков элементов И, первого и второго блоков элементов ИЛИ, регистра сдвига, регистрапризнаков первого элемента ИЛИ-НЕ, второго - третьего .элементов ИЛИ, третьего элемента задержки, одновибраторов, третьего дешифратора и обусловленных ими свйзей позвол ет уменьшить врем  выролнени  микропрограммы и увеличит Э фномичность предлагаемого устройст на гЛикропрограммного управлени  в целом. Формула изобретени  Микропрограммное устройство управ лени  , содержащее блок пам ти операционных микрокоманд, блок пам ти адресных микрокоманд, два дешифратора счетчик операционных микрокоманду счетчик адресов операционных микрокоманд , буферный регистр, регистр адреса, генератор тактовых импульсов, п ть элементов И, два элемента задержки , два элемента НЕ, элемент ИЛИ., два блока элементов И, причем первый инверсный вход первого блока элементов И  вл етс  входом логических условий устройства, выход генератора тактовых импульсов соединен с первым входом первого элемента И и входом первого элемента задержки, выход которого соединен с первым входом второго элемента И и входом второго элемента задержки, выход которого соединен с первым входом третьего элемента И, выход которого соединен с первым входом второго блока эле1 1ентов И, второй вход соединен с выходом четвертого элемента И, вторым входом второго элемента И и входом первого элемента. НЕ, выход которого соединен с вторым входом первого элемента И, выход которого соединен с управл ющим входом первого дешифратора , выход которого соединен с адресным входом блока пам ти операционных микрокоманд, первый информационный выход которого соединен с пр мым входом первого блока элементов И, второй информационный выход  вл етс  выходом г икроопераций уст- . ройства, выход первого блока элементов И соединен с входом элемента ИЛИ, выход которого соединен с входом второго элемента НЕ и с первым входом п того элемента И, выход которого соединен q установочным входом счетчика операционных микрокоманд , выход которого соединен с входом четвертого элемента И, а счетный вход - с управл ющим выкодом блока пам ти операционных микрокоманд и счетным входом счетчи1 а адресов операционных микрокоманд, выход которого соединен с информационн входом первого дешифратора, установочный вход счетчика aдpeqoв операционных микрокоманд соединен с выходом второго элемента И, установочным входом буферного регистра и управл ющим входом второго дешифратора, информационный вход которого соединен с выходом регистра адреса, а выходс адресным входом блока пам ти адресным микрокоманд, управл квдий выход которого соединен с установочным входом регистра адреса, первый информационный вход которого  вл етс  входом кода операций устройства, а втЬрой информационный вход соединен с вы ходом второго блока элементов И, второй вход которого соединен с выходом буферного регистра, первый информационный вход которого соединен с первым информационным выходом блока паг.шти адресных микрокоманд, отличающеес  тем, что, с целью повышени  быстродействи , оно дополнительно содержит регистр признаков, регистр сдвига, третий Дешифратор, четыре одновибратора, второй и третий элементы ИЛИ, трети элемент задержки, элемент ИЛИ-НЕ, третий, четвертый, п тый, шестой, седьмой и восьмой блоки элементов И первый и второй блок элементов ИЛИ, причем выход первого блока элементов ИЛИ соединен с информационным входом счетчика адреса операционных микрокоманд, первый вход первого блока элементов ИЛИ соединен с выходом третьего блока элементов И, второй вход - с выходом четвертого блока элементов И, третий вход - с вторым информационным выходом блока пам ти адресных микрокоманд, четвертый вход - с выходом шестого блока элементов И и первым входом второго блока элементов ИЛИ, второй вход которого соединен с третьим информационным выходом блока пам ти адресных микрокоманд, выход второго блока элементов ИЛИ соединен с информационным входом счетчика операционных микрокоманд, третий вход - с выходом п того блока элементов И, первый вход которого соединен с первыми вхо дами третьего, четвертого и шестого блоков элементов И и выходом регистра сдвига, информационный вход которого соединен с выходом седьмого блока элементов И, вход сдвига - с управл ющим выходом блока пам ти операционных микрокоманд, установочный вход регистра сдвига соединен через третий элемент задержки с выхо дом второго элемента ИЛИ, первый, вт рой, третий и четвертый входы которого соединены соответственно через первый, второй, третий, четвертый одновибраторы с выходами третьего дешифратора, информационный вход которого соединен с выходом регистра признаков и входом третьего элемента ИЛИ,выход которого соединен с вторым инверсным входом первого бло ка элементов И, первым входом седьмого блока элементов И, второй вход которого соединен с первым информационным выходом блока пам ти операционных микрокоманд, третий информационный выход которого соединен с входом регистра признаков, вторые входы третьего, четвертого, п того, и шестого блоков элементов И соединены соответственно с выходами первого , второго, третьего и четвертого одновибраторов,выход первого элемента ИЛИсоединен с .третьими входами третьего и шестого блоков элементов И и с пepвы входом п того элемента И,второй вход которого соединен с первым входом восьмого блока элементов li с выходом элемента ИЛИНЕ , входы которого соединены с выходами первого и четвертого одновибраторОБ , выход восьмого блока элементов И соединен с вторым информационныгл В1;одом буферного регистра, выход первого блока элементов И соединен с вторым входом восьмого блока элементов И, выход второго элемента НЕ соединен с третьим входом четвертого блока элементов И. Источники информации, прин тые во внимание при экспертизе 1.Авторское, свидетельство СССР № 482744, кл. G Об F 9/22, 1975.
  2. 2.Авторское двидетельство СССР по за вке № 2920161/18-24, кл. G Об F 9/22, 1980 (прототип).
SU813260483A 1981-03-16 1981-03-16 Микропрограммное устройство управлени SU962943A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813260483A SU962943A1 (ru) 1981-03-16 1981-03-16 Микропрограммное устройство управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813260483A SU962943A1 (ru) 1981-03-16 1981-03-16 Микропрограммное устройство управлени

Publications (1)

Publication Number Publication Date
SU962943A1 true SU962943A1 (ru) 1982-09-30

Family

ID=20947698

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813260483A SU962943A1 (ru) 1981-03-16 1981-03-16 Микропрограммное устройство управлени

Country Status (1)

Country Link
SU (1) SU962943A1 (ru)

Similar Documents

Publication Publication Date Title
KR970012203A (ko) 트레이스 함수와 그에 따른 방법을 실행하기 위한 데이타 처리 시스템
KR890008699A (ko) 플렉시블(flexible)ASIC 마이크로컴퓨터
KR870010438A (ko) 정보 처리장치
KR830009518A (ko) 병렬처리용(竝列處理用)데이터 처리 시스템
KR840005575A (ko) 비동기 버스 멀티프로세서(multiprocessor:다중처리장치) 시스템
KR910008565A (ko) 분기 제어 회로
SU962943A1 (ru) Микропрограммное устройство управлени
SU1117637A1 (ru) Микропрограммное устройство управлени
SU1767500A1 (ru) Микропрограммное устройство управлени
SU1709293A2 (ru) Устройство дл ввода информации
SU1151961A1 (ru) Устройство микропрограммного управлени
SU1429114A1 (ru) Микропрограммное устройство управлени
SU896623A1 (ru) Устройство управлени конвейерным вычислительным устройством
SU826340A1 (ru) УСТРОЙСТВО ДЛЯ СОРТИРОВКИ МК-РАЗРЯДЙоПшс!
SU894715A1 (ru) Микропроцессор
SU576588A1 (ru) Устройство дл цифровой магнитной записи
SU1481758A1 (ru) Устройство выборки команд процессора
SU905818A1 (ru) Микропрограммное устройство управлени
SU1478193A1 (ru) Перепрограммируемое устройство дл микропрограммного управлени
SU1142833A1 (ru) Микропрограммное устройство управлени
SU1273939A1 (ru) Микропроцессор
SU960814A1 (ru) Устройство микропрограммного управлени
SU1170457A1 (ru) Микропрограммное устройство управлени
SU1176346A1 (ru) Устройство дл определени пересечени множеств
SU955056A1 (ru) Микропрограммное устройство управлени