SU960821A1 - Устройство дл отладки программ - Google Patents

Устройство дл отладки программ Download PDF

Info

Publication number
SU960821A1
SU960821A1 SU792823851A SU2823851A SU960821A1 SU 960821 A1 SU960821 A1 SU 960821A1 SU 792823851 A SU792823851 A SU 792823851A SU 2823851 A SU2823851 A SU 2823851A SU 960821 A1 SU960821 A1 SU 960821A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
address
register
output
information
Prior art date
Application number
SU792823851A
Other languages
English (en)
Inventor
Алексей Сергеевич Галуза
Петр Петрович Кузнецов
Татьяна Васильевна Стальнова
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU792823851A priority Critical patent/SU960821A1/ru
Application granted granted Critical
Publication of SU960821A1 publication Critical patent/SU960821A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

(.54) УСТРОЙСТВО ДЛЯ ОТЛАДКИ ПРОГРАММ
Изобретение относитс  к вычислительной технике и может быть использовано при отладке программ и при создании специализированных устройств , предназначенных дл  отладки программ.
Известно устройство дл  отладки программ, содержащее блок регистра установки, распределитель, блок формировани  адреса участка, блок формировани  адреса, блок управлени , запоминающее устройство без разрушени  информации, блок приема и вывода команд, блок подключени  посто нного запоминающего устройства, числовые и адресные шины, командную ишну обращени  .
Недостатком данного устройства  вл ютс  небольшие функциональные возможности, так как устройство примен етс  то.ль ко дл  отладки програ лм дл  посто нных запоминающих устройств, а не всего устройства с программами включительно.
Известно также устройство дл  отладки программ, содержащее блок управлени , блок переключени , блок приема и вывода информации, блок . контрол , регистр дешифратора, триггер сбо , триггер автоматического
переключени  , триггеры возврата и логические схемы И, ИЛИ, НЕ 2,
Недостатком устройства  вл етс  то, что не обеспечиваетс  возможность отладки аппаратной части-устройства . Кроме того, требуетс  дополнительна  программа-отладчик, на хранение которой расходуетс  часть объема пам ти машины, т,е.
10 уменьшаетс  объем пам ти дл  рабочих программ, следовательно, уменьшаетс  .коэффициент использовани  .оборудовани .
Наиболее близким к изобретению
15 по технической сущности  вл етс  устройство дл  отладки программ, содержащее клавиатуру набора информации , первый и второй блок сравнени , элемент И 3j.
20
Однако устройство имеет узкие функциональные возможности. Известное устройство позвол ет осуществить останов по определенному адресу и

Claims (3)

  1. 25 Ги по определенному содержимому суьолато|ра .При этом невозможно определить адрес , предшествующий текущему, знание которого необходимо при отладке программы. Знание этого адреса поз30 волит определить из какого места -программы был осуществлен переход на команду с текущим адресом. Целью изобретени   вл етс  расширение функциональных возможностей устройства за счет обеспечени  контрол  предыдущего и очередного адресов отлаживаемой программы, Поставленна  цель достигаетс  тем, что в устройство дл  отладки программ, содержащее клавиатуру набора информации, блок сравнени  и элемент И, причем первый выход клавиатуры набора информации соеди|Нен с первым входом блока сравнени , второй вход которого соединен с адресным входом устройства, выход блока сравнени  соединен с инверсным входом элемента И, введены блок управл емой задержки, регистр и индикационный регистр, блок инди ации , мультиплексор, причем вход синхронизации устройства соединен с пр мым входом элемента И и первым входом блока управл емой задержки, выход которого соединен с синхронизирующим входом индикационного регис ра, выход которого соединен с блоком индикации, второй и третий выходы клавиатуры набора информации соединены соответственно со вторым входом блока управл емой задержки и управл ющйм входом мультиплексора, выход которого соединен с информационным входом индикационного регистра, выход блока сравнени  соединен с тре тьим входом блока управл емой задерж ки, адресный вход устройства соедине с информационным входом регистра, с первым информационным входом мульт плексора, выход элемента И соединен с управл ющим входом регистра, выход которого соединен со вторым инфо мационным входом мультиплексора, гру па информационных входов мультиплекг сора соединена с группой информацион ных входов устройства. На чертеже представлена структурна  схема предлагаемого устройства. Устройство содержит клавиатуру 1 набора информации, блок 2 сравнени , блок 3 управл емой задержки, мультиплексор 4, индикационный регистр 5, регистр б, элемент И 7, блок 8 индикации , адресный вход 9 устройства, группы информационных входов 10 муль типдексоров, вход 11 синхронизации, выхсЗды 12-14 клавиатуры набора инфор мащГи, Клавиатура набора информации представл ет собой набор тумблеров, посредством которых задаютс  исходные данные дл  управлени  индикацией Посредством выхода 14 задаетс  адрес синхронизации, выходом 13 - величина задержки и выходом 12 тип- индицируемой информации. Блок 2 сравнени  предназначен дл  ;сравнени  адреса синхронизации, поступакщего с клавиатуры 1, с текущим адресом программы. Блок 3 управл емой задержки предназначен дл  задержки сигнала сравнени  на заданную клавиатурой 1-величину. Мультплексор 4 обеспечивает коммутацию информации с регистра 6, адресного входа 9 группы информационных входов 10 мультиплексоров в соответ.- ствии с управл ющими потенциалами клавиатуры 1 на вход регистра 5. Регистр 5 предназнач-ен дл  сохранени  операнда на врем  индикации. Содержимое регистра 5 отображаетс  на элементах индикации блока 8. Регистр 6 предназначен дл  хранени  адреса, предшествовавшего текущему адресу программы. Работу программного устройства раздел ют на машинные такты, в течение каждого такта выполн етс  одна команда программы. Врем  такта раздел етс  на микротакты, в течение которых выполн етс  по одной микрокоманде . В процессе работы программного устройства на вход регистра 5 транслируетс  информаци  одной из входных шин через мультиплексор 4 (в соответ ствии с кодом на выходе 12 клавиатуры 1 набора информации). Поступающий по входу 9 текущий адрес программы посто нно сравниваетс  в блоке 2 с адресом синхронизации (выход 14J, установленным на клавиатуре 1 набора информагщи. В тактах, в которых сразненич-; отсутствует , текущий адрес со входа 9, вводитс  в регистр 6 по сигналу элемента И 7, а в регистре 5 сохран етс  предьщуща  информаци . В случае сравнени  текущего адреса с адресом синхронизации формируетс  выходной сигнал блоком 2 сравнени , который задерживаетс  блоком 3 управл емой задержки на заданное клавиатурой 1 (выход 13) количество микротактов и поступает на управл нвдий вход регистра 5. По этому сигналу в регистр 5 вводитс  нова  информаци  с выхода мультиплексора 4. Выходной сигнал блока 2 сравнени  запрещает формирование сигнала элементом И 7, поэтому в регистр б в такте сравнени  текущий адрес не вводитс , т.е. сохран етс  адрес предыдущей команды (ретроспективный адрес). Предложенное устройство обеспечивает выполнение основных операций, необходимых (удобных) дл  отладки программы: контроль очередного адреса программы, ксгнтроль операндов в текущей команде, контроль предыдущего адреса программы (ретроспективного адреса). Выбор операции производит оператор посредством органов управлени  (тумблеров) клавиатуры 1 набора информации . Управление клавиатург 1 производитс  по выходу 12 (тип информации ) и выходу 13 (номер микротакта ) . При контроле очередного адреса программы под действием сигналов выхода 12 на вход регистра 5 коммутируетс  адрес программы с входа 9. На адресном входе 9 в начале машинного такта имеетс  адрес текущей команды, в конце такта - адрес очередной команды. Если зада:ть по выхо ду 13 номер микротакта, соответствующего концу такта, то сигнал срав нени  задерживаетс  блоком 3 на соответствующее врем , и в регистр 5 вводитс  информаци  в конце так-, та, т.е. адрес очередной команды. Этой операцией удобно пользоватьс  дл  проверки хода программы. Оператор устанавливает в. качестве адреса синхронизации начальный адрес прогграммы и на элементах индикации ото ражаетс  код очередного адреса. Пос |ле этого получаемый адрес устанавли ваетс  в качестве адреса синхронизации , а на элементах индикации отображаетс  следующий адрес и т.д. При контроле опера1щов в текущей программе под действием сигналов выхода 12 на вход регистра 5 коммутируетс  группа информационных входов 10. Ввод в регистр 5 производитс  в микротакте, заданном выходо 13. С помощью этой операции можно проверить окончательные и промежуточные результаты программыf устава лива  соответствующий адрес синхронизации . При контроле ретроспективного ад реса под действием сигналов выходов 12 на вход регистра 5 - коммутирует с  содержимое регистра 6. Поскольку в регистр б вводитс  текущий адрес во всех тактах, кроме такта сравнени , то в регистр 5 - в такте сравнени  введетс  адрес, предшествующий такту сравнени . Этой операцией удобно пользоватьс  при ложных запусках программ. Прослежива  ход пр граммы в обратном пор дке (аналогич но пользованию операцией контрол  очередного адреса) будет обнаружен источник ложного запуска. Использованием описанных операци контрол  обеспечивает возможность о ладки программ как в процессе экспл атации , так и после разработки программ . Использование исправной конт рольной программы, обеспечивает такж возможность регулировки аппаратной части программного устройства после изготовлени . Преимуществом предложенного устр ства перед известным  вл етс  то. что изобретение позвол ет отлаживать программу без программы - отладчика, т.е. весь объем пам ти используетс  дл  рабочих программ, что увеличивает коэффициент использовани  оборудовани . Кроме того, предложенное устройство позвол ет отлаживать аппаратную часть программного устройства , что не обеспечивает известное устройство. Формула изобретени  Устройство дл  отладки программ, содержащее клавиатуру набора информации , блок сравнени , и элемент И, причем первый выход клавиатуры набора информации соединен с первым входом блока сравнени , второй вход которого соединен с адресным входом устройства , выход блока сравнени  соединен с инверсным входом элемента И, отличающеес  тем, что, с целью расширени  функциональных возможностей за счет обеспечени  контрол  предыдущего .и очередного адресов отлаживаемой программы, в него введены блок управл емой задержки, регистр и индикационный регистр, блок индикации и мультиплексор, причем вход синхронизации устройства соединен с пр мым входом элемента И и первым входом блока управл емой задержки , выход которого соединен с синхронизирующим входом индикационного регистра, выход которого соединен с блоком индикации, второй и третий выходы клавиатуры набора информации соединены соответственно со вторым входом блока управл емой задержки и управл ющим входом мультиплексора, выход которого соединен с информационным входом индикационного регистра , выход блока сравнени  соединен с третьим входом блока управл емой задержки,адресный вход устройства с информационным входом регистра, с Первым информационным входом мультиплексора , выход элемента И - с управл ющим входом регистра, выход которого соединен со вторым информационным входом мультиплексора, группа информационных входов мультиплексора соединена с группой информационных входов устройства. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 489107, кл. Q Об F 11/00, 1975.
  2. 2.Авторс ое свидетельство СССР 277410, кл. 0 Об Р 9/00, 1970.
  3. 3.За вка Японии I 53-41497, кл. а Об Р 11/00, 1978.
    Г
    т:
    tvj
    и:
    V
    /
SU792823851A 1979-06-20 1979-06-20 Устройство дл отладки программ SU960821A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792823851A SU960821A1 (ru) 1979-06-20 1979-06-20 Устройство дл отладки программ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792823851A SU960821A1 (ru) 1979-06-20 1979-06-20 Устройство дл отладки программ

Publications (1)

Publication Number Publication Date
SU960821A1 true SU960821A1 (ru) 1982-09-23

Family

ID=20852440

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792823851A SU960821A1 (ru) 1979-06-20 1979-06-20 Устройство дл отладки программ

Country Status (1)

Country Link
SU (1) SU960821A1 (ru)

Similar Documents

Publication Publication Date Title
US4231106A (en) Performance monitor apparatus and method
JP3322893B2 (ja) マイクロコンピュータ
SU960821A1 (ru) Устройство дл отладки программ
US3226684A (en) Computer control apparatus
SU736100A1 (ru) Внешнее устройство управлени
SU798838A1 (ru) Микропрограммное устройство управлени
SU1425675A2 (ru) Имитатор канала
SU781814A1 (ru) Устройство управлени
SU435527A1 (ru) Процессор для контроля цифровых схем
SU1168937A1 (ru) Микропрограммное устройство управлени и отладки микропрограмм процессора
SU763900A1 (ru) Устройство дл отладки программ
JP2000181746A (ja) デバッグサポート付プロセッサ、及びデバッグ機能実行制御方法
SU1571552A1 (ru) Устройство дл контрол программных автоматов
JPS6015969B2 (ja) マイクロ命令アドレス生成方式
SU1621027A1 (ru) Микропрограммное устройство управлени
SU1043657A2 (ru) Устройство дл отладки программ
SU1280574A1 (ru) Устройство дл программного управлени и контрол
SU1718210A1 (ru) Устройство дл ввода информации в калькул тор
SU691857A1 (ru) Устройство дл полуавтоматического контрол цифровых систем
SU1587514A1 (ru) Устройство дл отладки микроЭВМ
RU1786486C (ru) Устройство микропрограммного управлени
SU560226A1 (ru) Устройство дл управлени системой контрол цифровых схем
JP2899009B2 (ja) 情報処理装置
RU1791807C (ru) Устройство дл ввода информации в калькул тор
KR920007510B1 (ko) 프로세서의 상태 감지장치