SU691857A1 - Устройство дл полуавтоматического контрол цифровых систем - Google Patents

Устройство дл полуавтоматического контрол цифровых систем

Info

Publication number
SU691857A1
SU691857A1 SU772509608A SU2509608A SU691857A1 SU 691857 A1 SU691857 A1 SU 691857A1 SU 772509608 A SU772509608 A SU 772509608A SU 2509608 A SU2509608 A SU 2509608A SU 691857 A1 SU691857 A1 SU 691857A1
Authority
SU
USSR - Soviet Union
Prior art keywords
control
digital system
digital
unit
specialized
Prior art date
Application number
SU772509608A
Other languages
English (en)
Inventor
Александр Ильич Буртов
Нина Павловна Болталова
Валерий Александрович Васильев
Юрий Зиновьевич Горелик
Александр Юрьевич Зевеке
Маргарита Арсеньевна Иванова
Виктор Георгиевич Козлов
Марат Таштаевич Кожевае
Владимир Владимирович Митюк
Владилен Иванович Шагулин
Original Assignee
Предприятие П/Я Г-4152
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4152 filed Critical Предприятие П/Я Г-4152
Priority to SU772509608A priority Critical patent/SU691857A1/ru
Application granted granted Critical
Publication of SU691857A1 publication Critical patent/SU691857A1/ru

Links

Landscapes

  • Control By Computers (AREA)

Description

ключей к первому выходу блока сопр жени , второй вход которого подключен ко входу дешифратора , выход которого соединен с третьим входом блока управлени , первый выход которого подключен к первому входу блока сопр жени , а второй выход блока управлени  соединен с первым входом блока прерывани  и приостанова программы, второй вход которого подключен к третьему выходу блока задани  режимов, выход блока прерывани  и приостанова программы соединен со вторьп входом блока сопр жени , третий и четвертый входы которого соединены соответственно с первым и вторым выходом контролируемой цифровой системы, первый и второй вход которой подклю .чены соответственно к третьему и четвертом выходам блока сопр жени , п тый и шестой вьлоды которого соединены соответственно с TpetbiiM if четвертым входами контролйруе- . мой цифровой, системы, первый и шестой выходы которой подк й6чёнь1 соответственно к п тому и шестому уходам блока сопр жени . На чертеже предсгавлена блок-схема предлагаемого устройства. Устройство содержит блок индикации I, формирователь 2 тестов, формирователь 3 граничных условий, блок 4 задани  режимов, блок управлени  5, блОк пам ти 6, блок 7 прерывани  и приостанова, дешифратор 8, блок сопр жени  9, специализированную цифровую вычислительную машину 10 и цифровую систему 11. Блок индикации 1 предназначен дл  отображени  состо ни  контролируемой Аппаратуры цифровой системы 11, а йкже дл  индикации информации, передаваемой в цифровую систему 11 из устройства, и задаваемых условий и наборов контрол . Формирователь 2 тес1гОв . предназначен дл  задани  конкретного набора feOMTpdJibHifeix тёйбв и контролируемых объектов . Формирователь 3 граничных условий задает .области контрольных точек; по каждому контролируем( объекту, например, в|)е1«ен-; Hbie вдтерваль контролировани  тОго или ШОго объекта цифровой системы 11, начальные и конечнь1е области оперативной (побто ийой) иарл ти .специализированной цифровой вйгчйрлительной машины 10. Блок 4 задайИй режимов задаёт тип режима контрол : разовый; с определенной частотой; на определенном форМИрозалепем 3 временном интервале этапа функцио нировани  цифровой системы П. Блок управлени  5 управл ет работой устройства , подключа  его отдельные блоки в контур циф рЬвой системы 11 через БСМ, обеспечивает ввод и выдачу в специализированную цифровую вычислительную машину 10 и цифровую систему П кодовой информации и сиг .иалов по каналам приостанова и прерывани . необходимых Дл  выполнени  соответствующих тест-программ и гфограмм взаимодейст1ви  специализированной вычислительной машины 10 и цифровой системы 11. Кроме того, блок управлени  5 обеспечивает прием и формирование устройством опроса информации о состо нии контролируемых объектов цифровой cijcтемы 11.. Блок пам ти 6 предназначен дл  приема и хранени  числовой информации из специализированной цифровой вычислительной машины 10 и цифровой системы 11- Блок 7 обеспечивает выдачу в дафровую систему 11 и специализированную цифровую вычислительную машину 10 информации по каналам прерывани  и приостанова по сигналам Прёрьге ни  блока управлени  5. Дешифратор 8 предназначен дл  дешифраши управл ющей информации, поступающей ИЗ специализированной цифровой вь1числительной мащинь До и цифровой системы 11 в устройство , и ШДачй соответс1вующих сигналов блоком управлени  5. Блок сопр жени  9 обеспечивае подключение устройства к специализированной цифровой вычислительной машине 10 и цифровой системе 11, а также его работу в составе цифровой системы. . Устройство работает следующим образом. Задаетс  оди1 из :80змОжных режимов коитрОл  блоком 4. Формирователь 2 тестов формирует наборы контрольШх тёстОв и задает перечень абонентов Щ1фроврй систеМь, которьге будут контролироватьс . Формирователь.3 формирует дл  ка сдОго типа контрОЛй граничные услови . Нацрйлдер, при нёобхоДшЙоЬтй проконтролировать содержимое области оперативной пам ти специализированной цифровой, вычислительной машины 10, задаетс  начальный адрес и количество слов контролируемой области. Если необходимо Задать временной интервал, дл  отслеживани  состо ни  какого-либо абонента (группы абонентов) цифровой системы, то задаетс  Индивидуальный (групповой) момент времени и продолжительность интервала контрол  с нйчала отсчета, режим контрол , тип режим 1, набор,а бонентов. Граничные услови  фиксируютс  блоком индикации 1. Пос е подготовки данных дл  контрол  кнопкой пуск блока управлени  5 устройство подключаетс  к цифровой системе 11 и готово к функционированию в ее составе. Возможно раздельное фзткционировйние специализированной цифровой вь1числительной машины 10, св занной с цифровой системой 11 через блок сопр жени . 9. Блок управлени  5 вьщает сигнал в блок 7, который формирует команды и по каналу приостанова записывает сформированную в зависимости от работь блоков 2-4 информацию
в специализированную вычислительную машину 10 или цифровую систему II через бло1с сопр;иженй  9, котора  по каналу прерывани  передаетс  тест-программе специализированной цифровой вычислительной машины |0 по адресу , сформнрованному блоком управлени  5 в (Зависимости от заданного набора контрольных тестов. Частота подключени  определ етс  режимом работы и граничными услови ми. Тестпрограмма анализ1фуёт полученную управл ющую информацию и опрашивает соответствзтощие абоненты цифровой системы II либо рбласти пам ти и формирует требуемую информацию дальнейшего анализа. Эта информаци  через блок сопр жени  9 выводитс  в блок пам: ти 6 и дешифратор 8. При этом управл юща информаци  поступает в дешифратор 8, а таслова  - в блок 6. Так kafe времена OTBetijB абонентов цифровой системы 11 на запросы специализированной дафровой вычислительной машины 10 различны, различные тесты из установленного набора MorjT завершатьс  в иной последовательности, чем заданна ;. Управл юща  информаг   , Поступивша  в дешифратор 8, Характеризует тип завершившейс  операщга йгонтрол .чиспова  - его результата. Ёлок управлени  5 обеспечивает отображ:ение результаtoB кон1рол  блоком Индикации 1 по типам итак по завершеншо контрол  (т.е. ёперативйо) так и при прохождении всех типов Контрол , в заданной первовзчально п&следо1йг(Ш11.нЬсти. Отображение р еэультатов периодически контролируемой аппаратурь цифровой системы II обеспечиваетс  с заданной частотой.
Устройство МоАет быть включено в состав цифровой сИс1е Ь1 1L При этом, если в составе цифровой системы И имеетс  несколько специализированных цифpoвыj вычйслнтельньтх машин 10, то УСГ РОЙСТВО может работать в любой из них как с абонентом цифровой системы и вьшолн ть аналогичные функций.

Claims (2)

1. Авторское свидетельство СССР If 404089, :кл. G 06 F 11/02, 1974.
2. Авторское свидетельство СССР № 415662, кл. G 06 F 11/04, 1974.
SU772509608A 1977-07-21 1977-07-21 Устройство дл полуавтоматического контрол цифровых систем SU691857A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772509608A SU691857A1 (ru) 1977-07-21 1977-07-21 Устройство дл полуавтоматического контрол цифровых систем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772509608A SU691857A1 (ru) 1977-07-21 1977-07-21 Устройство дл полуавтоматического контрол цифровых систем

Publications (1)

Publication Number Publication Date
SU691857A1 true SU691857A1 (ru) 1979-10-15

Family

ID=20718822

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772509608A SU691857A1 (ru) 1977-07-21 1977-07-21 Устройство дл полуавтоматического контрол цифровых систем

Country Status (1)

Country Link
SU (1) SU691857A1 (ru)

Similar Documents

Publication Publication Date Title
US4811276A (en) Virtual computer diagnostic system with comparative monitoring of timestamped controller check signals and timestamped commands of individual virtual machines
SU691857A1 (ru) Устройство дл полуавтоматического контрол цифровых систем
JPS63250702A (ja) シ−ケンスコントロ−ラ
US5124620A (en) Control method for robots
JPH05128079A (ja) マルチプロセツサシステムにおけるトレース方式
SU566248A1 (ru) Устройство дл контрол микропрограммного автомата
SU746426A1 (ru) Многоканальна система программного управлени станками
SU1339569A1 (ru) Устройство дл формировани сигнала прерывани при отладке программ
JPS6362773B2 (ru)
SU528582A1 (ru) Устройство дл управлени перфоратором
JPS57143606A (en) Scanning type programmable controller
SU760153A1 (ru) Устройство для определения частот и амплитуд сигналов i
JPS57106926A (en) Program stole detecting system
SU960781A1 (ru) Устройство дл вычислени временных интервалов микропроцессорных систем
SU960821A1 (ru) Устройство дл отладки программ
SU1168937A1 (ru) Микропрограммное устройство управлени и отладки микропрограмм процессора
JP2692477B2 (ja) 入出力装置のステータス確認方法
JPS59153245A (ja) デバツグ装置
JPH03288205A (ja) プログラマブルコントローラシステム
JPH0380338A (ja) ファジイチップ用インサーキットエミュレータ
JPH02272947A (ja) 障害監視方式
JPS625447A (ja) 情報履歴記憶方式
JPS54129946A (en) Data processor
JPH05127944A (ja) 端末制御デバツグシステム
JPS60144844A (ja) 周辺装置の性能評価方式