SU938420A1 - Устройство тактовой синхронизации регенератора радиоканала - Google Patents

Устройство тактовой синхронизации регенератора радиоканала Download PDF

Info

Publication number
SU938420A1
SU938420A1 SU802995263A SU2995263A SU938420A1 SU 938420 A1 SU938420 A1 SU 938420A1 SU 802995263 A SU802995263 A SU 802995263A SU 2995263 A SU2995263 A SU 2995263A SU 938420 A1 SU938420 A1 SU 938420A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
signal
synchronization
combined
Prior art date
Application number
SU802995263A
Other languages
English (en)
Inventor
Александр Евгеньевич Красковский
Юрий Анатольевич Липовецкий
Original Assignee
Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Академика В.Н.Образцова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Академика В.Н.Образцова filed Critical Ленинградский Ордена Ленина Институт Инженеров Железнодорожного Транспорта Им.Академика В.Н.Образцова
Priority to SU802995263A priority Critical patent/SU938420A1/ru
Application granted granted Critical
Publication of SU938420A1 publication Critical patent/SU938420A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

Изобретение относитс  к радиотехнике и предназначено дл  использовани  в аппаратуре радиотелеграфной св зи и передачи данных, в частности в регенераторах радиоканала.
Известно устройство, содержащее блок формировани  зоны временного доверительного интервала, блок селекции , блок определени  веро тности попадани  фронтов в зону и блок управлени , которые служат дл  изменени  скоростей фазировани  и временной селекции фазовых флуктуации фронтов входного сигнала 1.
Недостатком этого устройства  вл етс  ведение чрезвычайно медленного при фазовом рассогласовании тактового сигнала УТС относительно входного на величину, достигающую (но не превышающую) половину зоны временного доверительного интервала. Это значительно снижает достоверность передачи информации при использовании в решающем устройстве интегрального метода регистрации.
Известно также устройство тактовой синхронизации регенератора радиоканала , содержащее последовательно соединенные опорный генератор и блок компенсации расхождени  частот ,последовательно соединенные асинхронный интегральный приемник, ключ, блок селекции и фазовый дискриминатор, последовательно соединенные выделитель фронтов и анализатор зашумленного сигнала, вход которого объединен с первым входом дополнительного вьщелени  фронтов, а также блок коммутации , выход которото подключен
10 к второ лу входу блока селекции,а первый вход объединен с первым входом блока селекции, выходом блока управлени  и вторым входом фазового дискриминатора, при этом к первому
15 входу блока управлени  подключен первый выход формировател  сигнала синхронизма и потери синхронизма, второй выход которого подключен к первому входу интегратора, причем
20 второй выход опорного генератора подключен к объединенным первым входам выделени  фронтов и асинхронного интегрального приёмника, вторые входы которых объединены 12.
25
Однако в известном устройстве сохран етс  длительна  работа в несинфазном режиме после перерывов св зи.
Кроме того, недостатком извест30 ного устройства  вл етс  воэможносх) ложноп синхронизации при первоначальном установлении синфазной рабо и после перерывов св зи. Даль изобретени  - повышение помехоустойчивости . Указанна  цель достигаетс  тем, что в устройство тактовой синхронизации регенератора радиоканала,содержащее последовательно соединенные опорный генератор и блок са-ции расхождени  частот, последо ,вательно соединенные асинхронный интегральный приемник, ключ, блок селекции и Фазовый дискриминатор/ последовательно соединенные вьщелитель фронтов и анализатор зашумленного сигнала, вход которого объединен с первым входом дополнительного вьщелител  фронтов, а также блок ко мутации, выход которого подключен к второму входу блока селекции, а первый вход объединен с первым вход блока селекции, выходом блока управ лени  и вторым входом фазового дискриминатора, при этом к первому входу блока управлени  подключен пе вый выход формировател  сигнала син ронизации и потери синхронизма, вто рой выход которого подключен к первому входу интегратора, причем второй выход опорного генератора подключен к объединенным первым входам выделител  фронтов и асинхронного интегрального приемника, вторые вхо ды которых объединены, введены последовательно соединенные формирователь контрольнелх сигналов и элемент ИЛИ, а также дополнительный анализатор и блок предотвращени ложной синхронизации, первый вход которого подсоединен к выходу асинх ронного интегрального приемника,вто рой вход объединен с первым входом формировател  контрольных сигналов, вторыми входами анализатора зашумле ного сигнала и дополнительного вьаде лител  фронтов и первым выходом фазового дискриминатора, второй.выход которого подсоединен,к третьему вхо ду блока селекции, а третий выход через последовательно соединенные формирователь сигнала синхронизма и потери синхронизма и элемент ИЛИ подсоединен к второму входу блока управлени , при этом, второй вход элемента ИЛИ объединен с вторым вхо дсм блока коммутации и подключен к выходу интегратора, второй вход которого подключен к объединенным первому входу дополнительного анали затора, третьему входу анализатора зашумпенного сигнала и выходу допол нительного выделител  фронтов,первый вход которого объединен с треть им входом блока коммутации, четвертый вход которого объединен с треть им входом интегратора и выходом дополнительного анализатора, второй вход которого объединен с вторым входом формировател  контрольных сигналов и выходом вьаделител  фронтов , причем п тый вход блока KONwyтации подключен к выходу формировател  контрольных сигналов, а шестой вход блока коммутации подключен к выходу блока предотвращени  ложной синхронизации, кроме того, второй выход ключа подсоединен к второму входу формировател  сигнала синхронизма и потери синхронизма. На чертеже представлена структурно-электрическа  схема устройства. . Устройство тактовой синхронизации- содержит опорный генератор 1, блок 2 компенсации расхождени  частот , фазовый дискриминатор 3, блок 4 селекции, блок 5 коммутации,асинхронный интегральный приемник 6, анализатор 7 зашумпенного сигнала, ключ 8, выделитель 9 фронтов, формирователь 10 сигнала синхронизма и потери синхронизма, блок 11 управлени , блок 12 предотвращени  ложного синхронизма, формирователь 13 контрольных сигналов, дополнительный выделитель 14 фронтов, интегратор 15, дополнительный анализатор 16 и элемент ИЛИ 17. Предлагаемое устройство работае-т с ледующим обра 3 ом. Подстройка частоты опорного генератора 1 при фазовом рассогласовании осуществл етс  косвенным способом, фазовым дискриминатором 3, путем добавлени  или вычитани  импульсов в исходной импульсной последовательности . Блок 2 выполн ет функцию компенсации расстройки частоты опорного генератора 1 относительно частоты входного сигнала, т.е. сводит к нулю статическую ошибку синхронизации. В выделителе 9 фронтов осуществл етс  дискретизаци  временного положени  фронтов входного сигнала, дл  чего на один из входов выделител  9 фронтов поступает сигнал с выхода опорного генератора 1. йлделенные фронты в синхронном режиме через блок 5 коммутации поступают на вход блока 4 селекции. В указанном режиме блок 4 селекции осуществл ет селекцию фронтов входного сигнала по величине краевых искажений, т.е. на подстройку поступают лишь фронты, попавшие в зону временного доверительного интервала (зону селекции), котора  формируетс  в фазовом дискриминаторе 3 и поступает на другой вход блока 4 селекции. В режиме поиска синфазнохх) состо ни  фронты сигнала поступают на подстройку через асинхронный интегральный приемник 6, блок 12, блок 5 коммутации, мину  зону селек-. ции в блоке 4 селекции. Асинхронный интегральный приемник 6 выполн ет
функцию преобразовани  дроблений сигнала в краевые искажени , а на его выходе осуществл етс  дискретизаци  временного положени  фронтов преобразованного сигнала, дл  чего на один из его выходов подаетс  сигнал с выхода опорного генератора 1.
В св зи с преобразованием дроблений сигнала в краевые искажени  возникает возможность осуществлени  ложной синхронизации, когда оба фронта элементарной посылки входного сигнала оказываютс  в одном тактовом интервале. Дл  исключени  этой возможности в блоке 12 осуществл етс  заблаговременный переход к однопол рной синхронизации, В блоке 5 коммутации осуществл етс  корректировка фазы смещенных в процессе преобразовани  в асинхронном интегральном приемнике 8 фронтов входного сигнала,
В режиме поиска состо ни  синхронизма , дл  ускорени  включени  большого коэффициента интегрировани  в фазовом дискриминаторе 3, все фронты с выхода асинхронного интегрального приемника б через ключ 8 поступают на формирователь 10. В синхронном режиме, дл  исключени  формировани  ЛОЖНОГО сигнала потери синхронизма , фронты с выхода выделител  9 фронтов проход т на вход формировател  10 через анализатор 7 и ключ 8 Фронты на выходе анализатора 7по вл ютс  лишь в случае отсутстви  импульсов дроблени  в тактовом интервале , т,е. когда на выходе дополнительного выделител  14 фронтов сигнал отсутствует.
Формирование сигнала синхронизма происходит после прохождени  определенного выбранного числа фронтов на вход формировател  10 при условии отсутстви  за период анализа .сигнала потери синхронизма. При этом с помощью блока 11 управлени  осуществл етс  включение действи  зоны в блоке 4 селекции, включение большо-го коэффициента интегрировани  в фазовом дискриминаторе 3 и подключение анализатора 7, Признаком отсутстви  состо ни  синхронизма  вл етс  наличие преобладани  фронтов входного сигнала в одной половине временной зоны анализа, поступающей на вход формировател  10 с выхода фазового дискриминатора 3. Сигнал потери синхронизма через элемент ИЛИ 17 поступает на вход блока 11 управлени , с помощью которого производитс  отключение действи  зоны в блоке 4 селекции, перевод фазового дискриминатора 3 на малый коэффициент интегрировани  импульсов подстройки (быстрое фазирование), отключение анализатора 7, а на подстройку через
блок 5 коммутации и блок 12 поступают фронты с выхода асинхронного интегрального приемника 6,
При действии на вход устройства синхронном режиме сплошного шума па выходе дополнительного выделител 
14фронтов за такт формируетс  сигнал , который поступает на интегратор 15. Сигнал с выхода интегратора
15с помощью блока 5 коммутагдаи запрещает прохождение на подстройку фронтов с выхода выделител  9 фронтов и одновременно через элемент ИЛИ 17 поступаетна вход блока 11 управлени , который включает малый коэффициент интегрировани  импульсов подстройки в фазовом дискриминаторе 3, отключает действие зоны в блоке 4 селекции, анализатор 7 и подготавливает прохождение на подстройку ФРО.НТОВ с выхода 12 блока.
Таким образом, сигнал потери синхронизма формироватьс  не будет, поскольку при действии сплошного шума фронты на выходе асинхронного интегрального приемника 6 будут отсутствовать . Это особенно важно во врем  перестройки рабочих частот передатчиков и приемников радиолинии При этом устройство будет подготовлено к проведению быстрого фазировани  при поступлении на вход полезног сигнала.
Разрешением прохождени  фронтов на подстройку  вл етс  наличие сигнала на выходе анализатора 16,действие которого основано на подсчете определенного числа первых фронтов за такт, при условии, что дроблени  сигнала (третьи фронты за такт) отсутствуют . Включение действи  зоны селекции, большого коэффи.циента интегрировани  в фазовом дискриминатор 3 и подключение анализатора 7 при этом производитс  с по влением сигнала синхронизма на выходе формировател  10,

Claims (2)

  1. При поступлении на вход устройства сигнала отжати  или нажати  импульсы подстройки не вырабатываютс  (из-за отсутстви  фронтов). В результате при наличии расстройки между опорными генераторами передачи и приема возможен дрейф тактового сигнала, поскольку в блоке 2 компенсации расстройки не производитс . Поэтому при -поступлении полезного сигнала устройство должно быть подготовлено дл  ведени  быстрого фазировани . Включение малого коэффициента интегрировани , отключение действи  зоны селекции и включение асинхронного интегрального приемника 6 осуществл етс  с по влением сигнала на выходе формировател  13, который через элемент ИЛИ 17 воздействует на блок 11 управлени ,Этим же сигналом с помощью блока 5 коммутации запрещаетс  прохождение ложных фронтов на подстройку во врем  существовани  на входе сигналов отжа ти  или нажати . Действие формировател  13 основано на подсчете определенного числа импульсов тактовой частоты при условии отсутстви  фронтов входного сигнала за период анализа. С по влением полезного сигнала на выходе дополнительного анализатора 1 формируетс  импульс, под воздействием которого с помощью блока 5 коммутаци фронты поступают на подстройку., Предлагаемоеустройство обеспечивает оптимальный алгоритм определени  синфазного состо ни  системы тактовой синхронизации и потери Синхронизма в услови х аддитивных и мультипликативных помех, обеспечивает высокую цикловую устойчивость синхронизации в режиме поиска синхронизма при наличии в канале преобладани  и интенсивных дроблений сигнала . Формула изобретени  Устройство тактовой синхронизации регенератора радиоканала, содержащее последовательно соединенные опорный генератор и блок компенсации- расхождени  частот, последовательно соединенные асинхронный интегральный, приемник, ключ, блок селекции и фазовый дискриминатор, последовательно соединенные выделитель фронтов и ана лизатор зашумленного сигнала, вход которого объединен с первым вхсдом дополнительного вьзделител  фронтов, а также блок коммутации, выход которого подключен к второму,входу блока селекции, а первый вход объединен с первым входом блока селекции, выходом блока управлени  и вторым входом фазового дискриминатора, при этом к первому входу блока управлени  подключен первый выход формировател  сигнала синхронизации и потери синхронизма, второй выход которого подключен к первому входу интегратрра , причем второй выход опорного генератора подключен к объединенным первым входам вьщелител  фронтов и асинхронного интегрального приемника, вторые входы которых объединены, отли.чающеес  тем, что, с целью повышени  помехоустойчивости , введены последовательно соединенные формирователь контрольных сигналов и элемент ИЛИ, а также дополнительный анализатор и блок предотвращени  ложной синхронизации , первый вход которово подсоединен к выходу асинхронного интегрального приемника, второй вход объединен с первым входом формировател  контрольных сигналов, вторыми входами анализатора зашумленного сигнала и дополнительного выделител  фронтов и первым выходом фазового дискриминатора, второй выход которого подсоединен к третьему входу блока селекции,, а третий выход через последовательно соединенные формирователь сигнала синхронизма и потери синхронизма и элемент ИЛИ подсоединен к второму входу блока управлени , при этом второй вход элемента ИЛИ объединен с вторым входом бло ка коммутации и подключен к выходу интегратора, второй вход которого подключен к объединенным первому входу дополнительного анализатора, третьему входу анализатора зашумленного сигнала и выходу дополнительного выделител  фронтов, первый вход которого объединен с третьим входом блока коммутации, четвертый вход которого объединен с третьим входом интегратора и выходом дополнительного анализатора, второй вход которого объединен с вторым входом формировател  контрольных сигналов и выходом выделител  фронтов, причем п тый вход блока коммутации подключен к выходу формировател  контрольных,сигналов, а шестой вход блока коммутации подключен-- к выходу блока предотвргицени  ложной синхронизации, кроме того, второй выход ключа подсоединен к второму входу формировател  сигнала синхронизма и потери синхронизма. Источники информации прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 640440, кл. Н 04 L 7/08, 1976.
  2. 2.Авторское свидетельство СССР по за вке 2889784,кл.Н 04 L 7/08, 27.06.80 (прототип).
    «г
    N4
    W
    V&
    «г
    с
SU802995263A 1980-10-17 1980-10-17 Устройство тактовой синхронизации регенератора радиоканала SU938420A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802995263A SU938420A1 (ru) 1980-10-17 1980-10-17 Устройство тактовой синхронизации регенератора радиоканала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802995263A SU938420A1 (ru) 1980-10-17 1980-10-17 Устройство тактовой синхронизации регенератора радиоканала

Publications (1)

Publication Number Publication Date
SU938420A1 true SU938420A1 (ru) 1982-06-23

Family

ID=20922726

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802995263A SU938420A1 (ru) 1980-10-17 1980-10-17 Устройство тактовой синхронизации регенератора радиоканала

Country Status (1)

Country Link
SU (1) SU938420A1 (ru)

Similar Documents

Publication Publication Date Title
US3447085A (en) Synchronization of receiver time base in plural frequency differential phase shift system
US4280222A (en) Receiver and correlator switching method
JPS62214739A (ja) 同期制御方式
KR880003494A (ko) 비트 동기화 회로 및 그 방법
AU544077B2 (en) Data synchronisation
US4561098A (en) Receiver for FFSK modulated data signals
SU938420A1 (ru) Устройство тактовой синхронизации регенератора радиоканала
US3117305A (en) Frequency shift transmission system
JP2693758B2 (ja) フレームパルス発生方式
JP3976362B2 (ja) 移動体通信の受信回路
JPS5823984B2 (ja) デ−タ信号送受信方法
SU882012A1 (ru) Устройство тактовой синхронизации регенератора радиоканала
SU634464A1 (ru) Многолучева система радиосв зи
SU809644A1 (ru) Устройство дл передачи и приемаСигНАлОВ C фАзОВОй МАНипул циЕй
RU1811018C (ru) Устройство синхронизации в одночастотных многоканальных адресных системах с временным разделением каналов
SU758547A2 (ru) Устройство синхронизации с дискретным управлением
SU581588A1 (ru) Устройство дл синхронизации дискретных многопозиционных сигналов
SU1022325A2 (ru) Устройство групповой тактовой синхронизации
SU614545A1 (ru) Способ фазировани приемников дискретных сигналов
RU1159489C (ru) Устройство для передачи и приема дискретных сигналов
SU856028A2 (ru) Устройство синхронизации с дискретным управлением
JPH08335921A (ja) Tfts通信同期回路
SU646453A1 (ru) Устройство групповой тактовой синхронизации
SU1283992A1 (ru) Устройство тактовой синхронизации регенератора
SU1015502A1 (ru) Устройство тактовой синхронизации регенератора