SU581588A1 - Устройство дл синхронизации дискретных многопозиционных сигналов - Google Patents
Устройство дл синхронизации дискретных многопозиционных сигналовInfo
- Publication number
- SU581588A1 SU581588A1 SU7402092034A SU2092034A SU581588A1 SU 581588 A1 SU581588 A1 SU 581588A1 SU 7402092034 A SU7402092034 A SU 7402092034A SU 2092034 A SU2092034 A SU 2092034A SU 581588 A1 SU581588 A1 SU 581588A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- phase
- signals
- output
- synchronization
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
Изобретение on оситс к технике св зи, в частности к устройствам передачи дискретной информации.
Известнр устройство дл синхронизации дискретных многопозиционных сигналов, содержащее последовательно соединенны перемножитель , интегратор и рец/ающий блок, а также опорный генератор, выход которого подключен К входу перемножител , н линию задержки (1 j.
Однако известное устройство дл синхронизации дискретных многопозиционных сигналов обладает низкой помехоустойчивостью.
Целью изобретени вл етс уменьшение сбоев синхронизации.
Дл этого в устройство дл синхронизации дискретных многопозиционных сигналов, содержащее последовательно соединенные перемножитель , интегратор и решающий блок, а также опорный генератор, выход которого подключен к входу перемножител , и линию задержки, введены блок выделени синхросигнала и последовательно соединенные элемент И, элемент Запрет и элемент ИЛИ, при этом вход блока выделени .синхросигнала соединен с другим входом перемножител и с входом линии задержки , выход которой подключен к первому входу элемента И, второй вход которого соединен с
выходом решающего блока, выход блока выделени синхросигнала подключен к вторым входам элемента ИЛИ и элемента Запрет , а выход элемента ИЛИ подключен к входу опорного генератора.
На чертеже дана структурна электрическа схема предлагаемого устройства.
Устройство дл синхронизации дискретных многопозиционных сигналов содержит последовательно соединенные перемножитель 1, ин тегратор 2 и рещающий блок 3, а также опорный генератор 4, выход которого Подключен к входу перемножител I, и линию задержки 5, блок б выделени синхросигнала и последовательно соединенные элемент И 7, элемент Запрет 8 и элемент ИЛИ 9, при этом вход блока б выделени синхросигнала соединен с другим входом перемножител I и с входом линии 5 задержки. Выход которой подключен к первому входу элемента И 7, второй вход которого соединен с выходом решающего блока 3, выход блока б выделени синхросигнала подключен к вторым входам элемента ИЛИ 9 и элемента Запрет 8, а выход элемента ИЛИ 9 подключен к входу опорного генератора 4.
Устройство работает следующим o6pa3otf.
Положим, что в качестве источника опорного сигнала применен синхронизированный генератор , частота которого совпадает с частотой входного сигнала: Входной сигнал представл ет собой посылки гармонического колебани , фаза которого может принимать одно из М фиксированных значений. Положим также, что по каналу, предназначенному дл обеспечени цикловой синхронизации в многоканальной системе, передаетс синхропосылка с нулевой фазой, котора периодически подстраивает опорный генератор 4. В промежутках времени между синхропосылками опорный генератор 4 работает в автономном режиме и вследствие различных дестабилизирующих факторов происходит набег фазовой расстройки между сигналами , поступающими на перемножитель I. Наличие фазовой расстройки приводит к потере достоверности при приеме.
Набег фазовой ощибки может быть существенно уменьщен, если воспользоватьс тем, что в рассматриваемом промежутке между синхросигналами с определенной веро тностью может быть прин та информационна посылка с нулевой фазой. Ее необходимо использовать дл подстройки фазы опорного генератора 4. Дл$} этого примен етс устройство выделени информационной посылки с нулевой фазой, состо щее из перемножител 1, интегратора 2 и решающего блока 3. Многопозиционный входной сигнал поступает на перемножитель I, на другой вход подаетс опорный сигнал с нулевой фазой. Результат перемножени интегрируетс и поступает на решающий блок 3. При поступлении информационной посылки с нулевой фазой на выходе решающего блока 3 будет сформирована импульсна подставка - меандр. По следн подаетс на элемент И 7, на другой вход которого поступает задержанный входной сигнал. Величина задержки равна длительности элементарных посылок в системе св зи. Учитыва , что кра элементарных посылок могут быть искажены, длительность меандр несколько иеньще длительности посылок.,
В результате совместного воздействи меандр и информационных посылок с нулевой фазой на выходе элемента И 7 получим отрезки гармонического колебани с фазой, соответствующей фазе синхросигнала. Пройд элементы Запрет 8 и ИЛИ 9, они воздействуют на опорный генератор 4. Устройство позвол ет осуществить дополнительное фазирование опорного генератора 4 в интервале-времени между периодически передаваемыми синхропосылками
и, тем самым, уменьшить веро тность по влени фазовой расстройки, котора возникает при отказе использовани информационных посылок с фазой, с(ютветствующей фазе синхросигнала .
При приеме синхросигнала, периодически передаваемого по одному из каналов системы, цепи так называемой статистической подстройки отключены от опорного reiiepaTopa элементом Запрет 8.
Таким образом, существенной особенностью предлагаемого устройства вл ютс использование дл подстройки генератора опорных колебаний любой информационной посылки в входном многопозиционном сигнале, фаза которой соответствует синхросигналу, обеспечение непосредственного воздействи периодически передаваемого синхросигнала на опорный генератор и предотвращение вли ний на него других элементов устройства, а также отсутствие фазовой неопределенности опорного сигнала, улучшение помехоустойчивости и относительна его простота.
Claims (1)
1. Уорд. Различение псевдощумовых сигналов методом последовательной оценки. «Зарубежна радиоэлектроника, 1966, № 8, с. 20- 24.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7402092034A SU581588A1 (ru) | 1974-12-23 | 1974-12-23 | Устройство дл синхронизации дискретных многопозиционных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7402092034A SU581588A1 (ru) | 1974-12-23 | 1974-12-23 | Устройство дл синхронизации дискретных многопозиционных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU581588A1 true SU581588A1 (ru) | 1977-11-25 |
Family
ID=20606039
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7402092034A SU581588A1 (ru) | 1974-12-23 | 1974-12-23 | Устройство дл синхронизации дискретных многопозиционных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU581588A1 (ru) |
-
1974
- 1974-12-23 SU SU7402092034A patent/SU581588A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3962634A (en) | Automatic delay compensator | |
US4229825A (en) | Synchronizing circuit for a digital arrangement | |
GB1495787A (en) | Signal synchronization acquisition in a satellite communication system | |
US4841549A (en) | Simple, high performance digital data transmission system and method | |
SU581588A1 (ru) | Устройство дл синхронизации дискретных многопозиционных сигналов | |
US3622886A (en) | Synchronization system | |
SU832732A1 (ru) | Многоканальное приемное устройствофАзО-иМпульСНО МАНипулиРОВАННыХСигНАлОВ | |
SU938420A1 (ru) | Устройство тактовой синхронизации регенератора радиоканала | |
SU412669A1 (ru) | ||
SU1083391A1 (ru) | Приемник синхронизирующей рекуррентной последовательности | |
GB983439A (en) | Improvements in or relating to rhythmic telegraph systems for the simultaneous transmission of messages in opposite directions | |
JPS62254619A (ja) | サンプリング時刻同期方式 | |
SU1166331A1 (ru) | Устройство формировани синхронизирующих последовательностей | |
SU788416A1 (ru) | Устройство синфазного приема импульсных сигналов | |
SU809624A1 (ru) | Устройство синхронизации каналов св зи | |
RU1827054C (ru) | Устройство цикловой синхронизации | |
SU1376256A1 (ru) | Устройство тактовой синхронизации | |
SU777882A1 (ru) | Устройство коррекции фазы | |
SU1133681A1 (ru) | Устройство сопр жени абонентской аппаратуры с однонаправленной кольцевой магистралью | |
SU792606A1 (ru) | Система цикловой синхронизации | |
SU658765A1 (ru) | Устройство циклового фазировани | |
SU890425A2 (ru) | Устройство дл передачи команд управлени | |
SU566390A1 (ru) | Демодул тор сигналов фазовой телеграфии | |
SU651484A1 (ru) | Устройство дл приема аналоговых сообщений | |
SU1525930A1 (ru) | Устройство дл приема относительного биимпульсного сигнала |