SU614545A1 - Способ фазировани приемников дискретных сигналов - Google Patents

Способ фазировани приемников дискретных сигналов

Info

Publication number
SU614545A1
SU614545A1 SU752137602A SU2137602A SU614545A1 SU 614545 A1 SU614545 A1 SU 614545A1 SU 752137602 A SU752137602 A SU 752137602A SU 2137602 A SU2137602 A SU 2137602A SU 614545 A1 SU614545 A1 SU 614545A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
phase
pulses
signals
inputs
Prior art date
Application number
SU752137602A
Other languages
English (en)
Inventor
Юон Ионашевич Попше
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU752137602A priority Critical patent/SU614545A1/ru
Application granted granted Critical
Publication of SU614545A1 publication Critical patent/SU614545A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

(54) СПОСОБ ФАЗИРОВАНИЯ ПРИЕМНИКОВ ДИСКРВГНЫХ
СИГНАЛОВ
1
Изобретение относитс  к радиотехнике и можег испопьзоватьс  в системах передачи . дан1{ых.
Известен способ фазировани  приемников дискретных сигналов, заключающийс  в гом, что входной сигнал сравнивают по фазе с опорным сигналом, формируют корректир тощий сигнан и корректируют фазу опорного сигнала по последнему l.
Однако при пропадании входного сигнала, вследствие перерыва в канале св зи, подсп ройка фазы и частоты управл емого генератора не осуществл етс .
Цепь изобретени  - обеспечение фазировани  приемников дискретных сигналов  ри отсутствии входного сигнала.
Дл  этого при фазировании приемников дискретных сигналов, заключающемс  в том, что входной сигнал сравнивают по фазе с опорным сигналом, формируют корректирующий сигнал и корректируют фазу опорного сигнала по последнему, корректируют фазу опорного сигнала по предварительному запом сформированному корректирующему сигналу.
При этом одновременно с операцией корректировани  частоты и фазы управл емого генератора задерживаютс  на врем  -fc корректирующие  мпульсы, после чего их погичес ,,ки обрабатывают, и, в случае отсутстви  в промежутке времени t , где , входнс  о сигнала, корректировку осуществл ют по импульсам задержанной последовательности .
.0 Поэлементное фазирование приемников дискретных сигналов происходит следующим образом. Сначала выдел ют из входной двоичной последовательности значащие моменты восстановлени  (ЗМВ), производ т сравнение

Claims (2)

  1. jj временных положений выделенных ЗМВ с идеальны у1И значащими моментами, полученными на выходе управл емого генератора, затем корректируют по результатам сравнени  расхождение по фазе входного сигнала и сигна{ ла на выходе управл емого генератора приемника путем добавлени  и вычитани  импупьсов , одновременно с операцией корректировани  задерживают на врем  ; корректирующие импульсы, после чего логически обрабагьгвают задержанные импупьсы и осушествп ю-i оррёктировкуцю импупь сам задержанной поспедовагепькосги в случае огсугсгви  в промежутке времени Т входного сигнала. На чергеже предсгавлена структурна  электрическа  схема устройства дл  осущесг впени  способа фазировани  приемников дискг ретных сигналов. Устройство содержит задающий генератор 1, выход которого подключен к счетному входу управл емого делител  2 частоты, селекторы 3,4 опережени  и отставани , первые входы которых объединены и подкточены к выходу входного ёлока 5, а вторые соединены с соответствующими выходами депитеп  2 ч&стоты, своими выходами под« кпючены через логические схемы 6, 7 со , ответственно ко входам схем 8, 9 добавле- НИН и вычитани  импульсов, св занных по выходу ч; дополнительными входами делитеп  2. Между выходами и входами схем 8, 9 добавлени  и вычитани  Импульсов соответственно подключены через логические схе мы 6, 7 два элемента 1.0, 11 задержки, например, два (регистра; ico сдвигом, тактирующие входы которых подключены к выхо дам делител  2 частоты. Устройство работает следующим образом. Входной блок 5 выдел ет из поступающей двоичной последовательности короткие импульсы, соответствующие кра м восстано& пенных посылок,, т.е. ЗМВ, которые посту- пают на тзепекторы 3, 4. На вьтходе селекто ров 3, 4 формируютс  управл ющие сигналы на добавление или вычитание импульсов. .Зад сигналы беспреп тственно проход т через соответствующие .схемы 6, 7 на схемы 8, 9, св занные по.,, рыходу с дополнительными входами управл емого делител 
  2. 2. Кроме того сигналы ic выходов селекто ров 3, 4 используютс  в логических схемах 8, 9 дл  обработки импульсов, пос тупающий с выходов элементов 10, 11 и при наличии; сигналов с выходов селекторов 3, 4 импулйсы с выходов элементов 10, 11 на входы схем 8, 9 не проход т. Только при отсутст ВИИ в-определенном тромежутке времени этих сигналов импу ьсы с выходов элементов to, 11 пройдут на входы схем 8, 9, т.е. йорректировка фазы произойдет по временному распределению (зайомненных км пульсов. Кроме коррекции осуществл етс  и задержка этих импульсов как и обычных, т.е. при длительном отсутствии входного си нала они непрерывно будут осуществл ть подстройку фазы задающего генератора 1 пр запомненному закону их распределени  в с ответствующем промежутке времени t . Закон распределени  задержанных коррек4 {Тирующих и.мпульсов, в основном равномер- . |ный, так как частота генератора передатчи-i жа плавно отстает или опережает частоту Г |задающего генератора 1 приемника. Откпон ни  от этого закона будут только в силу случайных искажений сигнала в канале св зи. IB цепом временное распределение импульсов, поступающих с,выходов элементов 10, 11, в достаточной Ьтепени правильно отражает реальную скорость и направление расхождени  фаз генератора передатчика и задающего ге нератора 1 приемника,, что и позвол ет использовать эти импульсы дл  поддержани  синфазности указанных генераторов при cny-f чайном пропадании входного сигнала в то промежутке времени. Формула изобретени  . Способ фазировани  приемников гшс&рег ных сигналов, заключающийс  в том, что входной сигнал сравнивают по фазе с опорным сигналом, формируют корректирук ций сигнал и корректируют фазу опорного сигнала по последнему, отличающийс  :Гем, что, с целью обеспечени  фазировани  приемников дискретных сигналов при Отсутствии входного сигнала, коррёктиру от фазу опорного сигнала по предварительно запомч ненному сформированному корректирующему сигналу. Источники информации,, прин тые во внн мание при экспертизе: 1. Патент Франции № 2147474 кл. 0О8 , 1973J
SU752137602A 1975-05-23 1975-05-23 Способ фазировани приемников дискретных сигналов SU614545A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752137602A SU614545A1 (ru) 1975-05-23 1975-05-23 Способ фазировани приемников дискретных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752137602A SU614545A1 (ru) 1975-05-23 1975-05-23 Способ фазировани приемников дискретных сигналов

Publications (1)

Publication Number Publication Date
SU614545A1 true SU614545A1 (ru) 1978-07-05

Family

ID=20620514

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752137602A SU614545A1 (ru) 1975-05-23 1975-05-23 Способ фазировани приемников дискретных сигналов

Country Status (1)

Country Link
SU (1) SU614545A1 (ru)

Similar Documents

Publication Publication Date Title
US4442527A (en) Synchronization systems
US2705795A (en) Data transmission system
US2934604A (en) Synchronism correcting device for a multi-channel telegraphy installation
US2698896A (en) Pulse communication system
US4841548A (en) Method and apparatus for extracting an auxiliary data clock from the clock and/or the clock-phase of a synchronous or plesiochronic digital signal
US3493866A (en) Frequency stepped phase shift keyed communication system
SU614545A1 (ru) Способ фазировани приемников дискретных сигналов
GB1560306A (en) System for providing a clock signal
US3803492A (en) Method and apparatus for synchronizing a receiver for phase-difference modulated data signals
JP2693758B2 (ja) フレームパルス発生方式
GB1193477A (en) Improvements in or relating to Timing Information Recovery Circuits
JPS63996B2 (ru)
US2541986A (en) Double pulse generator
US6316973B1 (en) Transmission timing adjusting circuit and method
US2469066A (en) Pulse multiplex receiver
US3080452A (en) Synchronous communication systems
GB604817A (en) Improvements relating to multi-channel pulse communication systems
GB1226019A (ru)
US3820051A (en) Adaptive threshold circuit employing nand gates interconnecting flip-flop circuit
US3585300A (en) Regenerative repeater for multivalued pcm system
SU938420A1 (ru) Устройство тактовой синхронизации регенератора радиоканала
US3500211A (en) Pulse receiver whose output does not respond to signal distortion existing during short,intermittent periods
SU882009A2 (ru) Устройство дискретной автоподстройки фазы тактовых импульсов
JPS60106253A (ja) デイジタル信号受信回路
SU919126A2 (ru) Устройство дл синхронизации двоичных сигналов